### ĐẠI HỌC QUỐC GIA HÀ NỘI TRƯỜNG ĐẠI HỌC CÔNG NGHỆ

BÁO CÁO THU HOẠCH HỌC PHẦN CÁC VẤN ĐỀ HIỆN ĐẠI CỦA TRUYỀN THÔNG VÀ MẠNG MÁY TÍNH

## Các Khía Cạnh Điều Khiển trong Hệ Thống MEC Hỗ Trợ bởi RIS cho Ứng Dụng Độ Trễ Nghiêm Ngặt

Họ và Tên: Bùi Minh Thắng - 23020646

Nguyễn Vũ Minh - 23020629 Ma Đức Minh - 23020626

Nguyễn Hoàng Tùng Dương - 21020182

Người hướng dẫn: TS. Nguyễn Ngọc Tân

### Lời cam đoan

Nhóm em xin cam đoan: Báo cáo nghiên cứu khoa học với đề tài "Các Khía Cạnh Điều Khiển trong Hệ Thống MEC Hỗ Trợ bởi RIS cho Ứng Dụng Độ Trễ Nghiêm Ngặt" này là của nhóm em. Những gì nhóm em viết ra không có sự sao chép từ các tài liệu, không sử dụng kết quả của người khác mà không trích dẫn cụ thể. Đây là công trình nghiên cứu tập thể nhóm em tự phát triển, không sao chép mã nguồn của người khác. Nếu vi phạm những điều trên, nhóm em xin chấp nhận tất cả những truy cứu về trách nhiệm theo quy định.

Sinh viên

Bùi Minh Thắng Nguyễn Vũ Minh Ma Đức Minh Nguyễn Hoàng Tùng Dương

### Lời cảm ơn

Lời đầu tiên, em xin được gửi lời cảm ơn chân thành tới Khoa Công nghệ Thông tin – Trường Đại học Công nghệ – Đại học Quốc gia Hà Nội đã tạo điều kiện thuận lợi để em được học tập, nghiên cứu và thực hiện đề tài này.

Em xin bày tổ lòng biết ơn sâu sắc tới thầy Nguyễn Ngọc Tân và thầy Nguyễn Thái Dương đã tận tình hướng dẫn, hỗ trợ em trong suốt quá trình nghiên cứu và triển khai đề tài.

Bên cạnh đó, em xin được bày tỏ lòng biết ơn tới các thầy cô trong khoa đã tận tâm giảng dạy và trang bị cho em những kiến thức quý báu trong suốt quá trình học tập tại trường.

Cuối cùng, em xin chúc các thầy cô, các bạn luôn mạnh khỏe, hạnh phúc và gặt hái nhiều thành công trong cuộc sống.

### Tóm tắt

Hệ thống tính toán biên di động (Mobile Edge Computing - MEC) kết hợp với các bề mặt thông minh có thể tái cấu hình (Reconfigurable Intelligent Surfaces - RIS) nổi lên như một giải pháp tiềm năng để đáp ứng yêu cầu đô trễ cực thấp của các ứng dung tương lại (như IoT, điều khiển công nghiệp, xe tự hành). Báo cáo này tập trung phân tích các khía cạnh điều khiển – bao gồm việc ước lượng kênh (CE), phân bổ tài nguyên (RA) và tín hiệu điều khiển – trong hệ thống MEC có hỗ trợ RIS, đặc biệt nhấn mạnh vai trò của overhead điều khiển đối với hiệu năng và độ trễ end-to-end. Trong các hệ thống này, việc đầu tư nhiều tài nguyên cho điều khiển sẽ nâng cao đô tin cậy (ví dụ ước lượng kênh chính xác hơn, phân bổ tài nguyên tối ưu hơn), nhưng đồng thời giảm quỹ thời gian và tài nguyên dành cho truyền dữ liêu, có thể tăng đô trễ tổng thể. Ngược lại, giảm overhead điều khiển giúp dành nhiều thời gian hơn để offload dữ liệu, nhưng có thể làm giảm chất lượng CSI và độ linh hoạt trong RA. Báo cáo xây dựng một khung phân tích tác động của các tác vụ điều khiển này đến hiệu năng hệ thống MEC/RIS, làm rõ sự đánh đổi giữa hiệu năng và độ trễ thông qua phân tích lý thuyết và kết quả mô phỏng từ bài báo gốc [1]. Các yếu tố như thời gian overhead, chi phí năng lương cho điều khiển, và ảnh hưởng của lỗi điều khiển (do kênh điều khiển không hoàn hảo) được xem xét sâu sắc. Ngoài ra, báo cáo so sánh giữa RIS thụ động vs. RIS chủ động trong bối cảnh MEC: RIS chủ động có thể cải thiện hiệu năng nhờ khuếch đại tín hiệu nhưng đòi hỏi năng lượng và phức tạp cao hơn, trong khi RIS thụ động tiết kiêm năng lương nhưng chiu suy hao kênh kép lớn. Cuối cùng, chúng tôi tổng hợp các hướng nghiên cứu mới nhằm giảm overhead điều khiển (như thuật toán ước lượng kênh hiệu quả, phân bổ tài nguyên bền vững với lỗi, điều khiển hai thang thời gian, v.v.) và đề xuất một số cải tiến tương lai để tối ưu hóa hơn nữa sự tích hợp RIS trong MEC cho các ứng dụng có độ trễ nghiêm ngăt.

**Từ khoá:** MEC, RIS, tính toán biên di động, độ trễ đầu-cuối, điều khiển kênh, overhead điều khiển, ước lượng kênh (CE), phân bổ tài nguyên (RA), RIS chủ động, RIS thụ động.

# Mục lục

| 1  | Giới                      | thiệu                                                                                                                                                                                                      | 5                       |
|----|---------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|
| 2  | <b>Tổn</b> ; 2.1 2.2 2.3  | g quan về MEC và RIS trong mạng 5G/6G  Mobile Edge Computing (MEC) – Tính toán biên di động                                                                                                                | 6<br>6<br>7             |
| 3  | <b>Mô</b> 3.1 3.2 3.3 3.4 | hình hệ thống MEC hỗ trợ RIS và các kênh điều khiển  Cấu trúc hệ thống và các thành phần  Các kênh truyền dữ liệu và kênh điều khiển  Mô hình hàng đợi động và độ trễ offload  Mô hình tiêu thụ năng lượng | 8<br>8<br>9<br>10<br>11 |
| 4  | Ove<br>4.1<br>4.2<br>4.3  | rhead thời gian cho điều khiển trong MEC/RIS  Phân chia chu kỳ hoạt động: phần điều khiển vs. phần truyền tải                                                                                              | 13<br>13<br>15<br>17    |
| 5  | <b>Đán</b> 5.1 5.2 5.3    | h đổi hiệu năng và độ trễ dưới tác động của overhead  Hiệu năng hệ thống theo tỷ lệ overhead điều khiển                                                                                                    | 18<br>18<br>18          |
| 6  | <b>Tác</b> 6.1 6.2 6.3    | <b>động của lỗi điều khiển và độ tin cậy kênh điều khiển</b> Lỗi ước lượng kênh (CE) và hệ quả đến thông lượng                                                                                             | 20<br>20<br>21<br>22    |
| 7  | Kết                       | luận                                                                                                                                                                                                       | 24                      |
| ΤÀ | Γài liêu tham khảo        |                                                                                                                                                                                                            |                         |

## Chương 1

## Giới thiệu

Mạng không dây thế hệ sau 5G và hướng tới 6G dự kiến kích hoạt nhiều dịch vụ và ứng dụng mới (ví dụ: Công nghiệp 4.0, Internet vạn vật - IoT, xe tự hành), vốn đòi hỏi xử lý dữ liệu lớn với độ tin cậy cao và độ trễ đầu-cuối thấp. Để đáp ứng các yêu cầu này, tính toán biên di động (MEC) đã nổi lên như một công nghệ chủ chốt, cho phép đưa khả năng điện toán và lưu trữ đám mây đến gần biên mạng (ví dụ: tại các trạm truy cập không dây). Thay vì xử lý toàn bộ tác vụ trên thiết bị người dùng (UE) hoặc gửi lên đám mây trung tâm (với độ trễ cao), MEC cho phép offload các tác vụ nặng tới máy chủ biên gần UE để giảm độ trễ truyền và tiết kiệm năng lượng cho thiết bị. Nhiều nghiên cứu đã đề xuất các giải pháp tối ưu tài nguyên mạng cho MEC nhằm đảm bảo chất lượng dịch vụ (QoS) thỏa đáng cho người dùng, trong cả kịch bản tĩnh và động.

Tuy nhiên, hiệu năng của hệ thống MEC phụ thuộc rất lớn vào chất lượng kết nối không dây giữa UE và điểm truy cập (AP) tích hợp máy chủ biên. Nếu kênh vô tuyến xấu (suy hao, chặn, nhiễu cao), tốc độ offload giảm mạnh, dẫn đến hàng đợi tác vụ ùn ứ và trễ xử lý tăng lên, làm mất lợi thế của MEC. Gần đây, công nghệ Reconfigurable Intelligent Surface (RIS) được nghiên cứu nhiều nhằm điều khiển môi trường truyền sóng không dây, cải thiện chất lượng kênh vật lý. RIS gồm một mảng bề mặt nhiều phần tử có thể điều chỉnh pha (và biên độ) phản xạ sóng điện từ, qua đó hướng tín hiệu đến nơi mong muốn và tăng cường chất lượng liên kết mà không cần truyền thêm công suất phát . Việc tích hợp RIS trong hệ thống MEC hứa hẹn nâng cao tốc độ offload và mở rộng vùng phủ sóng hiệu quả của MEC, ngay cả khi kênh truyền thẳng UE-AP bị chặn hay suy hao nặng. Các nghiên cứu gần đây đã xem xét tối ưu hóa MEC có RIS (RIS-aided MEC) trong nhiều kịch bản: từ offload tĩnh đến động, từ tối ưu hóa truyền thống đến sử dụng học máy.

Tuy nhiên, một khoảng trống trong các nghiên cứu MEC/RIS trước đây là chưa xem xét đầy đủ các thủ tục điều khiển cần thiết để vận hành RIS trong hệ thống MEC cũng như tác động của chúng đến QoS người dùng cuối. Hầu hết các công trình giả định lý tưởng rằng RIS có thể điều chỉnh tức thì và hệ thống luôn có thông tin kênh hoàn hảo mà không tính đến chi phí thu thập thông tin đó. Trên thực tế, để sử dụng được RIS, hệ thống phải thực hiện một loạt thao tác điều khiển như ước lượng kênh (Channel Estimation - CE) cho các liên kết qua RIS, tối ưu phân bổ tài nguyên (Resource Allocation - RA) gồm lựa chọn cấu hình RIS, điều chỉnh công suất, băng thông truyền,..., và trao đổi tín hiệu điều khiển giữa các thực thể (AP, RIS, UE, máy chủ) để phối hợp vận hành. Những tác vụ điều khiển này tiêu tốn thời gian và tài nguyên của hệ thống – gọi chung là overhead điều khiển – và do đó ảnh hưởng trực tiếp đến độ trễ người dùng cảm nhận cũng như tiêu thụ năng lượng của mạng.

## Chương 2

# Tổng quan về MEC và RIS trong mạng 5G/6G

#### 2.1 Mobile Edge Computing (MEC) – Tính toán biên di động

MEC là một kiến trúc tính toán phân tán, trong đó tài nguyên xử lý và lưu trữ đám mây được bố trí tại biên mạng di động, gần với phía người dùng hơn so với đám mây truyền thống. Ý tưởng chính của MEC là giảm khoảng cách vật lý giữa thiết bị người dùng (UE) và máy chủ thực thi tác vụ, qua đó giảm độ trễ truyền dẫn và tiết kiệm băng thông backhaul [1]. Trong MEC, các UE có thể offload (tải lên) một phần hoặc toàn bộ tác vụ tính toán nặng (ví dụ: xử lý ảnh, video, phân tích dữ liệu IoT, AI...) đến máy chủ MEC đặt tại các trạm gốc hoặc điểm truy cập WiFi cục bộ. Máy chủ MEC, tuy có năng lực hạn chế hơn cloud trung tâm, nhưng nhờ vị trí gần UE nên có thể trả kết quả nhanh, đáp ứng yêu cầu độ trễ nghiêm ngặt của ứng dụng thời gian thực.

Có hai chế độ offload phổ biến: (i) Offload toàn phần (binary offloading) – toàn bộ tác vụ được gửi lên MEC hoặc xử lý cục bộ, phù hợp với tác vụ nhỏ, không thể tách; (ii) Offload từng phần (partial offloading) – tác vụ được chia thành nhiều phần, một phần xử lý tại UE, phần còn lại gửi lên MEC, phù hợp với tác vụ lớn có thể song song hóa [1]. MEC đã chứng minh hiệu quả trong giảm trễ so với điện toán đám mây truyền thống, nhưng vẫn gặp thách thức khi kênh vô tuyến không đảm bảo hoặc số lượng thiết bị lớn. Để nâng cao thông lượng offload, nhiều giải pháp bổ trợ đã được nghiên cứu: mạng di động không đồng nhất (HetNet) với các small-cell để giảm khoảng cách UE-AP; sử dụng massive MIMO tại trạm gốc để tăng phân tập và chống nhiễu; truyền ở băng tần mmWave hay THz để có băng thông rộng hơn cho offload; dùng UAV làm trạm di động để tạo đường truyền LOS linh hoạt. Tuy nhiên, các giải pháp này cũng có nhược điểm riêng (chi phí triển khai cao, kiến trúc phức tạp, tiêu thụ năng lượng lớn). Do đó, xuất hiện nhu cầu tìm kiếm giải pháp khác bổ trợ MEC hiệu quả, đặc biệt trong bối cảnh 6G.

# 2.2 Reconfigurable Intelligent Surface (RIS) – Bề mặt thông minh tái cấu hình

RIS (còn gọi là Intelligent Reflecting Surface - IRS) là một công nghệ anten thông minh thụ động bao gồm hàng trăm tới hàng nghìn phần tử phản xạ có thể điều chỉnh được. Mỗi phần tử RIS có khả năng thay đổi pha (và biên độ) của sóng điện từ tới nó, thông qua đó có thể hướng các tia phản xạ tập trung về đích mong muốn, tương tự hiệu ứng beamforming nhưng thông qua phản xạ thay vì phát chủ động [2]. Điểm đặc biệt là RIS không có mạch phát sóng vô tuyến riêng (nếu là RIS thụ động) nên tiêu thụ năng lượng rất thấp; nó hoạt động như một "tấm gương thông minh" điều khiển hướng phản xạ bằng cách thiết lập trạng thái (pha) cho từng phần tử.

Trong mạng không dây, RIS được coi là một thành phần hạ tầng mới có thể tái cấu hình môi

trường truyền để cải thiện chất lượng liên kết. Ví dụ, nếu đường truyền trực tiếp UE–AP bị chắn, ta có thể đặt một RIS trên tường tòa nhà để nhận tín hiệu từ UE và phản xạ hướng về AP, tạo một đường truyền gián tiếp mạnh mẽ hơn (tín hiệu NLOS được bù suy hao nhờ RIS) [1]. Nghiên cứu cho thấy RIS có thể tăng cường cả hiệu quả phổ và hiệu quả năng lượng của mạng không dây. RIS đặc biệt hấp dẫn cho 6G vì tính thụ động, chi phí thấp và có thể dễ dàng tích hợp (ốp vào tường, trần nhà, pano...). Nhiều ứng dụng RIS được đề xuất: tăng cường vùng phủ sóng trong nhà, tạo kênh truyền có lợi cho IoT công suất thấp, giảm nhiễu xuyên kênh trong mạng cell nhỏ, v.v.

Tuy nhiên, một hạn chế lớn của RIS thụ động là hiệu ứng "suy hao hai lần" (doubly path loss): do tín hiệu phải truyền hai chặng (UE-RIS và RIS-AP), tổng suy hao đường truyền nhân lên đáng kể so với truyền thẳng [2]. Để bù đắp, người ta có thể tăng số lượng phần tử RIS nhằm tích lũy độ lợi phản xạ thụ động cao hơn, nhưng điều này lại tăng overhead cho việc điều khiển RIS (phải ước lượng nhiều kênh và gửi nhiều thông tin điều khiển hơn). Gần đây, khái niệm RIS chủ động được đề xuất: các phần tử RIS được gắn thêm mạch khuếch đại tín hiệu, cho phép khuếch đại sóng phản xạ thay vì chỉ phản xạ thụ động, qua đó bù đắp suy hao hai chặng. RIS chủ động có thể tăng SNR đáng kể và mở rộng tầm phủ sóng, nhưng đánh đổi bằng tiêu thụ năng lượng lớn hơn nhiều (mỗi phần tử như một bộ khuếch đại nhỏ) và có thể thêm nhiễu nhiệt do mạch khuếch đại gây ra. Một câu hỏi đặt ra: RIS chủ động hay thụ động tốt hơn? Thực tế, mỗi loại có ưu nhược riêng và có tính bổ sung cho nhau. Trong một số kịch bản, RIS chủ động cho SNR cao hơn hẳn; nhưng nếu năng lượng bị giới hạn hoặc nhiễu do khuếch đại lấn át, RIS thụ động có thể cho kết quả ổn định hơn. Các nghiên cứu gần đây đề xuất hệ lai chủ động-thụ động hoặc linh hoạt chuyển chế độ để tận dụng lợi ích của cả hai

### 2.3 Úng dụng RIS trong MEC để giảm độ trễ

Việc kết hợp RIS vào hệ thống MEC (tức RIS-aided MEC) được kỳ vọng nâng cao hiệu năng hệ thống trên nhiều phương diện. Thứ nhất, RIS giúp cải thiện chất lượng kênh truyền giữa UE và AP, từ đó tăng tốc độ offload dữ liệu từ UE lên edge server (ES) [1] . Tốc độ offload cao cho phép UE gửi xong dữ liệu sớm hơn, ES xử lý sớm và trả kết quả sớm, nên giảm độ trễ tổng cho ứng dụng. Thứ hai, với sự hỗ trợ của RIS, MEC có thể phục vụ các UE ở vị trí trước đây sóng khó tới (góc khuất, vùng biên cell) mà vẫn đảm bảo băng thông, giúp mở rộng vùng phục vụ MEC mà không cần tăng công suất phát hay triển khai thêm trạm. Thứ ba, RIS có thể tiết kiệm năng lượng hệ thống: do kênh được cải thiện, UE có thể truyền ở công suất thấp hơn cho cùng lượng dữ liệu, hoặc ES không cần chờ nhiều lần truyền lại do lỗi, qua đó tổng năng lượng dùng để hoàn thành tác vụ giảm đi.

Một ví dụ điển hình, công trình của P. Di Lorenzo và cs. (2022) đã nghiên cứu MEC động có RIS, trong đó UE liên tục sinh dữ liệu cần xử lý và kênh vô tuyến thay đổi theo thời gian. Kết quả cho thấy với RIS, có thể tối ưu hóa phối hợp cấu hình RIS, tham số truyền thông (phân bổ băng thông, công suất) và tài nguyên tính toán tại ES để đảm bảo độ trễ trung bình dưới ngưỡng trong khi tối thiểu hóa tiêu thụ năng lượng của toàn hệ (cả UE lẫn mạng) [2] . Tuy nhiên, tất cả các tối ưu kể trên giả định lý tưởng rằng thông tin kênh qua RIS và trạng thái hệ thống đều biết hoàn hảo và ngay lập tức. Như đã nêu, thực tế để đạt được điều đó cần các thủ tục điều khiển phức tạp. Phần tiếp theo, chúng tôi đi vào chi tiết mô hình hệ thống wà các thủ tục này. 3. Mô hình hệ thống MEC h

## **Churong 3**

# Mô hình hệ thống MEC hỗ trợ RIS và các kênh điều khiển

### 3.1 Cấu trúc hệ thống và các thành phần

Hệ thống xem xét gồm các thiết bị người dùng (UE) muốn offload tác vụ lên một máy chủ biên (Edge Server - ES) đặt tại trạm Access Point (AP) gần đó; AP này được hỗ trợ bởi một RIS nhằm cải thiện kênh liên lạc (Hình 1). Giả sử AP có trang bị M ăng-ten thu phát (một trạm nhiều ăng-ten hoặc trạm MIMO), mỗi UE có một ăng-ten, và RIS có N phần tử phản xạ có thể điều chỉnh (với N lớn) [1] . Tập các UE được ký hiệu  $\mathcal{U}$ , tập các ăng-ten AP ký hiệu  $\mathcal{M}$  . Các UE có thể chia sẻ phổ bằng kỹ thuật ghép kênh phân chia tần số (FDM), nghĩa là mỗi UE được cấp một băng tần con riêng để tránh giao thoa với nhau . Tổng băng thông hệ thống dành cho đường truyền MEC là B Hz, phân chia cho K UE: mỗi UE k dùng băng thông  $B_k$  Hz với  $\sum_{k=1}^K B_k = B$  [1].

Hoạt động của MEC diễn ra theo chuỗi thời gian rời rạc: thời gian được chia thành các slot bằng nhau độ dài T (giây) đánh số  $t=1,2,\ldots$  Mỗi slot T được chia thành hai phần: phần điều khiển (overhead điều khiển) và phần payload (dùng để truyền dữ liệu offload) . Ký hiệu  $\tau$  (tau) là tổng thời lượng phần điều khiển trong mỗi slot, khi đó thời gian còn lại cho truyền dữ liệu là  $T-\tau$  [1] . Thông thường, T được chọn tương ứng với thời gian hiệu dụng kênh (coherence time) sao cho kênh có thể coi là không đổi trong suốt một slot . Như vậy, nếu kênh thay đổi chậm, ta có thể dùng slot dài để giảm tần suất điều khiển; nếu kênh thay đổi nhanh (ví dụ UE di chuyển tốc độ cao), slot phải ngắn để kịp theo kênh, nhưng chi phí là overhead sẽ chiếm tỷ lệ lớn hơn.



Hình 3.1: Mô hình hệ thống RIS-aided MEC

Máy chủ MEC đặt tại AP chịu trách nhiệm xử lý các tác vụ nhận từ UE. Mỗi UE có một hàng đợi cục bộ để lưu trữ dữ liệu công việc chưa truyền, trong khi ES có một hàng đợi từ xa để lưu các dữ liệu đã nhận chờ xử lý . Mô hình hàng đợi động: giả sử tại mỗi slot, UE k sinh ra  $A_k(t)$  (bit) dữ liệu mới vào hàng đợi cục bộ. Nếu UE truyền được  $X_k(t)$  (bit) trong slot đó lên AP thành công, hàng đợi cục bộ sẽ giảm bớt tương ứng. Hàng đợi cục bộ của UE k cập nhật theo công thức:  $Q_k^{\rm local}(t+1) = \max Q_k^{\rm local}(t) - X_k(t), 0 + A_k(t)$  [1] . Tại phía ES, nếu ES xử lý  $Y_k(t)$  (bit) cho UE k trong slot (sử dụng tài nguyên CPU), hàng đợi từ xa giảm đi, và đồng thời hàng đợi từ xa tăng thêm chính lượng  $X_k(t)$  đã nhận vào. Biểu diễn:  $Q_k^{\rm ES}(t+1) = \max Q_k^{\rm ES}(t) - Y_k(t), 0 + X_k(t)$  . Độ trễ offload trung bình mà UE k cảm nhận có thể được tính từ hàng đợi tổng (gộp local + ES) theo lý thuyết hàng đợi , chẳng hạn khi hệ ổn định và  $A_k(t)$  ổn định quanh tốc độ trung bình  $\lambda_k$  (bit/s), độ trễ trung bình  $D_k = \frac{Q_k^{\rm local} + Q_k^{\rm ES}}{\lambda_k}$  [1] .

#### 3.2 Các kênh truyền dữ liệu và kênh điều khiển

Hệ thống gồm một kênh dữ liệu (Data Channel - DC) và ba kênh điều khiển (Control Channels - CC) phục vụ việc truyền dữ liệu và trao đổi tín hiệu điều khiển (Hình 3.1)

- Kênh dữ liệu (DC): Mỗi UE k truyền dữ liệu lên AP qua một kênh UL riêng tần số (do FDM) băng thông B<sub>k</sub>. Kênh này bao gồm hai thành phần: kênh trực tiếp UE-AP (nếu có) ký hiệu h<sub>d,k</sub> và kênh phản xạ qua RIS UE-RIS-AP ký hiệu h<sub>r,k</sub>(Φ(t)) (phụ thuộc cấu hình Φ của RIS). Tín hiệu tổng hợp tại AP là tổng hai thành phần trên. Công suất thu được và tốc độ dữ liệu của UE k sẽ phụ thuộc vào cấu hình pha RIS Φ(t) = [θ<sub>1</sub>, θ<sub>2</sub>, ..., θ<sub>N</sub>] (θ<sub>n</sub> là pha của phần tử n) cũng như vector beamforming tại AP.[1]
- Kênh điều khiển UE-CC: Đây là kênh điều khiển hai chiều giữa AP và các UE, gồm đường downlink (AP->UE) và uplink (UE->AP). Ta có thể liên hệ UE-CC với các kênh vật lý điều khiển của 5G như PDCCH/PUCCH [1]. Kênh UE-CC dùng chung tần số với DC (in-band) và băng thông có thể trùng với B<sub>k</sub> hoặc một phần của nó. Nhờ RIS, các tín hiệu điều khiển DL từ AP có thể được RIS hỗ trợ (RIS chuyển sang cấu hình "phát rộng" (control configuration) để phủ tín hiệu điều khiển rộng tới các UE). Kênh UE-CC sử dụng để truyền các bản tin điều khiển như: lịch phân tài nguyên, báo chất lượng kênh (CQI), tín

hiệu ACK/NACK cho gói dữ liệu, v.v. từ AP đến UE, và các bản tin phản hồi trạng thái từ UE đến AP.

- Kênh điều khiển RIS-CC: Đây là liên kết điều khiển từ AP đến RIS (thường downlink một chiều) để điều khiển hoạt động RIS. AP sẽ gửi các lệnh thiết lập cấu hình pha cho RIS, đồng bộ RIS với khung thời gian hệ thống. Kênh RIS-CC có thể thiết kế dưới dạng in-band (dùng cùng tần số với DC) hoặc sử dụng dải riêng (ví dụ tần số mmWave dành riêng cho điều khiển RIS). Trong phân tích ở bài báo gốc, các tác giả xem xét trường hợp in-band RIS-CC, nghĩa là tần số điều khiển RIS dùng chung với các kênh data, do đó việc truyền tín hiệu điều khiển tới RIS không thể đồng thời với truyền dữ liệu (phải chiếm thời gian riêng) [1] . Tín hiệu điều khiển RIS-CC có dạng các gói lệnh do AP phát, ví dụ lệnh chuyển cấu hình, bắt đầu phiên đo kênh,...
- Kênh điều khiển ES-CC: Đây là kênh kết nối giữa AP và máy chủ ES, thực chất qua đường backhaul nội bộ (AP và ES có thể đặt cùng chỗ). Ta giả định ES-CC là ngoài băng (out-of-band), tốc độ cao, đảm bảo tin cậy gần như tức thì [1]. Giả định này có lý do: AP và ES thường kết nối bằng cáp quang hoặc bus nội bộ tốc độ cao, nên độ trễ và lỗi có thể bỏ qua. Kênh ES-CC dùng để AP và ES trao đổi thông tin điều phối, ví dụ AP chuyển báo cáo trạng thái UE nhận được sang ES, ES trả kết quả tính toán hoặc quyết định phân bổ tài nguyên về AP.

Tóm lại, so với hệ thống MEC truyền thống, hệ thống có RIS đòi hỏi thêm hai kênh điều khiển chuyên dụng (RIS-CC và UE-CC) bên cạnh kênh dữ liệu. Điều này dự báo phát sinh lượng lớn gói tín hiệu điều khiển cần trao đổi mỗi slot để đồng bộ hoạt động giữa các thành phần (UE, RIS, AP, ES). Thiết kế các kênh CC này có thể in-band hoặc out-of-band, mỗi lựa chọn có ưu nhược: in-band thì tận dụng chung hạ tầng nhưng cạnh tranh tài nguyên với data; out-of-band thì không ảnh hưởng data nhưng đòi hỏi phổ riêng (đắt đỏ) [2] . Trong bài báo gốc, hai kênh quan trọng UE-CC và RIS-CC được xét in-band nên overhead thời gian của chúng ảnh hưởng trực tiếp đến thời gian truyền data.

#### 3.3 Mô hình hàng đợi động và độ trễ offload

Như đã mô tả, hệ thống MEC động có RIS được mô hình bằng hai loại hàng đợi: hàng đợi truyền tại UE và hàng đợi xử lý tại ES. Mục tiêu thường gặp là duy trì độ trễ trung bình hoặc xác suất trễ dưới một ngưỡng yêu cầu. Hãy xét một UE điển hình: tốc độ sinh công việc trung bình là  $\lambda$  (bit/s), dung lượng kênh offload thay đổi theo cấu hình RIS và phân bổ tài nguyên mỗi slot. Nếu không tính overhead, công suất kênh UL của UE phụ thuộc vào SNR nhận tại AP, theo công thức Shannon:  $R = B_k \log_2(1 + {\rm SNR})$  bit/s/Hz (với SNR do kênh trực tiếp + phản xạ cộng lại) [1] . Tuy nhiên, do có overhead, thời gian thực sự dành cho truyền data trong mỗi slot chỉ là  $T - \tau$ . Nếu  $\tau$  quá lớn, dù kênh có dung lượng cao, UE cũng chỉ truyền được ít dữ liệu do thiếu thời gian. Ngược lại, nếu  $\tau$  quá nhỏ (ít điều khiển), kênh có thể không tối ưu hoặc nhiều lỗi, làm giảm thông lượng thực tế. Bài toán điều khiển MEC/RIS do đó đòi hỏi tối ưu  $\tau$  và các quyết định điều khiển để vừa đảm bảo tốc độ xử lý kịp đầu vào, vừa không lãng phí thời gian.

Độ trễ mà UE cảm nhận bao gồm trễ xếp hàng tại UE, trễ truyền qua kênh, và trễ xử lý tại ES. Việc RIS tăng tốc kênh chủ yếu giảm phần trễ truyền. Nhưng nếu overhead điều khiển làm giảm thời gian truyền hoặc gây lỗi, độ trễ có thể tăng lại. Do đó, khi thiết kế giao thức, ta phải tích hợp overhead điều khiển vào tính toán trễ. Công thức (7) trong bài báo gốc cho độ trễ trung bình  $D_k$  của UE k liên hệ với hàng đợi tổng và tốc độ tới  $\lambda_k$  [1] . Chi tiết phức tạp nhưng ý nghĩa: để  $D_k$  nhỏ, phải có  $\mathrm{E}[X_k] \approx \lambda_k$  (tốc độ xử lý >= tốc độ sinh việc) và biến động hàng đợi thấp – tức system phải được điều khiển tối ưu và đủ tài nguyên.

#### 3.4 Mô hình tiêu thụ năng lượng

Tiêu thụ năng lượng trong hệ MEC/RIS gồm nhiều thành phần: năng lượng do UE phát lên (truyền dữ liệu và pilot), năng lượng do AP phát tín hiệu điều khiển và vận hành mạch thu, năng lượng do ES tính toán và RIS hoạt động. Bài báo gốc sử dụng mô hình tổng năng lượng tiêu thụ mỗi slot là tổng trọng số của năng lượng tiêu thụ phía mạng (AP, ES, RIS) và phía người dùng (UE):

- $E^{\rm ES}(t)$ : Năng lượng ES tiêu thụ trong slot t gồm hai phần: năng lượng tính toán xử lý dữ liệu và năng lượng cho các hoạt động điều khiển liên quan. Theo mô hình CPU CMOS, năng lượng tính toán tỷ lệ với hệ số chuyển mạch C của CPU và bình phương tốc độ xung nhịp f (tần số CPU) . Nếu ES dùng tần số  $f_k(t)$  để xử lý tác vụ UE k (chu kỳ CPU/giây) thì năng lượng tính cho UE k là  $C[f_k(t)]^2$ . Tổng cho tất cả UE và thêm phần năng lượng thuật toán RA (chạy tại ES) sẽ cho  $E^{\rm ES}$  [1] . Tác giả định nghĩa thêm đại lượng  $E^{\rm ES}_{\rm ctl}$  là năng lượng ES tiêu tốn cho phần điều khiển (chủ yếu là chạy thuật toán RA).
- $E^{\mathrm{UE}}(t)$ : Năng lượng tiêu thụ của UE k gồm năng lượng phát dữ liệu và năng lượng cho các tín hiệu điều khiển (pilot, gói điều khiển). Giả sử công suất phát dữ liệu của UE k là  $P^{\mathrm{UL}}k$  trong thời gian payload  $(T-\tau)$ , năng lượng truyền data là  $P^{\mathrm{UL}}k(T-\tau)$ . Còn trong phần điều khiển  $\tau$ , UE phát pilot và gói điều khiển (như INI-U). Nếu công suất phát trung bình cho control là  $P^{\mathrm{ctl}}$ UE, và pilot kéo dài một khoảng nhất định (ví dụ  $\tau$ CE) thì năng lượng control của UE khoảng  $P^{\mathrm{ctl}}$ UE  $\cdot \tau$ ctl
  - . Mô hình trong bài báo biểu diễn gọn:  $E_k^{\rm UE}=P_k^{\rm UL}(T-\tau)+E^{\rm UE,ctl}k$  [1] , với  $E^{\rm UE,ctl}k=P^{\rm ctl}{\rm UE}\cdot \tau$ ctl.
- $E^{AP}(t)$ : AP chủ yếu tiêu thụ năng lượng cho việc phát tín hiệu điều khiển DL đến UE và RIS. Vì truyền dữ liệu UL nên AP hầu như không tốn năng lượng cho data (ngoại trừ mạch thu). Tại phần điều khiển, AP phát các gói ACK, lệnh SET-U tới K UE và các gói INI-R, SET-R tới RIS. Nếu công suất phát điều khiển của AP là  $P^{ctl}$ AP, trong thời gian  $\tau$ ctl AP phát tổng cộng một số gói, năng lượng khoảng  $E^{AP} = P^{ctl}$ AP ·  $\tau$ ctl (có thể tính chi tiết dựa trên số gói và độ dài gói)
- $E^{\rm RIS}(t)$ : RIS thụ động lý tưởng không tiêu thụ năng lượng để phản xạ (chỉ một ít cho mạch điều khiển), nhưng RIS thực tế có thể tiêu thụ một phần nhỏ để duy trì bias diode, thu nhận lệnh, chuyển pha. Với RIS chủ động, mỗi phần tử tiêu tốn công suất đáng kể (tùy mức khuếch đại). Gọi  $P_{\rm ele}$  là công suất tiêu tán trên mỗi phần tử khi hoạt động (phản xạ) . Nếu trong slot, RIS hoạt động (phản xạ) trong cả khung (đối với data) và toàn bộ N phần tử đều bật, thì năng lượng cho RIS là  $NP_{\rm ele}T$ . Tuy nhiên, thường trong pha điều khiển RIS có thể chuyển cấu hình "phát rộng" hay tắt bớt phần tử. Bài báo gốc giả định tất cả phần tử RIS "kích hoạt" (active state) trong suốt quá trình ước lượng kênh để hỗ trợ tín hiệu, do đó trong  $\tau_{\rm CE}$  tiêu thụ  $NP_{\rm ele}\tau_{\rm CE}$ . Phần năng lượng điều khiển RIS  $E_{\rm ctl}^{\rm RIS}$  còn bao gồm năng lượng RISC (bộ điều khiển RIS) xử lý lệnh.

Tổng hợp lại, năng lượng toàn hệ mỗi slot  $E_{\text{total}}(t)$  có thể viết:

$$E_{\sigma}^{\text{tot}}(t) = \sigma \sum_{k \in \mathcal{K}} E_k(t) + (1 - \sigma) \left( E_e(t) + E_a(t) + E_r(t) \right). \tag{3.1}$$

với  $0 \le w \le 1$  là tham số trọng số cho phép đánh đổi giữa tiêu thụ phía UE và tiêu thụ phía mạng . Chẳng hạn, w=1 nghĩa là ta chỉ quan tâm giảm năng lượng UE (chiến lược user-centric), w=0 là chỉ quan tâm năng lượng mạng (network-centric), còn w=0.5 cân bằng cả hai bên.

Phần khác biệt của mô hình năng lượng so với nghiên cứu MEC trước là bao gồm cả năng lượng cho hoạt động điều khiển (CE, RA, signaling) ở mỗi thành phần ar5iv.labs.arxiv.org . Điều này quan trọng vì nếu overhead quá lớn, năng lượng tiết kiệm được nhờ tối ưu RIS có thể bị bù trừ bởi năng lượng tiêu hao cho overhead. Các công thức (9)-(12) trong bài báo gốc lần lượt chi tiết các  $E^{ES}$ ,  $E^{UE}$ ,  $E^{AP}$ ,  $E^{RIS}$  nêu trên [1] . Trong đó:

• (9) 
$$E^{ES} = \sum_{k} C[f_k]^2 + E_{ctl}^{ES}$$

• (10) 
$$E_k^{\mathrm{UE}} = P_k^{\mathrm{UL}}(T-\tau) + E_k^{\mathrm{UE,ctl}}$$

• (11) 
$$E^{\mathrm{AP}} = P^{\mathrm{ctl}} \mathrm{AP} \cdot \tau \mathrm{ctl}$$
 (tổng gộp)

• (12) 
$$E^{\rm RIS}=\sum_{n=1}^N s_n P_{\rm ele}+E^{\rm RIS}_{\rm ctl}$$
, với  $s_n\in 0,1$  là trạng thái kích hoạt phần tử thứ  $n$ 

## Chương 4

# Overhead thời gian cho điều khiển trong MEC/RIS

# 4.1 Phân chia chu kỳ hoạt động: phần điều khiển vs. phần truyền tải

Như đã nói, mỗi slot T được chia thành phần điều khiển  $(\tau)$  và phần truyền dữ liệu  $(T-\tau)$ . Hình 2 minh họa chi tiết cấu trúc một slot với 4 giai đoạn: (a) Signaling – khởi tạo (Initialization), (b) Algorithmic (chạy thuật toán như CE, RA), (c) Signaling – thiết lập (Setup), và (d) Payload [1] . Trong đó, ba giai đoạn đầu diễn ra trong khoảng thời gian điều khiển  $\tau$ , còn giai đoạn (d) chiếm phần còn lại  $T-\tau$ . Công thức (13) biểu thị:  $\tau=\tau_{\rm ini}+\tau_{\rm alg}+\tau_{\rm setup}$ , với  $\tau_{\rm ini},\tau_{\rm alg},\tau_{\rm setup}$  lần lượt là độ dài các pha Initialization, Algorithmic, Setup .



Hình 4.1: Sơ đồ thời gian một slot t.

Pha (a) Khởi tạo (Initialization): Mở đầu mỗi slot, AP và UE thực hiện thủ tục đồng bộ và chuẩn bị thông tin ban đầu. Cụ thể, AP gửi các bản tin ACK/NACK tới từng UE (thông báo UE biết dữ liệu gửi ở slot trước có nhận thành công không). Mỗi UE khi nhận NACK sẽ phải giữ lại dữ liệu chưa gửi thành công đó ở đầu hàng đợi để gửi lại, còn ACK thì có thể gỡ dữ liệu đã gửi ra khỏi hàng đợi . Sau đó, mỗi UE gửi một gói điều khiển INI-U (Initialization-UE) lên AP thông qua kênh UE-CC UL, mang thông tin trạng thái hàng đợi của UE (ví dụ độ dài hàng đợi còn lại) . AP thu thập các INI-U từ các UE và chuyển tiếp thông tin này tới ES qua kênh ES-CC

. Đồng thời, AP cũng gửi một gói INI-R (Initialization-RIS) tới RIS qua kênh RIS-CC để báo RIS chuẩn bị thực hiện ước lượng kênh [1] . Cụ thể, lệnh INI-R yêu cầu RIS chuyển sang cấu hình điều khiển "ctl" – cấu hình pha đặc biệt có búp sóng rộng để phục vụ cho quá trình pilot (sẽ nói ở pha b) . Trước khi RIS đổi sang cấu hình mới, cần một khoảng thời gian bảo vệ (guard period) do hạn chế phần cứng (ví dụ RIS cần vài micro-giây để thiết lập pha) . Pha Initialization do đó bao gồm: thời gian phát các gói ACK (có thể đồng thời tới nhiều UE), thời gian UE gửi INI-U (có thể đồng thời nếu khác tần số do FDM), thời gian AP gửi INI-R (1 gói đơn), và thời gian guard chuyển cấu hình RIS. Công thức

$$\tau_{\rm ini} = \tau_s + 3T. \tag{4.1}$$

mô tả tổng overhead thời gian cho pha Initialization  $\tau_{\rm ini}$ , bao gồm các thành phần như trên . Như vậy,  $\tau_{\rm ini}$  tỉ lệ với thời lượng gói điều khiển và thường khá nhỏ (vài TTI) nhưng không thể bỏ qua.

Pha (b) Thuật toán (Algorithmic): Đây là phần chính yếu của overhead, gồm hai quy trình: ước lượng kênh (CE) và tính toán phân bổ tài nguyên (RA).

- Ước lượng kênh (CE): Nhằm biết được thông tin kênh CSI để tối ưu cấu hình, trong mỗi slot hệ thống phải dành thời gian cho UE gửi tín hiệu pilot. Với RIS, việc ước lương phức tạp hơn do phải ước lượng cả kênh trực tiếp UE-AP lẫn kênh phản xạ qua RIS. Phương pháp phổ biến là sử dụng một bộ cấu hình RIS thử nghiệm (CE codebook) gồm Q cấu hình khác nhau, lần lượt thiết lập RIS qua từng đợt pilot, để thu được Q tín hiệu phản xa, từ đó suy ra các thành phần kênh tương ứng [1]. Cu thể, trong bài báo, giả sử mỗi UE gửi một chuỗi pilot có độ dài L TTI để ước lượng kênh trực tiếp (trong khi RIS tắt hoặc ở trạng thái mặc định), sau đó RIS lần lượt áp Q cấu hình khác nhau và UE lặp lại chuỗi pilot L TTI cho mỗi cấu hình. AP sẽ thu được Q+1 tín hiệu để tính ra kênh trực tiếp  $h_d$  và Q kết hợp  $h_r$  tương ứng, từ đó suy luận kênh RIS–AP và UE–RIS riêng biệt . Quá trình này diễn ra đồng thời cho tất cả UE (do FDM, mỗi UE ở băng riêng nên không nhiễu nhau). Giả sử N phần tử RIS và kỹ thuật ước lượng cho phép nhóm các phần tử hoặc có độ suy giảm tự do, Q có thể nhỏ hơn N nhiều (các nghiên cứu CE cho RIS đề xuất Q tỉ lệ N hoặc  $\log N$  tùy phương pháp ). Công thức cho thấy thời gian overhead CE là:  $\tau_{\rm CE} = L \cdot (1+Q) + Q \cdot t_{\rm switch}$  ar5iv.labs.arxiv.org . Trong đó  $t_{\rm switch}$  là thời gian chuyển cấu hình RIS giữa các lần, nhân với Q lần chuyển . Rõ ràng,  $\tau_{CE}$  tăng tỷ lệ với số cấu hình pilot Q. Q càng lớn (kênh phức tạp, nhiều phần tử) thì overhead càng cao, bù lại CSI đầy đủ hơn. Nếu muốn giảm overhead, có thể giảm Q nhưng khi đó thông tin kệnh ít đi, có thể buộc hệ thống chấp nhận cấu hình RIS chưa tối ưu hoặc sử dụng thuật toán khác (như beam sweeping thay vì CE chính xác ).
- Tính toán phân bổ tài nguyên (RA): Sau khi có CSI (tạm coi đã có sau bước CE), máy chủ ES sẽ giải một bài toán tối ưu nhằm quyết định: cấu hình pha RIS tối ưu Φ\*(t) cho slot này, vector beamforming tại AP, phân bổ công suất cho mỗi UE, tần số CPU phục vụ mỗi UE, v.v., thỏa mãn các ràng buộc (như giới hạn năng lượng, đảm bảo trễ) và tối ưu hóa mục tiêu (như trễ trung bình nhỏ nhất hoặc năng lượng tiêu thụ tổng nhỏ nhất). Bài toán này thường phi tuyến và phức tạp, nhưng có thể giải bằng các thuật toán gần đúng (heuristic) hoặc tối ưu lồi hóa. Thuật toán được thực thi tại ES (hoặc AP) trong mỗi slot, do đó tiêu tốn thời gian tính toán cũng chính là một phần overhead. Ký hiệu τ<sub>RA</sub> là thời lượng ES/AP cần để hoàn tất thuật toán RA. Công thức (19) liên hệ τ<sub>RA</sub> = C<sub>RA</sub> chẳng hạn, với C<sub>RA</sub> là số chu kỳ CPU cần để giải bài toán RA và f<sub>ES</sub> là xung nhịp CPU ES (chu kỳ/s). Nếu ES dành một phần năng lực CPU cho RA song song với xử lý tác vụ thì có thể phức tạp; ở đây ta coi RA được ưu tiên làm trước rồi mới xử lý tác vụ. Từ giải thuật cụ thể, tác giả ước tính C<sub>RA</sub>. Chẳng hạn, họ dùng thuật toán tham lam để tìm cấu hình RIS và

beamforming AP tối ưu: cố định một vector beam tại AP, sau đó chọn dần cấu hình pha từng nhóm phần tử RIS sao cho cải thiện mục tiêu nhiều nhất . Số lựa chọn có thể duyệt cho một nhóm g phần tử là  $2 \times (2^b)^g$  (mỗi phần tử có 2 trạng thái: hoạt động hoặc tắt, và nếu hoạt động thì có  $2^b$  mức pha lượng tử với b bit phân giải) . Thuật toán lặp qua nhiều nhóm cho đến khi xét đủ N phần tử hoặc đạt ngưỡng. Nếu chọn nhóm g lớn (tức tối ưu theo cụm phần tử), độ phức tạp giảm nhưng hiệu quả giảm; nhóm g=1 (tối ưu từng phần tử) cho hiệu năng cao nhất nhưng phức tạp nhất . Cuối cùng, (20) đưa công thức tính số chu kỳ cần thiết  $C_{\rm RA}$  dựa trên số phép nhân phải thực hiện khi thử các khả năng . Kết luận:  $\tau_{\rm RA}$  càng lớn nếu bài toán phức tạp (nhiều biến như nhiều phần tử RIS) hoặc CPU chậm. Do đó, overhead điều khiển có thể giảm bằng cách giảm độ tối ưu (ví dụ nhóm nhiều phần tử RIS để giảm vòng lặp tính toán, chấp nhận cấu hình sub-optimal) .

Tổng thời gian pha Algorithmic là  $\tau_{\rm alg} = \tau_{\rm CE} + \tau_{\rm RA}$ . Đây thường là phần chiếm nhiều nhất trong  $\tau$ .

Pha (c) Thiết lập (Setup): Sau khi ES tính toán xong các tham số tối ưu (công suất, tốc độ mã hóa, cấu hình RIS,...), AP sẽ gửi các thông tin thiết lập này trở lại UE và RIS để áp dụng trong phần truyền data của slot hiện tại . Cụ thể, AP gửi gói SET-U cho từng UE chứa các tham số như: hệ số công suất  $p_k(t)$  mà UE nên dùng, tốc độ dữ liệu (hoặc MCS – modulation and coding scheme) tối đa UE được phép truyền (dựa theo kênh ước lượng) . Gói SET-U có thể gửi đồng loạt (broadcast hoặc multicast) nếu gọn, hoặc lần lượt nếu trễ cho phép. Đồng thời, AP gửi gói SET-R cho RIS chứa cấu hình pha tối ưu  $\Phi^*(t)$  cần thiết lập . Trước khi gửi SET-R, AP yêu cầu RIS chuyển sang chế độ nhận lệnh (thường RIS phải tạm thời về cấu hình "ctl" để dễ nhận tín hiệu điều khiển) – do đó cũng cần một khoảng guard ngắn để RIS chuyển trạng thái như ban đầu . Tổng thời gian pha Setup  $\tau_{\text{setup}}$  gồm thời gian phát các gói SET-U (có thể đồng thời trên nhiều tần số) + thời gian phát 1 gói SET-R + guard chuyển RIS về chế độ nhận lệnh. Công thức  $\tau_{\text{setup}}$  gồm các thành phần đó.[1]

Sau khi pha c) kết thúc, RIS có cấu hình mới  $\Phi^*(t)$ , các UE biết mình sẽ truyền bao nhiêu với công suất bao nhiêu, AP/ES sẵn sàng thu và xử lý – hệ thống chuyển sang pha (d) truyền dữ liệu (Payload) trong thời gian  $T-\tau$ . Tại đây, mỗi UE gửi một phần dữ liệu (có thể là toàn bộ hàng đợi nếu đủ thời gian) qua kênh UL. Nhờ có RIS điều chỉnh tối ưu và AP biết trước công suất truyền, việc tiếp nhận sẽ hiệu quả. AP thu tín hiệu, gỡ lỗi; cuối slot AP chuyển dữ liệu thu được sang ES xử lý (có thể xử lý song song để giảm độ trễ). Vòng lặp tiếp tục cho slot tiếp theo.

Tóm lại, overhead  $\tau$  mỗi slot gồm 3 pha: Khởi tạo, Thuật toán, Thiết lập. Overhead này không cố định mà phụ thuộc vào tham số hệ thống và thiết kế giao thức: số UE, độ dài gói điều khiển, số cấu hình pilot Q, độ phức tạp thuật toán RA, tốc độ phần cứng (RIS switching, CPU), v.v. Bảng 1 (giả định) tóm tắt đóng góp của từng yếu tố vào  $\tau$ . Chẳng hạn, nếu muốn giảm độ trễ, ta có thể giảm Q (nhưng đánh đổi độ chính xác CSI), hoặc dùng thuật toán RA đơn giản hơn (đánh đổi hiệu năng). Phần sau chúng tôi sẽ phân tích kỹ sự đánh đổi này.

### 4.2 Overhead thời gian tác động đến độ trễ offload

Overhead điều khiển lớn sẽ làm giảm thời gian payload mỗi slot, do đó nếu dữ liệu UE cần gửi nhiều, có thể không gửi kịp trong một slot, phải đợi slot sau -> tăng độ trễ hàng đợi. Ngược lại, overhead nhỏ giúp truyền được nhiều dữ liệu hơn mỗi slot, giảm hàng đợi, nhưng có thể khiến quyết định kém tối ưu gây giảm thông lượng hữu ích hoặc tăng lỗi gói. Có một điểm thú vị: nếu slot kéo dài hơn (T tăng) thì dù overhead  $\tau$  có thể tăng theo nhưng tỷ lệ  $\tau/T$  có thể giảm, tức hiệu suất truyền net cao hơn. Tuy nhiên, slot dài có nghĩa chu kỳ ra quyết định chậm, UE có thể phải chờ lâu để bắt đầu truyền -> không tốt cho trễ cá thể. Do đó, tồn tại một giá trị slot tối ưu cân bằng giữa hiệu suất và độ trễ.

Kết quả mô phỏng từ bài báo gốc (Hình 3) cho thấy hiệu năng hệ thống phụ thuộc mạnh vào độ dài slot T (tương ứng tỷ lệ overhead). Cụ thể, Figure 3 vẽ tiêu thụ năng lượng trung bình, công suất trung bình mỗi slot, và độ trễ trung bình khi thay đổi T trong trường hợp không có lỗi điều khiển .



Hình 4.2: hiệu năng hệ thống phụ thuộc mạnh vào độ dài slot

Các đường tương ứng với các lưu lượng đầu vào khác nhau (50, 100, 200 kbps). Kết quả chỉ ra rằng có một khoảng T tối ưu giúp tối thiểu hóa năng lượng tiêu thụ, đồng thời giữ trễ trong giới hạn. Nếu T quá nhỏ (quá nhiều slot trong 1 giây), overhead tốn phần lớn thời gian -> mỗi slot truyền rất ít dữ liệu, UE phải tăng công suất để gửi kịp dẫn đến năng lượng cao và trễ hàng đợi tăng do nhiều slot mới xong dữ liệu . Nếu T quá lớn, overhead tuy chiếm tỷ lệ nhỏ nhưng UE phải đợi lâu mới tới lần truyền: trong thời gian chờ, hàng đợi tích lũy gây trễ cao, đồng thời do ra quyết định thưa, có thể cấu hình RIS không kịp thích ứng kênh thay đổi. Mô phỏng cho thấy có T tối ưu cỡ vài ms (tuỳ kịch bản) để đạt cực tiểu năng lượng tiêu thụ mà vẫn đảm bảo trễ thấp .

Một hệ quả khác: overhead nhiều nhất là do ước lượng kênh. Nếu kênh thay đổi chậm, ta không cần ước lượng lại quá thường xuyên. Ý tưởng điều khiển hai thang thời gian (two-timescale): RIS giữ cấu hình trong nhiều slot (chỉ update khi cần), còn data vẫn truyền mỗi slot. Như vậy overhead CE chia đều ra nhiều slot, giảm tỷ lệ  $\tau/T$ . Cách này hiệu quả khi kênh có tính bền (correlation cao qua thời gian). Một số nghiên cứu đã đề xuất ước lượng kênh two-timescale hoặc dựa vào học máy để giảm tần suất pilot. Tất nhiên, đánh đổi là cấu hình RIS không cập nhật kịp nếu kênh đổi đột ngột.

Từ góc nhìn hệ thống, overhead điều khiển làm giảm thông lượng khả dụng. Ta có thể hiệu chỉnh lại công thức tốc độ: nếu kênh capacity là R (bit/s), thì tốc độ offload thực tế xem xét overhead là  $R_{\rm eff} = R \cdot \frac{T-\tau}{T}$  (bit/s). Tỷ lệ  $\frac{T-\tau}{T}$  chính là hiệu suất sử dụng frame. Giả sử  $\tau$  tỉ lệ tuyến tính với số phần tử RIS (trong ước lượng) hoặc độ phức tạp RA, khi hệ thống mở rộng (nhiều UE, RIS lớn) mà không cải tiến giao thức, overhead sẽ lấn át payload. Vì vậy, trong thiết kế MEC/RIS cần tìm cách hạn chế độ phức tạp tăng tuyến tính. Một ví dụ, thay vì tối ưu toàn bộ N phần tử RIS, người ta có thể chia RIS thành các nhóm phần tử cố định (một nhóm điều khiển như một unit). Khi đó số biến cần tối ưu giảm, overhead CE và RA giảm, nhưng cái giá là giảm bớt độ tự do của RIS nên hiệu năng có thể kém hơn chút . Đây chính là một sự đánh đổi hiệu năng – overhead: cấu hình RIS càng linh hoạt (mỗi phần tử riêng biệt) thì càng tốn overhead; ép RIS gộp nhóm giảm overhead nhưng hiệu quả beamforming kém tối ưu hơn.

# 4.3 Ånh hưởng của overhead điều khiển đến tiêu thụ năng lượng

Overhead thời gian không chỉ ảnh hưởng trễ mà còn liên quan chặt chẽ đến năng lượng tiêu thụ

Thứ nhất, overhead càng lớn đồng nghĩa thiết bị và mạng phải hoạt động nhiều hơn cho việc điều khiển. Ví dụ, thời gian pilot dài hơn nghĩa là UE phát sóng liên tục lâu hơn, tiêu tốn nhiều năng lượng pin hơn . AP cũng phải phát nhiều tín hiệu điều khiển hơn, RIS duy trì hoạt động lâu hơn. Nếu overhead giảm, các thành phần có thể "nghỉ" sớm hơn để tiết kiệm năng lượng (tất nhiên phải cân bằng với hiệu năng).

Thứ hai, overhead cao làm giảm thời gian truyền data, để gửi cùng lượng data trong ít thời gian hơn, UE có thể phải dùng công suất phát cao hơn. Công suất phát tăng làm tiêu hao năng lượng pin phi tuyến (công suất cao làm hiệu suất khuếch đại kém đi). Đồng thời, công suất phát cao hơn dễ gây nhiễu liên cell hơn (nếu có tái sử dụng tần số), gián tiếp ảnh hưởng năng lượng toàn mạng. Trong Fig.3, khi slot quá nhỏ (overhead chiếm nhiều), người ta quan sát công suất trung bình tăng và do đó năng lượng mỗi bit tăng.

Thứ ba, overhead gồm phần tính toán thuật toán RA trên ES. Nếu thuật toán quá phức tạp, CPU ES phải chạy tần số cao (tăng f), theo công thức CMOS  $E \propto f^2$ , năng lượng ES tăng đáng kể . Năng lượng này dù không ảnh hưởng trực tiếp pin UE nhưng lại góp phần tiêu thụ điện của hạ tầng. Trong bối cảnh xanh hóa 6G, ta cũng cần giảm phần này. Vậy nên có quan điểm "tối ưu vừa đủ": đôi khi giải một bài toán RA quá chính xác (tối ưu cận biên) không đáng, vì lợi ích năng lượng thu được nhỏ hơn năng lượng chính việc tính toán tiêu tốn.

Bài báo gốc cũng xem xét năng lượng cho RA như một phần của hàm mục tiêu. Hệ số trọng số w cho phép cân nhắc giữa việc giảm năng lượng UE (liên quan overhead pilot, công suất) và giảm năng lượng mạng (liên quan overhead tính toán, AP, RIS) . Trong nhiều trường hợp, giảm năng lượng UE được ưu tiên hơn (vì UE hạn chế pin), do đó có thể chấp nhận tốn năng lượng mạng (vốn cấp nguồn tốt) để giảm tải cho UE. Ví dụ, AP/ES có thể tăng overhead tính toán (dùng CPU mạnh tính nhanh RA) để tìm cấu hình giúp UE truyền ít tốn pin nhất (thời gian truyền ngắn, công suất thấp) - đây là cách hy sinh năng lượng mạng đổi lấy năng lượng UE . Ngược lại, nếu mạng muốn tiết kiệm điện (ví dụ trạm 5G dùng pin năng lượng mặt trời), có thể giảm tần suất RA, chấp nhận UE tốn pin hơn chút, miễn sao duy trì QoS.

Tóm lại, overhead điều khiển ảnh hưởng hai mặt: độ trễ và năng lượng. Thiết kế hệ thống MEC/RIS cần đặt mục tiêu tối ưu tổng thể, không chỉ tối đa tốc độ offload mà phải xét chi phí điều khiển đi kèm. Phần sau, chúng tôi sẽ đi sâu vào khía cạnh độ tin cậy: nếu overhead đã tối ưu mà kênh điều khiển lại gây lỗi, hiệu quả hệ thống sẽ ra sao.

## **Chuong 5**

# Đánh đổi hiệu năng và độ trễ dưới tác động của overhead

Như phân tích ở trên, việc tăng/giảm overhead điều khiển dẫn đến đánh đổi (trade-off) giữa hiệu năng đạt được (thông lượng, năng lượng) và độ trễ. Trong phần này, chúng tôi tổng hợp một số góc nhìn về sự đánh đổi này dựa trên kết quả mô phỏng cũng như lý thuyết.

### 5.1 Hiệu năng hệ thống theo tỷ lệ overhead điều khiển

Hiệu năng thông lượng vs. overhead: Nếu bỏ qua lỗi, khi tăng overhead (thêm thời gian cho CE, RA), hệ thống đạt cấu hình gần tối ưu hơn, do đó thông lượng dữ liệu mỗi slot tăng (nhờ CSI chính xác, RIS tối ưu). Tuy nhiên, do thời gian truyền dữ liệu bị rút ngắn, nên lượng dữ liệu thực sự truyền được có thể không tăng tương ứng. Có điểm tới hạn: khi overhead vượt quá mức, thông lượng net giảm. Mô phỏng đã khẳng định có một tỷ lệ overhead tối ưu (khoảng 10-20pt tùy kịch bản) để tối đa hóa throughput net. Hiệu năng năng lượng vs. overhead: Một mặt, overhead cao giúp giảm năng lượng phát (vì cấu hình tốt, ít lãng phí công suất), nhưng mặt khác overhead chính nó tiêu tốn năng lượng (pilot dài, tính toán nhiều). Tổng năng lượng (UE+mạng) thường có điểm tối ưu tại overhead vừa phải. Kết quả từ Fig.3 (error-free) cho thấy năng lượng trung bình hệ thống thấp nhất tại một độ dài slot nhất định (tương ứng overhead 15).

Khi overhead tăng hơn mức này, lợi ích giảm nhiêu liệu (vì UE có thể giảm công suất) không đủ bù đắp năng lượng phần điều khiển. Hiệu năng độ trễ vs. overhead: Overhead quá ít có thể gây thông lượng thấp do cấu hình xấu, khi đó hàng đợi kéo dài, tăng trễ. Overhead quá nhiều thì trực tiếp giảm thời gian phục vụ dữ liệu, trễ cũng tăng. Do đó, về độ trễ, cũng có mức overhead tối ưu. Thông thường, mức overhead tối ưu về trễ tương đồng với tối ưu năng lượng, vì trễ thấp thường đạt được khi hiệu quả năng lượng tốt (không lãng phí thời gian, không backlog). Một khía cạnh nữa: overhead tối ưu còn phụ thuộc mục tiêu QoS cụ thể. Nếu mục tiêu là độ trễ cực thấp (URLLC), ta có thể chấp nhận tốn năng lượng hơn miễn sao trễ giảm – tức sẵn sàng overhead nhiều để chắc chắn không mất gói, không phải truyền lại. Ngược lại nếu mục tiêu tiết kiệm năng lượng tối đa, có thể chịu trễ nhình hơn chút, overhead có thể giảm.

### 5.2 Chi phí năng lượng của các hoạt động điều khiển

• Năng lượng cho ước lượng kênh: tỉ lệ với độ dài pilot L và số cấu hình Q. UE tiêu thụ  $P_{\mathrm{UE}}^{\mathrm{pilot}} \cdot L(1+Q)$  (công suất pilot nhân thời gian) , RIS tiêu thụ  $NP_{\mathrm{ele}}$  trong thời gian đó . Nếu Q lớn (RIS nhiều phần tử), đây là phần không nhỏ. Ví dụ, nếu mỗi pilot dùng 0.1 W, L=1 ms, Q=50 cấu hình, mỗi UE dùng 0.1\*0.051=0.0051 J cho pilot mỗi slot, ước tính 5 mJ. Với 10 UE, 50 mJ, khá đáng kể nếu slot ngắn. Giảm Q sẽ cắt giảm gần tỉ lệ.

- Năng lượng cho tính toán RA:  $E^{\rm ES}{\rm ctl} = C{\rm RA} \cdot C(f_{\rm ES})^2$  (coi CPU ES hoạt động ở điện áp cho trước). Nếu thuật toán phức tạp gấp đôi,  $C_{\rm RA}$  tăng gấp đôi, năng lượng tăng đôi. Tuy không trực tiếp ảnh hưởng UE, nhưng trong viễn cảnh MEC dùng server chạy bằng pin (như MEC di động gắn UAV) thì rất quan trọng.
- Năng lượng cho signaling: AP phát ACK, SET-U, SET-R... thường công suất nhỏ (control channel công suất thấp hơn data). Nhưng nếu nhiều gói và dài, tổng cũng không bỏ qua được. RIS controller có thể tiêu thu cỡ vài mW cho mỗi lần nhân lênh.

Những chi phí này có thể ẩn khi đánh giá, nhưng để thiết kế tối ưu cần đưa chúng vào hàm mục tiêu. Một số nghiên cứu khác cũng đề cập việc định lượng chi phí tín hiệu điều khiển. Ví dụ, Anders Enqvist và cs. (2025) phân tích số bit tín hiệu phản hồi cần thiết cho RIS và ảnh hưởng của nó đến SNR, đề xuất mã hóa lượng tử hóa để giảm overhead điều khiển trong khi chỉ giảm SNR chút ít. Các hướng như vậy đều nhằm giảm năng lượng phần điều khiển mà vẫn duy trì hiệu năng cao.

# 5.3 Tối ưu hóa phân bổ tài nguyên vs. chi phí tính toán (RA algorithm)

Nói riêng về thuật toán RA, đây là thành phần đặc trưng của MEC/RIS. Thuật toán RA quyết định hiệu năng nhưng đồng thời tạo overhead tính toán. Do đó có sự đánh đổi giữa:

- Thuật toán chính xác cao (optimal): đạt hiệu năng tối đa (ví dụ thông lượng cao nhất, năng lượng tiêu thụ ít nhất), nhưng thời gian chạy dài, có thể vượt quá slot nếu không cẩn thận, hoặc tiêu hao nhiều CPU -> không phù hợp thời gian thực.
- Thuật toán xấp xỉ/heuristic nhanh: cho kết quả gần tối ưu, chạy nhanh (vài ms), overhead nhỏ, nhưng hiệu năng có thể thấp hơn ngưỡng yêu cầu.

Lựa chọn thuật toán tùy thuộc mục tiêu hệ thống: nếu yêu cầu độ trễ nghiêm ngặt và hệ thống thay đổi nhanh, cần thuật toán rất nhanh, chấp nhận suboptimal. Ngược lại nếu kênh ít thay đổi và cần vắt kiệt hiệu năng, có thể chạy thuật toán kỹ hơn.

Bài báo gốc chọn thuật toán tham lam (greedy) để giảm độ phức tạp . Họ cũng giới hạn việc tối ưu RIS theo nhóm thay vì từng phần tử để giảm  $C_{\rm RA}$  . Kết quả, overhead RA (tính bằng ms) giảm nhiều so với nếu thử hết  $2^{Nb}$  khả năng.

Một xu hướng mới là dùng học máy/học sâu để làm RA: mạng neural có thể được huấn luyện để gần như trực tiếp dự đoán cấu hình tối ưu từ CSI, thay vì giải tối ưu lặp. Điều này có thể giảm thời gian tính toán khi triển khai (suy luận mạng neural rất nhanh trên GPU), nhưng đánh đổi là cần dữ liệu huấn luyện và có sai số. Tuy nhiên, nếu sai số nhỏ chấp nhận được, đây là cách giảm overhead RA rất hứa hẹn. Một số nghiên cứu RIS gợi ý hướng này.

## Chương 6

# Tác động của lỗi điều khiển và độ tin cậy kênh điều khiển

Trong các phần trước, chúng tôi giả định ngầm rằng các tín hiệu điều khiển (pilot, gói INI, SET...) được trao đổi thành công 100 phần trăm và kênh ước lượng chính xác. Thực tế, kênh điều khiển cũng chịu lỗi (nhiễu, fading) và quá trình ước lượng kênh có sai số. Những lỗi điều khiển này sẽ ảnh hưởng trực tiếp đến các quyết định trong hệ thống MEC/RIS, nếu không được tính đến thì hiệu năng thực tế có thể kém xa so với tính toán lý thuyết.

### 6.1 Lỗi ước lượng kênh (CE) và hệ quả đến thông lượng

Ước lượng kênh sai (CSI error) xảy ra do pilot nhiễu, do mô hình chưa đủ, hoặc do thời gian giữa pilot và truyền data kênh đã đổi (quá hạn). Lỗi CSI nghĩa là AP và ES không biết chính xác gain kênh. Khi đó, quyết định RA có thể không phù hợp thực tế: ví dụ, giả sử AP nghĩ kênh UE tốt hơn thực tế → ES sẽ đặt tốc độ truyền quá cao (MCS quá lớn) cho UE, hoặc giảm công suất UE vì nghĩ không cần cao -> kết quả UE truyền không đạt throughput yêu cầu, có thể mất một phần hoặc toàn bộ gói data (giải mã thất bại do chọn MCS vượt SNR thực). Ngược lại, nếu AP đánh giá kênh xấu hơn thực → ES có thể cho MCS quá thận trọng hoặc công suất quá cao -> lãng phí tài nguyên và năng lượng, mặc dù dữ liệu vẫn tới đích.

Trường hợp xấu nhất của lỗi CE: UE truyền với tốc độ danh định cao hơn dung lượng kênh thực, dẫn đến toàn bộ gói payload mất trong slot đó. Điều này tương đương trễ tăng thêm một slot (phải chờ retransmit) hoặc thậm chí mất gói nếu không có HARQ. Bài báo định nghĩa thông lượng danh định theo CSI ước lượng (công thức (14)), và thông lượng thực tế giảm khi có lỗi CE khiến danh định vượt quá capacity . Từ Proposition 1, nếu dùng phương pháp ước lượng Least Squares (LS) với pilot lặp L lần, trong kênh Rayleigh, phương sai lỗi ước lượng có thể tính được: nó tỉ lệ nghịch với L (pilot dài hơn -> lỗi nhỏ) . Do đó, một cách giảm lỗi CE là tăng độ dài pilot hoặc công suất pilot, nhưng lại tăng overhead.

Thay vì tăng pilot, cũng có thể dùng thuật toán ước lượng tốt hơn (MMSE, Bayesian) nếu có thông tin prior, giúp giảm lỗi ở cùng L. Tuy nhiên, dù sao sai số khác 0 vẫn tồn tại. Hướng khác: thiết kế RA robust với lỗi CSI – tức thay vì tối ưu dựa trên CSI ước lượng như thật, ES có thể tối ưu theo kiểu "worst-case" hoặc "đặt margin" cho an toàn. Ví dụ, nếu kênh ước lượng SNR = 20 dB, ES có thể chọn MCS ứng với 15 dB thôi để dằn sai số. Cách này giảm rủi ro mất gói do CSI sai, nhưng đánh đổi throughput khi CSI đúng.

Tóm lại, lỗi CE có thể làm giảm thông lượng thực so với tính toán, thậm chí làm mất ổn định hàng đợi nếu hệ thống không phát hiện để bù đắp. Vì vậy, các giải pháp MEC/RIS cần kết hợp kỹ thuật kiểm soát lỗi – ví dụ ARQ/HARQ để phục hồi khi gói payload mất do CSI sai.

# 6.2 Mất gói tin điều khiển và ảnh hưởng tới quyết định hệ thống

Có 4 loại gói control quan trọng trong giao thức: INI-U, INI-R, SET-U, SET-R (ngoài ra ACK nữa nhưng như bài báo lưu ý, ACK được giả định luôn truyền thành công nhờ bảo mật nội dung ngắn, ta bỏ qua). Xét từng trường hợp mất gói:

- Mất gói INI-U (UE -> AP): Gói này mang thông tin trạng thái hàng đợi của UE gửi lên ES trước khi RA. Nếu mất, ES không biết lượng dữ liệu mới UE có. Bài báo giả định ES sẽ suy luận dựa trên dữ liệu đã nhận: nếu gói INI-U mất, ES tạm giả sử hàng đợi UE không có dữ liệu mới ngoài cái đã gửi ở slot trước . Điều này có thể sai nếu trong thời gian qua có thêm dữ liệu. Hệ quả: RA có thể cấp tài nguyên ít hơn cần thiết cho UE đó (vì tưởng UE gần hết data), dẫn đến trễ tăng do phần dữ liệu mới không được offload kịp. Tuy nhiên, vì RA còn tối ưu chung, UE này có thể bị thiệt thòi. Giải pháp: có thể thiết kế UE tự gửi lại INI-U nếu không nhận được phản hồi trong thời gian (nhưng phức tạp) hoặc dự đoán lượng đến.
- Mất gói INI-R (AP -> RIS): Gói này ra lệnh RIS chuyển sang chế độ ước lượng kênh (thay đổi cấu hình codebook). Nếu RIS không nhận được, nó sẽ không biết cần làm gì. Bài báo giả sử trường hợp xấu: RIS vẫn giữ cấu hình mặc định (ctl) trong suốt quá trình CE, nghĩa là AP chỉ nhận được pilot của kênh trực tiếp, không thu được gì từ kênh phản xạ. Về bản chất, CE phản xạ thất bại -> AP không có CSI về kênh qua RIS. Nếu không có chiến lược dự phòng, ES sẽ không thể tối ưu RIS (vì không biết kênh), có thể phải chọn config RIS ngẫu nhiên hoặc xấu nhất. Bài báo giả định trong trường hợp này, hệ thống không có CSI RIS nên đặt thông lượng danh định = 0 cho các UE qua RIS. Nói cách khác, coi như phiên offload thất bại hoàn toàn (vì không dám offload gì). Đây là tình huống nghiêm trọng nhất: mất 1 gói INI-R có thể làm lỡ toàn bộ slot cho nhiều UE. Do đó, gói INI-R cần được truyền thật tin cậy. Giải pháp: có thể dùng kênh out-of-band hoặc lặp lại gói; hoặc thiết kế nếu INI-R không ACK, AP & RIS có mặc định an toàn (như luôn chạy quy trình beam sweeping thay vì tắt). Rõ ràng, kênh RIS-CC phải rất tin cậy để MEC/RIS vận hành tốt.
- Mất gói SET-U (AP -> UE): Gói này mang các tham số tối ưu (công suất, tốc độ) cho UE để UE truyền trong payload. Nếu UE không nhận được, nó không biết mình nên truyền thế nào. Bài báo giả định UE sẽ phải dùng lại cấu hình của slot trước (về công suất và tốc độ dữ liệu) và hy vọng AP giải mã được. Chiến lược này hợp lý: nếu kênh không thay đổi nhiều, dùng cấu hình cũ có thể vẫn ổn; nhưng nếu kênh đã thay đổi hoặc RA mới phân tài nguyên khác (ví dụ tăng rate), thì UE có thể đang dùng param lạc hậu. Trường hợp xấu: nếu lẽ ra RA muốn UE tăng công suất vì kênh xấu đi, mà UE vẫn phát yếu như slot trước, khả năng gói data này bị lỗi (do SNR không đủ cho MCS cũ). Hoặc ngược lại, RA giảm phân bổ cho UE (ví dụ ít băng thông hơn) mà UE vẫn gửi nhiều như trước -> tràn gói, xung đột. Bài báo đơn giản xét kịch bản: UE cứ phát như trước, AP cố giải mã, có thể lỗi tùy kênh . Như vậy, mất SET-U thường ảnh hưởng cục bộ một UE, không làm hỏng toàn hệ nhưng gây giảm throughput và cần truyền lại. Giải pháp: AP có thể lắng nghe UL, nếu thấy UE dùng sai param có thể yêu cầu dừng (nhưng trong 1 slot ngắn khó kịp). Tốt hơn là nâng độ tin cậy UE-CC (mã hóa, lặp).
- Mất gói SET-R (AP -> RIS): Gói này mang cấu hình RIS tối ưu cho payload. Nếu RIS không nhận, nó sẽ không thể áp dụng cấu hình mới. Có thể RIS sẽ giữ nguyên cấu hình cũ từ slot trước (vì không có lệnh mới) hoặc tệ hơn, do ta đã chuyển sang control mode ở pha Setup, RIS có thể vẫn ở chế độ ctl rộng, không quay về cấu hình trước (tùy implement).

Bài báo cho biết nếu SET-R mất, RIS chỉ có thể dùng lại  $\Phi$  cũ (có thể hiểu là giữ cấu hình slot t-1 cho slot t). Nếu kênh không đổi nhiều, cấu hình cũ có thể vẫn ok, nhưng nếu UE di chuyển, config cũ có thể không tối ưu cho vị trí mới -> throughput giảm. Trường hợp xấu: nếu slot trước RIS để ctl config (giả sử slot trước bị lỗi CE), thì slot này cũng ctl config -> giống như không sử dụng RIS hiệu quả. Vậy mất SET-R cũng giống hệ thống bỏ lỡ lợi ích RIS trong slot hiện tại. Hậu quả có thể trên mọi UE nếu kênh direct xấu, throughput sụt.

Tóm lại, trong các gói, INI-R và SET-R là quan trọng cho toàn hệ (vì ảnh hưởng chức năng RIS), SET-U quan trọng cho từng UE, INI-U tác động nhẹ nhất (ES có thể đoán). Fig.4 trong bài báo minh họa hiệu năng hệ thống theo xác suất lỗi gói điều khiển cho từng loại gói ar5iv.org . Kết quả chỉ ra, khi xác suất lỗi tăng, hiệu năng giảm mạnh, trong đó đường cong ứng với lỗi INI-R và SET-R suy giảm nặng nhất – khẳng định tầm quan trọng của chúng. Với xác suất lỗi control tầm  $10^{-2}$  (1 phần trăm), độ trễ trung bình có thể tăng hàng chục phần trăm . Điều này cho thấy MEC/RIS yêu cầu kênh điều khiển rất đáng tin cậy (tương đương URLLC).

Giải pháp tổng thể:

- Dùng mã hóa kênh mạnh cho gói control (ví dụ mã LDPC dài, thấp tốc độ) để đảm bảo xác suất lỗi cực thấp, chấp nhận overhead tăng chút.
- Sử dụng công nghệ diversity: phát lặp lại gói điều khiển vài lần, hoặc gửi qua nhiều tần số/tuyến đường (nếu có).
- Thiết kế giao thức dự phòng: nếu phát hiện mất gói (ví dụ UE không nhận SET-U có thể báo NACK, AP re-send nhanh trong slot), hoặc fallback như trong trường hợp UE dùng cấu hình cũ, RIS giữ config cũ.
- Sử dụng kênh out-of-band cho RIS-CC, UE-CC trong ứng dụng đòi hỏi nghiêm ngặt, để tách biệt hẳn khỏi data, có thể điều chế robust hơn.

# 6.3 Yêu cầu độ tin cậy cho kênh điều khiển trong ứng dụng độ trễ thấp

Từ các phân tích trên, có thể thấy hệ MEC/RIS đặt ra yêu cầu khắt khe cho kênh điều khiển:

- Độ trễ truyền gói điều khiển phải rất thấp: vì các pha signaling diễn ra nối tiếp trong slot, nếu gói điều khiển mất quá lâu (do ARQ nhiều lần) sẽ ảnh hưởng tiến độ. Do đó, thường chỉ cho phép 1-2 lần phát lại trong cùng slot, hoặc tốt hơn là thiết kế để hầu như không phải phát lại.
- Xác suất lỗi gói cực thấp: để network chạy tron tru, có thể cần  $P_e$  cho gói control cỡ  $10^{-5}$  hoặc thấp hơn. Con số này tương tự yêu cầu URLLC (chẳng hạn 99.999pt reliability).
- Dung lượng kênh control phù hợp: gói control không lớn (vài byte đến vài chục byte), nhưng nếu nhiều UE thì tổng data control cũng đáng kể. Kênh UE-CC và RIS-CC phải có đủ băng thông để gửi hết gói trong khoảng thời gian nhỏ. Nếu in-band, cần hy sinh một phần băng thông data cho control.

Một ý tưởng hay: vì gói control nhỏ, có thể tận dụng kỹ thuật spread spectrum (trải phổ) để truyền chúng với mức lỗi cực thấp mà không ảnh hưởng nhiều đến data. Ví dụ trong 5G, PUCCH gửi điều khiển UL dùng mã với độ lợi lớn.

Đối với RIS, để giảm lỗi, người ta cũng có thể tích hợp cảm biến hoặc mạch thu trên RIS (gọi là RIS bán chủ động) để RIS có thể xác nhận lệnh nhận được – giống như thiết bị thu, thay vì hoàn toàn thụ động chờ tín hiệu đến đủ mạnh mới kích hoạt. Nhưng điều này tăng chi phí phần cứng.

Nhìn chung, giải pháp quan trọng nhất vẫn là thiết kế giao thức chịu lỗi: tức giả định sẽ có lúc gói control mất, hệ thống có khả năng tự vận hành an toàn ở chế độ degrade thay vì sập. Ví dụ: nếu CE không có (mất INI-R), có thể fallback sang chế độ beam sweeping mặc định trong slot đó (AP quét beam RIS theo codebook cố định, hy sinh hiệu suất nhưng tránh mất trắng dữ liệu). Hoặc nếu SET-R mất, RIS có thể tự động giữ cấu hình cũ chứ không reset ctl (như ta giả định trên). Tương tự, UE có thể đặt ngưỡng: nếu nó đo kênh thấy SNR thay đổi lớn mà không nhận SET-U, có thể tự tăng công suất để giảm nguy cơ mất gói.

Tóm lại, tính robust phải được đưa vào thiết kế MEC/RIS. Bài báo gốc đã tiên phong chỉ ra điều này, do đó mở ra hướng nghiên cứu tập trung vào giao thức và chiến lược điều khiển tin cậy trong mạng RIS, thay vì chỉ chăm chú lớp vật lý.

## Chương 7

# Kết luận

Báo cáo đã trình bày một cái nhìn toàn diện về các khía cạnh điều khiển trong hệ thống MEC được hỗ trợ bởi RIS, đặc biệt hướng tới ứng dụng yêu cầu độ trễ nghiêm ngặt. Từ việc phân tích mô hình, chúng tôi nhấn mạnh rằng bên cạnh những lợi ích rõ rệt do RIS mang lại (cải thiện chất lượng kênh, tăng tốc độ offload, giảm trễ truyền), thì chi phí và độ phức tạp của việc điều khiển RIS không thể bỏ qua trong thiết kế hệ thống :

- Chi phí năng lượng: Việc sử dụng RIS không phải miễn phí về năng lượng khi xem xét toàn hệ, năng lượng tiêu tốn bởi các quy trình điều khiển (phát pilot, xử lý thuật toán, tín hiệu điều khiển) và bởi bản thân thiết bị RIS (đặc biệt nếu là RIS chủ động) đóng góp đáng kể. Một thiết kế hiệu quả cần cân bằng bài toán năng lượng giữa phía người dùng và phía mạng, ví dụ thông qua tham số trọng số w trong hàm mục tiêu.
- Độ tin cậy của điều khiển: Chúng tôi đặc biệt lưu ý rằng kênh điều khiển phải được đảm bảo độ tin cậy cao trong các hệ thống MEC/RIS. Các lỗi trong ước lượng kênh và mất mát tín hiệu điều khiển (như lệnh cấu hình RIS, thông tin hàng đợi UE) đều có thể dẫn đến suy giảm nghiêm trọng chất lượng dịch vụ . Do đó, bên cạnh việc tối ưu hiệu năng trung bình, hệ thống cần cơ chế dự phòng và thiết kế giao thức để chịu lỗi (fault-tolerant) trước các trục trặc control, nhằm giữ độ trễ trong giới hạn dù trong tình huống xấu.
- Thành phần overhead thời gian: Mỗi chu kỳ offload phải hy sinh một phần thời gian cho việc ước lượng kênh, tính toán tối ưu tài nguyên và trao đổi tín hiệu điều khiển. Tỷ lệ overhead này nếu không được tính tối ưu có thể lấn át lợi ích từ RIS, làm tăng độ trễ thay vì giảm. Kết quả phân tích và mô phỏng cho thấy tồn tại một điểm cân bằng tối ưu về overhead giúp tối ưu hóa hiệu năng-tổng thể (thông lượng, năng lượng, trễ).

Tóm lại, việc tích hợp RIS vào MEC không chỉ là vấn đề tối ưu vật lý truyền dẫn, mà còn là một bài toán điều khiển liên tầng phức tạp, đòi hỏi cách tiếp cận toàn diện từ tầng vật lý đến tầng mạng. Những hiểu biết về overhead thời gian, chi phí năng lượng và độ tin cậy trình bày trong báo cáo này hy vọng sẽ giúp các kỹ sư và nhà nghiên cứu thiết kế các hệ thống MEC/RIS tương lai một cách thông minh hơn, đạt được hiệu quả cao mà vẫn đảm bảo được những yêu cầu QoS khắt khe của các ứng dụng thế hệ mới.

## Tài liệu tham khảo

- [1] Fabio Saggese; Victor Croisfelt; Francesca Costanzo; Junya Shiraishi; Radoslaw Kotaba; Paolo Di Lorenzo. "Control Aspects for Using RIS in Latency-Constrained Mobile Edge Computing". in(2023): URL: https://ieeexplore.ieee.org/document/10477033.
- [2] Hao Xie, Graduate Student Member, IEEE, Dong Li, Senior Member, IEEE, Bowen Gu, Graduate Student Member. "Exploring Hybrid Active-Passive RIS-Aided MEC Systems: From the Mode-Switching Perspective". in(2024): URL: https://arxiv.org/pdf/2212. 08298#:~:text=seek%20other%20effective%20solutions%20to,cs.IT%5D%2021%20Mar%202024.