# Desarrollo de Hardware Digital Seminario 2

# Iniciación a herramientas de especificación, verificación y síntesis automática

#### **Objetivos:**

- Conocer las diferentes fases del flujo de diseño con Quartus
- Realizar síntesis automática RT, lógica y física, y comprender las tareas que implica cada etapa
- Realizar simulaciones funcionales y temporales con ModelSim-Altera
- Utilizar una herramienta de análisis temporal, y comprender su utilidad
- Adquirir hábitos recomendables de verificación

#### 1. Introducción

En la Figura 1 se muestran las etapas básicas del flujo de diseño con FPLDs. El diseñador principalmente interviene en la especificación del diseño y en su verificación.



Figura 1: Flujo de diseño con FPLDs

En las siguientes secciones se describe cómo realizar las diferentes fases de desarrollo de hardware digital con Quartus Prime Lite [1], cuando el diseño se especifica mediante descripciones en VHDL. Se empleará la herramienta ModelSim-Altera para realizar las simulaciones funcional y temporal.

## 2. Flujo de diseño descendente con Quartus Prime Lite

En esta sección se ilustra cómo acometer la especificación, síntesis automática y verificación de un componente, considerando como ejemplo una descripción funcional VHDL de un contador binario de 8 bits.

#### 2.1 Creación de un nuevo proyecto

- Cada diseño se realiza como un proyecto en Quartus Prime Lite. Para crear un nuevo proyecto se emplea la opción File -> New Project Wizard. Tras una primera ventana informativa, es necesario introducir el directorio de trabajo, y el nombre del proyecto (contador\_8bits) y de la entidad en el nivel de abstracción superior (contador\_8bits). Conviene asegurarse de que el path del directorio donde se cree el proyecto no contenga espacios en blanco. Seleccionar seguidamente un proyecto vacío (Empty Project).
- A continuación, se pueden asignar diferentes ficheros ya existentes al proyecto (en nuestro caso, añadir contador\_8bits.vhd). Más adelante, una vez creado el proyecto, también se podrían asignar ficheros a un proyecto con la opción Assignents → Settings → Files.
- En la siguiente ventana se selecciona el dispositivo configurable con el que implementar el diseño, seleccionando la opción Specific device selected in "Available devices" list (en Target device) En caso de trabajar con la tarjeta DE2-115, se selecciona el dispositivo EP4CE115F29C7 de la familia Cyclone IV E.
- Finalmente, existe la posibilidad de utilizar herramientas EDA (Electronic Design Automation) de especificación, síntesis automática y verificación de otros suministradores diferentes de Altera (dejar opciones por defecto en la ventana "EDA Tools Settings"). Seleccionar en Simulation: Tool Name: Modelsim-Altera, y Format(s): VHDL.

#### 2.2 Especificación del diseño

Puesto que ya se dispone del fichero contador\_8bits.vhd, tan sólo es necesario abrirlo, pulsando dos veces sobre el nombre del fichero en la ventana de arriba a la izquierda (*Entity*). Se abrirá una ventana de texto con el contenido del fichero.

#### 2.3 Síntesis RT-lógica

La síntesis RT-lógica se realiza seleccionando *Processing* → *Start* → *Analysis y Synthesis, Ctrl-K.* En la etapa inicial de síntesis RT se infieren los componentes con capacidad de almacenamiento (registros, memoria), las máquinas de estado y ciertos módulos de lógica combinacional. A continuación, durante la síntesis lógica se optimizan las redes lógicas combinacionales y se realiza una traslación a la tecnología infiriendo un circuito equivalente a partir de primitivas propias de la FPGA.

#### 2.4 Visualización de la netlist resultante de la síntesis RT inicial

Como resultado de la síntesis RT inicial se genera un circuito con componentes genéricos (independientes de la tecnología, es decir de la FPGA seleccionada en el proyecto), que es posible visualizar con la opción *Tools* → *Netlist Viewers* → *RTL Viewer*. Resulta muy útil consultar este esquema antes de realizar la simulación funcional para, a partir de la descripción VHDL, localizar fundamentalmente los registros y máquinas de estado, diferenciándolos de la lógica combinacional.

#### 2.5 Simulación funcional con ModelSim-Altera

La simulación funcional se realiza para constatar que el modelo VHDL describe correctamente el componente que se desea implementar, sin tener en cuenta ningún tipo de retardo de propagación.

La secuencia de tareas a realizar es la siguiente:

- Utilizar la opción *Tools → Run Simulation Tools → RTL Simulation* para ejecutar de forma nativa ModelSim-Altera<sup>1</sup>.
- Desde ModelSim-Altera, utilizar la opción Simulate → Start Simulation. En la pestaña "Design", indicar que el fichero de diseño es contador\_8bits.vhd desplegando work (referido al directorio de trabajo).
- Abrir una ventana Wave de formas de onda, seleccionando View → Wave.
- Definir las formas de onda de los estímulos de entrada. Accionar el botón derecho del ratón sobre el nombre de la señal Reset en la ventana Objects y seleccionar la opción Modify → Apply Wave. A continuación, se elige la opción Constant, se fija un intervalo de tiempo p.e. de 26 ns, y se le asigna un valor constante igual a 0. Desde la ventana Wave de formas de onda, seleccionar también con el botón derecho la señal Reset y seleccionar la opción Edit → Wave Editor → Create/Modify Waveform, para indicar que en el intervalo desde 0 a 50 ps dicha señal debe tomar el valor constante 1. Análogamente, se crea una onda para la señal Reloj, seleccionando en este caso la opción Clock después de Modify → Apply Wave, fijando el mismo intervalo (de 0 a 26 ns) y dejando para este ejemplo los valores por defecto para el valor inicial y para los intervalos en alta y en baja.
- Añadir las señales de salida a la ventana de formas de onda, accionando el botón derecho del ratón sobre la señal Salida en la ventana Objects y seleccionando Add Wave.
- Simular con la opción Simulate → Run → Run -All. Desde la ventana Wave, con la opción View → Zoom Range se puede determinar el rango a visualizar. Es posible representar en hexadecimal el valor de la señal Salida con la opción Radix → Hexadecimal (botón derecho del ratón posicionado sobre la señal).
- Una vez examinados los resultados de simulación, antes de cerrar la ventana Wave existe la posibilidad de guardar en un fichero de texto los comandos utilizados para definir los estímulos de simulación mediante la opción File → Save format introduciendo wave\_funcional.do como nombre del fichero de comandos, que se almacenará en <directorio\_proyecto>/simulation/modelsim. Podría repetir la simulación con los mismos estímulos reiniciándola (Simulate → Restart) y ejecutando el fichero de comandos wave\_funcional.do mediante la opción File → Load.
- Una simulación finaliza con la opción Simulate → End Simulation.

#### 2.6 Compilación

En Quartus Prime Lite se ordena la compilación de un diseño con la opción *Processing → Start Compilation*. La compilación engloba principalmente el análisis y elaboración de la entidad, la síntesis RT-lógica (Análisis & Síntesis), la síntesis física (Fitter), la generación del fichero de configuración del FPLD (Assembler), y la extracción de parámetros temporales (TimeQuest

<sup>&</sup>lt;sup>1</sup> Antes de ejecutar ModelSim-Altera de forma nativa es necesario comprobar que en *Tools* → *Options* → *General* → *EdaTool Options* el campo "ModelSim-Altera" contiene el directorio donde se encuentra instalado el ejecutable de ModelSim-Altera (p.e., C:\intelFPGA\_lite\18.1\modelsim\_ase\win32aloem)

Timing Analyzer). En la ventana de la izquierda se presenta el progreso o avance de las diferentes etapas, y a la derecha un resumen de los múltiples informes que se generan

# 2.7 Visualización de la netlist resultante de la síntesis física y localización en el plano de base del dispositivo

Quartus Prime Lite ofrece también la posibilidad de visualizar el esquemático resultante de la compilación con celdas propias de la FPGA asignada al proyecto, y trabajar sobre el plano de base del dispositivo, tal como quedaría después de su configuración.

Para visualizar el resultado de la síntesis física se utiliza la opción *Tools*  $\rightarrow$  *Netlist Viewers*  $\rightarrow$  *Technology Map Viewer (Post-Fitting).* El esquemático del circuito inferido se representa con celdas propias de la tecnología de la FPGA en el que se implementa el diseño.

Consultado la opción *Tools* → *Chip Planner*(*Floorplan and Chip Editor*) se puede conocer en qué bloques internos de la FPGA se ha implementado cada función. Para visualizar el plano de base completo de la FPGA, seleccionar *View* → *Fit in Window*. Actuando sobre las opciones de zoom o búsqueda se puede visualizar la ubicación de los elementos del diseño (pines, registros, etc.) en la FPGA. También se pueden localizar en el plano de base utilizando el botón derecho del ratón una vez nos posicionamos sobre el elemento en una netlist. Por ejemplo, colocando el ratón sobre el módulo Contador en el *RTL Viewer* y seleccionando con el botón derecho *Locate* → *Locate in Chip Planner* (*Floorplan ...* se visualiza la ubicación de los bits correspondientes a la señal Contador (a la derecha de la ventana se detallan las características del nodo seleccionado, por ejemplo la coordenadas del LAB en el que se ubica).

#### 2.8 Análisis temporal

El analizador temporal de Quartus Prime Lite permite conocer algunos parámetros temporales del diseño, como por ejemplo la frecuencia máxima de funcionamiento (*Fmax*), el tiempo de establecimiento (*Setup*) o el tiempo de mantenimiento respecto al flanco activo del reloj (*Hold*). Para conocer el resultado del análisis temporal se puede consultar la entrada *TimeQuest Timing Analyzer* del informe de compilación.

En el ejemplo del contador de 8 bits se observan varias entradas en rojo. Se debe a que si no se establecen restricciones a la señal de reloj, por defecto se considera un reloj de 1GHz (se puede comprobar desde *TimeQuest Timing Analyzer* → *Clocks*). A esa frecuencia, el retardo de propagación del camino más largo no respeta el tiempo de setup (ver columna *Slack en Slow 1200mV 85C Model* → *Setup Summary*). Conviene ajustar el periodo de reloj de acuerdo con la estimación de frecuencia máxima que proporciona el analizador en *Slow 1200mV 85C Model* → *Fmax\_Summary*. Las restricciones temporales se almacenan en ficheros .sdc. Establecemos un periodo de reloj de 4ns del siguiente modo:

- Desde *TimeQuest Timing Analyzer* → *Clocks*, pulsamos el botón derecho del ratón sobre la señal Reloj, y seleccionamos la opción *Edit Clock Constraint...*
- Se abre una nueva ventana correspondiente al analizador temporal, y dentro de esta otra más pequeña con las restricciones para la señal de reloj. Editar el campo *Period* fijando el valor 4, y pulsar *Run*.
- Para que el comando que establece la restricción impuesta se almacene en un fichero .sdc (y sea tenido siempre en cuenta al realizar la compilación desde Quartus Prime Lite), es preciso indicarlo en la opción Constraints → Write SDC File. Y a continuación, desde Quartus Prime Lite añadir en Assigment → Settings → TimeQuest Timing Analyzer el nombre del fichero .sdc que se ha generado (contador\_8bits.out.sdc). No olvidar pulsar la opción Add. Al compilar de nuevo el diseño se observa cómo los resultados del análisis se ajustan a las restricciones impuestas.

#### 2.9 Simulación temporal con ModelSim-Altera

Una vez analizados los parámetros temporales, se realiza una nueva simulación en la que aparecerán retardos en las respuestas a los estímulos de entrada teniendo en cuenta las estimaciones del analizador temporal, siguiendo los siguientes pasos:

- En primer lugar, asegurarse de que no se tiene ninguna ventana abierta con ModelSim.
- En Assignments Settings --> Simulation --> More EDA Netlist Writer Settings, establecer Generate Functional simulation netlist con el valor Off. De este modo, se generará un fichero .sdo (Standard Delay Output File) con los retardos asociados al diseño. Recompilar el diseño.
- Utilizar la opción *Tools* → *Run Simulation Tools* → *Gate Level Simulation ... para ejecutar de forma nativa ModelSim-Altera*. Dejar el modelo temporal del dispositivo que aparece por defecto ("Slow -7 1.2V 85C"), y pulsar Run.
- Desde ModelSim-Altera, utilizar la opción Simulate → Start Simulation.
  - En la pestaña "SDF", añadir el fichero "<directorio proyecto quartus>/simulation/modelsim/contador 8bits vhd.sdo".
  - En la pestaña "Libraries", añadir la biblioteca "cycloneive".
  - En la pestaña "Design", seleccionar el fichero de extensión .vho que aparece por defecto en el directorio de trabajo (desplegando work). Observar que el fichero que ahora se simula no es la descripción contador\_8bits.vhd sino el fichero contador\_8bits\_7\_1200mV\_85c\_slow.vho que se ha generado en el subdirectorio simulation/modelsim, en el que se incluye la información del modelo del dispositivo.
  - Definir los estímulos de simulación respetando las restricciones temporales del diseño. Al realizar la simulación temporal, se deben tener en cuenta los resultados del análisis temporal para definir los estímulos de entrada, en particular la señal de reloj debe respetar las restricciones de frecuencia máxima.
- Simular con la opción Simulate → Run → Run -All.

# 3. Actividades y ejercicios prácticos

- 3.1 Considerar el diseño contador\_8bits.vhd y realizar las siguientes tareas:.
  - a) ¿Cuál es el número de elementos lógicos (LEs) ocupados en la FPGA tras realizar la síntesis? ¿Cómo puede conocer este dato con Quartus Prime Lite?
  - b) ¿Cuál es la frecuencia máxima estimada por el analizador temporal?
  - c) ¿Cómo ha definido las formas de onda de la señal reloj y de la entrada reset para realizar la simulación temporal? ¿Por qué?
  - d) ¿Cómo se ven afectadas la ocupación de LEs y la frecuencia máxima si se realiza la síntesis cambiando el número de bits del contador a 4 y a 16?
- **3.2** Considerar la descripción contador\_BCD, y responder las siguientes cuestiones:
  - a) ¿Cómo puede observar el esquema del circuito correspondiente para conocer cómo se conectan los módulos denominados contador ascendente?.
  - b) ¿Qué secuencia de valores de salida genera el contador\_BCD? ¿Cómo se consigue esta secuencia de salida a partir de las conexiones que se han realizado según el esquema de circuito del apartado anterior? Comprobar las respuestas mediante simulación.
  - c) ¿Cuál es el porcentaje de ocupación de LEs y flip-flops en la FPGA de la DE2-115?
  - d) ¿Qué LAB de la FPGA se ha asignado al flip-flop correspondiente al bit menos significativo del contador?

#### 4. Documentación

## [1] Descarga e instalación<sup>2</sup> de Quartus Prime Lite Edition (Free) 18.1:

https://fpgasoftware.intel.com/18.1/?edition=lite&platform=windows

Descargar al menos los ficheros (*Individual Files*) Quartus Prime (includes Nios II EDS), ModelSim-Intel FPGA Edition (includes Starter Edition) y Cyclone IV device support. Instalar también las actualizaciones (en *Updates*).

#### [2] Tarjeta DE2-115:

https://www.terasic.com.tw/wiki/images/f/f2/DE2\_115\_manual.pdf

#### [3] Cyclone IV Device Handbook:

https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/hb/cyclone-iv/cyclone4-handbook.pdf

[4] Intel Quartus Prime Standard Edition User Guide Third-party Simulation <a href="https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/ug/ug-qps-tp-simulation.pdf">https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/ug/ug-qps-tp-simulation.pdf</a>

#### [5] Tutoriales de interés del Intel® FPGA Academic Program:

- Use ModelSim by Drawing Waveforms
   https://ftp.intel.com/Public/Pub/fpgaup/pub/Teaching\_Materials/current/Tutorials/VHDL/ModelSim\_GUI\_Introduction.pdf
- Timing Analyzer in Intel Quartus Software <a href="https://ftp.intel.com/Public/Pub/fpgaup/pub/Teaching\_Materials/current/Tutorials/VHDL/Timequest.pdf">https://ftp.intel.com/Public/Pub/fpgaup/pub/Teaching\_Materials/current/Tutorials/VHDL/Timequest.pdf</a>

\_

<sup>&</sup>lt;sup>2</sup> Este material se ha elaborado para la versión Quartus Prime Lite Edition 18.1.