

# FUNDAMENTAL OF DIGITAL SYSTEM FINAL PROJECT REPORT DEPARTMENT OF ELECTRICAL ENGINEERING UNIVERSITAS INDONESIA

#### AES ENCRYPTION HARDWARE ACCELERATOR

### **GROUP PA - 16**

| Fathan Yazid Satriani | 2306250560 |
|-----------------------|------------|
| Mutia Casella         | 2306202870 |
| Muhammad Rafli        | 2306250730 |
| Ahmad Malik Ramadhino | 2206059370 |

FAKULTAS TEKNIK
UNIVERSITAS INDONESIA
DESEMBER 2024

#### **PREFACE**

Puji syukur kami panjatkan kehadirat Tuhan Yang Maha Esa atas berkat dan rahmat-Nya sehingga kami dapat menyelesaikan laporan proyek akhir ini dengan baik. Laporan yang merupakan salah satu syarat kelulusan praktikum Perancangan Sistem Digital ini bertujuan untuk mendesain, mengimplementasikan, serta menguji algoritma *Advanced Encryption Standard* (AES) menggunakan VHDL.

Kami mengucapkan terima kasih kepada Bapak Ruki Harwahyu, S.T., M.Sc., M.T., Ph.D., Bapak Fransiskus Astha Ekadiyanto, dan Bapak Yan Maraden, S.T., M.T., selaku dosen pengampu mata kuliah Perancangan Sistem Digital, serta Kak Giovan Christoffel Sihombing yang telah memberikan bimbingan dan arahan selama proses pengerjaan proyek akhir ini. Kami juga ingin menyampaikan apresiasi kepada rekan satu kelompok atas kerja sama yang baik sehingga proyek ini dapat diselesaikan tepat waktu.

Kami menyadari bahwa laporan ini masih memiliki kekurangan, sehingga kami sangat terbuka terhadap kritik dan saran yang membangun. Akhir kata, kami berharap laporan ini dapat memberikan manfaat bagi pembaca, khususnya dalam memahami penerapan algoritma kriptografi pada sistem digital berbasis hardware.

Depok, 8 Desember 2024

# TABLE OF CONTENTS

| PREF | ACE                          | 1 |
|------|------------------------------|---|
| TABL | LE OF CONTENTS               | 2 |
| CHAI | PTER 1: INTRODUCTION         | 3 |
| 1.1  | Background                   | 1 |
| 1.2  | Project Description.         | 1 |
| 1.3  | Objectives                   | 1 |
| 1.4  | Roles and Responsibilities.  | 1 |
| CHAI | PTER 2: IMPLEMENTATION       | 1 |
| 2.1  | Equipment                    | 1 |
| 2.2  | Implementation               | 1 |
| CHAI | PTER 3: TESTING AND ANALYSIS | 1 |
| 3.1  | Testing.                     | 1 |
| 3.2  | Results                      | 1 |
| 3.3  | Analysis                     | 1 |
| CHAI | PTER 4: CONCLUSION           | 1 |
| REFE | CRENCES                      | 1 |
| APPE | NDICES                       | 1 |
| App  | pendix A: Project Schematic  | 1 |
| App  | endix B: Documentation       | 1 |

#### **CHAPTER 1**

#### INTRODUCTION

#### 1.1 BACKGROUND

Keamanan data telah menjadi perhatian utama dalam era digital saat ini, di mana setiap informasi yang disimpan dan ditransmisikan dapat dengan mudah diakses oleh pihak yang tidak diinginkan. Oleh karena itu, dikembangkan berbagai metode - metode kriptografi yang mengenkripsi data supaya tidak bisa diinterpretasikan oleh pihak yang tidak berwenang. Salah satu metode kriptografi yang banyak digunakan untuk melindungi data adalah algoritma Advanced Encryption Standard (AES). AES merupakan algoritma simetris yang aman dan efisien sehingga telah diterima secara luas sebagai standar enkripsi oleh pemerintah dan industri di seluruh dunia.

AES bekerja dengan mengenkripsi data dalam blok berukuran 128-bit menggunakan sebuah kunci enkripsi. Proses enkripsi AES terdiri dari beberapa tahap, termasuk SubBytes, ShiftRows, MixColumns, dan AddRoundKey, yang dilakukan dalam beberapa ronde tergantung pada panjang kunci yang digunakan. Keamanan dan efisiensi AES menjadikannya pilihan utama dalam aplikasi yang memerlukan enkripsi cepat dan aman, seperti komunikasi data, penyimpanan file, dan transaksi elektronik.

Namun, meskipun AES sangat efisien pada perangkat lunak, kecepatan eksekusi algoritma ini masih terbatas oleh kemampuan pemrosesan perangkat keras. Oleh karena itu, implementasi AES pada perangkat keras, terutama menggunakan FPGA (Field-Programmable Gate Array), merupakan salah satu solusi untuk meningkatkan kecepatan dan efisiensi pemrosesan enkripsi dan dekripsi. FPGA memungkinkan penggunaan paralelisme dan pipelining untuk mempercepat operasi utama AES, menjadikannya lebih cocok untuk aplikasi yang memerlukan pengolahan data dalam jumlah besar serta dengan kecepatan tinggi.

#### 1.2 PROJECT DESCRIPTION

Proyek ini bertujuan untuk mengimplementasikan akselerator enkripsi AES berbasis VHDL yang dijalankan pada FPGA untuk memproses enkripsi dan dekripsi data secara cepat dan efisien. Akselerator ini akan menggunakan teknik paralelisme dan pipelining untuk meningkatkan performa dari setiap operasi yang dilakukan oleh algoritma AES, yakni SubBytes, ShiftRows, MixColumns, dan AddRoundKey. Algoritma ini akan dijalankan

dalam 10 ronde untuk kunci 128-bit, dengan input berupa blok plaintext 128-bit dan kunci enkripsi, serta output berupa ciphertext yang terenkripsi.

Desain akselerator ini bertujuan untuk mencapai kinerja yang lebih tinggi dibandingkan implementasi perangkat lunak, serta menyediakan kemampuan untuk melakukan dekripsi menggunakan algoritma invers dari langkah enkripsi.

#### 1.3 OBJECTIVES

Tujuan dari proyek ini adalah sebagai berikut:

- Mendesain dan mengimplementasikan algoritma AES-128 berbasis VHDL pada FPGA.
- 2. Memanfaatkan paralelisme dan pipeline untuk meningkatkan kinerja pada proses enkripsi dan dekripsi.
- 3. Menguji sistem dalam memproses data enkripsi dan dekripsi menggunakan FPGA.
- 4. Meningkatkan pemahaman tentang implementasi algoritma kriptografi pada perangkat keras.

#### 1.4 ROLES AND RESPONSIBILITIES

The responsibilities assigned to the group members are as follows:

| Responsibilities                                               | Person                |
|----------------------------------------------------------------|-----------------------|
| Membuat program bagian Encryption dan                          | Fathan Yazid Satriani |
| Testbench untuk Encryption.                                    |                       |
| Membuat program Encryption dalam Bahasa C                      |                       |
| juga untuk menguji kebenaran hasil dengan                      |                       |
| program VHDL.                                                  |                       |
| <ul> <li>Membantu menulis dokumentasi pada laporan,</li> </ul> |                       |
| powerpoint, dan readme.                                        |                       |
| M. 1. AMDI 1. D. A                                             | M - C - 11            |
| Membuat program VHDL bagian Decryption                         | Mutia Casella         |
| dan Testbench untuk Decryption.                                |                       |
| <ul> <li>Membantu menulis dokumentasi pada laporan,</li> </ul> |                       |
| powerpoint, dan readme.                                        |                       |

| • Membuat program VHDL bagian Decryption     | Muhammad Rafli |
|----------------------------------------------|----------------|
| dan Testbench untuk Decryption.              |                |
| • Membantu menulis dokumentasi pada laporan, |                |
| powerpoint, dan readme.                      |                |
|                                              |                |

Table 1. Roles and Responsibilities

#### **CHAPTER 2**

#### **IMPLEMENTATION**

#### 2.1 EQUIPMENT

Berikut adalah alat (software) yang digunakan dalam pengembangan proyek ini beserta fungsinya:

• GitHub : Platform penyimpanan dan manajemen proyek

• Visual Studio Code : IDE untuk penulisan kode VHDL

• ModelSim : Mensimulasikan dan menguji kebenaran output

• Quartus Prime : Sintesis RTL

#### 2.2 IMPLEMENTATION

Implementasi dari proyek AES 128-bit ini dalam Bahasa VHDL dibagi menjadi dua bagian utama, yaitu enkripsi dan dekripsi. Kedua bagian ini menjalankan beberapa proses utama AES yang mencakup beberapa operasi utama pada blok data, yaitu operasi SubBytes, ShiftRows, MixColumns, dan AddRoundKey. Operasi ini akan dijalankan dalam beberapa ronde yang bergantung panjang Key yang digunakan. Untuk implementasi ini, karena panjang input dan kunci yang digunakan adalah 128-bit, maka program AES ini akan berjalan selama 10 ronde.

Pada bagian enkripsi ini terbagi menjadi tiga file, yaitu **AES\_Package.vhd**, **AES\_Encryption.vhd**, dan **AES\_Encryption\_Testbench.vhd**. Pada file **AES\_Package.vhd**, terdapat pendefinisian tipe data yang akan digunakan dalam algoritma AES, yaitu *state\_array*. Ini adalah tipe data array dua dimensi yang digunakan untuk merepresentasikan status atau blok data 4x4 byte (128-bit), yang merupakan format input dan output dalam AES.

```
-- AES_Package.vhd
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
package aes_package is
type state_array is array (0 to 3, 0 to 3) of
STD_LOGIC_VECTOR(7 downto 0);
end package;
```

Selanjutnya, file **AES\_Encryption.vhd** adalah implementasi utama dari enkripsi AES. Pada bagian entity file ini, terdapat pendeklarasian berbagai port yang digunakan input dan output, sebagai berikut:

- *clk* dan *rst* adalah sinyal clock dan reset yang digunakan untuk mengendalikan waktu dan sinkronisasi operasi yang dilakukan program.
- data in adalah input data berukuran 128-bit yang akan dienkripsi.
- *key* adalah kunci berukuran 128-bit yang digunakan untuk enkripsi yang unik.
- data out adalah hasil enkripsi (ciphertext).
- *done* adalah sinyal yang menunjukkan bahwa proses enkripsi telah selesai.
- Debug ports seperti debug\_state\_out dan yang lainnya digunakan untuk menguji kebenaran program (debugging). Beberapa port output ini akan mengeluarkan status / hasil dari setiap tahap enkripsi.

```
entity AES_Encryption is
    Port (
        clk : in STD_LOGIC;
        rst : in STD_LOGIC;
        data_in : in STD_LOGIC_VECTOR(127 downto 0);
        key : in STD_LOGIC_VECTOR(127 downto 0);
        data_out : out STD_LOGIC_VECTOR(127 downto 0);
        done : out STD_LOGIC;
        -- Debug ports
        debug_state_out : out state_array;
        debug_sub_bytes_out : out state_array;
        debug_shift_rows_out : out state_array;
        debug_mix_cols_out : out state_array;
        debug_round_key_out : out STD_LOGIC_VECTOR(127 downto 0)
    );
end AES_Encryption;
```

Setelah port - port pada bagian entity, kita mulai masuk ke dalam bagian arsitektur program di mana pertama - tama terdapat berbagai sinyal internal yang digunakan dalam proses enkripsi. Sinyal - sinyal ini adalah sebagai berikut:

- *state* adalah data bertipe array yang menyimpan status / nilai dari data yang sedang diproses.
- round digunakan untuk melacak jumlah ronde dalam proses enkripsi.
- *round\_keys* adalah array yang menyimpan kunci yang diperluas untuk setiap ronde.
- current round key adalah kunci ronde yang digunakan dalam ronde tertentu.

• *key\_expanded* dan *initial\_state\_loaded* adalah sinyal untuk digunakan untuk mengecek apakah kunci sudah diperluas dan apakah status awal sudah dimuat supaya program bisa lanjut ke tahap berikutnya.

```
-- State signals
    signal state : state_array;
    signal round : integer range 0 to 10;
    signal done_i : STD_LOGIC;
    signal round_keys : STD_LOGIC_VECTOR(1407 downto 0);
    signal current_round_key : STD_LOGIC_VECTOR(127 downto 0);
    signal key_expanded : STD_LOGIC := '0';
    signal initial state loaded : STD_LOGIC := '0';
```

Setelah deklarasi sinyal internal terdapat deklarasi Tabel S-Box dan juga Rcon. Kedua konstanta berbentuk array ini digunakan untuk operasi SubBytes serta pembaruan kunci ronde. S-Box adalah tabel substitusi yang berisi nilai-nilai untuk transformasi SubBytes dan Rcon adalah konstanta ronde yang digunakan dalam operasi penambahan ronde kunci (AddRoundKey).

Selanjutnya ada fungsi *state\_to\_output* yang digunakan untuk mengkonversi status 2D dari *state\_array* menjadi 1D dalam bentuk *STD\_LOGIC\_VECTOR(127 downto 0)*. Ini digunakan supaya nilai hasil setiap operasi dapat disalurkan ke output. Kemudian, ada juga fungsi *to\_hstring* yang mengkonversi vektor *std\_logic\_vector* ke dalam format string yang mewakili nilai hexadecimal. Fungsi ini bekerja dengan cara membagi vektor bit menjadi nibbles (4 bit), kemudian mengkonversi setiap nibble menjadi karakter hexadecimal (0-9, a-f).

```
function state to output(state in: state array) return STD LOGIC VECTOR
        variable result : STD LOGIC VECTOR(127 downto 0);
                result(127-8*(4*i+j) downto 120-8*(4*i+j)) :=
state in(j,i);
        return result;
    function to hstring(slv: std logic vector) return string is
        variable result : string(1 to slv'length/4);
        for i in result'range loop
            nibble := slv(slv'length-i*4-1 downto slv'length-i*4-4);
            case to integer(unsigned(nibble)) is
                 when 1 => result(i) := '1';
                 when 4 \Rightarrow result(i) :=
                 when 5 \Rightarrow result(i) :=
                 when 6 \Rightarrow result(i) :=
                 when 7 \Rightarrow result(i) :=
                when 8 => result(i) :=
                      9 => result(i)
                when 10 => result(i)
                when 11 => result(i) := 'b';
```

```
when 12 => result(i) := 'c';
when 13 => result(i) := 'd';
when 14 => result(i) := 'e';
when 15 => result(i) := 'f';
when others => result(i) := 'x';
end case;
end loop;
return result;
end function;
```

Setelah itu fungsi tersebut terdapat fungsi - fungsi lainnya yang digunakan pada operasi utama enkripsi AES, fungsi - fungsi ini adalah sebagai berikut:

• Fungsi *sub\_bytes* adalah fungsi yang melakukan operasi substitusi pada setiap byte data dengan mengaplikasikan tabel S-Box.

```
-- SubBytes transformation
   function sub_bytes(state_in: state_array) return
state_array is
       variable result : state_array;
begin
   for i in 0 to 3 loop
       for j in 0 to 3 loop
       result(i,j) :=
SBOX(to_integer(unsigned(state_in(i,j))));
       end loop;
   end loop;
   return result;
end function;
```

Fungsi shift\_rows menggeser baris - baris data sesuai dengan aturan AES,
 yaitu: baris pertama tidak digeser, baris kedua digeser satu posisi ke kiri, dan
 baris ketiga digeser dua posisi.

```
-- ShiftRows transformation
   function shift_rows(state_in: state_array) return
state_array is
       variable result : state_array;
begin
       -- Row 0: no shift
       result(0,0) := state_in(0,0);
       result(0,1) := state_in(0,1);
       result(0,2) := state_in(0,2);
       result(0,3) := state_in(0,3);

       -- Row 1: shift left by 1
       result(1,0) := state_in(1,1);
       result(1,1) := state_in(1,2);
       result(1,2) := state_in(1,3);
       result(1,3) := state_in(1,0);
```

```
-- Row 2: shift left by 2
result(2,0) := state_in(2,2);
result(2,1) := state_in(2,3);
result(2,2) := state_in(2,0);
result(2,3) := state_in(2,1);

-- Row 3: shift left by 3
result(3,0) := state_in(3,3);
result(3,1) := state_in(3,0);
result(3,2) := state_in(3,1);
result(3,3) := state_in(3,2);

return result;
end function;
```

• Fungsi *gf\_mult* melakukan perkalian dalam field Galois GF( $2^8$ ), yang digunakan dalam transformasi MixColumns. Fungsi ini mengalikan dua byte menggunakan operasi XOR dan pergeseran bit. Jika bit tertinggi dari hasil perkalian adalah 1, maka hasil perkalian akan direduksi dengan polinomial  $X^8 + X^4 + X^3 + X + 1$ .

```
-- GF(2^8) multiplication
    function gf_mult(a, b: STD_LOGIC_VECTOR(7 downto 0))
return STD_LOGIC_VECTOR is
    variable p: STD_LOGIC_VECTOR(7 downto 0);
    variable hi_bit: STD_LOGIC;
    variable temp: STD_LOGIC_VECTOR(7 downto 0);
begin
    p:= (others => '0');
    temp:= a;

    for i in 0 to 7 loop
        if (b(i) = '1') then
            p:= p xor temp;
        end if;
        hi_bit:= temp(7);
        temp:= temp(6 downto 0) & '0';
        if (hi_bit = '1') then
            temp:= temp xor X"1B"; -- Reduction
polynomial
    end if;
    end loop;
    return p;
end function;
```

• Fungsi *mix\_columns* bertanggung jawab untuk mencampur kolom data dengan mengubah hubungan antar byte dalam kolom.

```
-- MixColumns transformation
    function mix_columns(state_in: state_array) return
state_array is
```

```
variable result : state array;
    result(0,col) := gf mult(X"02", state in(0,col))
                     gf mult(X"03", state in(1,col))
                     state in(2,col) xor
                     state in(3,col);
    result(1,col) := state in(0,col) xor
                     gf mult(X"02", state in(1,col))
                     gf mult(X"03", state in(2,col))
                     state in(3,col);
                     state \overline{in}(1,col) xor
                     qf mult(X"02", state in(2,col))
                     gf mult(X"03", state in(3,col));
    result(3,col) := qf \text{ mult}(X"03", \text{ state in}(0,col))
                     state in(1,col) xor
                     state in(2,col) xor
                     gf mult(X"02", state in(3,col));
return result;
```

Setelah deklarasi semua fungsi terdapat proses key expansion dalam algoritma AES. Pada awalnya, kunci yang diberikan akan dibagi menjadi empat word (32-bit) untuk membentuk w. Proses ini dimulai dengan mengisi array w dengan key asli, kemudian untuk setiap iterasi, sebuah kata baru dihasilkan dengan mengoperasikan rotasi (RotWord), substitusi byte (SubWord) menggunakan S-Box, serta operasi XOR menggunakan Rcon. Setelah setiap empat kata, nilai-nilai tersebut digabungkan untuk membentuk kunci ronde yang disimpan dalam round\_keys. Proses ini dilakukan hingga semua kunci ronde diperlukan (44 word untuk AES-128). Jika proses sudah selesai, sinyal key\_expanded diatur menjadi '1' yang menandakan bahwa proses ini selesai dan Key siap digunakan dalam proses enkripsi.

```
key expanded <= '0';</pre>
            round keys <= (others => '0');
        elsif rising edge(clk) then
            if not key_expanded then
                round keys(1407 downto 1280) <= key;</pre>
                w(0) := key(127 downto 96);
                w(1) := key(95 downto 64);
                w(2) := key(63 downto 32);
                w(3) := key(31 downto 0);
                     temp := w(i-1);
                         temp := temp(23 downto 0) & temp(31 downto 24);
                             temp(31-8*j downto 24-8*j) :=
                                  SBOX (to integer (unsigned (temp (31-8*j
downto 24-8*j))));
                         temp := temp xor (rcon(i/4) & X"000000");
                     w(i) := w(i-4) \text{ xor temp;}
                         round keys (1407-128*(i/4)) downto
1280-128*(i/4)) <=
                             w(i-3) & w(i-2) & w(i-1) & w(i);
                 key expanded <= '1';
```

Bagian kode selanjutnya adalah proses enkripsi utama pada algoritma AES. Proses ini dimulai dengan memeriksa apakah ekspansi kunci telah selesai (jika *key\_expanded* = '1'). Pada ronde pertama (round 0), keadaan awal (state) dimuat dengan data input yang telah di-XOR dengan kunci ronde pertama, lalu kunci untuk ronde berikutnya disiapkan. Pada ronde selanjutnya (round 1 hingga 9), serangkaian transformasi dilakukan, yaitu SubBytes, ShiftRows, dan MixColumns, diikuti AddRoundKey yang meng-XOR-kan keadaan dengan kunci ronde yang sesuai. Pada ronde ke-10, yang merupakan ronde terakhir, hanya dilakukan

SubBytes dan ShiftRows, diikuti dengan AddRoundKey terakhir, dan sinyal *done\_i* diset menjadi '1' untuk menunjukkan bahwa proses enkripsi selesai.

```
main proc: process(clk, rst)
        variable next state : state array;
        if rst = '1' then
            round <= 0;
            state <= (others => (others => '0')));
        elsif rising edge(clk) then
            if key expanded = '1' then -- Wait for key expansion
                case round is
                                 state(row,col) <=</pre>
data in(127-8*(4*col+row) downto 120-8*(4*col+row)) xor
key(127-8*(4*col+row) downto 120-8*(4*col+row));
                         current round key <= round keys(1279 downto</pre>
1152);
                         round <= round + 1;</pre>
                         initial state loaded <= '1';</pre>
                         next_state := sub_bytes(state);
                         next state := mix columns(next state);
                                 state(row,col) <= next state(row,col)</pre>
current round key(127-8*(4*col+row) downto 120-8*(4*col+row));
                         current round key <= round keys(1279-128*round</pre>
downto 1152-128*round);
                         round <= round + 1;
                             next state := sub bytes(state);
```

```
-- Final AddRoundKey

for i in 0 to 3 loop

for j in 0 to 3 loop

state(j,i) <= next_state(j,i) xor

current_round_key(127-8*(4*i+j)) downto 120-8*(4*i+j));

end loop;

end loop;

done_i <= '1';

end if;

when others => null;

end case;

end if;

end of;

end process;
```

Dibawah proses enkripsi utama, terdapat proses debug yang berfungsi untuk memperbarui sinyal debug pada setiap siklus clock. Proses ini akan menampilkan keadaan internal *debug\_state\_out*, kunci ronde saat ini *debug\_round\_key\_out*, dan hasil transformasi seperti SubBytes, ShiftRows, dan MixColumns selama eksekusi.

Setelah enkripsi selesai, sinyal done diberi nilai '1' untuk menandakan bahwa proses enkripsi telah selesai. Di akhir program terdapat proses output di mana keadaan internal (state) diubah menjadi format yang sesuai untuk output, yang terdiri dari data 128-bit dan diberikan pada sinyal *data out*.

```
-- Output assignment
done <= done_i;
-- Convert state to output
```

```
output_process: process(state)
        variable temp : STD_LOGIC_VECTOR(127 downto 0);
begin
        for col in 0 to 3 loop
            for row in 0 to 3 loop
                 temp(127-8*(4*col+row) downto 120-8*(4*col+row)) :=
state(row,col);
        end loop;
        end loop;
        data_out <= temp;
end process;</pre>
```

Demikian keseluruhan dari file **AES\_Encryption.vhd**. Dalam mengerjakan program ini, tentunya kita harus menguji kebenaran dari setiap bagian dan proses enkripsi untuk mengetahui apakah program ini akan mengoutput hasil (ciphertext) yang sesuai dengan input data dan key yang diberikan. Maka, kami juga membuat program **AES\_Encryption\_Testbench.vhd** untuk pengujian program.

Program Testbench ini menggunakan kemampuan *file handling* VHDL untuk membaca input data dan key yang diberikan sebuah User paada sebuah file teks serta menulis hasil proses program ke file teks lainnya. Untuk ini, file input, yang bernama aes\_test\_vectors.txt, dapat diisi User dengan data yang mencakup plaintext, key, dan hasil yang diharapkan. Ketiga input ini akan dikonversi menjadi sinyal *std\_logic\_vector* untuk diberikan ke komponen enkripsi. Setelah proses enkripsi, hasil keluaran dari *data\_out* dibandingkan dengan hasil yang diharapkan, dan status pengujian (PASS/FAIL) dicatat. Semua informasi terkait proses enkripsi, seperti status debug, yang mencakup *state*, *sub\_bytes*, *shift\_rows*, *mix\_cols*, *dan round\_key* untuk setiap ronde ditulis ke dalam file output aes test results.txt.

Berikut adalah penjelasan singkat mengenai bagian - bagian dari program AES\_Encryption\_Testbench.vhd:

```
component declaration
  component AES_Encryption
  Port (
      clk : in STD_LOGIC;
      rst : in STD_LOGIC;
      data_in : in STD_LOGIC_VECTOR(127 downto 0);
      key : in STD_LOGIC_VECTOR(127 downto 0);
      data_out : out STD_LOGIC_VECTOR(127 downto 0);
      done : out STD_LOGIC_VECTOR(127 downto 0);
      done : out STD_LOGIC;
      debug_state_out : out state_array;
      debug_sub_bytes_out : out state_array;
      debug_mix_cols_out : out state_array;
      debug_mix_cols_out : out state_array;
}
```

```
debug_round_key_out : out STD_LOGIC_VECTOR(127 downto 0)
    );
end component;

-- Test signals
    signal clk : STD_LOGIC := '0';
    signal rst : STD_LOGIC := '1';
    signal data_in : STD_LOGIC_VECTOR(127 downto 0);
    signal key : STD_LOGIC_VECTOR(127 downto 0);
    signal data_out : STD_LOGIC_VECTOR(127 downto 0);
    signal data_out : STD_LOGIC_VECTOR(127 downto 0);
    signal debug_signals
    signal debug_state : state_array;
    signal debug_sub_bytes : state_array;
    signal debug_shift_rows : state_array;
    signal debug_mix_cols : state_array;
    signal debug_round_key : STD_LOGIC_VECTOR(127 downto 0);

-- Clock period
    constant clk_period : time := 10 ns;

-- State machine signals
    type test_state_type is (INIT, RUNNING, TEST_DONE);
    signal test_state : test_state_type := INIT;
    signal current round : integer range 0 to 10 := 0;
```

Bagian Testbench di atas mendeklarasikan komponen *AES\_Encryption* yang akan diuji, beserta port-port yang diperlukan seperti sinyal clock, reset, input data, input key, output data, serta sinyal - sinyal debugging untuk memantau status internal. Selanjutnya, testbench mendefinisikan sinyal-sinyal tersebut selama pengujian. Lalu, konstanta *clk\_period* menetapkan periode clock, dan sinyal-sinyal status mesin (*test\_state* dan *current\_round*) digunakan untuk mengontrol alur testbench beserta suatu state machine yang mengecek apakah program masih inisialisasi (*INIT*), masih berjalan (*RUNNING*) atau telah selesai (*TEST\_DONE*).

```
readline(input_file, input_line);
read(input_line, plaintext_str);
read(input_line, space);
read(input_line, key_str);
read(input_line, space);
read(input_line, expected_str);

-- Write test setup info
write(output_line, string'("=== AES Encryption Test ==="));
writeline(output_file, output_line);
write(output_line, string'("Plaintext: ") & plaintext_str);
writeline(output_file, output_line);
write(output_line, string'("Key : ") & key_str);
writeline(output_file, output_line);
write(output_line, string'("Expected : ") & expected_str);
writeline(output_file, output_line);
writeline(output_file, output_line);
writeline(output_file, output_line);
writeline(output_file, output_line);
```

Kode selanjutnya mendefinisikan proses *stim\_proc*, yang bertanggung jawab untuk membaca data yang diuji dari file input dan menulis hasil uji ke file output. Pada bagian awal, file input (aes\_test\_vectors.txt) dan file output (aes\_test\_results.txt) dibuka dengan mode baca dan tulis, masing-masing. Kemudian, baris pertama dari file input dibaca untuk mendapatkan nilai plaintext, key, dan nilai expected hasil enkripsi. Setelah membaca nilai-nilai tersebut, informasi setup pengujian, termasuk plaintext, kunci, dan nilai ekspektasi, ditulis ke dalam file output.

```
write(output line,
string'("----
           writeline(output file, output line);
           write(output line, string'("Round") &
integer'image(current round));
           writeline (output file, output line);
           write(output line, string'("Current state: "));
           writeline(output file, output line);
           write(output line, string'(" State
state_to_hex(debug_state));
            writeline(output file, output line);
           write(output_line, string'(" SubBytes
state_to_hex(debug_sub_bytes));
           writeline (output file, output line);
           write(output line, string'(" ShiftRows : ") &
state to hex(debug shift rows));
           writeline(output file, output line);
            write(output line, string'(" MixCols
state_to_hex(debug mix cols));
           writeline(output file, output line);
```

```
write(output_line, string'(" RoundKey : ") &
slv_to_hex(debug_round_key));
    writeline(output_file, output_line);
    writeline(output_file, output_line);

-- Update state and wait
    if done = '1' then
        test_state <= TEST_DONE;
        write(output_line, string'("======== Encryption

Complete ======="));
    writeline(output_file, output_line);
    elsif current_round < 10 then
        current_round <= current_round + 1;
    end if;

wait for clk_period;
end loop;</pre>
```

Bagian kode ini berfungsi untuk memantau dan mencatat proses enkripsi AES pada setiap round dalam bentuk debug output yang ditulis ke dalam file output. Selama status *test\_state* tidak mencapai *TEST\_DONE*, kode ini mencatat berbagai informasi debugging seperti status saat ini (*debug\_state*), hasil transformasi SubBytes, ShiftRows, MixCols, dan kunci ronde (*debug round key*) pada setiap ronde enkripsi yang sedang berlangsung.

```
-- Write final results
    write(output_line, string'("Final Results:"));
    writeline(output_file, output_line);
    write(output_line, string'("Output : ") &
slv_to_hex(data_out));
    writeline(output_file, output_line);
    write(output_line, string'("Expected : ") & expected_str);
    writeline(output_file, output_line);

    if data_out = hex_to_slv(expected_str) then
        write(output_line, string'("Status: PASS"));
    else
        write(output_line, string'("Status: FAIL"));
    end if;
    writeline(output_file, output_line);

-- Cleanup and end
    file_close(input_file);
    file_close(output_file);
    report "Simulation complete";
    std.env.stop(0);
    wait;
end process;
```

Pada akhir program testbench, bagian ini bertanggung jawab untuk menulis hasil akhir dari simulasi enkripsi AES ke dalam file output dan memverifikasi apakah hasil

enkripsi sesuai dengan yang diharapkan. Setelah proses enkripsi selesai, kode ini mencatat hasil enkripsi (*data\_out*) dan membandingkannya dengan nilai yang diharapkan (*expected\_str*) yang dibaca dari file input sebelumnya. Hasil output dan nilai yang diharapkan kemudian ditulis dalam format hexadecimal ke file output. Setelah itu, kode membandingkan hasil enkripsi dengan nilai yang diharapkan. Jika hasilnya cocok, maka statusnya ditandai sebagai "PASS"; jika tidak, statusnya ditandai sebagai "FAIL". Informasi ini juga dituliskan ke dalam file output. Setelah menulis hasil verifikasi, kode menutup file input dan output, serta memberikan laporan bahwa simulasi telah selesai dengan perintah report "Simulation complete".

Demikian penjelasan pada bagian pertama, yaitu enkripsi, dari proyek AES 128-bit kami. Pada bagian kedua proyek ini, kami berusaha untuk membuat kebalikan dari program enkripsi, atau lebih tepatnya disebut dengan dekripsi. Bagian ini kami buat dalam dua file, yaitu **AES\_Decryption.vhd** dan **AES\_Decryption\_Testbench.vhd**.

File **AES\_Decryption.vhd** adalah implementasi dari proses dekripsi algoritma AES 128-bit. Pada dasarnya, file ini berfungsi untuk membalikkan proses yang telah dilakukan oleh enkripsi, menggunakan kunci yang sama. Entity yang terdapat dalam file ini menerima input berupa data yang telah dienkripsi (*data\_in*) dan kunci dekripsi (*key*), kemudian menghasilkan output berupa data yang telah didekripsi (*data\_out*).

Seperti halnya pada bagian enkripsi, dekripsi juga melibatkan serangkaian operasi dasar pada data yang inputnya, yaitu Inverse SubBytes, Inverse ShiftRows, Inverse MixColumns, dan AddRoundKey. Tabel SBOX yang digunakan pada enkripsi, digantikan oleh INV\_SBOX (Inverse S-Box) pada dekripsi, yang digunakan untuk inversi substitusi pada langkah Inverse SubBytes. Selain itu, ada operasi - operasi lainnya juga dibalik supaya berfungsi untuk membalikkan efek enkripsi, seperti fungsi Inverse ShiftRows dan Inverse MixColumns.

File **AES\_Decryption\_Testbench.vhd** yang digunakan untuk menguji kebenaran dekripsi, tidak berbeda dengan **AES\_Encryption\_Testbench.vhd**. Di dalam file testbench ini, sinyal dan komponen yang digunakan sama dengan yang ada pada test bench enkripsi. Proses yang dilakukan juga serupa, yaitu membaca test vector, menerapkan input seperti ciphertext dan kunci dekripsi, serta memonitor output dari proses dekripsi.

#### **CHAPTER 3**

#### **TESTING AND ANALYSIS**

#### 3.1 TESTING

Proses pengujian dilakukan untuk memastikan bahwa proses enkripsi dan dekripsi berjalan sesuai prosedur serta memenuhi persyaratan fungsi dan kinerja yang diinginkan. Pada proyek ini, pengujian dilakukan menggunakan tiga metode utama, yaitu wave test (ModelSim), synthesize test (Quartus), dan pengujian berbasis text file.

Metode wave test digunakan untuk menguji keakuratan sinyal pada setiap tahapan proses enkripsi dan dekripsi, seperti AddRoundKey, SubBytes, ShiftRows, dan MixColumns. Synthesize test digunakan untuk menguji keseluruhan proses enkripsi dan dekripsi dengan berbagai input key dan plaintext, serta memastikan bahwa ciphertext yang dihasilkan dapat didekripsi kembali menjadi plaintext asli secara benar. Pengujian menggunakan text file digunakan untuk membaca input plaintext pada proses enkripsi dan input ciphertext pada proses dekripsi, serta memeriksa hasil dari kedua proses tersebut untuk memastikan bahwa data yang dihasilkan sudah sesuai.

#### 3.2 RESULT

#### Enkripsi



File Input:

00112233445566778899aabbccddeeff 000102030405060708090a0b0c0d0e0f69c4e0d86a7b0430d8cdb78070b4c55a

File Output:

=== AES Encryption Test ===

\_\_\_\_\_

#### Round 1

Current state:

State : 004080c0105090d02060a0e03070b0f0
SubBytes : 6309cdbaca536070b7d0e0e10451e78c
ShiftRows : 6309cdba536070cae0e1b7d08c0451e7
MixCols : 5f57f71d72f5beb964bc3bf91592291a
RoundKey : d6aa74fdd2af72fadaa678f1d6ab76fe

-----

#### Round 2

Current state:

State : 89852dcbd85a181210ce438fe868d8e4 SubBytes : a797d81f61beadc9ca8b1a739b456169 ShiftRows : a797d81fbeadc9611a73ca8b699b4561 MixCols : ff31647787d8513a966a51d08451fa09 RoundKey : b692cf0b643dbdf1be9bc5006830b3fe

\_\_\_\_\_

#### Round 3

Current state:

State : 4955da1f15e5ca0a59d794638fa0faf7
SubBytes : 3bfc57c059d97467cb0e22fb73e02d68
ShiftRows : 3bfc57c0d974675922fbcb0e6873e02d
MixCols : 4cf72c539c713f4d1ef086f266768e56
RoundKey : b6ff744ed2c2c9bf6c590cbf0469bf41

-----

#### Round 4

Current state:

State : fa25405763b366246a398a4d28c93117
SubBytes : 2d3f095bfb6d333602127ee334ddc7f0
ShiftRows : 2d3f095b6d3336fb7ee30212f034ddc7
MixCols : 63fc97758553be47b78d47d69ff98e91
RoundKey : 47f7f7bc95353e03f96c32bcfd058dfd

\_\_\_\_\_

#### Round 5

Current state:

 State
 : 24696e887266d24240b3755b23fa326c

 SubBytes
 : 36f99fc44033b52c096d9d39262d2350

 ShiftRows
 : 36f99fc433b52c409d39096d50262d23

 MixCols
 : f432751dbce5f1d0d454d63b54d0c53c

 RoundKey
 : 3caaa3e8a99f9deb50f3af57adf622aa

```
Round 6
Current state:
 State : c89b25b0167a022677c97919bc3b9296
 SubBytes : e8143fe747da77f7f5ddb6d465e24f90
 ShiftRows: e8143fe7da77f747b6d4f5dd9065e24f
 MixCols : 98006b8e16f82c5aee7f04d074559c36
 RoundKey : 5e390f7df7a69296a7553dc10aa31f6b
Round 7
Current state:
 State : c6f7cc842f5e79f9e1ed39cf09c35d5d
 SubBytes : b4684b5f1558b699f855128a012e4c4c
 ShiftRows: b4684b5f58b69915128af8554c012e4c
 MixCols : c59af0987e9b5fc61cd24b341586e039
 RoundKey : 14f9701ae35fe28c440adf4d4ea9c026
Round 8
Current state:
 State : d179b4d687c4556f6c3094f40f0aad1f
 SubBytes : 3eb68df6171cfca8500422bf766795c0
 ShiftRows: 3eb68df61cfca81722bf5004c0766795
 MixCols : baald55fa0f951413db52c4de76eba23
 RoundKey: 47438735a41c65b9e016baf4aebf7ad2
Round 9
Current state:
 State : fd0535f1e3e547febad09637d2d74ef1
 SubBytes : 546b96a111d9a0bbf470909ab50e2fa1
 ShiftRows: 546b96a1d9a0bb11909af470a1b50e2f
 MixCols : e9021b35f730f23c4e20cc21ecf6f2c7
 RoundKey: 549932d1f08557681093ed9cbe2c974e
Round 10
Current state:
 State : bdf20b8b6eb561107c7721b63d9e6e89
 SubBytes: 7a892b3d9fd5efca10f5fd4e270b9fa7
 ShiftRows: 7a892b3dd5efca9ffd4e10f5a7270b9f
 MixCols : ca4a08aa70b99f83bc93dce9f36fb108
 RoundKey: 13111d7fe3944a17f307a78b4d2b30c5
Final Results:
Output : 69c4e0d86a7b0430d8cdb78070b4c55a
Expected: 69c4e0d86a7b0430d8cdb78070b4c55a
Status: PASS
```

#### Dekripsi



#### File Input:

69c4e0d86a7b0430d8cdb78070b4c55a 000102030405060708090a0b0c0d0e0f 00112233445566778899aabbccddeeff

#### File Output:

```
=== AES Decryption Test ===
Ciphertext: 69c4e0d86a7b0430d8cdb78070b4c55a
Key
Expected : 00112233445566778899aabbccddeeff
Round 10
Current state:
 Round 9
Current state:
 State : c08bf90cf671eaed85aa6ceb7be0b9c6
 ShiftRows: 1fce698153d62cbbb83c6762a0dbc703
 MixCols : ef5d57e1bd6bb771e04a88b4e6838d7f
 RoundKey: 13111d7fe3944a17f307a78b4d2b30c5
Round 8
Current state:
 State : 611597bc3a539a0fee81fd418df064db
 SubBytes : d82f8578a25037fb999121f8b4178c9f
 ShiftRows: d82f8578fba2503721f89991178c9fb4
 MixCols : ea2f557874ded94d3911f445b219ab1a
 RoundKey: 549932d1f08557681093ed9cbe2c974e
Round 7
Current state:
 State : c3e9dde58661cc1ed9d44ac587013156
SubBytes : 33ebc92adcd827e9e5195c07ea092eb9
 RoundKey : 47438735a41c65b9e016baf4aebf7ad2
```

```
Round 6
Current state:
 State : 1c1906a6dc37844bd4038559b09957f1
 SubBytes : c48ea5c593b24fcc19d56715fcf9da2b
 ShiftRows: c48ea5c5cc93b24f671519d5f9da2bfc
 MixCols : 24f65b461fa3bb56b0d2ad0b1d5568b8
 RoundKey : 14f9701ae35fe28c440adf4d4ea9c026
Round 5
Current state:
 State : 5da5fa1d4a9c5cbaf7e9f34ecc83c7ec
 SubBytes : 8d2914de5c1ca7c026eb7eb627413183
 ShiftRows: 8d2914dec05c1ca77eb626eb41318327
 MixCols : 39aa7e925a1f90632eca0dd63f8d4e92
 RoundKey : 5e390f7df7a69296a7553dc10aa31f6b
Round 4
Current state:
 State : b6808c68b5754868c1b668cd468a3768
 SubBytes : 793af0f7d23fd4f7dd79f78098cfb2f7
 MixCols : 017f4d3766bd6136f86ab126297278e5
 RoundKey: 3caaa3e8a99f9deb50f3af57adf622aa
Round 3
Current state:
 State : 6cda953f9838d3e510f9a858b40c0667
 SubBytes : b87aad25e276a92a7c696f5ec681a50a
 ShiftRows: b87aad252ae276a96f5e7c6981a50ac6
 MixCols : 4797db2d8bd03bb568754b27d851069c
 RoundKey : 47f7f7bc95353e03f96c32bcfd058dfd
Round 2
Current state:
 State : 2a5fa6fdaeab0cd4f60ec140ceb20661
 SubBytes : 9584c521be0e8119d6d7dd72ec3ea5d8
 ShiftRows: 9584c52119be0e81dd72d6d73ea5d8ec
 MixCols : 97c1b3a02c9567ad01f6317bd54f20ed
 RoundKey : b6ff744ed2c2c9bf6c590cbf0469bf41
Round 1
 State : 3a64060d78cb2bfbe813c0962ebac310
 SubBytes : a28ca5f3c1590b63c8821f35c3c0337c
 ShiftRows: a28ca5f363c1590b1f35c882c0337cc3
 MixCols : 17e1d7c1cff2ca0996ce2ad950967fa8
 RoundKey: b692cf0b643dbdf1be9bc5006830b3fe
Round 0
Current state:
 State : 17e9c7d9cdf8d81392c23ec5569869b7
```

: a28ca5f3c1590b63c8821f35c3c0337c SubBytes ShiftRows: a28ca5f363c1590b1f35c882c0337cc3 MixCols : 17e1d7c1cff2ca0996ce2ad950967fa8 RoundKey: d6aa74fdd2af72fadaa678f1d6ab76fe

====== Decryption Complete =======

Final Results:

: f4b4b4015cb6a8195b9c808a22de55b0 Expected : 00112233445566778899aabbccddeeff

#### 3.3 **ANALYSIS**

Pada proses enkripsi AES, program sudah berhasil berjalan dengan baik, di mana setiap langkah telah diimplementasikan sesuai dengan prosedur. Keberhasilan enkripsi ini dapat dilihat pada hasil uji coba pada file output yang menunjukkan hasil enkripsi yang dihasilkan telah sesuai dengan yang diharapkan. Hal ini menunjukkan bahwa semua komponen penting AES, seperti proses substitusi (SubBytes), penyebaran data (ShiftRows, MixColumns), dan penggabungan dengan menggunakan key (AddRoundKey) telah diimplementasikan dengan baik dan benar. Hasil akhir dari proses ini adalah ciphertext yang sudah terenkripsi dan dapat didekripsi kembali ke plaintext asli jika key yang dimasukkan benar.

Pada proses dekripsi AES, terdapat beberapa masalah dalam rangkaian yang menyebabkan proses belum berjalan dengan baik. Salah satu permasalahan utama yang terjadi adalah ketidaksesuaian pada round key. Pada proses dekripsi AES, round key seharusnya digunakan dalam urutan terbalik dari round key yang digunakan pada proses enkripsi. Meskipun urutan round key telah dibalik dan diatur dengan benar, round key yang digunakan pada round pertama dekripsi (yang seharusnya merupakan round key terakhir pada Round key yang seharusnya digunakan di round pertama justru muncul pada round kedua dalam proses dekripsi.

Kesalahan pada round key ini berdampak langsung pada langkah AddRoundKey, yang merupakan langkah awal setiap round dekripsi. AddRoundKey menggabungkan state dengan round key menggunakan operasi XOR, sehingga ketidaksesuaian pada langkah ini akan mempengaruhi keseluruhan proses dekripsi. Akibatnya, hasil dari langkah Inv ShiftRows juga menjadi tidak sesuai. Kesalahan ini akan berdampak pada hasil substitusi di langkah Inv SubBytes, yang kemudian menyebabkan kesalahan berlanjut pada langkah Inv MixColumns. Dengan begitu, kesalahan penggunaan round key di awal memiliki efek berantai terhadap seluruh proses dekripsi AES.

#### **CHAPTER 4**

#### CONCLUSION

Proyek AES Encryption Hardware Accelerator bertujuan untuk mengembangkan akselerator enkripsi dan dekripsi berbasis perangkat keras menggunakan algoritma Advanced Encryption Standard (AES) pada FPGA dengan VHDL. Implementasi enkripsi AES 128 berhasil dilakukan dengan memanfaatkan teknik paralelisme dan pipelining untuk meningkatkan efisiensi dibandingkan implementasi perangkat lunak. Pengujian menunjukkan bahwa hasil enkripsi sesuai dengan ekspektasi berdasarkan vektor uji yang digunakan. Namun, proses dekripsi mengalami kendala, terutama pada penggunaan round key yang seharusnya diterapkan dalam urutan terbalik dari proses enkripsi. Ketidaksesuaian ini menyebabkan seluruh langkah dekripsi tidak berjalan dengan benar, sehingga hasil akhirnya tidak sesuai dengan plaintext asli. Meskipun demikian, debugging dilakukan dengan baik menggunakan sinyal status internal untuk memantau proses enkripsi dan dekripsi pada setiap ronde, sehingga sumber masalah pada dekripsi dapat teridentifikasi. Proyek ini berhasil memberikan pemahaman mendalam tentang penerapan algoritma kriptografi pada perangkat keras dan memiliki potensi aplikasi dalam pengolahan data cepat serta aman, seperti transaksi elektronik dan komunikasi terenkripsi.

#### REFERENCES

- [1] M. Dworkin, "Recommendation for Block Cipher Modes of Operation: Methods and Techniques," NIST Special Publication 800-38A, 2001. [Online]. Available: <a href="https://nylpubs.nist.gov/nistpubs/Legacy/SP/nistspecialpublication800-38a.pdf">https://nylpubs.nist.gov/nistpubs/Legacy/SP/nistspecialpublication800-38a.pdf</a>
- [2] National Institute of Standards and Technology (NIST), "Advanced Encryption Standard (AES)," FIPS Publication 197, U.S. Department of Commerce, Nov. 2001.

  [Online]. Available: <a href="https://csrc.nist.gov/csrc/media/publications/fips/197/final/documents/fips-197.pdf">https://csrc.nist.gov/csrc/media/publications/fips/197/final/documents/fips-197.pdf</a>
- [3] S. Frankel, R. Glenn, S. Kelly, "*The AES-CBC Cipher Algorithm and Its Use with IPsec*," IETF RFC 3602, Sept. 2003. [Online]. Available: <a href="https://datatracker.ietf.org/doc/html/rfc3602">https://datatracker.ietf.org/doc/html/rfc3602</a>
- [4] National Institute of Standards and Technology (NIST), "*Cryptographic Algorithm Validation Program*," [Online]. Available: <a href="https://csrc.nist.gov/projects/cryptographic-algorithm-validation-program/block-ciphe">https://csrc.nist.gov/projects/cryptographic-algorithm-validation-program/block-ciphe</a>
- [5] Assistant Digital Laboratory UI, "Module 4: Testbench," Universitas Indonesia, [Online].

  Available: <a href="https://learn.digilabdte.com/books/digital-system-design/chapter/module-4-testbench">https://learn.digilabdte.com/books/digital-system-design/chapter/module-4-testbench</a>
- [6] Assistant Digital Laboratory UI, "Module 6: Looping," Universitas Indonesia, [Online].

  Available: <a href="https://learn.digilabdte.com/books/digital-system-design/chapter/module-6-looping">https://learn.digilabdte.com/books/digital-system-design/chapter/module-6-looping</a>
- [7] Assistant Digital Laboratory UI, "Module 7: Procedure, Function, and Impure Function," Universitas Indonesia, [Online]. Available: <a href="https://learn.digilabdte.com/books/digital-system-design/chapter/module-7-procedure-function-and-impure-function">https://learn.digilabdte.com/books/digital-system-design/chapter/module-7-procedure-function</a>
- [8] Assistant Digital Laboratory UI, "Module 8 : Finite State Machine," Universitas Indonesia, [Online]. Available: <a href="https://learn.digilabdte.com/books/digital-system-design/chapter/module-8-finite-state">https://learn.digilabdte.com/books/digital-system-design/chapter/module-8-finite-state</a> -machine
- [9] Assistant Digital Laboratory UI, "Module 7: Module 8: Finite State Machine," Universitas Indonesia, [Online]. Available: <a href="https://learn.digilabdte.com/books/digital-system-design/chapter/module-9-microprogramming">https://learn.digilabdte.com/books/digital-system-design/chapter/module-9-microprogramming</a>

#### **APPENDICES**

### **Appendix A: Project Schematic**

belum sempat (masih error)

## **Appendix B: Documentation**

