

# Ayudantía 05 2025-2

ZYBO Z7-10 - AXI Full y RGB driver

Ayudante: David Rodríguez darodriguez8@uc.cl Prof. Dr.-Ing. Félix Rojas - felix.rojas@uc.cl

## 1. Objetivos de la Ayudantía

- Ejercitar protocolo AXI full
- Uso de AXI ATG y archivos .coe
- Profundizar la creación de IPCores con puerto AXI
- Generación de señal PWM y Manejar LED RGB

## 2. Actividades previas a la Ayudantía

Para el desarrollo de esta actividad, no se utilizará el proyecto base ejecutado en el video de la ayudantía 05, pero si se va a hacer uso de los conceptos y la lógica para generar la señal PWM, por lo que haber visto este último es necesario para comprender en su totalidad el funcionamiento de esta actividad.

### 2.1. Pasos a seguir

■ Cree un IPCore con puerto AXI full configurado en slave mode y un Memory Size de 64 Bytes. Es decir que la memoria va a soportar 16 datos de 32 bits (capacidad para almacenar la ram):

$$cantdad\_datos = \frac{64 \cdot 8}{32} = 16$$



Figura 1: IPCore AXI Full

- Se abrirá un proyecto nuevo asociado al IPCore, incluya en la fuente de menor jerarquía el archivo .VHD LED\_DRIVER\_FULL\_v1\_0\_S00\_AXI, en la fuente de mayor jerarquía incluya LED\_DRIVER\_FULL\_v1\_0. Finalmente, empaquete el IPCore e incorpórelo desde el diagrama de bloques add IP.
- Incorpore un bloque AXI Traffic Generator, configurado en Advanced Mode, protocolo AXI4 con data width 32 bits:



Figura 2: AXI ATG advanced

■ Incorpore otro bloque AXI Traffic Generator, configurado en Test Mode, protocolo

AXI lite. Añada los archivo .COE de control, dirección, datos y mascara disponibles en CANVAS.



Figura 3: AXI ATG Test Mode

• Genere Run block connection automation, se le van a generar dos cloking wizzard, deje sólo el que alimenta el slowest\_sync\_clk y conecte clk del IPCore al clk de la zybo



Figura 4: Diagrama de bloques Final

 Verificar la correcta asignación de las direcciones de bloques AXI en Address Editor:



Figura 5: Directiones

- Incluir archivo *Constraints* asociado a la tarjeta y editarlo de acuerdo al *Block Design* desarrollado.
- Incorpore un bloque ILA Monitor Type AXI para medir y validar la correcta transacción de datos a través de AXI entre ATG y LED\_DIVER\_FULL como se puede ver en la figura4
- Generar el *HDL Wrapper* del *Block Design* y luego el bitstream, para cargarlo a su tarjeta Zybo y probar su funcionamiento.

#### Resultados

A continuación se presenta la transacción de los datos correspondiente al número que maneja la intensidad del LED\_B



Figura 6: ILA

## 3. Actividades durante la Ayudantía

En el ejercicio propuesto de esta ayudantía deberá modificar el IPCore para generar tres colores, específicamente los colores **Yellow**, **Light Blue** y**Purple** según la siguiente tabla:



Figura 7: Tabla de valores RGB

■ Por ejemplo para crear el color morado se necesitan los siguientes ciclos de trabajo  $\alpha_{rojo} = \frac{160}{255}$ ,  $\alpha_{verde} = \frac{96}{255}$ ,  $\alpha_{azul} = \frac{255}{255}$  en cada LED correspondiente. Tenga en cuenta que la amplitud del contador es el dato que se manda por AXI y genera el ciclo de trabajo necesario para el color que se quiere generar. También le puede ser útil:



Figura 8: PWM

■ Si se fijan hay intensidades que se repiten para los colores, por lo que en total solo tienen que cargar en el .COE [160, 32, 255, 224, 80, 208] intensidades (transformadas a su respectivo Counter\_max). Para esto investiguen (o vayan a la ayudantía) qué hace cada BIT de los archivos addr y data, específicamente los bits de la línea 5 de la siguiente imagen:

```
≣ data.coe ×
memory_initialization_radix = 16;
 memory_initialization_vector =
                                                      memory_initialization_vector =
#TNTT
                                                     #INIT
44A09000 #ATG BASE ADDR
                                                     00007600 #AXI BASE ADRDR
                                                                               000_010_01_00_00001000
44409008
                                                     00000000
44409000
                                                     00000000
                                                     #DATA intensidades de azul
44490994
                                                     9999755
44A0C008
                                                     00014585
                                                     0001E848
44A0 0000 #POWER ON
                                                     00100000
```

Figura 9: COE usado en actividad previa

- Modifique el IPCore, defina las salidas de los tres LEDs RGB para generar los colores pedidos.
- Cree un código que reciba de entrada los switches y genere el color correspondiente.
- HINT: es posible que en el archivo de menor jerarquía les convenga investigar cómo se usan dentro del código las siguientes definiciones:

```
Highlight Match Case Whole Words
                                                                                          8 Match(es)
reg_in
                                 Previous
           type reg_in_type is array (0 to 15) of std_logic_vector(C_S_AXI_DATA_WIDTH - 1 downto 0);
signal reg_in_type;
212
213
           signal counter_PWM: unsigned(31 downto 0);
214
           signal Buff: unsigned (31 downto 0);
215
216 🖯
           --local parameter for addressing 32 bit / 64 bit C S AXI DATA WIDTH
217
           --ADDR LSB is used for addressing 32/64 bit registers/memories
218
           --ADDR LSB = 2 for 32 bits (n downto 2)
           --ADDR LSB = 3 for 42 bits (n downto 3)
219 🖒
```

Figura 10: Señales