3/04/2021

# ΗΡΥ608/419-ΑΝΑΠΤΥΞΗ ΕΡΓΑΛΕΙΩΝ CAD ΓΙΑ ΣΧΕΔΙΑΣΗ ΟΛΟΚΛΗΡΩΜΕΝΩΝ ΚΥΚΛΩΜΑΤΩΝ

## EAPINO EEAMHNO 2021

# ΑΣΚΗΣΗ 3 ΙΕΡΑΡΧΙΚΗ ΣΧΕΔΙΑΣΗ – ΔΗΜΙΟΥΡΓΙΑ DATASET ΓΙΑ ΤΟΝ ΑΠΛΟΣ ΠΡΟΣΟΜΟΙΩΤΗ CMOS

## ΑΝΑΦΟΡΑ

Μυλωνάκης Εμμανουήλ 2015030079



### Σκοπός-Περιγραφή.

Σκοπός της τρίτης εργαστηριακής είναι η δημιουργία ενός Datasheet για τον προσομοιωτή που υλοποιήθηκε στην άσκηση 2. Διαβάζοντας ως είσοδο ένα λογικό κύκλωμα πυλών, μεταφράζοντας τις πύλες αυτές σε κύκλωμα τρανζίστορ με χρήση κατάλληλης βιβλιοθήκης και κάνοντας κατάλληλες συνδέσεις μεταξύ των κόμβων του κυκλώματος, παραγόταν αρχείο εξόδου με κύκλωμα που αποτελούταν αποκλειστικά απο τρανζίστορ και πραγματοποιώταν προσομοίωση σε flat επίπεδο.

## Υλοποίηση-Κώδικας.

Αρχικά να αναφερθούμε στο ότι δεν πραγματοποιήθηκε καμία αλλαγή ή διόρθωση στον κώδικα του εργαστηρίου δύο, επομένως ο προσομοιωτής λειτουργεί ακριβώς όπως έχει περιγραφεί. Ο κώδικας του τρίτου εργαστηρίου πραγματοποιήθηκε πάνω σε αυτό του δεύτερου και υπάρχει διαχώριση αυτών με κατάλληλα σχόλια. Ξεκινώντας, διαβάζουμε το καινούργιο αρχείο και καλείται η συνάρτηση void derive\_output\_file\_for\_lab\_2(FILE \*fp). Στην συνάρτηση αυτή, αποθηκεύουμε από το αρχείο εισόδου σε global μεταβλητές πληροφορίες όπως, το όνομα του αρχείου βιβλιοθήκης, τιμές VCC και GND εάν υπάρχουν και τους κόμβου εισόδου/εξόδου του κυκλώματος. Έπειτα, καλείται η συνάρτηση int create\_CMOS\_NET(FILE \*fp) που δημιουργεί το κύκλωμα αποτελούμενο μόνο από CMOS, της οποίας η ανάλυση έπεται στην συνέχεια, και επιστρέφει το πλήθος των transistor του καινούργιου netlist. Τέλος, παράγεται το αρχείο εξόδου και προσομοιώνεται άμμεσα.

Ο αλγόριθμος θα αναλυθεί παραστατικά με χρήση του κυκλώματος της παρακάτω εικόνας.



Είναι το παράδειγμα της εκφώνησης αντικαθιστώντας μία πύλη NOT με τρανζίστορ ώστε να εξηγηθεί/αποδειχθεί η λειτουργηκότητα του αλγορίθμου για ένα Netlist που αποτελείται και από τρανζίστορς. Έχουμε τυχαία αρίθμηση κόμβων καθώς δεν επιρεάζεται ο αλγόριθμος από αυτήν.

Παραθέτουμε άλλες τρεις εικόνες με το αντίστοιχο αρχείο εισόδου και βιβλιοθήκης.

### Αρχείου εισόδου

```
## LIBRARY
GATES.LIB
## RAILS
VCC 4; GND 6
## INPUTS
7, 5
## OUTPUTS
3
## NETLIST
G1 NOT; IN 7; OUT 2
U1 PMOS 5 4 1
U2 NMOS 5 1 6
G2 NOR 2; IN 2, 1; OUT 3
```

### Βιβλιοθήκη Πύλη ΝΟΤ

```
## GATE NOT
## RAILS
VCC 1; GND 4
## INPUTS
2
## OUTPUTS
3
## NETLIST
U1 PMOS 2 1 3
U2 NMOS 2 3 4
## END_GATE
```

### Βιβλιοθήκη Πύλη NOR

```
## GATE NOR_2
## RAILS
VCC 1 ; GND 6
## INPUTS
2 ; 3
## OUTPUTS
5
## NETLIST
U1 PMOS 2 1 4
U2 PMOS 3 4 5
U3 NMOS 2 5 6
U4 NMOS 3 5 6
## END_GATE
```

Ο αλγόριθμος διαβάζει γραμμή προς γραμμή το αρχείο εισόδου και για κάθε γραμμή αποθηκεύει τους κόμβους που αναγράφονται. Οι κόμβοι αυτοί αφορούν, αν πρόκειται για πύλη τις εισόδους/εξόδους της, ενώ αν πρόκειται για transistor κάθε pin του. Έχουμε τις εξής μεταβλητές και δομές δεδομένων (οι πιο βασικές):

- Offset: Ξεκινάει με την τιμή '1' και αυξάνεται κατά '1' για κάθε καινούργια γραμμή στο Netlist του αρχείου εισόδου. Συνενώνεται (concatenate) στην αρχή του αριθμού του κόμβου.
- CMOS\_NET[X][4]: Δισδιάστατος πίνακας όπου X το πλήθος των τρανζίστορ του καινούργιου netlist. Όπως δηλώνει και το όνομά του, αποθηκεύει όλα τα transistor του παραγόμενου netlist. Η στήλη X είναι στατική με τιμή ίση 1024.
- EQUAL\_NODES[2048][32]: Στην πρώτη στήλη του αποθηκεύουμε τις τιμές των κόμβων που αναγράφονται στο netlist του αρχείου εισόδου. Σε αντιστοιχία κατά γραμμή, αποθηκεύονται οι ισοδύναμοι κόμβοι που δημιουργήθηκαν με χρήση του offset. Χρήσιμος για την διασύνδεση των κόμβων στο τέλος της δημιουργίας του παραγώμενου netlist από τρανζίστορ.
- VCC\_lib[256]/GND\_lib[256]: Αποθηκεύονται όλοι οι υποψήφιοι κόμβοι Τάσης/Γείωσης που παράχθηκαν με χρήση του offset.
- \*INPUT\_new/\*OUTPUT\_new: Αποθηκεύονται οι καινούργιοι κόμβοι εισόδου/εξόδου. Δυναμική παραχώρηση μνήμης καθώς βόλευε να αξιοποιηθεί συνάρτηση από το εργαστήριο νούμερο 2.

Έτοιμοι να προγωρήσουμε στην αναπαράσταση.

# 1η Επανάληψη: line\_buffer = "G1 NOT; IN 7; OUT 2"

offset = 1.

VCC\_lib = [11]. Από βιβλιοθήκη, στο pin με αριθμό 1 εφαρμόζεται τάση. Αποθηκεύται με το offset.

GND\_lib = [14]. Ομοίως για το pin στο οποίο εφαρμόζεται η γείωση.

INPUT\_new = [12]. Από βιβλιοθήκη, το pin με αριθμό 2 είναι εισόδου. Αποθηκεύται με το offset.

OUTPUT new = []. Κανένα pin από τα τρανζίστορ της πύλης αφόρα εξόδο κυκλώματος.

### CMOS NET

|     |           |           |    | Αποθηκεύτηκε όλο το netlist της πύλης από την βιβλιοθήκη με       |
|-----|-----------|-----------|----|-------------------------------------------------------------------|
| 'N' | <b>12</b> | <b>13</b> | 14 | καινούργιες τιμές που προκύπτουν με την χρήση του <b>offset</b> . |

#### **EQUAL NODES**

| 7  | <b>12</b> | -1 |
|----|-----------|----|
| 2  | 13        | -1 |
| -1 | X         | X  |

Pin 2 είσοδος πύλης. Κόμβος netlist στο αρχείο εισόδου 7. (IN 7)

Pin 3 έξοδος πύλης. Κόμβος netlist στο αρχείο εισόδου 2. (OYT 2)

Με την τιμή -1 γνωρίζουμε που τελείωνουν οι πληροφορίες. Δεν αρχικοποιείται όλος ο πίνακας με -1 αλλά μόνο η πρώτη τετράδα του ύπο-πίνακα 2x2.

Αυτή η τετράδα αρχικοποίησης μας είναι αρκετή και δεν χάνουμε άδικο χρόνο πράτοντάς την με μία διπλή εμφολευμένη επανάληψη. Για αυτό αυτό υπάρχουν και οι τιμές  $\mathbf{X}$ , αλλά δεν μας παρουσιάζουν κανένα πρόβλημα. Η πρώτη γραμμή του πίνακα ενημερώνεται από την συνάρτηση

void update\_EQUAL\_NODES\_col1(int \*A, int size) χωρίς διπλότυπα. Παίρνει όρισμα έναν πίνακα και το μέγεθός του. Είναι χρήσιμο σε πύλες με πολλαπλές εισόδους (δηλαδή όλες εκτός την NOT), ώστε να ενημερωθούν όλοι οι κόμβοι με μία κλήση της συνάρτησης. Για τους ισοδύναμους κόμβους που ενημερώνονται σε αντιστοιχία γραμμών, καλείται η συνάρτηση

**void** update\_EQUAL\_NODES\_row(int Node, int Node\_New). Αναζητεί τον κόμβο Node στην πρώτη στήλη, έπειτα προχωράει στην αντίστοιχη γραμμή μέχρι την τιμή -1 και ενημερώνει με τον κόμβο Node\_New χωρίς διπλότυπα.

# **2η Επανάληψη:** line\_buffer = "U1 PMOS 5 4 1"

offset = 2.

VCC lib = [11, 24]. Στο pin 4 εφαρμόζεται τάση σύμφωνα με το αρχείο εισόδου.

GND lib = [14]. Δεν υπάρχει Pin γείωσης.

INPUT\_new = [12, 25]. Το pin 5 είναι είσοδος κυκλώματος. ΟUTPUT new = []. Δεν υπάργει Pin ως έξοδος κυκλώματος.

CMOS NET

| 'P' | 12 | 11 | 13 |
|-----|----|----|----|
| 'N' | 12 | 13 | 14 |
| 'P' | 25 | 24 | 21 |

| 24 | 21 | Αποθηκεύεται στο καινούργιο netlist.

#### **EQUAL NODES**

| 7  | 12 | -1 |
|----|----|----|
| 2  | 13 | -1 |
| 5  | 25 | -1 |
| 1  | 21 | -1 |
| -1 | X  | X  |

Κάθε pin του τρανζιστορ εισάγεται σε αυτόν τον πίνακα εκτός αν σε αυτό εφαρμόζεται τάση ή γείωση. Για τον λόγο αυτό δεν εισάχθηκε το pin 4

### <u>3η Επανάληψη:</u> line\_buffer = "U2 NMOS 5 1 6"

offset = 3.

VCC lib = [11, 24]. Δεν υπάρχει Pin τάσης.

GND lib = [14, 36]. Στο pin 6 εφαρμόζεται γείωση σύμφωνα με το αρχείο εισόδου.

INPUT\_new = [12, 25]. Δεν υπάρχει Pin ως είσοδο κυκλώματος Το pin 5 είναι ήδη συμπεριληφθεί.

OUTPUT new = []. Δεν υπάρχει Pin ως έξοδος κυκλώματος.

### CMOS NET

| 'P' | 12 | 11 | 13 |
|-----|----|----|----|
| 'N' | 12 | 13 | 14 |
| 'P' | 25 | 24 | 21 |
| 'N' | 35 | 31 | 36 |

'N'  $\left| {\bf 35} \right| \left| {\bf 31} \right| {\bf 36} \left| \right|$  Αποθηκεύεται στο καινούργιο netlist.

### **EQUAL NODES**

| 7  | 12 | -1 | X  |
|----|----|----|----|
| 2  | 13 | -1 | X  |
| 5  | 25 | 35 | -1 |
| 1  | 21 | 31 | X  |
| -1 | X  | X  | X  |

Έχουμε ισοδυναμία κόμβου 25 με 35 καθώς αυτοί επικοινωνούν σύμφωνα με το netlist του κυκλώματος. Ομοίως για 31, 21

# 4η Επανάληψη και τελευταία: line\_buffer = "G2 NOR\_2; IN 2,1; OUT 3"

offset = 4.

VCC lib = [11, 24, 41]. Από αρχείο βιβλιθήκης για την πύλη NOR, κόμβος-τάσης 1.

GND lib = [14, 36, 46]. Ομοίως γείωσης.

INPUT new = [12, 25]. Δεν υπάρχει κόμβος ως είσοδο κυκλώματος.

OUTPUT new = [45]. Κόμβος 5 έξοδος πύλης και κυκλώματος.

#### CMOS NET

| 'P'          | 12        | 11        | 13        |
|--------------|-----------|-----------|-----------|
| 'N'          | 12        | 13        | 14        |
| 'P'          | 25        | 24        | 21        |
| 'N'          | 35        | 31        | 36        |
| 'P'          | <b>42</b> | 41        | 44        |
| ' <b>P</b> ' | <b>43</b> | 44        | <b>45</b> |
| 'N'          | <b>42</b> | 45        | <b>46</b> |
| 'N'          | <b>43</b> | <b>45</b> | <b>46</b> |

Αποθηκεύεται στο καινούργιο netlist όλο το netlist της βιβλιοθήκης.

#### **EQUAL NODES**

| 7 | 12 | -1        | X  |
|---|----|-----------|----|
| 2 | 13 | <b>42</b> | X  |
| 5 | 25 | 35        | -1 |
| 1 | 21 | 31        | 43 |
| 3 | 45 | -1        | X  |

Ο κόμβος **3** εισάγεται στην πρώτη στήλη σύμφωνα με το netlist του αρχείου. Έχουμε **IN 2,1** και **OUT 3** άρα ενημερώνουμε κατάλληλα του ισοδύναμους κόμβους. Προσοχή, στην βιβλιοθήκη αναγράφεται ## INPUT 2;3. Άρα ο κόμβος **2** της βιβλιοθήκης αντιστοιχή με τον **2** στο αρχείο εισόδου και ο **3** με τον **1.** Αποθηκεύονται με το **offset** ως **42 και 43.** Τέλος τοποθετούμε και τον κόμβο εξόδου. Σε περίπτωση κάποιας ανάδρασης

από έξοδο πύλης ή μία εισόδου που καταλήγει σε πολλαπλές πύλες έχει αξία να τους προσθέτουμε στον πίνακα αυτό. Στην προκειμένη περίπτωση δεν δημιουργείται κάποια ισοδυναμία.

Τέλος έρχεται η συνάρτηση **final\_configuration()** να συνδυάσει όλες τις πληροφορίες από τους πίνακες VCC\_lib, GND\_lib και EQUAL\_NODES και να ενημερώσει κατάλληλα τον πίνακα CMOS\_NET. Οι πίνακες INPUT\_new και OUTPUT\_new αξιοποιούνται κατά την δημιουργεία του αρχείου εξόδου. Η προαναφερθέντα συνάρτηση, διαλέγει τα VCC\_lib[0] και GND\_lib[0], δηλαδή τα πρώτα στοιχεία των πινάκων αυτών, και τα αντικαθιστά στον CMOS\_NET όπου "βλέπει" τους ισοδύναμους κόμβους τάσης και γείωσης. Όμοιως, από τον πίνακα EQUAL\_NODES διαλέγει την δεύτερη στήλη, δηλαδή την EQUAL\_NODES[i][1], και αντικαθιστά με όλες τις ισοδυναμίες **από τους κόμβους που παράχθηκαν με την χρήση offset, όχι δηλαδη της πρώτης στήλης!** Κατά αυτόν το τρόπο ο αλγόριθμος εγγυάται ότι δεν θα πανωγραφούν κόμβοι. Πιο συγκεκριμένα, χάρης την χρήση του offset, πρώτον, στον πίνακα CMOS\_NET δεν υπάρχει περίπτωση να εμφανιστούν διπλότυπα σε αυτόν, και δεύτερον, οι πίνακες VCC\_lib, GND\_lib και EQUAL\_NODES **έχουν τομή το κενό.** Έτσι κατά την σύνθεση των αποτεσμάτων με την χρήση των παραπάνω πινάκων, δεν επρόκειτο να πανωγραφούν κόμβοι τάσης, γείωσης ή συνδέσεων.

### final configuration():

| CMOS_NET Before Configuration |    |    |    | EQ                                               | EQUAL_NODES |    | CMOS_NET After Configuration. |     |    |    |    |
|-------------------------------|----|----|----|--------------------------------------------------|-------------|----|-------------------------------|-----|----|----|----|
| 'P'                           | 12 | 11 | 13 | 7                                                | 12          | -1 | X                             | 'P' | 12 | 11 | 13 |
| 'N'                           | 12 | 13 | 14 | 2                                                | 13          | 42 | X                             | 'N' | 12 | 13 | 14 |
| 'P'                           | 25 | 24 | 21 | 5                                                | 25          | 35 | -1                            | 'P' | 25 | 11 | 21 |
| 'N'                           | 35 | 31 | 36 | 1                                                | 21          | 31 | 43                            | 'N' | 25 | 21 | 14 |
| 'P'                           | 42 | 41 | 44 | 3                                                | 45          | -1 | X                             | 'P' | 13 | 11 | 44 |
| 'P'                           | 43 | 44 | 45 |                                                  |             |    |                               | 'P' | 21 | 44 | 45 |
| 'N'                           | 42 | 45 | 46 | VCC_lib = [11, 24, 41]<br>GND_lib = [14, 36, 46] |             |    | 'N'                           | 13  | 45 | 14 |    |
| 'N'                           | 43 | 45 | 46 |                                                  |             |    | 'N'                           | 21  | 45 | 14 |    |



# Αποτελέσματα.

Για εξακριβωθεί η ορθή λειτουργικότητα του αλγορίθμου παραγωγής Datasheet για τον απλό προσομοιωτή μας, δημιουργήθηκε NETLIST ενός RCA σύμφωνα με το παρακάτω διάγραμμα και δοκιμάστικε για 32 διανύσματα εισόδου.



Ας δούμε μερικά αποτελέσματα.

Όντως, (11)<sub>2</sub> + (11)<sub>2</sub>  $\mu$ ε Cin = (11)<sub>2</sub>  $\mu$ ε Cout.

Όντως,  $(11)_2 + (11)_2$  χωρίς Cin =  $(10)_2$  με Cout.

Όντως,  $(01)_2 + (01)_2$  με Cin =  $(11)_2$  χωρίς Cout.

Επιπλέον, αλλάξαμε τον κόμβο ΟUΤ της πύλης G5 σε 18. Οι είσοδοι στις πύλες G7 και G8 παρέμειναν στην τιμή 8 και έχουμε τα εξής αποτελέσματα:

```
    Input Vector = <0, 0, 0, 1, 1> <=> <IN0, IN1, C<sub>IN</sub>, IN2, IN3>
    24 : 0 OUTPUT <=> Σήμα S0, δηλαδή ο κόμβος 24
    74 : Ζ OUTPUT <=> Σήμα S1, δηλαδή ο κόμβος 74
    104 : 1 OUTPUT <=> Σήμα C<sub>out</sub>, δηλαδή ο κόμβος 104
```

Έχουμε,  $(10)_2 + (10)_2$  χωρίς Cin. Όντως το  $S0 = 0_2$  και Cout = 0 αλλά λόγο της αλλαγής το σήμα S1 είναι ασύνδετο και ανυχνεύεται, όχι μόνο για αυτό το διάνυσμα εισόδου αλλά και για τα 32.



Για ένα διαφορετικό διάνυσμα εισόδου έχουμε:

Input Vector = <0, 0, 1, 0, 1> <=> <IN0, IN1, C<sub>IN</sub>, IN2, IN3>
 24 : 1 OUTPUT <=> Σήμα S0, δηλαδή ο κόμβος 24
 74 : Ζ OUTPUT <=> Σήμα S1, δηλαδή ο κόμβος 74
 104 : Ζ OUTPUT <=> Σήμα C<sub>out</sub>, δηλαδή ο κόμβος 104

Υπο κανονικές συνθήκες, η πράξη είναι (00)2 + (10)2 με Cin = (10)2 χωρίς Cout. Άρα στον κόμβο 104 ανεμέναμε την τιμή 0. Το γεγονός που σε αυτήν την περίπτωση έχουμε ως Cout το χρώμα Z, ενώ στην προηγούμενη περίπτωση ενημερώθηκε κανονικά με το χρώμα 1, οφείλεται σε μία ιδιατερότητα της πύλης XOR εν αντιθέση των υπολοίπων πυλών. Η πύλη XOR για να δώσει έξοδο χρειάζεται αναγκαστικά και στις δύο εισόδους της τιμή. Αντιθέτως, η πύλη AND αρκεί μία της είσοδος να είναι μηδέν για να αποδώσει έξοδο 0 και η OR αρκεί να έχει έναν άσσο για να αποδώσει 1. Όντως, στην προηγούμενη περίπτωση για IN2 = 1 και IN3 = 1 η πύλη η πύλη G9 AND (βλ. διάγραμμα) παράγει στην έξοδο άσσο, ο οποίος μέσο της G10 OR μεταφέρεται στο σήμα Cout. Στη συγκεκριμένη περίπτωση τώρα, έχουμε IN2 = 0, IN3 = 1 και Cin = X για τον δεύτερο FA (κόμβος 8 που άλλαξαμε σε 18.) Ως αποτέλεσμα, οι δύο πύλες AND δεν μπορούν να δώσουν τιμή εξόδου και κατ'επέκασιν ούτε η πύλη OR, πράγμα που σημαίνει ανοιχτοκύκλωμα στην έξοδο.

## Παραδοτέα

- 1. RCA\_AND\_OR\_V32.txt: Η υλοποίηση RCA όπου το τμήμα για τον υπολογισμό του κρατούμενου είναι με συνδεσμολογία AND-OR. Έστω **X** το όνομα αυτού του αρχείου.
- 2. RCA\_AND\_OR\_V32.txt: Η υλοποίηση RCA όπου το τμήμα για τον υπολογισμό του κρατούμενου είναι με συνδεσμολογία NAND-NAND. Έστω Y το όνομα αυτού του αρχείου.
- 3. LAB\_3\_OUTPUT\_[X/Y]: Τα αντίστοιχα παραγώμενα αρχεία εξόδου με NETLIST αποτελούμενο μόνο από τρανζιστορς για τα παραπάνω κυκλώματα. Έστω O\_X/O\_Y τα ονόματα των αρχείων αυτών.
- 4. Result\_[O\_X/O\_Y]: Τα αποτελέσματα του προσομοιωτή μας.