

Informatik für Ingenieure – VL 10

# Übersicht

#### **Letztes Mal:**

Addierer und Multiplizierer

ALU

Speicher

#### **Heute:**

Speicher

Mikrorechner

Teile des heutigen Vortrags basiert auf der Vorlesungen von Prof. H Michalik (TU Braunschweig) Prof. M. Luisier (ETH Zurich)

# Flüchtige Speicher



### Was gibt es für Speichermedien?

Einteilung nach der Bauart des Speichermediums:

**Magnetbänder** (Speicherkapazität: >100 TBytes pro Band, Zugriffszeit: bis 3 Minuten): wichtig für die Speicherung von, Cloud-Daten oder als Backup Speicher

**Plattenlaufwerke** (magnetisch oder optisch, Speicher- kapazität im TByte Bereich, Zugriffszeit von einigen ms): Daten werden auf die Oberfläche von Scheiben geschrieben

**Halbleiter** (Silizium integrierte Schaltung, **DRAM**, Kapazität im GBytes Bereich, Zugriff innerhalb 50 ns): flüchtiger elektronischer Speicherbaustein mit wahlfreiem Zugriff

**Halbleiter** (Silizium integrierte Schaltung, **Flash**, Speicher- kapazität von >2 TBytes, Zugriff in dem  $\mu s$  Bereich): nichtflüchtige Speicherung mit niedrigem Energieverbrauch

### **Speicher Herarchie**

Beständige Eigenschaften von Hardwareund Softwaresystemen:

Schnellere Speichertechnologien sind in der Regel teurer und haben eine geringere Kapazität

Die Geschwindigkeitsunterschiede werden größer (Register vs. DRAM, DRAM vs. Festplatte)



#### **SRAMs**

Es gibt zwei Gruppen von flüchtigen Speichern: SRAM und DRAM. Statische 'random access memories' (**SRAMs**) können Information speichern, solange die Versorgungsspannung angelegt ist. SRAMs finden überall Anwendung, wo Daten **schnell** im Zugriff sein müssen, wie in Prozessoren als Cache



#### **SRAM Eigenschaften:**

Eine Zelle besteht aus 6 Transistoren (2 pro Inverter, 2 Schalttransistoren N1 und N2)

Mit der **Wortleitung** kann eine Speicherzelle angewählt werden

Über die **Bitleitungen** kann der Speicherinhalt gelesen oder gesetzt werden

### Statischer Schreib-/Lesespeicher (SRAM)

SRAM-Speicherzelle in statischer CMOS-Technik



### **SRAM - Speicherzelle: Schreiben**

⇒die Spannungen in der Speicherzelle werden von aussen eingeprägt



## **Beispiel SRAM**

#### **Features**

- · High speed
- $t_{AA} = 10 \text{ ns}$
- · Low active power
- 990 mW (max)
- Operating voltages of 3.3 ± 0.3V
- · 2.0V data retention
- · Automatic power down when deselected
- TTL compatible inputs and outputs
- Easy memory expansion with  $\overline{\text{CE}}_1$  and  $\text{CE}_2$  features
- Available in Pb-free and non Pb-free 54-pin TSOP II package and non Pb-free 60-ball fine pitch ball grid array (FBGA) package



#### Sonderformen von SRAMs

Synchrone SRAMs: Speicherung geschieht synchron zu einem externen Takt

Dual Port RAMs: Speichermatrix mit zwei unabhängigen Schreib/Lese adressierungen und I/O Datenports. Interne Arbitrierung zur Zugriffssteuerung

FIFO-Speicher (First In First Out), meist intern basierend auf Dual Port RAM aber ohne externe Adressleitungen

# **Beispiel DPRAM (Cypress)**



# **Beispiel FIFO (Cypress)**



#### **DRAMs**

Dynamische 'random access memories' (**DRAMs**) können Daten speichern, die während des Betriebs periodisch (20 ms) wieder aufgefrischt werden müssen. DRAMs werden oft als Arbeitsspeicher in Prozessoren eingesetzt. Eine DRAM Zelle besetzt 4 Mal weniger Platz als eine SRAM Zelle (mehr Dichte) aber die Zugriffszeiten sind länger (langsamer)



#### **DRAM Eigenschaften:**

Eine Zelle besteht aus einem Schalttransistor (N) und einem Kondensator (C). Wenn C geladen (leer) ist, ist eine 1 (0) gespeichert

Über die Bitleitungen kann der Speicherinhalt gelesen oder gesetzt werden, über die Wortleitung wird eine Zelle selektiert

Zerstörendes lessen durch Ladungsumverteilung von C auf  $C_L$  (C <<  $C_L$ )

### **Aufbau einer Ein-Transistor-Zelle**



### Ansteuerung des DRAM

Rückschreiben nach jedem Lesevorgang

$$\Rightarrow$$
t<sub>CYC</sub> > t<sub>AC</sub>  
Beispiel: t<sub>AC</sub> = 20ns, t<sub>CYC</sub> = 70ns  
(Samsung KM416S4030C)

Auffrischen der Speicherzellen (Refresh) durch rechtzeitiges Lesen jeder Speicherzeile

#### Beispiel:

1024 Zeilen, Refresh alle 16ms ® 1 Refreshvorgang/16ms d.h. bei  $t_{CYC} = 70$  ns tritt in weniger als 1% der Fälle ein Zugriffskonflikt auf  $\Rightarrow$  meist vernachlässigbar

Insgesamt komplexe Steuerung



## **Typisches Timing DRAM**



### Synchrone DRAMs (SDRAMs)

Speichersystem mit interner Ablaufsteuerung

Benötigt externen Takt

Interner blockweiser Zugriff, z.B. auf 512 Bytes oder 2kbytes (neue Typen)

Zugriff wird per Kommando gesteuert (Lesen, Schreiben, Precharge, Refresh etc.)



# Nicht-Flüchtige Speicher



### **Festwertspeicher**

#### Es gibt folgende Typen:

#### **ROM (Read Only Memory):**

Der Speicherinhalt wird bereits bei der Fertigung festgelegt und ist daher nicht änderbar.

#### **PROM (Programmable ROM):**

Der Speicherinhalt kann einmalig vom Anwender einprogrammiert werden, ist jedoch danach nicht mehr änderbar.

#### **EPROM (Erasable PROM):**

Der Speicherinhalt wird vom Anwender einprogrammiert und kann durch UV-Strahlung wieder gelöscht werden.

#### **EEPROM (Electrically Erasable PROM)**

Der Speicherinhalt ist wie beim EPROM löschbar, allerdings elektrisch.

#### Flash EPROM:

Der Löschvorgang wird wie beim EEPROM elektrisch aktiviert. Die Löschung erfolgt jedoch sektorenweise.

### **ROM (Read Only Memory)**

Nichtflüchtige Speicher werden überall dort benötigt, wo ein System mit unveränderlichen Daten- bzw. Programmstrukturen verwendet werden sollte, z.B. bei Zustandsautomaten.

Maskenprogrammierbares ROMs werden zur Herstellungszeit programmiert

Solche Zellen bestehen aus einem einzigen Transistor, der eine 0 speichert, wenn er mit der Bitleitung gekoppelt ist, sonst eine 1

#### Speicherzelle für eine 0



#### Speicherzelle für eine 1



## PROM (Programmable Read Only Memory)

Noch nicht programmierte Speicherzelle





Schmelzsicherung (Fusable Link)

Die Drain Seite des NMOS ist über eine Schmelzsicherung mit der Bitleitung verbunden. Mit einer hohen programmierenden Spannung kann dieser Link unterbrochen werden

Ohne Fusable Link, wird eine 1 gespeichert, sonst eine 0

### **EPROM (Erasable PROM)**





Unterschied zu ROM: Speicherzelle

durch Anlegen einer hohen Spannung  $U_{DS}$  (z.B.  $U_{DS}$  = 17V) entsteht bei  $U_{SB}$  = 0 eine hohe Feldstärke nahe dem Drain-Bereich, die zur Generierung "heißer" Elektronen führt

durch Anlegen einer hohen Spannung  $U_{GS}$  (z.B.  $U_{GS} = 24V$ ) werden diese Elektronen teilweise durch das Gateoxid auf das isolierte Floating Gate gezogen  $\Rightarrow$  Schwellspannung steigt

Entfernen der Elektronen durch UV-Strahlung

### **UV-EPROM**





### **EEPROM (Electronically Erasable PROM)**





Wenn negative Ladungen auf dem Floating-Gate gespeichert werden, verschiebt sich die I-V Kurve des Transistors nach rechts (höhere  $V_{th}$ ). So ist der NMOS bei  $V_{gs}=V_{DD}$  nicht mehr leitend, sondern gesperrt

Mit einer dünnen Oxidschicht können die Gate Ladungen auch elektrisch gelöscht werden (electrically erasable PROM: EEPROM, Flash Zellen).

## Flash-Speicher

Flash-Zelle größere Zelle dünneres Floating Gate dünneres Oxyd (100-200Å)



**CMOS Flash Cell** 



**CMOS EPROM Cell** 

**Photos by ICE** 

sehr hohe Stückzahlen finanzieren umfangreiche Investitionen in die Zellstruktur

mittlerweile gut beherrschter Zellaufbau und Programmierprozess, der sogar die präzise Programmierung mehrerer Threshold-Spannungen pro Zelle ermöglicht

Zellen mit 4 unterschiedlichen  $U_{th}$  erlauben Speicherung von 2 bit (Multilevel)

impulsartige Programmierung in mehreren Schritten mit folgender Validierung der erreichten Schwellspannung – bei jedem Programmierpuls steigt die Schwellspannung etwas an

#### **NOR-Struktur**

Parallele Transistoren - frei adressierbar – bekannte Struktur



Programmierung in der Regel durch "heiße Elektronen" - schnell (wenige us), aber hoher Programmierstrom erforderlich

vergleichsweise schneller, wahlfreier Lesevorgang, aber langsamer zu löschen.

größere Fläche pro bit

Haupteinsatzgebiet Programmspeicher in eingebetteten Systemen

#### **NAND-Struktur**

Transistoren in Reihe, nur jeweils 1 Bit/Spalte adressiert

#### NAND ARCHITECTURE



Programmierung durch Tunneleffekt – langsam (einige 100 us), aber geringer Stromverbrauch

langsamer Lesevorgang (Serienschaltung), aber schneller zu löschen

serieller Zugriff, kompliziertere Steuerung

sehr kompakter Aufbau (Massenspeicher wie SD Karte)

Video

## Arten von Halbleiterspeichern



### Ferroelektrische RAMs (1)





FeRAMs sind im Prinzip aufgebaut wie DRAMs

Statt SiO2 wird ein ferroelektrisches Isolationsmaterial für die Speicherkapazität verwendet.

Das Dielektrikum zeigt ein Hystereseverhalten über dem angelegten elektrische Feld, d.h. die Polarisation des Dielektrikums hängt von der vorher angelegten Feldrichtung ab.

Als Material werden Strukturen ähnlich den PZT Keramiken verwendet (PZT = Pb Zrx Ti1-x O3 ).

### Ferroelektrische RAMs (2)

Das Beschreiben der Zelle geschieht durch die Polarität eines angelegten Spannungspulses

Beim Lesen wird ein Referenzpuls angelegt. War die Polarität beim Schreiben gleich der des Referenzpulses, gibt es nur eine geringe Änderung der Polarisationsladung. Bei unterschiedlicher Polarität wird entsprechend der Hysteresekurve das Material umpolarisiert. D.h der Lesebetrieb ist zerstörend wie beim DRAM

Das Material degradiert langsam mit der Zahl der Schreib/Lesezyklen, da lokale hohe Feldstärken zur Umpolarisierung notwendig sind.

Heute benuzt weil die schneller ist und braucht weniger Energie als Flash.





#### **Texas Instrument's FRAM**

### **Magnetoresistive RAMs**

MRAMs sind im Prinzip aufgebaut wie SRAMs

Die Speicherung erfolgt in einem dünnen magnetisierbaren Film

Die Zelle besteht aus einem Stapel von verschiedenen Schichten. Der Stapel enthält eine frei magnetisierbare Schicht (Einprägen durch Strompulse) sowie eine fest magnetisierte Referenzschicht.

Der spezifische Widerstand des Stapels ändert sich mit der Magnetisierungsrichtung der Speicherschicht (Lesen)



**Ambiq MRAM** 

### Parametervergleich verschiedener HL Speicher

| Type  | Storage density | Access-<br>Time<br>(Random<br>Access) | Data Retention         | # Cycles<br>(R/W) | Typical<br>Use       |
|-------|-----------------|---------------------------------------|------------------------|-------------------|----------------------|
| SRAM  | 16Mbit/cm3      | <10ns                                 | Only with power backup | inf               | WM,<br>special       |
| DRAM  | 512Mbit/cm3     | <100ns                                | Only with power backup | inf               | WM,<br>Special<br>MM |
| Flash | 4Gbit/cm3       | <100ms                                | 10 Y                   | >1M               | PM<br>MM             |
| FERAM | 128Mbit/cm3     | <100ns                                | 30 Y                   | >10G              | WM<br>PM             |
| MRAM  | 32Mbit/cm3      | <50ns                                 | inf                    | inf               | WM<br>PM             |
| PRAM  | 512Mbit/cm3     | <50ns                                 | 30 Y                   | ?                 | WM<br>PM             |

# Mikrorechner



### Mikrorechner- Übersicht

Wie muss ein Computer gebaut werden,

der logische Verknüpfungen von binären Zahlen durchführt,

der die Grundrechenarten wie Addition/Subtraktion beherrscht

der Abläufe steuert,

dessen Verhalten durch den Benutzer bestimmt und verändert (programmiert) werden kann?

#### Sie besteht aus den folgenden Einheiten:

- a) der zentralen Recheneinheit (CPU), in der die Befehle eines Programms interpretiert und ausgeführt werden;
- b) dem **Speicher**, in dem das auszuführende Maschinenprogramm und seine Rechendaten gespeichert sind;
- c) der **Ein-/Ausgabe-Einheit**, welche die Verbindung mit den peripheren Ein-/Ausgabegeräten und die Kommunikation zwischen dem Rechner und seiner Umwelt besorgt;
- d) dem internen **Systembus**, der den Informationsaustausch zwischen den Komponenten ermöglicht (allgem. Verbindungen, z.B. Punkt zu Punkt oder Bus).

### Die "von Neumann" Architektur

Im Jahre 1945 hat der Mathematiker **John von Neumann** eine Architektur vorgeschlagen, deren Grundstruktur die Computertechnik bis heute geprägt hat. Die von Neumann Architektur ist ein Schaltungskonzept zur Realisierung **universeller Rechner** 

von Neumann'scher Universalrechenautomat



#### Mikrorechner- Übersicht

Die CPU besteht aus dem Befehls- und Rechenwerk.

Das **Befehlswerk** (auch Steuerwerk gennant) organisiert den Speicherzugang zu Befehlen und Daten, entschlüsselt die Befehle und löst die Fortschaltung zum nächsten Befehl und die einzelnen Operationen aus.

Das **Rechenwerk** ist eine autonome Ablaufsteuerung z.B. für die Bearbeitung arithmetischer Operationen, das mit dem Befehlsablaufnetz kommuniziert.

Beide Werke sind dem Prinzip nach Schaltwerke nach Kapitel 3, die man allgemein als Mikroprogrammsteuerwerke bezeichnet.



#### von Neumann vs. einfache Maschine

Wie unterscheidet sich die von Neumann'sche Computer Architektur von einer einfachen Rechenmaschine?

#### Die Wahl des nächsten Befehls kann von dem aktuellen Ergebnis aus der ALU abhängen:

Konditionalabfragen möglich: *if* <Wert a> grösser 0, *then* ...

Schleifen mit variabler Anzahl an Durchläufen möglich

#### Gleichartige Speicherung von Daten und Befehlen

Befehlsadressen können wie Daten abgespeichert und zu einem späteren Zeitpunkt zurückgeholt werden, um den Programmablauf an einer bestimmten Stelle weiterlaufen zu lassen. → Unterprogramme (Subroutines) sind möglich

#### Programme können andere Programme erzeugen

Compiler