# **DOCUMENTACIÓN MÓDULOS LAB 3 ELO212**

#### fibi\_gates.sv:

Reconocedor fibinarios con puertas lógicas (usando assign), no está en uso.

### BCD\_to\_7seg.sv:

conversor de entrada de 4-bit a salida para display 7 segmentos.

Nombre del módulo: BCD\_to\_sevenSeg \*ojo:difiere del nombre del archivo\*

Entrada: [3:0] BCD\_in Salida: [6:0] sevenSeg Diagrama de alto nivel:



### fib\_rec.sv:

Reconocedor de fibinarios, usando always\_comb.

Nombre del módulo: fib rec

Entrada: [3:0] BCD\_in

Salida: fib

Diagrama de alto nivel:



#### counter 4bit.sv:

contador de 4-bits

Nombre del módulo: counter 4bit

Entrada: clk, reset Salida: [3:0] count

Diagrama de alto nivel:



# top\_module.sv:

integración de los módulos anteriores. **Nombre del módulo**: top\_module

Entrada: clk, reset

Salida: [6:0] sevenSeg, fib, onoff

Diagrama de alto nivel:

