

Circuitos Electrónicos II (66.10)

# Amplificador Clase G

# Informe de Avance del Proyecto

FECHA: 17 de diciembre de 2015

INTEGRANTES:

Pollitzer, Ivan Gustavo - #22922

<igpollitzer@gmail.com>

Carballeda, Ignacio - #91646

<carballeda.ignacio@gmail.com>

Marques Rojo, Rui Alejandro - #85748

<rui.rojo@gmail.com>

#### Docentes:

José Alberto Bertuccio Federico D'Angiolo

# ${\rm \acute{I}ndice}$

| 1. | Act  | Actividades desarrolladas 3 |                                         |    |  |  |  |  |  |
|----|------|-----------------------------|-----------------------------------------|----|--|--|--|--|--|
|    | 1.1. | Diseño                      | o conceptual                            | 3  |  |  |  |  |  |
|    |      | 1.1.1.                      | Objetivo y requerimientos de usuario    | 3  |  |  |  |  |  |
|    |      | 1.1.2.                      | Especificaciones                        | 3  |  |  |  |  |  |
|    |      | 1.1.3.                      | Diseño general                          | 3  |  |  |  |  |  |
|    |      | 1.1.4.                      | Antecedentes                            | 4  |  |  |  |  |  |
|    |      | 1.1.5.                      | Diagrama en bloques                     | 7  |  |  |  |  |  |
|    | 1.2. | Circuit                     | to diseñado                             | 9  |  |  |  |  |  |
|    | 1.3. | Integra                     | acion                                   | 10 |  |  |  |  |  |
|    |      | 1.3.1.                      | Simulaciones                            | 11 |  |  |  |  |  |
|    |      | 1.3.2.                      | Compensación                            | 19 |  |  |  |  |  |
|    | 1.4. | Redes                       | de salida                               | 22 |  |  |  |  |  |
|    |      | 1.4.1.                      | Red de Zobel                            | 22 |  |  |  |  |  |
|    |      | 1.4.2.                      | Red aisladora R-L                       | 22 |  |  |  |  |  |
|    | 1.5. | Anális                      | is de los condicionantes de integración | 24 |  |  |  |  |  |
|    |      | 1.5.1.                      | Diagramas de conexionado                | 24 |  |  |  |  |  |
|    |      | 1.5.2.                      | Disipación de Calor                     | 25 |  |  |  |  |  |
|    |      | 1.5.3.                      | Fuentes de Ruido Intrínsecas            | 27 |  |  |  |  |  |
|    |      | 1.5.4.                      | Fuentes Conmutadas                      | 27 |  |  |  |  |  |
|    |      | 1.5.5.                      | Capacitancias parasitas                 | 28 |  |  |  |  |  |
|    |      | 1.5.6.                      | Lista de materiales                     | 29 |  |  |  |  |  |
|    |      | 1.5.7.                      | Diseño PCB                              | 30 |  |  |  |  |  |
|    |      |                             |                                         |    |  |  |  |  |  |
| 2. | Gra  | do de                       | avance                                  | 31 |  |  |  |  |  |
| 3. | Difi | $\operatorname{cultad}$     | es encontradas                          | 31 |  |  |  |  |  |
| 4. | Res  | umen (                      | de actividades a desarrollar            | 32 |  |  |  |  |  |

# 1. Actividades desarrolladas

### 1.1. Diseño conceptual

### 1.1.1. Objetivo y requerimientos de usuario

El objetivo es amplificar una señal de audio que será reproducida en un parlante. Debe proveer al usuario con una buena calidad de sonido con volumen alto sin consumir mucha más energía de la necesaria ni ser muy grande y pesado. Es decir, debe tener baja distorsión, alta relación señal-ruido (SNR), eficiencia razonable y buena ganancia y potencia máxima de salida.

#### 1.1.2. Especificaciones

 $\blacksquare$  Máxima Potencia de Salida: 100 W RMS @ 8 $\Omega$ 

■ Salida clase G

■ THD: <0.01%@1kHz, <0.02%@10kHz, a  $100WRMS/8\Omega$  y  $1WRMS/8\Omega$ 

• Slew Rate:  $> 15 \frac{V}{\mu S}$ 

 $\blacksquare$  Impedancia de entrada: 10 k $\Omega$ 

 $\blacksquare$  Sensibilidad: 1 V RMS @ 8 $\Omega$ 

• Ancho de banda: 10Hz - 30kHz

■ Factor de amortiguamiento: > 200

• Ancho de banda de potencia: > 30kHz

Alimentación:

• Baja tensión: +/-15 V al 5%

• Alta tensión: +/-50 V al 5%

**Máxima excursión** Para una salida senoidal de 100WRMS, su potencia pico es  $200W = \frac{V_{max}^2}{R_L}$  que, con carga  $R_L = 8\Omega$  da una tensión pico de  $V_{max} = 40V$ . A esta tensión se llega cuando la entrada es la sensibilidad especificada,  $1VRMS@8\Omega$ , que se corresponde a 1Vpico. Estos 40V serán la máxima excursión, la tensión máxima en la que el amplificador garantiza que no haya recortes considerables.

Nota sobre el slew-rate El mayor ritmo de crecimiento para señales que cumplen con las especificaciones de ancho de banda 30kHz y máxima excursión 40V se da cuando la senoide cruza por cero, y su pendiente es  $2\pi \times 30kHz \times 40V \cong 7,5\frac{V}{\mu s}$ . El slew rate especificado  $(15\frac{V}{\mu s})$  duplica este valor mínimo.

#### 1.1.3. Diseño general

Un amplificador típico consta, basicamente, de 3 etapas: una de entrada, diferencial, una intermedia, de ganancia de tensión, y una de salida, de ganancia de corriente. Esta última etapa es la responsable de proveer la potencia y la que determina la eficiencia, tamaño y peso del amplificador.

#### 1.1.4. Antecedentes

La lectura del libro de Douglas-Self nos permitió aprender los conceptos básicos y la topologia de un amplificador clase G. El siguiente diseño fue tomado directamente del libro y nuestro trabajo se basa en el mismo:



Figure 19.12. The full circuit diagram of the Class-G amplifier.

Figura 1: Amplificador clase G, Douglas Self

Etapa de entrada La etapa de entrada puede ser de distintas maneras, puede ser una etapa de amplificación simple, o diferencial. Nosotros escogimos la topografía diferencial, debido a que nos provee una Relacion de Rechazo de Modo Común elevada. Es decir, atenúa las señales que sean iguales por ambas entradas, y aumenta las que sean opuestas. Las señales iguales, pueden darse por distintos tipos de ruido, que es lo que gueremos evitar, mientras que las opuestas, son la señal que quermos amplificar. Inicialmente consideramos una típica topología diferencial, de colectores acoplados. Pero como los transistores no son componentes lineales, propusimos agregar otro par diferencial, en paralelo, con componentes complementarios; es decir, donde originalmente usamos transistores NPN, colocamos PNP, y viceversa. De esta forma, la simetría cancela alinealidades y se reduce la distorsión. Esto llevó a luego intentar mantener una simetría total en todo el circuito. Otra opción de diseño más, es la de la carga de los pares diferenciales. Estos pueden ser activas o pasivas. Por lo general, se elige una carga de tipo activa, como por ejemplo, una fuente de corriente espejo, porque da una menor distorsión, pero en nuestro caso, elegimos un amplificador tipo cascode, con una carga pasiva, porque necesitamos la carga para polarizar la etapa siguiente, donde explicaremos el motivo. Por último y no menos importante, es necesario determinar las corrientes de las ramas de los amplificadores diferenciales. Esto se hace mediante una fuente de corriente cuyo diseño puede variar. Normalmente, se utiliza un transistor con una resistencia en serie en el emisor, y algún semiconductor entre base y emisor, para fijar una tensión de polarización, mientras la resistencia antes mencionada, determina la corriente de polarización que luego se dividirá a la mitad, por las ramas del diferencial. Una opción sencilla que aprovechamos, es con un LED, que no sólo polariza el transistor, sino que también nos ayuda indicando que la fuente de corriente está en funcionamiento. Otras variantes proponen poner dos diodos en serie, que fijan 0,7 V en la resistencia en serie con el emisor, y facilitan la calibración de la corriente de polarización. Otra configuración, conocida por ser muy estable ante variaciones de tensión de riel, es reemplazar los diodos por un transistor, con emisor y base entre los terminales de la resistencia, y el colector a la base del primer transistor. Normalmente, estas fuentes, toman la referencia desde los rieles externos, porque son más estables que los internos, pero en este caso, al ser las tensiones de los rieles externos, muy elevados, preferimos utilizar un circuito regulador, para tomar de los rieles internos, y obtener 9 V de notable estabilidad, gracias al Rechazo de Ripple de 60 dB del regulador.

Etapa de amplificación de tensión (VAS). Por lo general, la etapa de amplificación suele estar compuesta por un simple amplificador de configuración Emisor Común, entrando a la etapa de salida, por debajo del multiplicador de  $V_{be}$ , y polarizado por una fuente de corriente de colector. Esta etapa puede modificarse, agregando una etapa colector común, antes del amplificador (EF VAS), para separar la etapa de entrada; esto mejora la distorsión. También se puede modificar para que la salida del VAS no sea por debajo del multiplicador de Vbe, sino por el medio, para disminuir el offset a la salida, previo a la realimentación, y disminuir la distorsión. El inconveniente de este modo es que se necesitan dos fuentes de corriente más, ya que el modo anterior, aprovecha la fuente de polarización del EF VAS, para polarizar, también, el multiplicador de Vbe. En nuestro caso, con el cambio a 2 pares diferenciales, duplicamos la etapa EF VAS, complementariamente, y se conectan a la etapa de salida, por arriba y por abajo del multiplicador de  $V_{be}$ . Como en este caso, cada uno de los dos EF VAS hace de carga del otro, los EF VAS no tienen fuente de polarización, entonces se necesita que la etapa diferencial tenga una carga resistiva, para fijar la tensión de base de los EF VAS. Si hubieramos usado una carga tipo fuente espejo, habríamos logrado que la corriente en las ramas del par diferencial fuera igual, pero sin fijar ninguna tensión para polarizar la base de los EF VAS.

**Etapa de salida** Esta etapa es la responsable de amplificar la potencia de la señal. Es decir, debe tener alta eficiencia, y bajos niveles de distorsión. Además, se busca minimizar la impedancia de salida para mantener un alto factor de amortiguamiento y evitar que el rebote acústico afecte el comportamiento del amplificador. La etapa de salida clase G está compuesto por dos o más niveles de alimentación que permiten incrementar la eficiencia del amplificador con respecto al clase B. Esto se logra ya que con tensiones bajas, se utilizará una fuente de tensión menor, preservando la máxima excursión posible sobre la carga que ofrece un clase B alimentado con la fuente de tensión mayor. Para señales con picos de baja amplitud en relación al valor medio, la mejora en la eficiencia es modesta. Sin embargo, en el caso en que la señal tenga picos considerables con respecto a su valor medio, la mejora es notable. Un punto importante, a la hora de diseñar una etapa de salida clase G, es la tensión de los rieles internos. Tomamos del libro de Douglas Self, los estudios realizados considerando los casos en los cuales la tensión de riel interno es de 30 y 60 % del externo, y se observó que los beneficios en cuanto a eficiencia, del segundo caso, son pocos. En cambio, en el caso de rieles internos de 30 % respecto de los externos, la eficiencia aumenta considerablemente. Otro detalle de diseño, es la del multiplicador de Vbe doble. El multiplicador de Vbe más simple, tiene un transistor, y 2 resistencias, con las que forma el salto de potencial necesario para eliminar el problema de cruce por 0 de la etapa de salida. En este caso, se usan 2 transistores complementarios, con la misma idea que el del doble par diferencial, para que el corrimiento de tensión del multiplicador de Vbe sea lo más lineal posible.

Realimentador global Debido a la complejidad del circuito, cumplir con todas las especificaciones a lazo abierto es altamente complejo y requiere demasiada precisión en el cálculo y elección de componentes. Esto derivaría en un circuito altamente complejo y costoso. Es por este motivo que se emplea el realimentador.

Dado que en un amplificador de audio se busca que la salida sea una versión de escalada de la señal de entrada, se busca tomar una muestra de la misma, y compararla con la señal de entrada.

Suponiendo que la ganancia a lazo abierto del circuito es mucho mayor que la ganancia del realimentador, este último es el encargado de fijar la ganancia a lazo cerrado, siendo la misma  $A_v \simeq \frac{1}{f}$ , y f la ganancia del realimentador.

Una ventaja de esta técnica es que ayuda a que el amplificador se asemeje a un amplificador de tensión ideal, ya que aumenta la resistencia de entrada, mientras que disminuye la de salida.

La realimantación es muy beneficiosa siempre que sea negativa. Dado que el sistema introduce defasajes, para ciertas frecuencias la realimentación pasa de ser negativa a ser positiva (esto haría que las diferencias entre la señal de salida real y deseada se amplifiquen en lugar de reducirse). Para evitar que el circuito se vuelva inestable, es necesario que para las frecuencias donde se invierte la fase, el circuito pase de amplificar a atenuar. Si esto no ocurre naturalmente, es necesario agregar componentes adicionales para compensar el circuito y evitar que se vuelva inestable

Otro factor a tener en cuenta, es que puede darse la aparición de frecuencias en la salida del circuito fuera del rango de las que se presentan naturalmente en la entrada (en este caso 20Hz - 20kHz por tratarse de audio). También para eliminar estos inconvenientes es que el sistema debe ser compensado.

El uso de realimentación global permite mejorar notablemente casi todas las especificaciones del amplificador y simplificar su diseño. En este caso, como el objetivo es armar un amplificador de tensión, utilizamos un circuito realimentador Serie-Paralelo. El factor de realimentación queda definida por las especificaciones de sensibilidad y potencia RMS para una carga de  $8\Omega$ .

La ganancia del amplificador debe ser de 29dB y por lo tanto el realimentador debe atenuar -29dB.

#### 1.1.5. Diagrama en bloques



Figura 2: Diagrama en bloques del amplificador clase G

Visto como un modelo de idealizado de Amplificador y realimentación, el circuito se presenta de la siguiente manera:



Figura 3: Modelo amplificador-realimentación

Este dibujo muestra como el amplificador se encuentra realimentado con una topología serie-paralelo, midiendo tensión a la salida, y sumando tensión a la entrada, resultando un amplificador de ganancia de tensión estabilizado en tensión. Para hallar los valores de impedancia de entrada y salida, primero debemos reflejar las resistencias  $R_{10}$  y  $R_{11}$ , como vemos en el siguiente dibujo.



Figura 4: Modelo amplificador-reflejando resistencias

El amplificador tiene una amplificación de tensión, de aproximadamente 80 dB, con una elevada impedancia de entrada, y una impedancia de salida de aproximadamente 6  $\Omega$ . La realimentación tiene un valor de  $\frac{1}{f} = \frac{R_{10}}{R_{10} + R_{11}} \rightarrow f = 0.035$ , resultando  $1 + a_V \times f = 9 \text{K} \times 0.035 = 318,77$ . En cuanto a la impedancia de entrada,  $R_{11}$  y  $R_{10}$  se reflejan en paralelo entre ellas, en serie a la impedancia de entrada del amplificador  $Z_i$ . Dada la relación entre las resistencias,  $R_{11}$  resulta despreciable, y a su vez,  $R_{10}$  resulta despreciable en serie con  $Z_i$ , que resulta despreciable, en paralelo con  $R_{12}$ , de 10 K $\Omega$ . Para la resistencia de salida, tenemos la resistencia reflejada  $R_{10} + R_{11}$ , que es despreciable en paralelo con  $Z_o||R_{Carga} = 3.42 \Omega$ . Luego  $\frac{3.42}{(1+a_V \times f)} = 0.01 \Omega$ , que es la impedancia de salida resultante.

# 1.2. Circuito diseñado



Figura 5: Circuito Diseñado

## 1.3. Integracion

**Alimentación** Se colocaron capacitores (C4,C5,C6 y C7) en los 4 rieles de alimentación ( $\pm 50V$  y  $\pm 15V$ ) para filtrar ruidos a la entrada.

Etapa de entrada Se usó doble par diferencial para mantener la simetría total y reducir la distorsión por armónicos pares. Cada par se diseñó teniendo en cuenta que la tensión de salida de polarización debía ser estable, pues la segunda etapa no estará polarizada por una fuente de corriente. Por esto, la resistencia de carga del par diferencial (RC1 y RC2) es de sólo  $2.4k\Omega$ , mucho menor que la resistencia dinámica de pequeña señal que le ofrece la segunda etapa ( $\cong 100k\Omega$ ), dominando el paralelo. Por la misma razón, se consideró de particular importancia garantizar que las corrientes de polarización por las ramas del par se independicen de posibles variaciones en la segunda etapa o del riel. Los transistores Q19 y Q21, en configuración cascode con Q17 y Q20 cumplen justamente la función de generar esta independencia.

Se polarizó cada rama con una corriente de  $\cong 1mA$ . Mayor corriente no generaría una mucho mayor amplificación de la etapa, pues, para mantener una tensión de salida fija habría sido necesario reducir la resistencia de carga en igual proporción. Esta corriente se generó con una fuente hecha por un LED de 2,3V. Este LED permitirá visualizar rápidamente posibles errores de polarización en el amplificador armado.

Etapa de amplificación de tensión Se optó por una configuración CC-EC, una para cada salida del doble par diferencial (figura 6). El colector común cumple la función de ofrecer una resistencia alta a la primera etapa, independizando la polarización de los parámetros variables de los transistores de la segunda etapa. Además, aumenta la diferencia de tensión de polarización requerida entre el riel y la entrada de la etapa, lo que permite el uso de una resistencia de carga mayor en la primera etapa, mejorando su ganancia. Esta configuración, además, ofrece un alto grado de independencia de las variaciones de tensión del riel, pues todas las tensiones involucradas varían en conjunto (la única que no lo hace es masa, pero está conectada al colector de Q13 y Q10, nodos de alta impedancia).



Figura 6: VAS en CC-EC del riel negativo del circuito diseñado.

Las resistencias de emisor del EC (R8 y R13) implementan realimentaciones locales que estabilizan la corriente de polarización y ganancia de la etapa. Son realimentaciones que serie-serie (muestrean corriente y suman tensión). Son de valor reducido pues al estabilizar la ganancia, la reducen. Además, la caída de tensión en estas resistencias reduce la máxima excursión de la

etapa antes de que saturen los transistores. Se eligieron los valores exactos (junto con los de las cargas de la primera etapa) para que la corriente de polarización sea  $\cong 25mA$ .

Las resistencias RECC2 y RECC1 aseguran una corriente de polarización del colector común > 1,5mA. De no existir, la polarización podría ser muy baja, y dependiente de las variabilidades del  $\beta$  del transistor del EC. Esta baja corriente implicaría, además, un  $r_d$  grande, y esto es indeseable: El EC es un amplificador de conductancia y, como tal, funciona mejor recibiendo una señal de entrada de baja impedancia por su base.

Etapa de salida Se usan transistores en configuración Darlington, para tener una ganancia de corriente elevada, y con transistores en paralelo en la parte de mayor potencia para repartir la corriente y disminuir la disipación en cada uno. Se colocaron las resistencias R14, R15, R16 y R17 de valor  $0.1\Omega$  para ayudar a que se reparta de forma equilibrada la potencia entre los transistores de potencia Q1-Q11 y Q7-Q12.

Multiplicador de  $V_{be}$  Se diseñó (figura 7) con dos transistores para mantener la simetría total del circuito. La corriente de polarización de los transistores del VAS es  $\cong 25mA$ , y esta puede tener una excursión máxima de aproximadamente 4mA pico-a-pico. Es decir, el multiplicador debe lograr polarizarse con corrientes de  $\cong 20mA$ . Las simulaciones muestran que se logra una mayor estabilidad en la tensión si los transistores están polarizados con corrientes bajas. Por lo tanto, se eligió Rmvbe tal que consuma una corriente < 20mA, pero del orden de los mA. Se podría haber elegido un valor más cercano a 20mA, pero una simulación remplazando al multiplicador por un generador de tensión ideal mostró que el funcionamiento y la distorsión del circuito no se veían afectados. Por esta misma razón, no se agregaron resistencias adicionales en los colectores, que usualmente se usan para generar una caída que compense el incremento de tensión con la corriente. Puede hacerse como posible optimización.

Las resistencias R18 y R19 se eligieron iguales por simetría, y de valor tal que la tensión generada sea levemente superior a 2,8V. Esto permite colocar a los transistores de salida en modo levemente A-B, reduciendo la distorsión de su etapa.



Figura 7: Multiplicador de  $V_{be}$  simétrico utilizado.

#### 1.3.1. Simulaciones

**THD** A continuación se muestra una tabla con los resultados del análisis de Fourier realizados con el LTSpice para entrada de  $1{,}41V$  pico (máxima excursión, 100WRMS) a 1kHz.

Harmonic Frequency Fourier Normalized Phase Normalized Number [Hz] Component Component [degree] Phase [deg]

```
1.000e+03 3.985e+01 1.000e+00
                                                       0.00^{\circ}
                                                                    0.00^{\circ}
 1
 2
                                                     91.57^{\circ}
        2.000e+03 3.599e-03 9.032e-05
                                                                   91.57^{\circ}
 3
        3.000e+03 1.515e-02 3.803e-04
                                                       1.50^{\circ}
                                                                    1.50^{\circ}
 4
                                                     94.01^{\circ}
        4.000e+03 1.144e-03 2.871e-05
                                                                   94.01^{\circ}
                                                   -177.23^{\circ}
                                                                 -177.23^{\circ}
 5
        5.000e+03 1.920e-03 4.817e-05
        6.000e+03 5.374e-04 1.348e-05
                                                    -74.65^{\circ}
                                                                  -74.65^{\circ}
 6
 7
        7.000e+03 6.560e-04 1.646e-05
                                                     14.67^{\circ}
                                                                   14.67^{\circ}
 8
        8.000e+03 3.168e-04 7.950e-06
                                                    129.84°
                                                                  129.84^{\circ}
 9
        9.000e+03 3.698e-04 9.279e-06
                                                     -5.66^{\circ}
                                                                   -5.66^{\circ}
10
        1.000e+04 3.239e-04 8.127e-06
                                                     61.19^{\circ}
                                                                   61.19°
```

. . .

Total Harmonic Distortion: 0.0396%

La distorsión armónica simulada es de 0.04% en la máxima excursión a 1kHz. Una simulación similar determina que la distorsión a 10kHz es de 0.03%. A 1W (4V) de salida, y 1kHz, la distorsión es de 0.0016% y a 10kHz, 0.002%. Salvo este último caso, aún no cumplen con el 0.01% especificado.

En la figura 8 se muestra la distorsión a 1kHz en función de la tensión pico de salida.



**Figura 8:** Distorsión a 1kHz a distintos valores de tensión pico de salida.

Los valores de distorsión bajan a potencias menors porque se reduce la distorsión por alinealidad de los transistores: mientras más chica es la excursión, más uno se encuentra en pequeña señal, y más lineal es la relación entre  $v_{be}$  e  $i_c$ . Por otra parte, se colocó al multiplicador de  $V_{be}$  de modo tal que haga funcionar a la etapa de salida en modo A-B, reduciendo la distorsión por crossover.

**Slew Rate** Simulando una entrada escalón en el amplificador, se observa la salida de la figura 9 en la carga.

La pendiente es de  $20\frac{V}{\mu s}$ . Esto es mayor a la máxima pendiende de la salida en máxima potencia a la máxima frecuencia especificada de 30kHz, por lo que el ancho de banda de potencia cumplirá lo especificado  $(15\frac{V}{\mu s} < 20\frac{V}{\mu s})$ .

Para hallar el SR de manera teórica, partimos de la fuente de corriente de un par diferencial. La corriente que generan es de 853  $\mu$ A, es decir, 426  $\mu$ A por rama. Si dividimos este valor por

el Capacitor de Miller (40 pF), nos queda un SR de  $10,65 \frac{V}{\mu s}$ . Si calculamos el ancho de banda de potencia, con este SR, nos da que la frecuencia máxima a la que el amplificador puede desarrollar 40 V pico, de salida, es 36,75 KHz. A pesar de que el SR nos dió menos que en la simulación, el ancho de banda sigue cumpliendo con las especificaciones. Esta diferencia se debe a que la simulación utiliza un método numérico para hallar las respuestas con un error pequeño, y el cálculo teórico se basa en varias hipótesis para simplificar el cálculo. Será importante, a la hora de armar el circuito, que éste funcióne dentro de los parámetros esperados.



Figura 9: Salida simulada frente a una entrada escalón.

**CMRR** - factor de rechazo de modo común Un amplificador diferencial ideal debería amplificar, como dice su nombre, las diferencias entre las tensiones de entrada, e ignorar la tensión media. El parámetro CMRR mide cuan bien esto se logra, como el cociente entre la ganancia de modo común  $A_c$  y la de modo diferencial  $A_d$ .

**Modo común** Se simuló la primera etapa frente una entrada común de 100mA con el circuito de la figura 10 y se obtuvo la ganancia de modo común. Para cada par diferencial del doble par, cuyas salidas son o1 y o2 en la figura 10, se obtuvieron  $A_c^{NPN} = \frac{V_{o1}}{100mV}$  y  $A_c^{PNP} = \frac{V_{o2}}{100mV}$  como la relación entre la salida (pico) correspondiente al par y la entrada común (pico).



Figura 10: Circuito usado para simular la amplificación de modo común.

**Modo diferencial** La amplificación de modo diferencial se obtuvo de forma análoga, con las fuentes de la figura 10 conectadas a contrafase. Las tensiones pico de las fuentes usadas fueron de sólo 1mV porque se esperaba una amplificación mucho mayor que para el caso de modo común. Es decir,  $A_d^{NPN} = \frac{V_{o1}}{2mV}$ , y  $A_d^{PNP} = \frac{V_{o2}}{2mV}$ .

**CMRR** El factor de rechazo es simplemente  $\frac{A_d}{A_c}$ , en valor absoluto.

|       | NPN   | PNP   |
|-------|-------|-------|
| $A_c$ | -56dB | -59dB |
| $A_d$ | 31dB  | 33dB  |
| RRMC  | 87dB  | 92dB  |

**PSRR - factor de rechazo a la fuente** El PSRR se define como la relación entre el cambio en la tensión de alimentación y el cambio equivalente en la tensión de entrada. Idealemente este valor sería infinito.

Simulando para valores de la fuente de +50V entre 40V y 60V se obtuvo:

$$PSRR := \frac{\Delta V_{\text{fuente}}}{\Delta V_{\text{o}}} \cdot A_d = 86dB$$

Es decir, con la ganancia de 29dB de este circuito, por cada 1V de riple en la fuente de +50V se superponen aproximadamente 1,4mV en la salida  $\left(86dB - 29dB = 57dB \text{ y } 10^{\frac{-57}{20}} \cong 1,4mV\right)$ 

También, se simuló y verificó el comportamiento correcto del amplificador para una posible caída de tensión en los rieles del 10 %: sólo se reduce la máxima excursión.

Resistencia de salida Para la simulación de la resistencia de salida, se colocó una fuente de corriente alterna de 1A a la salida, con la entrada pasivada, y se capturó la tensión de salida en un barrido de frecuencias.

El circuito simulado, con una caja representando el amplificador, se observa en la figura 11.



Figura 11: Circuito usado para simular la resistencia de salida. La caja representa al amplificador.

Los resultados del barrido se muestran en la figura 12, y un zoom en las frecuencias de trabajo especificadas en la figura 13.



Figura 12: Barrido en frecuencias de la impedancia de salida simulada.



**Figura 13:** Barrido en frecuencias de la impedancia de salida simulada para frecuencias hasta 30kHz.

El módulo de la media geométrica de la impedancia de salida para las frecuencias entre 1Hz-30kHz es  $11m\Omega$ .

$$R_{out} \cong 11m\Omega$$

La realimentación global serie-paralelo logra que la resistencia de salida sea muy baja, tanto que las resistencias parásitas pueden terminar siendo un factor no despreciable. Si se desprecian, el factor de amortiguamiento es de  $\cong 730$ , cumpliendo cómodamente con lo especificado.

Resistencia de entrada Se simuló en el cociente entre la tensión de entrada y la corriente entregadas por el generador, para un barrido de frecuencias. El módulo de la media geométrica de la impedancia para las frecuencias entre 1Hz - 30kHz es  $9.8k\Omega$ .

$$R_{in} = 9.8k\Omega$$

En la figura 14 se puede ver un barrido en frecuencias de la resistencia de entrada para pequeña señal.



Figura 14: Resistencia de entrada. Cociente entre tensión y corriente de entrada simuladas para pequeña señal de distintas frecuencias.

Respuesta en frecuencia Se realizó un barrido de 0.1Hz a 100MHz. Se puede apreciar en la figura 15 un ancho de banda de 1.57MHz@1dB o 2.16MHz@3dB.



Figura 15: Diagrama de Bode del amplificador a lazo cerrado simulado. El módulo, en línea llena y la fase en línea punteada.

Ancho de banda de potencia Considerando el slew rate simulado de  $20\frac{V}{\mu s}$ , la distorsión por slew rate comenzaría a afectar a frecuencia  $\frac{20\frac{V}{\mu s}}{40V\times 2\pi}\cong 80kHz$ . Se puede ver en la figura 16 cómo varía la distorsión simulada de máxima excursión con la frecuencia.



**Figura 16:** Distorsión a máxima excursión en función de la frecuencia. La línea verde marca la frecuencia a la cual comienza a afectar el slew rate (80kHz)

Tal como se preveía, en los alrededores de la frecuencia 80kHz la distorsión comienza a aumentar, sobrepasando valores perceptibles a simple vista mirando la forma de onda, para rápidamente estabilizarse en torno a un valor del 12 %, que es la distorsión de una onda triangular. Esto es efecto del slew-rate.

**Primera etapa** En la sección de CMRR se simuló la amplificación de modo común y diferencial para la primera etapa sin carga externa. Esto es similar a la primera etapa cargada pues las

resistencias de los pares diferenciales son bastante menores a las cargas que le proporciona la segunda etapa. Esto fue intencional, pues es esa resistencia la que fija la polarización de todo el circuito, y de este modo se independiza de parámetros como el  $\beta$  de los transistores que puden variar con la temperatura y humedad.

Se vuelve a simular la ganancia diferencial de la primera etapa, ahora con la carga del circuito, a lazo abierto. Para esto, se coloca una capacidad de valor alto (1F) en la entrada realimentada del comparador (figura 17). De este modo, no se cambiará la realimentación en polarización pero se evitará que entre señal (fijando  $f_{alterna} = 0$ ). Se obtuve una ganancia aproximada de 31dB, como se ve en la figura 18.



Figura 17: El capacitor C8 se agrega para anular la realimentación en señal.



Figura 18: Simulación de ganancia de la primera etapa.

**Segunda etapa** El resto de la ganancia está provista por la segunda etapa, y se puede ver en la figura 19. Vale aproximadamente 55dB.



Figura 19: Simulación de ganancia de la segunda etapa.

#### 1.3.2. Compensación

Un sistema realimentado puede sufrir de pérdidas de estabilidad debido al desfasaje que se produce en la señal. Si para algunas frecuencias se produce una inversión de fase y la ganancia es unitaria o mayor entonces el sistema pasa a estar realimentado positivamente para dichas frecuencias y oscila o se desestabiliza.

Para analizar la estabilidad del sistema es necesario analizar la ganancia a lazo abierto  $T(j\omega)$ . Un sistema adquiere la capacidad de oscilar si para una frecuencia dada  $\omega_k$  se da que  $T(j\omega_k) = -1$  y se vuelve inestable si  $|T(j\omega_k)| > 1 \land \angle T(j\omega_k) < -180^{\circ}$ .

Para esta clase de análisis es útil trazar el bode de la ganancia de lazo e identificar el margen de ganancia (MG) y de fase (MF), ver figura 20.



Figura 20: Bode - margen de fase y ganancia.

Lo que representan estos margenes es lo siguiente:

#### Margen de Ganancia

Representa la ganancia que habría que agregar (sumar en caso de dB) para volver inestable al sistema, se mide entonces la diferencia entre 0dB y la ganancia para la frecuencia en que la fase se invierte 180°. Si  $MG \le 0$ dB entonces el sistema es inestable.

#### Margen de Fase

Es el defasaje que habría que agregar al sistema para volverlo inestable, se mide entonces el ángulo que le resta a la fase por llegar a -180° al tener ganancia unitaria.

Si el margen de fase o ganancia son muy bajos o negativos, es necesario corregir, modificar el circuito para que no haya una inversión de fase en ninguna frecuencias que se amplifique en el lazo, por medio de su compensación.

Se realizó nuevamente una simulación a lazo abierto de forma análoga a la descripta en la sección anterior (figura 17): agregando un capacitor de 1F en la entrada inversora del amplificador, y midiendo a la salida. Luego, a la salida se la multiplicó por f para obtener una simulación de la ganancia de lazo (figura 21)



Figura 21: Bode de la ganancia de lazo sin compensación. La línea inferior corresponde a la fase y la superior a la amplitud.

Se puede apreciar un margen de fase negativo que es necesario compensar. El polo dominante se ubica en 180kHz y corresponde al nodo entre la segunda y tercera etapa: a los colectores de Q14 y Q9. El margen de ganancia es de  $\cong 30dB$ . Desplazando al polo dominante una década y media hacia las frecuencias más bajas (hasta  $5,7k\Omega$ ) se llega a un margen de ganancia nulo, pues un polo hace decaer la ganancia en 20dB por década. Sin embargo, el polo correspondiente a los nodos de entrada de la segunda etapa (bases de Q10 y Q13) puede desplazarse a 5,7kHz con capacidades de menor valor, casi sin desplazar el polo en 180kHz, aprovechando el efecto Miller. La resistencia de estos nodos está dominada por la de carga de los pares diferenciales (RC1 y RC2), de valor  $2,4k\Omega$ . Siendo  $\frac{1}{2\pi RC}$  la frecuencia del polo, se obtiene  $C\cong 11nF$ . Ahora bien, si la capacidad se coloca, en vez de contra masa, contra la salida de la etapa (colectores de Q14 y Q9), se puede usar una capacidad desde 20pF, pues recordemos que la etapa tiene una amplificación de alrededor de 55dB o 560 veces.

Se partió de ese valor como piso, se fue ajustando por simulación, y finalmente se colocaron capacitores ( $C_{comp_1}$  y  $C_{comp_2}$ ) de 40pF. Esto da un margen de fase de  $85^{\circ}$  y un ancho de banda de 2,4MHz. Estos capacitores limitan el slew rate, pero se observó que para valores menores a 100pF el slew rate se encontraba por arriba de los  $7,5\frac{V}{\mu s}$  necesarios para el ancho de banda de potencia especificado, y para valores menores a 60pF, sobre los  $15V/\mu s$  especificados. Por otra parte, incrementar este capacitor reduce la ganancia de lazo en frecuencias altas y, por lo tanto, los beneficios que esto trae a la distorsión, resistencias de entrada y salida, etc. Se optó por un valor de capacidades, con margen, que podría eventualmente reducirse.

Luego, se agregó un capacitor en paralelo al realimentador (C\_comp\_3) para mejorar levemente estas especificaciones. Esto agrega un cero seguido de un polo. Por ejemplo, para la frecuencia del cero, la fase se incrementa en 45° y la ganancia aumenta sólo en 3dB, por lo que el ancho de banda se verá incrementado levemente y el margen de fase significativamente. Se comprobó simulando que ubicar el cero en 4MHz es un buen valor. Esto se obtiene con una capacidad de 4pF pues  $\frac{1}{2\pi 10k\Omega 4pF}\cong 4MHz$ . El bode resultante de la ganancia de lazo compensado se muestra en la figura 22



Figura 22: Bode de la ganancia de lazo con compensación. La línea punteada corresponde a la fase y la llena a la amplitud.

El margen de fase resultante ese de  $105^{\circ}$  y el ancho de banda de 3MHz, con un margen de ganancia de 3dB. Se puede ver en la figura 9 que la respuesta al escalón no oscila.

Otra compensación se implementó para corregir el comportamiento inductivo del multiplicador de  $V_{be}$  en altas frecuencias. Se compensó con el capacitor  $\texttt{C\_mvbe\_comp}$  de 20nF.

Finalmente, con las ganancias a lazo abierto y lazo cerrado, realizamos el siguiente diagrama:



Figura 23: Aumento del ancho de banda, debido a la realimentación.

Como se puede ver en el gráfico, la ganancia a lazo abierto, de 90 dB, tiene un ancho de banda de 1,8 Hz, totalmente inútil para un amplificador de audio que trabaja con señales de decenas de KHz. Cuando aplicamos la realimentación, la ganancia cae a 29 dB, pero la frecuencia de corte pasa a ser 1,8 KHz  $\times$  (1 +  $a_V \times f$ ) = 1,8  $\times$  1106,8 = 1,905MHz.

#### 1.4. Redes de salida

Usualmente, se colocan a la salida del amplificador, 2 redes, para compensar cargas inductivas o capacitivas, que pueden incluso provenir del propio cable de la salida, o del parlante. Para compensar y mantener la estabilidad en alta frecuencia frente a cargas inductivas está la red de Zobel. Para las cargas capacitivas, se usa el RL en serie.

#### 1.4.1. Red de Zobel

Consiste en un RC ubicado como muestra la figura 24



Figura 24: Redes de salida típicas para compensar cargas inductivas y capacitvas.

Todo amplificador cuenta con esta red, la misma ayuda a mantener la estabilidad del mismo. Se trata simplemente de un resistor y un capacitor en serie. La red se conecta entre el nodo de salida y GND (referencia del circuito). El resistor usualmente toma valores entre 4.7 y 10 ohms y el capacitor es invariable, se suele usar 100nF. Esta red sirve para compensar la variación de impedancia del parlante, respecto de la frecuencia.

En nuestro caso guiandonos por las explicaciones que figuran en el libro de Douglas Self seleccionamos C=100nF y R=10 ohms.

#### 1.4.2. Red aisladora R-L

Solo en los amplificadores mas simples se conecta la carga directamente a la salida, la conexión directa es solo aceptable cuando la realimentacion es muy baja y se tienen grandes margenes de estabilidad. Es decir, la carga se conecta directamente cuando no hay problema en que la misma sea muy capacitiva sin sacar al amplificador de su estabilidad. Queremos que nuestro amplificador sea estable, sea cual sea la carga. Segun Douglas Self la medida mas recomendable para evitar que una carga capacitiva comprometa la estabilidad, es agregar un inductor con nucleo de aire en serie con la salida. Esto funciona çomo aislante de cargas capacitivasz no reduce nuestro ancho de banda. Ademas al ser el nucleo de aire se evita la

distorsion por saturacion del nucleo. Para el inductor se recomienda un valor entre 1 y 7 uH. También es recomendado agregar un resistor para amortiguar la respuesta a la red L-C formada por el inductor antedicho y la capacidad de la carga como se indica en la figura 24.

Siguiendo las recomendaciones de D. Self realizamos la simulacion de la respuesta a un escalon de la red de salida, de esta forma se retocaron los valores de la red R L para incrementar el factor de amortiguamiento. La carga se modelizó como un resistor de 8 ohms en paralelo a un capacitor de  $2 \mu$ . El escalón tiene un tiempo de crecimiento de  $1 \mu$ S. Los valores seleccionados para esta red R-L son R = 0.5 ohm, L =  $5 \mu$ H.



Figura 25: Simulación de la red de salida.



Figura 26: Respuesta al impulso de la red de salida en color verde.

## 1.5. Análisis de los condicionantes de integración

#### 1.5.1. Diagramas de conexionado

El siguiente diagrama muestra como se conectaria la fuente [seccion 1.5.4], el amplificador y el parlante.



Figura 27: Diagrama completo

El la siguiente imagen se muestra el coneccionado interno del amplificador en si con los disipadores calculados [seccion 1.5.2].



Figura 28: Diagrama interno

#### 1.5.2. Disipación de Calor



Figura 29: Modelo termico estacionario.

En el peor caso, los transistores de potencia 2SC3281 de la etapa de salida y su par complementario 2SA1302 disipan cada uno 18 W, ya que los mismos se utilizan en paralelo.

$$T_r = R_{thra} * (P_{dis1} + P_{dis2}) + T_a$$

$$T_r = T_{juntura_N} - (R_{t_{j-case}} + R_{t_{c-heat}}) * P_{disN}$$

$$T_r = 130^{\circ}C - (0.85^{\circ}C/W + 0.1^{\circ}C/W) * (18 * 2W) = 95.8^{\circ}C$$

$$95.8^{\circ}C = R_{thra} * (18 * 2 * 2W) + 40^{\circ}C$$

$$R_{tha} = 0.77^{\circ} C/W$$

En la parte interna de la etapa de salida, tenemos que en el peor caso se disipan 3.25 W por cada transistor. Haciendo las mismas cuentas con otros valores.

$$T_r = 120^{\circ}C - (6.25^{\circ}C/W + 0.1^{\circ}C/W) * (3.25W) = 99.36^{\circ}C$$

$$R_{tha} = 9.13^{\circ} C/W$$

**Disipadores elegidos:** Para la parte externa de la salida ZD-23  $0.65^{\circ}$ C/W , elegimos este modelo porque nos da un poco de margen.



Figura 30: Disipador ZD-23

Para parte interna ZD-14 2°C/W, si bien solo necesitamos 9°C/W , elegimos este modelo porque nos da mas margen:



Figura 31: Disipador ZD-14

#### 1.5.3. Fuentes de Ruido Intrínsecas

En esta subsección se analizan los distintos tipos de ruidos presentes en el amplificador.

Ruido Térmico o Ruido Johnson Es producido por los movimientos aleatorios de los electrones en componentes que disipan energía (resistores, transistores).

Ruido Shot Es el ruido asociado a la circulación de corriente a través de una barrera de potencial y es proporcional a la corriente en continua que circula. Por lo tanto, para reducir este tipo de ruido es necesario mantener la corriente DC lo más pequeña posible. Por esto se intento bajar las corrientes de polarizacion del par diferencial.

Ruido Popcorn Asociado a deficiencias en el proceso de fabricación de semiconductores. En el diseño no se tiene control sobre este tipo de ruido.

#### 1.5.4. Fuentes Conmutadas

En nuestro proyecto como ya acordamos vamos a utilizar la fuente conmutada realizada por el grupo Arias-Caracciolo-Luna. A continuación se detallan las especificaciones basicas de la misma:

- Tensión nominal de entrada: 220 V AC rms
- Rango de tension de entrada: 176 V AC rms − 242 V AC rms
- Rango de frecuencia de entrada: 45 Hz − 60 Hz
- Tension nominal de salida: $V_{OUT} = \pm 15V$ ,  $V_{OUT} = \pm 50V$
- $\blacksquare$  Rango de corriente de carga: Para ± 50 V : 2,5 A , Para ± 15 V : 0,7 A , Minima corriente de carga: 0 A
- Potencia de entrada sin carga: Menor a 5 W para todo el rango de tensión de entrada.
- Potencia de salida: Para el limite superior de la corriente de carga es 125 W

- Rendimiento: Mayor a 70 %
- Protecciones de sobretensión a ± 60 V (para las salidas de ± 50 V ) y a ± 20 V (paralas salidas de ± 15 V )
- Protección de cortocircuito: Clamp.
- Factor de rizado (ripple): Para todas las salidas es menor a 300 mV p−p
- $\blacksquare$  Estabilidad a largo plazo: Tensión de ruido a la salida: Menor al 5 %
- Tipo/s de conector/es de salida: Banana hembra de 4 mm (tipo RC170). Fijados al chasis de montaje

#### 1.5.5. Capacitancias parasitas

Debida al uso de cables:

Como se vio en el diagrama del conexionado, se van a utilizar cables para conectar el PCB con los transistores disipados, esto no es lo mejor, ya que introduce capacitancias parasitas. Segun el paper de Harry E. Green <sup>1</sup> la capacitancia introducida por 10 cm de cable aproximadamente a 1cm de separacion es de 1pF.

Para eliminar esta capacitancia y eliminar ruido ambiente tenemos pensado usar cable trenzado, forrado en malla metalica.

Como el de la siguiente imágen:



Figura 32: Cable trenzado con malla metalica.

Por pistas y planos en PCB:

A la hora de diseñar el PCB se tuvieron en cuenta muchas de las tecnicas para reducir estos efectos. Sin embargo estos efectos no se pueden evitar al 100 %. Esos efectos deberian ser minimos; los mismos van a ser medidos y compensados en el momento de tener el PCB fabricado.

<sup>&</sup>lt;sup>1</sup>Harry E. Green, A Simplified Derivation of the Capacitance of a Two-Wire Transmission Line, IEEE Transactions on Microwave Theory and Techniques, Vol. 47, No. 3, March 1999, p. 365-366.

# 1.5.6. Lista de materiales

Cuadro 1: Lista de materiales

| Referencia              | Cantidad | Potencia | Tensión | Material   | Valor                      | Tolerancia |
|-------------------------|----------|----------|---------|------------|----------------------------|------------|
| RC2;RC1                 | 2        | 0.25W    |         | metal film | 2.4k                       | 1%         |
| R10                     | 1        | 0.25W    |         | metal film | 366R                       | 1%         |
| C1                      | 1        |          | 65V     | poliester  | $1 \mathrm{m}$             | 5%         |
| R13;R8                  | 2        | 0.25W    |         | metal film | 33R                        | 1%         |
| Q14;Q13                 | 2        |          |         |            | MPSA92                     |            |
| Q10;Q9                  | 2        |          |         |            | MPSA42                     |            |
| Rmvbe1                  | 1        | 0.25W    |         | metal film | 270R                       | 1%         |
| RV2                     | 1        | 0.25W    |         | metal film | POT                        |            |
| JP2;JP4;JP5;JP1;JP3     | 5        |          |         |            | JUMPER                     |            |
| D3;D4                   | 2        |          |         |            | D1N746                     |            |
| Q3;Q15;Q2               | 3        |          |         |            | MJE340                     |            |
| R6;R7;R3;R9;R1;R5       | 6        | 0.25W    |         | metal film | 100R                       | 1%         |
| Q16;Q6;Q8               | 3        |          |         |            | MJE350                     |            |
| R19;R18                 | 2        | 0.25W    |         | metal film | 150R                       | 1%         |
| C3                      | 1        |          |         | ceramico   | 10n                        | 2%         |
| D2;D5                   | 2        |          |         |            | D1N4148                    |            |
| Q1;Q4;Q11               | 3        |          |         |            | 2SC3281                    |            |
| Q7;Q20;Q12              | 3        |          |         |            | 2SA1302                    |            |
| R4;R2                   | 2        | 2W       |         | porcelana  | 0R25                       | 1%         |
| D13                     | 1        |          |         | •          | D                          |            |
| D1                      | 1        |          |         |            | MBR1645                    |            |
| R11;R12                 | 2        | 0.25W    |         | metal film | 10k                        | 1%         |
| C4;C7                   | 2        |          | 65V     | ceramico   | 220u                       | 2%         |
| C5;C6                   | 2        |          | 25V     | ceramico   | 220u                       | 2%         |
| C_mvbe_comp1            | 1        |          |         | ceramico   | 20n                        | 2%         |
| C_comp_1;C_comp_2       | 2        |          |         | ceramico   | 40p                        | 2%         |
| T3;T4;T7;T6;T8;T5       | 6        |          |         |            | TORNILLO                   |            |
| R15;R14;R17;R16         | 4        | 2W       |         | porcelana  | 0R1                        | 1%         |
| $C_{comp_3}$            | 1        |          |         | ceramico   | 4p                         | 2%         |
| U1                      | 1        |          |         |            | MMPQ2222A (SMD)            |            |
| $R_{led1}$ ; $R_{led2}$ | 2        | 0.25W    |         | metal film | 6.8k                       | 1%         |
| $D_{-1};D_{-2}$         | 2        |          |         |            | LED                        |            |
| R_curr1;R_curr2         | 2        | 0.25W    |         | metal film | 820R                       | 1%         |
| U2                      | 1        |          |         |            | MMPQ2907A (SMD)            |            |
| C2                      | 1        |          |         | ceramico   | 47u                        | 2%         |
| U4                      | 1        |          |         |            | LM7909CT                   |            |
| U3                      | 1        |          |         |            | LM7809CT                   |            |
| Rzobel1                 | 1        | 0.25W    |         | metal film | 10R                        | 1%         |
| Czobel1                 | 1        |          |         | poliester  | 100n                       | 5%         |
| Disipador ZD23          | 1        |          |         | aluminio   | $0.65^{\circ}\mathrm{C/W}$ |            |
| Disipador ZD14          | 1        |          |         | aluminio   | 2°C/W                      |            |

# 1.5.7. Diseño PCB



Figura 33: Diseñando en programa Kicad



Figura 34: PCB, front



Figura 35: PCB, back

### 2. Grado de avance

Hasta el momento, hemos elegido las configuraciones de las distintas etapas, realizamos los cálculos para hallar los valores de realimentación, resistencias para el embalamiento térmico y los disipadores para los transistores; realizamos simulaciones del circuito.

## 3. Dificultades encontradas

Para el desarrollo del proyecto, nos encontramos con varios obstáculos. En el primer diseño que realizamos, nos encontramos con una disparidad en las corrientes del par diferencial, que resolvimos comprando transistores de más, midiendo sus parámetros  $\beta$ , y agrupándolos para poder trabajar con valores apareados. Otra solución que encontramos, y que aplicaremos en esta versión del circuito, es utilizar transistores integrados, que asegura que todos los transistores tengan las mismas propiedades, y estén apareados. Esto también equilibraría más las amplificaciones en modo diferencial de los comparadores NPN y PNP.

La simulación de distorsión se hacía con pocos períodos en el LTSpice y, por cuestiones numéricas, eso parece resultar en valores de distorsión mucho menores a los que devuelve simulando con más períodos. Por otra parte, para valores de distorsión pequeños, se requiere un parámetro de paso máximo bastante reducido o el LTSpice sobreestima la distorsión. Se pasó mucho tiempo creyendo que el diseño resultaba en valores satisfactorios o insatisfactorios de distorsión hasta que se descubrió esto.

En un principio, la primera etapa estaba diseñada con cargas activas. Esto simulaba a veces correctamente, pero la polarización de todo el circuito resultaba poco estable e implicó el rediseño de la etapa con resistores.

# 4. Resumen de actividades a desarrollar

Habiendo establecido todo lo anterior, queda ver cómo mejorar el circuito para lograr mejores valores de distorsión. Luego procederemos con el armado del circuito, verificando el correcto funcionamiento de las etapas, durante el armado de la placa, y luego tendremos que revisar que esté andando correctamente, y que cumpla con las parámetros que propusimos. Finalizado esto, procederemos a realizar las mediciones pertinentes.

Una vez hechas las mediciones tenemos pensado agregarle a nuestro amplificador las siguientes mejoras:

- Proteccion contra cortocircuito y cargas menores
- Control de volumen
- Carcaza protectora
- Integracion compatible con fuente conmutada de grupo Arias-Caracciolo-Luna
- Plug de entrada para audio con carcaza metalica contra ruidos