

## (82.07) Laboratorio de microprocesadores

Entrega N.º 3: Puerto serie Curso 01 22 de Junio de 2021

> Docentes a cargo: Stola, Gerardo Luis Salaya, Juan Guido Cofman, Fernando

Integrante Padrón Correo electrónico Lützelschwab, Nahila — 100686 — nlützelschwab@fi.uba.ar

# Índice

| 1.         | Objetivos del proyecto                             | 3           |  |  |  |  |  |  |  |
|------------|----------------------------------------------------|-------------|--|--|--|--|--|--|--|
| 2.         | Descripción del proyecto 2.1. Lista de componentes | <b>3</b>    |  |  |  |  |  |  |  |
| 3.         | Esquemático                                        | 3           |  |  |  |  |  |  |  |
|            | Software 4.1. Diagrama de flujo                    | 4<br>5<br>5 |  |  |  |  |  |  |  |
| <b>5</b> . | Resultados                                         | 6           |  |  |  |  |  |  |  |
| 6.         | . Conclusiones                                     |             |  |  |  |  |  |  |  |
| 7.         | Anexo           7.1. Código fuente inciso 1        |             |  |  |  |  |  |  |  |
| 8.         | Bibliografía                                       | <b>1</b> 4  |  |  |  |  |  |  |  |

#### 1. Objetivos del proyecto

El objetivo del presente trabajo práctico es establecer una comunicación bidireccional serie entre un microcontrolador AVR de 8 bits y una computadora de escritorio. Además, se busca implementar interrupciones por recepción o transmisión y comparar el programa principal con el caso anterior.

#### 2. Descripción del proyecto

El presente trabajo consistió en diseñar un programa que permita transmitir un texto, mostrandose en el terminal serie, el cual le permita al usuario elegir establecer un dígito del 1 al 4 visualizando dicha elección en un display 7 segmentos ánodo común.

#### 2.1. Lista de componentes

A continuación se listan los componentes utilizados para la implementación del proyecto.

- Placa Arduino UNO
- Protoboard de 830 puntos
- Cables macho-macho para protoboard
- Siete resistencias de valor  $330\Omega$
- Un display 7 segmentos ánodo común

#### 3. Esquemático

Como muestra el esquemático 1, se hizo uso de una placa Arduino UNO basada en el microcontrolador ATmega328p, a la cual se conectó un display 7 segmentos ánodo común donde cada segmento va conectado a una resistencia de  $330\Omega$ . Dado que el display es ánodo común (nodo común conectado a VCC), se tuvo en cuenta que para encender un segmento se setea un '0' lógico y para apagarlo un '1' lógico. Se le permitió al usuario elegir dígitos del 1 al 4, y en caso que se eliga un valor fuera del rango el display muestra un 0 y aparece un mensaje avisando dicho error en la terminal serie. Como se muestra en la tabla 1, los segmentos se conectaron a los pines de los puertos C y D configurados como salida de la siguiente manera: a - PC0, b - PC1, c - PC2, d - PC3, e - PC4, f - PC5, g - PD6

A su vez, el Arduino se encuentra conectado a una computadora mediante un cable USB con el que se realiza la transmisión y recepción de datos con una conexion de puerto serie en modo full-duplex, es decir que puede recibir y enviar información digital simultáneamente.



Figura 1: Esquematico completo del circuito implementado

| Dígito | dp | PD6 | PC5 | PC4 | PC3 | PC2 | PC1 | PC0 |
|--------|----|-----|-----|-----|-----|-----|-----|-----|
| 1      | 1  | 1   | 1   | 1   | 1   | 0   | 0   | 1   |
| 2      | 1  | 0   | 1   | 0   | 0   | 1   | 0   | 0   |
| 3      | 1  | 0   | 1   | 1   | 0   | 0   | 0   | 0   |
| 4      | 1  | 0   | 0   | 1   | 1   | 0   | 0   | 1   |

Tabla 1: Valores lógicos de los pines necesarios para encender los segmentos formando los digitos 1 - 4

#### 4. Software

Mediante el software Microchip Studio, se desarrolló el programa a implementar en código Assembly.

Para hacer uso del puerto serie, fue necesario configurar 5 registros asociados al USART (receptor/transmisor universal síncrono/asíncrono): un registro de datos (UDR), tres registros de estado y control (UCSRA, UCSRB y UCSRC), y un registro destinado a la tasa de baudios o baud rate (UBRR).

El valor asignado al registro UBRR determina el baund rate, por lo que para adoptar una velocidad de 9600 bits por segundo con una frecuencia Fosc de 16MHz, fue necesario realizar el siguiente cálculo:

$$UBRR = \frac{Fosc}{16 \cdot baundratedeseado} - 1 = \frac{16MHz}{16 \cdot 9600bps} - 1 = 103,166 \approx 103 \tag{1}$$

A su vez, se decidió configurar una trama de datos con: 8 bits de datos, un bit de inicio y otro de fin de trama, sin paridad. Respecto a la sincronización se adoptó la asíncrona, es por ello que se agrega un bit de inicio cuyo valor siempre es '0' y otro de fin con un valor constante '1' que permiten sincronizar el transmisor con el receptor. Por lo tanto, cada byte de información útil se convierte en 10 bits comunicados, siendo el tiempo de transmisión de cada byte de 10/9600 segundos. Para ello fue necesario mantener en estado bajo('0') el bit 2 del registro UCSRB correspondiente a UCSZ2 y en estado alto('1') los bits 2 y 1 correspondientes a UCSZ1 y UCSZ0 del registro UCSRC.

#### 4.1. Diagrama de flujo

En la figura 2 se puede observar el diagrama de flujo correspondiente al software principal.



Figura 2: Diagrama de flujo

#### 4.2. Diagrama en bloques

La figura 3 muestra el diagrama en bloques. Como se puede observar se conectó la placa Arduino UNO con una computadora mediante un cable USB como alimentación del circuito y para cargar el software correspondiente.



Figura 3: Diagrama en bloques

#### 5. Resultados

Se lograron los resultados deseados, para ello se hizo uso del porgrama Realterm para realizar la transmisión y recepción de datos a traves de la terminal serie, estos se pueden observar en el video del siguiente link: https://youtu.be/jXa9MuabgbA

Dado que la terminal serie del programa Realterm muestra 'CR' y 'LF' de los caracteres ASCII, se utilizó el programa Proteus para verificar que dichos caracteres no se muestren por error en el algoritmo. Se muestra en la imagen 4 el resultado de la terminal serie mediante el uso del programa Proteus.



Figura 4: Terminal serie Proteus

#### 6. Conclusiones

Se puede concluir que este trabajo práctico permitió conocer el manejo de transmisión y recepción de datos a partir de la configuración de puerto serie. Se puede decir que los resultados conseguidos fueron los deseados.

#### 7. Anexo

#### 7.1. Código fuente inciso 1

```
1
    Laboratorio de microprocesadores (86.07)
2
    Nahila Lutzelschwab
    Padron: 100686
    1er cuatrimestre 2021
    Turno Martes 19hs
7
  .INCLUDE "m328pdef.inc"
9
10
   CSEG
               ; Segmento de codigo
11
12
13
  .EQU UBRR = 103 ; Valor asignado a los primeros 12 bits del UBRR siendo
14
             ; la frecuencia de 16MHz y un baund rate de 9600 bits/segundo
15
16
    Redefine tabla ascii con nombres significativos
^{17}
  .EQU CR = $0D
18
                   ; Retorno de carro
  .EQU LF = $0A
                    ; Salto de linea
19
  .EQU ONE = 49
20
```

```
_{21} .EQU TWO = 50
22
  .EQU THREE = 51
  .EQU FOUR = 52
23
  .EQU INITIALIZE\_BCD = 1
24
    Valores tabla de segmentos
  .EQU ZERO\_TABLE = 0X00
27
  .EQU ONE_TABLE = 0 \times 01
28
  .EQU TWO_TABLE = 0x02
29
  .EQU THREE TABLE = 0x03
30
  .EQU FOUR\_TABLE = 0x04
31
32
  ; Redefine registros con nombres significativos
33
  .DEF BCD_REG = R21
34
  .DEF RECEIVE REG = R23
  .DEF IN_NUMBER = R24
37
  .ORG 0
38
    RJMP START
39
  .MACRO USART CONF
40
    LDI R16, LOW(@0)
41
    STS UBRROL, R16
                        ; Carga el contenido de R16 en la parte baja del registro baud rate USART
42
    LDI R17, HIGH(@0)
43
    STS UBRROH, R17
                        ; Carga el contenido de R16 en la parte alta del registro baud rate USART
44
45
    LDI R16, (1 < RXEN0) | (1 < TXEN0); Habilita transmision y recepcion
46
    STS UCSR0B, R16
    LDI R16, (1<<UCSZ00)|(1<<UCSZ01); Sin bit de paridad, transmision asincronica de 8 bits
47
    STS UCSR0C, R16
48
  .ENDMACRO
49
50
51
52
53 START:
54
    Inicia el stack en la parte alta de la memoria
55
    LDI R16, LOW(RAMEND)
56
    OUT SPL, R16
57
    LDI R16, HIGH(RAMEND)
58
59
    OUT SPH, R16
60
    RCALL PORTS_CONF ; Configura puertos
61
62
    LDI IN_NUMBER, 0x00
63
    LDI R20, ZERO_TABLE
64
    RCALL BCD_SEG
65
    RCALL DELAY
66
67
    USART_CONF UBRR ; Configura USART
68
                  ; Delay de 10ms para abrir el terminal serie
69
    RCALL DELAY
70
    Inicializa puntero Z al comienzo del mensaje
71
    LDI ZL, LOW(MESSAGE<<1); Carga el puntero Z con la direccion del mensaje
72
    LDI ZH, HIGH(MESSAGE<<1)
73
    RCALL USART_TRANSMIT; Lo transmite a la terminal
74
75
    RCALL NUMBER
76
    RET
77
78
79
80
81
    Configuraciones USART
82
83
84
    Configura el baud rate USART para f=16MHz y baud_rate=9600bps -> UBRR_X=103
85
86
                 | - | - | UBRR[11:8] | -> UBRRnH (registro baud rate USART)
87
      UBRR[7:0] | -> UBRRnL (registro baud rate USART)
88
    LDI R16, LOW(UBRR)
```

```
STS UBRROL, R16; Carga el contenido de R16 en la parte baja del registro baud rate
90
91
     STS UBRROH, R17; Carga el contenido de R16 en la parte alta del registro baud rate
92
93
     Habilita recepcion y transmision
94
     | RXCIEn | TXCIEn | UDRIEn | RXENn | TXENn | UCSZn2 | RXB8n | TXB8n | -> UCSRnB (registro B
95
       de estados y control USART)
     LDI R16, (1<<RXEN0)|(1<<TXEN0) ; Habilita transmision y recepcion
96
     STS UCSROB, R16; Configura formato
97
     URSELn | UMSELn | UPMn1 | UPMn1 | USBSn | UCSZn1 | UCSZn0 | UCPOLn | -> UCSRnC (registro
98
      C de estados y control USART)
     LDI R16, (1<<UCSZ00)|(1<<UCSZ01); Setea 8 bits de datos, sin paridad y asincrono
99
     STS UCSROC, R16
100
101
102
103
     Configura puertos
104 ;
105 PORTS CONF:
106
     LDI R17, (1 < DDD7) | (1 < DDD6) | (1 < DDD5) | (1 < DDD4); Habilita el puerto D como entrada
107
                                                   ; en la parte baja y en la parte alta como
108
      salida
109
     OUT DDRD, R17
110
     LDI R17, 0xFF
111
     OUT DDRC, R17
                     ; Habilita el puerto C como salida
112
113
     LDI R17, 0x00
114
    OUT PORTC, R17
115
116
117
     LDI R18, 0B0000111111; Habilita el puerto B como salida
118
               ; en la parte baja y en la parte alta como entrada
119
     OUT DDRB, R18
     RET
121
122
123
124
     Transmision USART
125
126 USART_TRANSMIT:
    LPM R16, Z+
                       ; Carga un byte de lo apuntado por Z en R16 y post-incrementa
127
     TST R16
                     ; Si el dato es cero -> fin de mensaje
128
     BREQ TRANSMIT_RETURN
129
  TRANSMIT BUFFER:
     130
131
                         ; Si UDREO='1' el bufer de datos de transmision esta vacio
132
     RJMP TRANSMIT_BUFFER ; Si UDREO era '0' (buffer no vacio)-> no debe escribir el UDRO
133
                 ; porque anula sus ultimos datos, por lo que chequea el estado
134
                  constantemente hasta recibir datos
135
                    ; Escribe el dato leido en el registro de datos
     STS UDB0, R16
136
     RJMP USART_TRANSMIT ; Repite hasta fin del mensaje
137
138 TRANSMIT RETURN:
     RET
139
140
141; Recepcion USART
142 USART_RECEIVE:
                         ; Carga el registro UCSROA en R17
     LDS R17, UCSR0A
143
                         ; Si RXCO = '1' hay datos nuevos en el buffer del receptor aun no leidos
     SBRS R17, RXC0
144
                          ; Si RXC0 era '0' -> buffer del receptor vacio, por lo que vuelve a
     RJMP USART_RECEIVE
145
      leer
     LDS RECEIVE_REG, UDR0; Carga el contenido del registro de datos UDR0 en R23
146
     RET
147
148
149
     Mostrar numeros
150
151 NUMBER:
    ;RCALL DELAY
152
```

```
LDI IN_NUMBER, 1 ; Si se encuentra dentro del loop vale 1 sino vale 0
153
     RCALL USART RECEIVE
154
155
     LDI R20, ONE TABLE
156
     CPI RECEIVE_REG, ONE; Compara con el valor '1' ASCII (49)
157
     BREQ BCD_SEG
                       ; Muestra en el display
158
159
     LDI R20, TWO_TABLE
160
     CPI RECEIVE_REG, TWO ; Compara con el valor '2' ASCII (50)
161
     BREQ BCD_SEG
                        ; Muestra en el display
162
163
     LDI R20, THREE TABLE
164
     CPI RECEIVE REG, THREE ; Compara con el valor '3' ASCII (51)
165
                       ; Muestra en el display
166
     BREQ BCD_SEG
167
     LDI R20, FOUR_TABLE
168
     CPI RECEIVE_REG, FOUR; Compara con el valor '4' ASCII (52)
169
     BREQ BCD_SEG
                        ; Muestra en el display
170
171
     LDI R20, ZERO_TABLE ; Si el valor ingresado no es ni '1', '2', '3' o '4'
172
     RCALL ERROR MSG
                       ; muestra en el display un '0' y un mensaje de error
173
174
     RET
175
176
    BCD a 7 segmentos
179
                         ; Inicializa puntero Z al comienzo de la tabla
180 BCD SEG:
     LDI ZL, IOW(SEGMENTS << 1) ; R30 apunta a la parte baja de la direccion
181
     LDI ZH, HIGH(SEGMENTS << 1) ; R31 apunta a la parte alta de la direccion
182
     LDI R19, 0
183
                           ; Le suma la posicion a ZL
     ADD ZL, R20
184
     ADC ZH, R19
                           ; Si la suma tiene carry se lo asigna a ZH
185
     LPM R19, Z
                           ; Carga lo apuntado por Z en R16
186
     RCALL SHOW_SEG
                            ; Muestra los segmentos en el display a traves de PORTD
187
                         ; Muestra los segmentos on ; Si era la inicialización del display no salta
     CPI IN_NUMBER, 1
188
                    ; sino se puede volver a ingresar un numero
189
     BREQ NUMBER
190
     RET
191
192
193
194
     Muestra display
195
196 SHOW SEG:
     OUT PORTC, R19
                        ; Carga lo apuntado por Z en PORTC
197
     SBRS R19, 6
198
     CBI PORTD, 6
199
     SBRC R19, 6
200
     SBI PORTD, 6
201
     RET
202
203
204
205 ERROR MSG:
     LDI ZL, LOW(ERROR<<1); Carga el puntero Z con la direccion del mensaje
206
     LDI ZH, HIGH(ERROR<<1)
207
     RCALL USART_TRANSMIT ; Lo transmite a la terminal
208
     BREQ BCD_SEG
209
     RET
210
211
212
213
    Delay de 10ms para abrir el terminal serie
214 :
215 DELAY:
     LDI R21, 208
216
       LDI R22, 202
217
218 LOOP1:
         R22
219
     DEC
       BRNE LOOP1
220
       DEC R21
221
```

```
BRNE LOOP1
222
        NOP
223
      RET
224
227
    .ORG 0X500
                      ; Vector del mensaje
228
   MESSAGE:
229
    .db "*** Hola Labo de Micro ***", CR, LF, "Escriba 1, 2, 3 o 4 para controlar los LEDs", CR,
230
        LF, 0
231
    .ORG 0X600
                      ; Vector del mensaje de error
232
233 ERROR:
    .db "Error, valor ingresado invalido. Debe ingresar 1, 2, 3 o 4", CR, LF, 0
234
   ; PUERTO C, PC0->a, PC1->b, ..., PC5->f, PD6->g
    ; Display 7 segmentos anodo comun -> enciende con '0'
237
                        ; Vector de la tabla
   .ORG 0X700
238
239
240 SEGMENTS:
    .\,\mathrm{db}\ 0\,\mathrm{b}11000000\,,\ 0\,\mathrm{b}111111001\,,\quad 0\,\mathrm{b}10100100\,,\ 0\,\mathrm{b}10110000
241
242
    .\,\mathrm{db}\ 0\,\mathrm{b}10011001\ ,\ 0\,\mathrm{b}10010010\ ,\ 0\,\mathrm{b}10000010\ ,\ 0\,\mathrm{b}111111000
243
244
245
    .db 0b10000000, 0b10010000
246 ;
          8
```

#### 7.2. Código fuente inciso 2

```
1;
    Laboratorio de microprocesadores (86.07)
    Nahila Lutzelschwab
    Padron: 100686
    1er cuatrimestre 2021
    Turno Martes 19hs
6
7
8
9
    CON INTERRUPCIONES
10
11
^{12}
   .INCLUDE "m328pdef.inc"
13
15
   CSEG
               ; Segmento de codigo
16
17
  .EQU UBRR = 103 ; Valor asignado a los primeros 12 bits del UBRR siendo
18
           ; la frecuencia de 16MHz y un baund rate de 9600 bits/segundo
19
20
  ; Redefine tabla ascii con nombres significativos
  .EQU CR = $0D
                  ; Retorno de carro
  .EQU LF = $0A
                    ; Salto de linea
  .EQU ONE = 49
^{25}
  .EQU TWO = 50
26
  .EQU THREE = 51
  .EQU FOUR = 52
27
  .EQU INITIALIZE\_BCD = 1
28
29
    Valores tabla de segmentos
30
  .EQU ZERO\_TABLE = 0X00
31
  .EQU ONE\_TABLE = 0x01
32
   EQU TWO_TABLE = 0x02
33
   .EQU THREE\_TABLE = 0x03
  .EQU FOUR\_TABLE = 0x04
35
  ; Redefine registros con nombres significativos
37
  .DEF BCD_REG = R21
38
```

```
.DEF RECEIVE REG = R23
39
   .DEF IN NUMBER = R24
40
   .DEF STATUS\_REG = R25
41
   ORG 0
43
    RJMP START
44
45
   ORG UDREaddr
                    ; Vector de interrupcion
46
    RJMP ISR_UDRE
47
48
49
   .MACRO USART CONF
50
     LDI R16, LOW(@0)
51
     STS UBRROL, R16
                        ; Carga el contenido de R16 en la parte baja del registro baud rate USART
52
     LDI R17, HIGH(@0)
53
     STS UBRR0H, R17
                         ; Carga el contenido de R16 en la parte alta del registro baud rate USART
54
     LDI R16, (1<<RXEN0)|(1<<TXEN0); Habilita transmision y recepcion
55
     STS UCSR0B, R16
56
     LDI R16, (1<<UCSZ00)|(1<<UCSZ01); Sin bit de paridad, transmision asincronica de 8 bits
57
     STS UCSR0C, R16
58
   .ENDMACRO
59
60
61
62
63
  START:
64
65
     Inicia el stack en la parte alta de la memoria
     LDI R16, LOW(RAMEND)
66
     OUT SPL, R16
67
     LDI R16, HIGH (RAMEND)
68
    OUT SPH, R16
69
70
     RCALL PORTS_CONF ; Configura puertos
71
72
     RCALL ENABLE ISR; Habilita las interrupciones por recepcion RXC en UCSRA
73
                 ; Habilita las interrupciones globales
74
75
76
     LDI IN_NUMBER, 0x00
77
     LDI R20, ZERO_TABLE
     RCALL BCD_SEG
78
     RCALL DELAY
79
80
     USART_CONF UBRR ; Configura USART
81
     RCALL DELAY
                  ; Delay de 10ms para abrir el terminal serie
82
83
84
     Inicializa puntero Z al comienzo del mensaje
85
     LDI ZL, LOW(MESSAGE<<1) ; Carga el puntero Z con la direccion del mensaje
     LDI ZH, HIGH(MESSAGE<<1)
87
88
     RCALL USART_TRANSMIT; Lo transmite a la terminal
89
90
91
92 LOOP:
     RJMP LOOP
93
94
95
96
97
     Configuraciones USART
98
99
100
     Configura el baud rate USART para f=16MHz y baud_rate=9600bps -> UBRR_X=103
101
102
                  | - | - | UBRR[11:8] | -> UBRRnH (registro baud rate USART)
103
                        UBRRnL (registro baud rate USART)
104
     LDI R16, LOW(UBRR)
105
                          ; Carga el contenido de R16 en la parte baja del registro baud rate
106
```

```
107
     STS UBRROH, R17 ; Carga el contenido de R16 en la parte alta del registro baud rate
108
     Habilita recepcion y transmision
110
      RXCIEn | TXCIEn | UDRIEn | RXENn | TXENn | UCSZn2 | RXB8n | TXB8n | -> UCSRnB (registro B
111
        de estados y control USART)
     LDI R16, (1<<RXEN0)|(1<<TXEN0) ; Habilita transmision y recepcion
112
     STS UCSR0B, R16 ; Configura formato
113
     URSELn | UMSELn | UPMn1 | UPMn1 | USBsn | UCSZn1 | UCSZn0 | UCPOLn | -> UCSRnC (registro
114
      C de estados v control USART)
     LDI R16, (1<<UCSZ00)|(1<<UCSZ01); Setea 8 bits de datos, sin paridad y asincrono
115
     STS UCSR0C, R16
116
117
118
119
    Habilita las interrupciones por recepcion (RXC en UCSROA)
120 ;
121 ENABLE_ISR:
     LDS R26, UCSR0B
122
     SBR R26, (1 << RXCIE0)
123
     STS UCSR0B, R26
124
     RET
125
126
127
     Configura puertos
128
   PORTS_CONF:
     LDI R17, (1 < DDD7) | (1 < DDD6) | (1 < DDD5) | (1 < DDD4); Habilita el puerto D como entrada
130
                                                     ; en la parte baja y en la parte alta como
131
       salida
     OUT DDRD, R17
132
133
     LDI R17, 0xFF
134
     OUT DDRC, R17
                      ; Habilita el puerto C como salida
135
136
     LDI R17, 0x00
137
     OUT PORTC, R17
138
139
140
141
     LDI R18, 0B0000111111; Habilita el puerto B como salida
               ; en la parte baja y en la parte alta como entrada
142
     OUT DDRB. R18
143
     RET
144
145
146
147
     Transmision USART
148
   USART TRANSMIT:
149
                        ; Carga un byte de lo apuntado por Z en R16 y post-incrementa
     LPM R16, Z+
150
     TST R16
                      ; Si el dato es cero -> fin de mensaje
151
     BREQ TRANSMIT_RETURN
152
153 TRANSMIT_BUFFER:
                          ; Carga el registro UCSROA en R17
     LDS R17, UCSR0A
154
                          ; Si UDREO='1' el bufer de datos de transmision esta vacio
     SBRS R17, UDRE0
155
     RJMP TRANSMIT_BUFFER ; Si UDREO era 'O' (buffer no vacio)-> no debe escribir el UDRO
156
                  ; porque anula sus ultimos datos, por lo que chequea el estado
157
                   constantemente hasta recibir datos
158
     STS UDR0, R16
                       ; Escribe el dato leido en el registro de datos
159
     RJMP USART_TRANSMIT ; Repite hasta fin del mensaje
160
161 TRANSMIT_RETURN:
162
     RET
163
    Recepcion USART
164 :
165 USART_RECEIVE:
     LDS R17, UCSR0A
                          ; Carga el registro UCSROA en R17
166
                          ; Si RXCO = '1' hay datos nuevos en el buffer del receptor aun no leidos
     SBRS R17, RXC0
167
                           ; Si RXCO era '0' -> buffer del receptor vacio, por lo que vuelve a
168
     RJMP USART_RECEIVE
     LDS RECEIVE_REG, UDRO; Carga el contenido del registro de datos UDRO en R23
169
     RET
170
```

```
171
172
     Mostrar numeros
173
174 ISR UDRE:
     IN STATUS_REG, SREG
     PUSH STATUS_REG
176
     ;RCALL DELAY
177
     LDI IN_NUMBER, 1 ; Si se encuentra dentro del loop vale 1 sino vale 0
178
     RCALL USART_RECEIVE
179
180
     LDI R20, ONE TABLE
181
     CPI RECEIVE REG, ONE ; Compara con el valor '1' ASCII (49)
182
                        ; Muestra en el display
     BREQ BCD SEG
183
184
     LDI R20, TWO TABLE
     CPI RECEIVE_REG, TWO; Compara con el valor '2' ASCII (50)
186
     BREQ BCD_SEG
                        ; Muestra en el display
187
188
     LDI R20, THREE_TABLE
189
     CPI RECEIVE_REG, THREE ; Compara con el valor '3' ASCII (51)
190
     BREQ BCD_SEG
                        ; Muestra en el display
191
192
     LDI R20, FOUR TABLE
193
     CPI RECEIVE_REG, FOUR; Compara con el valor '4' ASCII (52)
194
     BREQ BCD_SEG
                        ; Muestra en el display
     LDI R20, ZERO_TABLE ; Si el valor ingresado no es ni '1', '2', '3' o '4'
197
                        ; muestra en el display un '0' y un mensaje de error
     RCALL ERROR_MSG
198
199 RETURN:
     POP STATUS REG
200
     OUT SREG, STATUS_REG
201
     RETI
202
203
204
205
   ; BCD a 7 segmentos
                        ; Inicializa puntero Z al comienzo de la tabla
207 BCD_SEG:
     LDI ZL, LOW(SEGMENTS << 1) ; R30 apunta a la parte baja de la direccion
208
209
     LDI ZH, HIGH(SEGMENTS << 1); R31 apunta a la parte alta de la direccion
210
     LDI R19, 0
     ADD ZL, R20
                          ; Le suma la posicion a ZL
211
     ADC ZH, R19
                          ; Si la suma tiene carry se lo asigna a ZH
212
     LPM R19, Z
                          ; Carga lo apuntado por Z en R16
213
     RCALL SHOW SEG
                            ; Muestra los segmentos en el display a traves de PORTD
214
     CPI IN_NUMBER, 1
                            ; Si era la inicializacion del display no salta
215
                    ; sino se puede volver a ingresar un numero
     BREQ ISR UDRE
     RJMP RETURN
                          ; Devuelve el registro de estados
218
     RET
219
220
221
222
     Muestra display
223
224 SHOW SEG:
     OUT PORTC, R19
                        ; Carga lo apuntado por Z en PORTC
225
     SBRS R19, 6
226
     CBI PORTD, 6
     SBRC R19, 6
229
     SBI PORTD, 6
     RET
230
231
232
233 ERROR_MSG:
     LDI ZL, LOW(ERROR<<1); Carga el puntero Z con la direccion del mensaje
234
     LDI ZH, HIGH(ERROR<<1)
235
     RCALL USART_TRANSMIT ; Lo transmite a la terminal
236
     BREQ BCD_SEG
237
     RET
238
239
```

```
240
241
     Delay de 10ms para abrir el terminal serie
242
   DELAY:
243
     LDI R21, 208
       LDI R22, 202
245
246 LOOP1:
     DEC R22
247
       BRNE LOOP1
248
       DEC R21
249
       BRNE LOOP1
250
       NOP
251
     RET
252
253
255
   .ORG 0X500
                   ; Vector del mensaje
256
257 MESSAGE:
   .db "*** Hola Labo de Micro ***", CR, LF, "Escriba 1, 2, 3 o 4 para controlar los LEDs", CR,
       LF, 0
259
   .ORG 0X600
                   ; Vector del mensaje de error
260
261 ERROR:
   .db "Error, valor ingresado invalido. Debe ingresar 1, 2, 3 o 4", CR, LF, 0
262
   ; PUERTO C, PC0\rightarrowa, PC1\rightarrowb, ..., PC5\rightarrowf, PD6\rightarrowg
     Display 7 segmentos anodo comun -> enciende con '0'
265
                     ; Vector de la tabla
   .ORG 0X700
267
  SEGMENTS:
268
   .db 0b11000000, 0b111111001, 0b10100100, 0b10110000
269
270
   .db 0b10011001 , 0b10010010 , 0b10000010 , 0b111111000
   .db 0b10000000, 0b10010000
273
```

### 8. Bibliografía

- Mazidi, M. A., Naimi, S., Naimi, S. (2010). AVR Microcontroller and Embedded Systems: Using Assembly and C (Pearson Custom Electronics Technology). New Jersey, United States of America: Pearson
- ATMEGA328P Datasheet (PDF) ATMEL.http://ww1.microchip.com/downloads/ Corporation.
   en/DeviceDoc/Atmel-7810-Automotive-Microcontrollers-ATmega328P\_natasheet.pdf