# Veryl で作る RISC-V CPU

— 基本編 —

[著] kanataso

技術書典 11 (2024 年秋) 新刊 2024 年 11 月 2 日 ver 1.0

1

#### ■免責

本書は情報の提供のみを目的としています。

本書の内容を実行・適用・運用したことで何が起きようとも、それは実行・適用・運用した人自身の責任であり、著者や関係者はいかなる責任も負いません。

#### ■商標

本書に登場するシステム名や製品名は、関係各社の商標または登録商標です。 また本書では、 $^{\text{\tiny TM}}$ 、 $(\mathbf{R})$ 、 $(\mathbf{C})$  などのマークは省略しています。

# まえがき / はじめに

本書を手に取っていただき、ありがとうございます。

本書は、OS を実行できる程度の機能を持った RISC-V の CPU を、新しめのハードウェア記述言語である Veryl で記述する方法について解説した本です。本書は無料で、pdf 版は https://github.com/nananapo/veryl-riscv-book で入手することができます。

#### 本書の対象読者

本書はコンピュータアーキテクチャに興味があり、何らかのプログラミング言語を習得している 人を対象としています。

#### 前提とする知識

未定

#### 問い合わせ先

本書に関する質問やお問い合わせは、以下のリポジトリに issue を立てて行ってください。

• URL: https://github.com/nananapo/veryl-riscv-book/issues

#### 斜鸫

本書は XXXX 氏と XXXX 氏にレビューしていただきました。この場を借りて感謝します。ありがとうございました。

### 凡例

本書では、プログラムコードを次のように表示します。太字は強調を表します。

print("Hello, world!\n"); ←太字は強調

プログラムコードの差分を表示する場合は、追加されたコードを太字で、削除されたコードを取り消し線で表します。

print("Hello, world!\n"); ←取り消し線は削除したコード print("Hello, "+name+"!\n"); ←太字は追加したコード

長い行が右端で折り返されると、折り返されたことを表す小さな記号がつきます。

123456789\_123456789\_123456789\_123456789\_123456789\_123456789\_123456789\_123456789\_123456789\_

ターミナル画面は、次のように表示します。行頭の「 \$ 」はプロンプトを表し、ユーザが入力するコマンドには薄い下線を引いています。

#### **\$ echo Hello** ←行頭の「**\$**」はプロンプト、それ以降がユーザ入力

本文に対する補足情報や注意・警告は、次のようなノートや囲み枠で表示します。

•••••

#### ノートタイトル



#### タイトル

本文に対する補足情報です。



#### タイトル

本文に対する注意・警告です。

# Intro

WIP

# 目次

| まんかさ  | :/はじめに                                          | ı        |
|-------|-------------------------------------------------|----------|
| Intro |                                                 | iii      |
| 第Ⅰ部   | 基本編                                             | 1        |
| 第1章   | 環境構築                                            | 2        |
| 1.1   | Veryl                                           | 2        |
| 1.2   | Verilator                                       | 2        |
| 1.3   | riscv-gnu-toolchain                             | 2        |
| 第2章   | ハードウェア記述言語 Veryl                                | 3        |
| 第3章   | RV32I の実装                                       | 4        |
| 3.1   | CPU は何をやっているのか?                                 | 4        |
| 3.2   | プロジェクトの作成                                       | 5        |
| 3.3   | 定数の定義                                           | 6        |
| 3.4   | メモリ                                             | 7        |
|       | 3.4.1 メモリのインターフェースの定義                           | 7        |
|       | 3.4.2 メモリの実装                                    | 8        |
| 3.5   | top モジュールの作成                                    | 10       |
| 3.6   | 命令フェッチ                                          | 11       |
|       | 3.6.1 命令フェッチの実装                                 | 11       |
|       | 3.6.2 命令フェッチのテスト                                | 12       |
|       | 3.6.3 フェッチした命令を FIFO に格納する                      | 17       |
| 3.7   | 命令のデコードと即値の生成                                   | 20       |
|       | 3.7.1 定数と型の定義                                   | 22       |
|       | 3.7.2 デコードと即値の生成                                | 23       |
| 0.0   | 3.7.3 デコーダのインスタンス化                              | 25       |
| 3.8   | レジスタの定義と読み込み・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | 26       |
| 3.9   | ALU を作り、計算する                                    | 28       |
|       | 3.9.1 ALU の作成                                   | 29       |
| 3.10  | 3.9.2 ALU のテスト                                  | 31<br>33 |
| 3.10  | 3.10.1 ライトバックの実装                                |          |
|       |                                                 |          |

|      | 3.10.2 ライトバックのテスト                      | 34 |
|------|----------------------------------------|----|
| 3.11 | ロード命令とストア命令の実装                         | 35 |
|      | 3.11.1 LW, SW 命令の実装                    | 35 |
|      | 3.11.2 LB, LBU, LH, LHU 命令の実装          | 44 |
|      | 3.11.3 SB, SH 命令の実装                    | 45 |
|      | 3.11.4 LB, LBU, LH, LHU, SB, SH 命令のテスト | 49 |
| 3.12 | ジャンプ命令、分岐命令の実装                         | 49 |
|      | 3.12.1 JALR 命令                         | 49 |
|      | 3.12.2 条件分岐命令                          | 53 |
| 3.13 | riscv-tests でテストする                     | 55 |
|      | 3.13.1 最小限の CSR 命令の実装                  | 56 |
|      | 3.13.2 終了検知                            |    |
|      | 3.13.3 テストの実行                          | 56 |
| 第4章  | RV64I の実装                              | 57 |
| 4.1  | メモリの幅を広げる                              | 57 |
| 4.2  | LW, LWU, LD 命令の実装                      | 58 |
| 4.3  | - D 命令の実装                              | 58 |
| 4.4  | LUI, AUIPC 命令の実装                       | 58 |
| 4.5  | ADDW, ADDIW, SUBW 命令の実装                | 58 |
| 4.6  | シフト命令の実装                               |    |
| 4.7  | riscv-tests                            |    |
|      |                                        | 90 |
| 第Ⅱ部  | 基本的な拡張とトラップの実装                         | 59 |
|      |                                        |    |
| 第5章  | M 拡張の実装                                | 60 |
| 5.1  | MUL[W] 命令                              | 60 |
| 5.2  | MULH 命令                                |    |
| 5.3  | MULHU 命令                               | 60 |
| 5.4  | MULHSU 命令                              | 60 |
| 5.5  | DIV[W] 命令                              | 61 |
| 5.6  | DIVU[W] 命令                             | 61 |
| 5.7  | REM[W] 命令                              | 61 |
| 5.8  | REMU[W] 命令                             | 61 |
| 第6章  | 例外の実装                                  | 62 |
| 6.1  | 例外とは何か?                                | 62 |
| 6.2  | illegal instruction                    | 62 |
| 6.2  | メエリのマドレスのわつ                            | 62 |

| 第7章    | A拡張の実装                                      | 63 |
|--------|---------------------------------------------|----|
| 7.1    | 概要                                          | 63 |
| 7.2    | AMO 系                                       | 63 |
| 7.3    | LR/SC                                       | 63 |
| 7.4    | 例外                                          | 63 |
| 第8章    | C拡張の実装                                      | 64 |
| 8.1    | 概要                                          | 64 |
| 8.2    | 実装方針                                        | 64 |
| 8.3    | 圧縮命令の変換・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | 64 |
| 第9章    | MMIO の実装                                    | 65 |
| 9.1    | 概要                                          | 65 |
| 9.2    | 実装方針                                        | 65 |
| 第 10 章 | 割り込みの実装                                     | 66 |
| 10.1   | 概要                                          | 66 |
| 10.2   | UART RX                                     | 66 |
| 10.3   | タイマ割り込み                                     | 66 |
| 第Ⅲ部    | privilege mode の実装                          | 67 |
| 第 11 章 | M-mode の実装                                  | 68 |
| 第 12 章 | S-mode の実装                                  | 69 |
| 第 13 章 | ページングの実装                                    | 70 |
| 13.1   | ページングとは何か                                   | 70 |
| 13.2   | PTW の実装                                     | 70 |
| 13.3   | Sv32                                        | 70 |
| 13.4   | Sv39                                        | 70 |
| 13.5   | Sv48                                        | 70 |
| 13.6   | Sv54                                        | 70 |
| 第 IV 部 | OS を動かす                                     | 71 |

8

9

| 第 14 章 | virtio の実装 | 72 |
|--------|------------|----|
| 第 15 章 | xv6 の実行    | 73 |
| あとがき   | / おわりに     | 74 |

第Ⅰ部

基本編

# 第1章

# 環境構築

# 1.1 Veryl

rustup cargo vscode の拡張

Veryl には、verylup という toolchain が用意されており、これを利用することで veryl をインストールすることができます。

#### ▼ リスト 1.1: verylup のインストール

```
$ cargo install verylup ← verylupのインストール
$ verylup setup ← verylupのセットアップ
[INFO ] downloading toolchain: latest
[INFO ] installing toolchain: latest
[INFO ] creating hardlink: veryl
[INFO ] creating hardlink: veryl-ls
```

#### ▼リスト 1.2: veryl がインストールされているかの確認

```
$ veryl --version
veryl 0.12.0
```

# 1.2 Verilator

インストールするだけ

# 1.3 riscv-gnu-toolchain

clone

# <sub>第</sub>2<sub>章</sub> ハードウェア記述言語 Veryl

TODO

# 第3章

# RV32I の実装

本章では、RISC-V の基本整数命令セットである RV32I を実装します。基本整数命令という名前の通り、整数の足し引きやビット演算、ジャンプ、分岐命令などの最小限の命令しか実装されていません。また、32 ビット幅の汎用レジスタが 32 個定義されています。ただし、0 番目のレジスタの値は常に 0 です。RISC-V は基本整数命令セットに新しい命令を拡張として実装します。複雑な機能を持つ CPU を実装する前に、まずは最小の機能を持つ CPU を実装しましょう。

### 3.1 CPU は何をやっているのか?

上に書かれている文章の意味が分からなくても大丈夫。詳しく説明します。

CPU を実装するには何が必要でしょうか? まずは CPU がどのような動作をするかについて考えてみます。一般的に、汎用のプログラムを実行する CPU は次の手順でプログラムを実行していきます。

- 1. メモリからプログラムを読み込む
- 2. プログラムを実行する
- 3. 1, 2 の繰り返し

ここで、メモリから読み込まれる「プログラム」とは一体何を示しているのでしょうか? 普通のプログラマが書くのは C 言語や R Rust などのプログラミング言語のプログラムですが、通常の CPU はそれをそのまま解釈して実行することはできません。そのため、メモリから読み込まれる「プログラム」とは、CPU が読み込んで実行することができる形式のプログラムです。これはよく「機械語」と呼ばれ、0  $\ge$  1 で表される 2 進数のビット列で記述されています。

メモリからプログラムを読み込んで実行するのが CPU の仕事ということが分かりました。これをもう少し掘り下げます。

まず、プログラムをメモリから読み込むためには、メモリのどこを読み込みたいのかという情報 (アドレス)をメモリに与える必要があります。また、当然ながらメモリが必要です。

CPU はプログラムを実行しますが、一気にすべてのプログラムを読み込んだり実行するわけで

第3章 RV32Iの実装 3.2 プロジェクトの作成

はなく、プログラムの最小単位である「命令」を一つずつ読み込んで実行します。命令をメモリに 要求、取得することを、命令をフェッチするといいます。

命令が CPU に供給されると、CPU は命令のビット列がどのような意味を持っていて何をすればいいかを判定します。このことを、命令をデコードするといいます。

命令をデコードすると、いよいよ計算やメモリアクセスを行います。しかし、例えば足し算を計算するにも何と何を足し合わせればいいのか分かりません。この計算に使うデータは、次のように指定されます。

- レジスタ (= CPU に存在する小さなメモリ) の番号
- 即値 (= 命令のビット列から生成される数値)

計算対象のデータにレジスタと即値のどれを使うかは命令によって異なります。レジスタの番号は命令のビット列の中に含まれています。

計算を実行するユニット (部品) のことを、ALU(Arithmetic Logic Unit) といいます。

計算やメモリアクセスが終わると、その結果をレジスタに格納します。例えば足し算を行う命令なら足し算の結果が、メモリから値を読み込む命令なら読み込まれた値が格納されます。

これで命令の実行は終わりですが、CPU は次の命令を実行する必要があります。今現在実行している命令のアドレスを格納しているメモリのことをプログラムカウンタ (PC) と言い、CPU は PC の値をメモリに渡すことで命令をフェッチしています。CPU は次の命令を実行するために、PC の値を次の命令のアドレスに設定します。ジャンプ命令の場合は、PC の値をジャンプ先のアドレスに設定します。分岐命令の場合は、分岐の成否を計算で判定し、分岐が成立する場合は分岐先のアドレスを PC に設定します。分岐が成立しない場合は、通常の命令と同じように次の命令のアドレスを PC に設定します。

ここまでの話をまとめると、CPU の動作は次のようになります。

- PC に格納されたアドレスにある命令をフェッチする
- 命令を取得したらデコードする
- 計算で使用するデータを取得する(レジスタの値を取得したり、即値を生成する)
- 計算する命令の場合、計算を行う
- メモリにアクセスする命令の場合、メモリ操作を行う
- 計算やメモリアクセスの結果をレジスタに格納する
- PC の値を次に実行する命令に設定する

CPU が何をするものなのかが分かりましたか? 実装を始めましょう。

### 3.2 プロジェクトの作成

まず、Veryl のプロジェクトを作成します。ここでは適当に core という名前にしています。

第3章 RV32Iの実装 3.3 定数の定義

#### ▼リスト 3.1: 新規プロジェクトの作成

```
$ veryl new core
[INFO ] Created "core" project
```

すると、プロジェクト名のフォルダと、その中に Veryl.toml が作成されます。 Veryl.toml を次のように変更してください。

#### ▼リスト 3.2: Veryl.toml

```
[project]
name = "core"
version = "0.1.0"

[build]
sourcemap_target = {type = "none"}
```

Veryl のプログラムを格納するために、プロジェクトのフォルダ内に src フォルダを作成しておいてください。

```
$ cd core
$ mkdir src
```

### 3.3 定数の定義

いよいよプログラムを記述していきます。まず、CPU 内で何度も使用する定数や型を記述する パッケージを作成します。

src/eei.veryl を作成し、次のように記述します。

#### ▼ リスト 3.3: eei.veryl

```
package eei {
    const XLEN: u32 = 32;
    const ILEN: u32 = 32;

    type UIntX = logic<XLEN>;
    type UInt32 = logic<32> ;
    type UInt64 = logic<64> ;
    type Inst = logic<ILEN>;
    type Addr = logic<XLEN>;
}
```

EEI とは、RISC-V execution environment interface の略です。RISC-V のプログラムの実行環境とインターフェースという広い意味があり、ISA の定義も EEI に含まれているため名前を使用しています。

eei パッケージには、次のパラメータを定義します。

第 3 章 RV32I の実装 3.4 メモリ

#### **XLEN**

XLEN は、RISC-V において整数レジスタの長さを示す数字として定義されています。 RV32I のレジスタの長さは 32 ビットであるため、値を 32 にしています。

#### ILEN

ILEN は、RISC-V において CPU の実装がサポートする命令の最大の幅を示す値として 定義されています。RISC-V の命令の幅は、後の章で説明する圧縮命令を除けばすべて 32 ビットです。そのため、値を 32 にしています。

また、何度も使用することになる型に別名を付けています。

#### UIntX, UInt32, UInt64

幅がそれぞれ XLEN, 32,64 の符号なし整数型

#### Inst

命令のビット列を格納するための型

#### Addr

メモリのアドレスを格納するための型。RISC-Vで使用できるメモリ空間の幅は XLEN なので UIntX でもいいですが、アドレスであることを明示するために別名を定義しています。

# 3.4 メモリ

CPU はメモリに格納された命令を実行します。よって、CPU の実装のためにはメモリの実装が必要です。RV32I において命令の幅は 32 ビットです。また、メモリからのロード命令、ストア命令の最大の幅も 32 ビットです。

これを実現するために、次のような要件のメモリを実装します。

- 読み書きの単位は32ビット
- クロックに同期してメモリアクセスの要求を受け取る
- 要求を受け取った次のクロックで結果を返す

#### 3.4.1 メモリのインターフェースの定義

このメモリモジュールには、クロックとリセット信号の他に 7 個のポートを定義する必要があります (表 3.1)。これを一つ一つ定義、接続するのは面倒なため、次のような interface を定義します。

src/membus\_if.veryl を作成し、次のように記述します。

#### ▼リスト 3.4: インターフェースの定義 (membus if.veryl)

import eei::\*;

interface membus\_if {

第 3 章 RV32I の実装 3.4 メモリ

```
var valid : logic ;
    var ready : logic ;
    var addr : Addr ;
    var wen : logic ;
    var wdata : UInt32;
    var rvalid: logic;
    var rdata : UInt32;
    modport master {
        valid : output,
        ready : input ,
        addr : output,
        wen : output,
        wdata : output,
        rvalid: input ,
        rdata : input ,
    }
    modport slave {
        valid : input ,
        ready : output,
        addr : input ,
        wen : input ,
        wdata : input ,
        rvalid: output,
        rdata : output,
    }
}
```

▼表 3.1: メモリモジュールに必要なポート

| ポート名   | 型      | 向き     | 意味                  |
|--------|--------|--------|---------------------|
| clk    | clock  | input  | クロック信号              |
| rst    | reset  | input  | リセット信号              |
| valid  | logic  | input  | メモリアクセスを要求しているかどうか  |
| ready  | logic  | output | メモリアクセスを受容するかどうか    |
| addr   | Addr   | input  | アクセスするアドレス          |
| wen    | logic  | input  | 書き込みかどうか (1 なら書き込み) |
| wdata  | UInt32 | input  | 書き込むデータ             |
| rvalid | logic  | output | 受容した要求の処理が終了したかどうか  |
| rdata  | UInt32 | output | 受容した読み込み命令の結果       |

interface を利用することで、レジスタやワイヤの定義が不要になり、さらにポートの相互接続を 簡潔にすることができます。

#### 3.4.2 メモリの実装

メモリを作る準備が整いました。 src/memory.veryl を作成し、その中にメモリモジュールを記述します。

第 3 章 RV32I の実装 3.4 メモリ

#### ▼リスト 3.5: memory.veryl

```
import eei::*;
module memory #(
    param MEMORY_WIDTH: u32 = 20, // メモリのサイズ
) (
   clk
            : input clock
           : input reset
    rst
    membus : modport membus_if::slave,
    FILE_PATH: input string , // メモリの初期値が格納されたファイルのパス
) {
    var mem: UInt32 [2 ** MEMORY_WIDTH];
    // Addrをmemのインデックスに変換する関数
    function addr_to_memaddr (
       addr: input Addr
    ) -> logic<MEMORY_WIDTH> {
       return addr[MEMORY_WIDTH - 1 + 2:2];
    }
    initial {
       // memをFILE_PATHに格納されているデータで初期化
       if FILE_PATH != "" {
           $readmemh(FILE_PATH, mem);
    }
    always_comb {
       membus.ready = 1;
    }
    always_ff {
       membus.rvalid = membus.valid;
       membus.rdata = mem[addr_to_memaddr(membus.addr)];
       if membus.valid && membus.wen {
           mem[addr_to_memaddr(membus.addr)] = membus.wdata;
       }
   }
}
```

memory モジュールには次のパラメータが定義されています。

#### **MEMORY WIDTH**

メモリのサイズを指定するためのパラメータです。メモリのサイズは 32 ビット \*  $(2^{**}$  MEMORY WIDTH) になります。

#### FILE PATH

メモリの初期値が格納されたファイルのパスです。初期化は\$readmemh システムタスクで行います。(ポートとして定義していますが、本書ではパラメータとして扱います。)

読み込み、書き込み時の動作は次の通りです。

#### 読み込み

読み込みが要求されるとき、 membus.valid が 1 、 membus.wen が 0 、 membus.addr が対象 アドレスになっています。次のクロックで、 membus.rvalid が 1 になり、 membus.rdata はメモリのデータになります。

#### 書き込み

読み込みが要求されるとき、 membus.valid が 1 、 membus.wen が 1 、 membus.addr が 対象アドレスになっています。 always\_ff ブロックでは、 membus.wen が 1 であることを確認し、 1 の場合は対象アドレスに membus.wdata を書き込みます。次のクロックで membus.rvalid が 1 になります。

Addr 型では 1 バイト単位でアドレスを指定しますが、mem レジスタは 32 ビット (=4 バイト) 単位でデータを整列しています。そのため、Addr 型のアドレスをそのまま mem レジスタのイン デックスとして利用することはできません。  $addr_to_memaddr$  関数は、1 バイト単位のアドレスの下位 2 ビットを切り詰めることによって、mem レジスタにおけるインデックスに変換しています。

# 3.5 top モジュールの作成

次に、最上位のモジュールを定義します。

#### ▼リスト 3.6: top.veryl

先ほど作った memory モジュールをインスタンス化しています。また、memory モジュールのポートに接続するための membus if インターフェースもインスタンス化しています。

第 3 章 RV32I の実装 3.6 命令フェッチ

# 3.6 命令フェッチ

メモリを作成したため、命令フェッチ処理を作る準備が整いました。いよいよ CPU のメイン部分を作成していきます。

#### 3.6.1 命令フェッチの実装

src/core.veryl を作成し、次のように記述します。

#### ▼リスト 3.7: core.veryl

```
import eei::*;
module core (
    clk : input clock
    rst : input reset
    membus: modport membus_if::master,
) {
    var if_pc
                      : Addr ;
    var if_is_requested: logic; // フェッチ中かどうか
    var if_pc_requested: Addr ; // 要求したアドレス
    let if_pc_next: Addr = if_pc + 4;
    // 命令フェッチ処理
    always_comb {
        membus.valid = 1;
        membus.addr = if_pc;
        membus.wen = 0;
        membus.wdata = 'x; // wdataは使用しない
    }
    always_ff {
        if_reset {
            if_pc
            if_is_requested = 0;
            if_pc_requested = 0;
        } else {
            if if_is_requested {
                if membus.rvalid {
                    if_is_requested = membus.ready;
                    if membus.ready {
                        if_pc
                                       = if_pc_next;
                        if_pc_requested = if_pc;
                    }
                }
            } else {
                if membus.ready {
                    if_is_requested = 1;
                    if_pc
                                  = if_pc_next;
```

第 3 章 RV32l の実装 3.6 命令フェッチ

if\_pc レジスタは PC(プログラムカウンタ) です。ここで if\_ という prefix は instruction fetch の略です。 if\_is\_requested で現在フェッチ中かどうかを管理しており、フェッチ中のアドレスを if\_pc\_requested に格納しています。

always\_comb ブロックでは、常にメモリにアドレス if\_pc にある命令を要求しています。命令フェッチではメモリの読み込みしか行わないため、 membus.wen は 0 になっています。

上から 1 つめの always\_ff ブロックでは、フェッチ中かどうか、メモリは ready(要求を受け入れる) 状態かどうかによって、 if\_pc , if\_is\_requested , if\_pc\_requested の値を変更しています。メモリに新しくフェッチを要求する時、 if\_pc を次の命令のアドレス ( 4 を足したアドレス) に、 if\_is\_requested を 1 に変更しています。フェッチ中かつ membus.rvalid が 1 のときは命令フェッチが完了しています。その場合は、メモリが ready ならすぐに次の命令フェッチを開始します。

これにより、0,4,8,c,10,... という順番のアドレスの命令を次々にフェッチするようになっています。

上から2つめの always\_ff ブロックはデバッグ用のプログラムです。命令フェッチが完了したときにその結果を \$display システムタスクによって出力します。

次に、top モジュールで core モジュールをインスタンス化し、membus\_if インターフェースを接続します。これによって、メモリと CPU が接続されました。

#### ▼リスト 3.8: top.veryl 内で core モジュールをインスタンス化する

```
inst c: core (
    clk  ,
    rst  ,
    membus ,
);
```

### 3.6.2 命令フェッチのテスト

ここまでのプログラムが正しく動くかを検証します。

Veryl で記述されたプログラムは veryl build コマンドで SystemVerilog のプログラムに変換 することができます。変換されたプログラムをオープンソースの Verilog シミュレータである

第 3 章 RV32I の実装 3.6 命令フェッチ

Verilator で実行することで、命令フェッチが正しく動いていることを確認します。 まず、プログラムをビルドします。

#### ▼ リスト 3.9: Veryl プログラムのビルド

```
$ veryl fmt ←フォーマットする
$ veryl build ←ビルドする
```

上記のコマンドを実行すると、veryl プログラムと同名の .sv ファイルと core.f ファイルが生成されます。 core.f は生成された SystemVerilog のプログラムファイルのリストです。これをシミュレータのビルドに利用します。

シミュレータのビルドには Verilator を利用します。Verilator は与えられた SystemVerilog プログラムを C++ プログラムに変換することでシミュレータを生成します。verilator を利用するために、次のような C++ プログラムを書く必要があります。

src/tb\_verilator.cpp を作成し、次のように記述します。

#### ▼リスト 3.10: tb verilator.cpp

```
#include <iostream>
#include <filesystem>
#include <verilated.h>
#include "Vcore_top.h"
namespace fs = std::filesystem;
int main(int argc, char** argv) {
    Verilated::commandArgs(argc, argv);
    if (argc < 2) {
        std::cout << "Usage: " << argv[0] << " MEMORY_FILE_PATH [CYCLE]" << std::endl;</pre>
        return 1;
    // メモリの初期値を格納しているファイル名
    std::string memory_file_path = argv[1];
    try {
        // 絶対パスに変換する
        fs::path absolutePath = fs::absolute(memory_file_path);
        memory_file_path = absolutePath.string();
    } catch (const std::exception& e) {
        std::cerr << "Invalid memory file path : " << e.what() << std::endl;</pre>
        return 1;
    }
    // シミュレーションを実行するクロックサイクル数
    unsigned long long cycles = 0;
    if (argc >= 3) {
        std::string cycles_string = argv[2];
        try {
             cycles = stoull(cycles_string);
        } catch (const std::exception& e) {
```

第3章 RV32I の実装 3.6 命令フェッチ

```
std::cerr << "Invalid number: " << argv[2] << std::endl;</pre>
              return 1:
         }
    }
    Vcore_top *dut = new Vcore_top();
    dut->MEM_FILE_PATH = memory_file_path;
    // reset
    dut->clk = 0;
    dut->rst = 1;
    dut->eval();
    dut->rst = 0;
    dut->eval();
    // loop
    dut \rightarrow rst = 1:
    for (long long i=0; cycles == 0 || i / 2 < cycles; i++) {
         dut->clk = !dut->clk;
         dut->eval();
    }
    dut->final();
}
```

この C++ プログラムは top モジュール (プログラム中では Vtop\_core クラス) をインスタンス 化し、そのクロックを反転して実行するのを繰り返しています。

このプログラムはコマンドライン引数として次の2つの値を受け取ります。

#### **MEMORY FILE PATH**

メモリの初期値のファイルへのパス。実行時に top モジュールの MEM\_FILE\_PATH パラメータに渡されます。

#### CYCLE

何クロックで実行を終了するかを表す値。0 のときは終了しません。デフォルト値は0 です。

Verilator によるシミュレーションは、トップモジュールのクロック信号を変更して eval 関数を呼び出すことにより実行します。プログラムでは clk を反転させて eval するループの前に top モジュールをリセットする必要があるため、top モジュールの rst を 1 にして eval を実行し、rst を 0 にしてまた eval を実行し、rst を 1 にもどしてから clk を反転しています。

#### シミュレータのビルド

verilator コマンドを実行し、シミュレータをビルドします。

#### ▼リスト 3.11: シミュレータのビルド

```
$ verilator --cc -f core.f --exe src/tb_verialtor.cpp --top-module top --Mdir obj_dir
$ make -C obj_dir -f Vcore_top.mk ←シミュレータをビルドする
```

第3章 RV32Iの実装 3.6 命令フェッチ

#### \$ mv obj\_dir/Vcore\_top obj\_dir/sim ←シミュレータの名前をsimに変更する

verilator --cc コマンドに次のコマンドライン引数を渡して実行することで、シミュレータを 生成するためのプログラムが obj\_dir に生成されます。

#### -f

SystemVerilog プログラムのファイルリストを指定します。今回は core.f を指定しています。

#### --exe

実行可能なシミュレータの生成に使用する、main 関数が含まれた  $C_{++}$  プログラムを指定します。今回は  $src/tb_verilator.cpp$  を指定しています。

#### --top-module

トップモジュールを指定します。今回は top モジュールを指定しています。

#### --Mdir

成果物の生成先を指定します。今回は obj\_dir フォルダに指定しています。

上記のコマンドの実行により、シミュレータが obj\_dir/sim に生成されました。

#### メモリの初期化用ファイルの作成

シミュレータを実行する前にメモリの初期値となるファイルを作成します。 src/sample.hex を 作成し、次のように記述します。

#### ▼リスト 3.12: sample.hex

01234567 89abcdef deadbeef cafebebe ←必ず末尾に改行をいれてください

値は 16 進数で 4 バイトずつ記述されています。シミュレーションを実行すると、このファイルは memory モジュールの **\*readmemh** システムタスクによって読み込みます。それにより、メモリは次のように初期化されます。

▼表 3.2: sample.hex によって設定されるメモリの初期値

| アドレス      | 値        |
|-----------|----------|
| 00000000  | 01234567 |
| 00000004  | 89abcdef |
| 8000000   | deadbeef |
| 0000000c  | cafebebe |
| 00000010~ | 不定       |

第3章 RV32I の実装 3.6 命令フェッチ

#### シミュレータの実行

生成されたシミュレータを実行し、アドレスが0, 4, 8, cのデータが正しくフェッチされていることを確認します。

#### ▼ リスト 3.13: 命令フェッチの動作チェック

```
$ obj_dir/sim src/sample.hex 4
00000000 : 01234567
00000004 : 89abcdef
00000008 : deadbeef
0000000c : cafebebe
```

メモリファイルのデータが4バイトずつ読み込まれていることが確認できます。

#### Makefile の作成

ビルド、シミュレータのビルドのために一々コマンドを打つのは面倒です。これらの作業を一つのコマンドで済ますために、 Makefile を作成し、次のように記述します。

#### ▼リスト 3.14: Makefile

```
PROJECT = core
FILELIST = $(PROJECT).f
TOP_MODULE = top
TB_PROGRAM = src/tb_verilator.cpp
OBJ_DIR = obj_dir/
SIM_NAME = sim
build:
         veryl fmt
         veryl build
clean:
         veryl clean
         rm -rf $(OBJ_DIR)
sim:
         verilator --cc -f $(FILELIST) --exe $(TB_PROGRAM) --top-module $(PROJECT)_$(TOP_MODULE) >
--Mdir $(OBJ_DIR)
         make -C $(OBJ_DIR) -f V$(PROJECT)_$(TOP_MODULE).mk
         mv $(OBJ_DIR)/V$(PROJECT)_$(TOP_MODULE) $(OBJ_DIR)/$(SIM_NAME)
```

これ以降、次のようにビルドやシミュレータのビルドができるようになります。

#### ▼リスト 3.15: Makefile によって追加されたコマンド

```
$ make_build ← Verylプログラムのビルド
$ make_sim ←シミュレータのビルド
$ make_clean ←ビルドした成果物の削除
```

第 3 章 RV32I の実装 3.6 命令フェッチ

#### 3.6.3 フェッチした命令を FIFO に格納する

#### FIFO の作成

フェッチした命令は次々に実行されますが、その命令が何クロックで実行されるかは分かりません。命令が常に1クロックで実行される場合は現状の常にフェッチし続けるようなコードで問題ありませんが、例えばメモリにアクセスする命令は実行に何クロックかかるか分からないため、フェッチされた次の命令を保持しておくバッファを用意しておく必要があります。

そこで、FIFO を作成して、フェッチした命令を格納します。 src/fifo.veryl を作成し、次のように記述します。

#### ▼ リスト 3.16: fifo.veryl

```
module fifo #(
    param DATA_TYPE: type = logic,
    param WIDTH : u32 = 2
) (
    clk : input clock
    rst : input reset
    wready: output logic
    wvalid: input logic
    wdata : input DATA_TYPE,
    rready: input logic
    rvalid: output logic
    rdata : output DATA_TYPE,
) {
    type Ptr = logic<WIDTH>;
    var mem : DATA_TYPE [2 ** WIDTH];
    var head: Ptr
    var tail: Ptr
    let tail_plus1: Ptr = tail + 1;
    always_comb {
        rvalid = head != tail;
        rdata = mem[head];
        wready = tail_plus1 != head;
    }
    always_ff {
        if_reset {
            head = 0;
            tail = 0;
        } else {
            if wready && wvalid {
                 mem[tail] = wdata;
                         = tail + 1;
                 tail
            }
            if rready && rvalid {
                 head = head + 1;
            }
        }
```

第3章 RV32I の実装 3.6 命令フェッチ

```
}
```

fifo モジュールは、 DATA\_TYPE 型のデータを 2 \*\* WIDTH - 1 個格納することができる FIFO です。操作は次のように行います。

#### データを追加する

wready が 1 のとき、データを追加することができます。データを追加するためには、追加したいデータを wdata に格納し、 wvalid を 1 にします。追加したデータは次のクロック以降に取り出すことができます。

#### データを取り出す

rready が 1 のとき、データを取り出すことができます。データを取り出すことができるとき、 rdata にデータが出力されています。 rvalid を 1 にすることで、FIFO にデータを取り出したことを通知することができます。

head レジスタと tail レジスタによってデータの格納状況を管理しています。データを書き込むとき、つまり wready && wvalid のとき、 tail = tail + 1 しています。データを取り出すとき、つまり rready && rvalid のとき、 head = head + 1 しています。

データを書き込める状況とは、 tail に 1 を足しても head を超えない、つまり、 tail が指す場所が一周してしまわないときです。この制限から、FIFO には最大でも 2 \*\* WIDTH - 1 個しかデータを格納することができません。データを取り出せる状況とは、 head と tail の指す場所が違うときです。

#### 命令フェッチ処理の変更

fifo モジュールを使って、次のように命令フェッチ処理を変更します。 まず、fifo モジュールをインスタンス化します。

#### ▼ リスト 3.17: fifo モジュールのインスタンス化

```
// ifのFIFOのデータ型
struct if_fifo_type {
    addr: Addr,
    bits: Inst,
}

// FIFOの制御用レジスタ
var if_fifo_wready: logic ;
var if_fifo_wvalid: logic ;
var if_fifo_wdata : if_fifo_type;
var if_fifo_rready: logic ;
var if_fifo_rready: logic ;
var if_fifo_rvalid: logic ;
var if_fifo_rvalid: logic ;
var if_fifo_rdata : if_fifo_type;

// フェッチした命令を格納するFIFO
inst if_fifo: fifo #(
    DATA_TYPE: if_fifo_type,
```

第 3 章 RV32l の実装 3.6 命令フェッチ

まず、FIFO に入れるデータの型として if\_fifo\_type という構造体を定義します。 if\_fifo\_type には、命令のアドレス ( addr ) と命令のビット列 ( bits ) を格納するためのメンバーが含まれています。

次に、fifo モジュールとデータの受け渡しをするための変数を定義し、fifo モジュールを if\_fifo という名前でインスタンス化しています。 DATA\_TYPE パラメータに if\_fifo\_type を 渡すことでアドレスと命令のペアを格納することができるようにし、 WIDTH に 3 と指定することで、サイズを 2\*\*3-1=7 にしています。このサイズは適当です。

fifo モジュールを用意したので、メモリへフェッチ指令を送る処理を変更します。

#### ▼ リスト 3.18: フェッチ処理の変更

```
// 命令フェッチ処理
always_comb {
    // FIFOに空きがあるとき、命令をフェッチする
    membus.valid = if_fifo_wready; ← 1をif_fifo_wreadyに変更
    membus.addr = if_pc;
    membus.wen = 0;
    membus.wdata = 'x; // wdataは使用しない
    // 常にFIFOから命令を受け取る
    if_fifo_rready = 1;
}
```

上のコードでは、メモリに命令フェッチを要求する条件を、FIFO に空きがあるという条件に変更しています。これにより、FIFO があふれてしまうことがなくなります。また、とりあえず FIFO から常にデータを取り出すようにしています。

次に、命令をフェッチできたら FIFO に格納するようにします。

#### ▼ リスト 3.19: FIFO へのデータの格納

```
always_ff {
...
// IFのFIFOの制御
if if_is_requested && membus.rvalid { ←フェッチできた時
if_fifo_wvalid = 1;
if_fifo_wdata.addr = if_pc_requested;
if_fifo_wdata.bits = membus.rdata;
```

```
} else {
    if if_fifo_wvalid && if_fifo_wready { ← FIFOにデータを格納できる時
        if_fifo_wvalid = 0;
    }
}
```

上のコードを  $always_ff$  ブロックの中に追加します。また、 $if_fifo_wvalid$  と  $if_fifo_wdata$ を  $if_reset$  内で0に初期化してください。

フェッチができた時、  $if_fifo_wvalid$  レジスタの値を 1 にして、  $if_fifo_wdata$  レジスタにフェッチした命令とアドレスを格納します。これにより、次のクロック以降の FIFO に空きがあるタイミングでデータが追加されます。

それ以外の時、FIFO にデータを格納しようとしていて FIFO に空きがあるとき、 $if_fifo_wvalid$  を 0 にすることでデータの追加を完了します。

命令フェッチは FIFO に空きがあるときにのみ行うため、まだ追加されていないデータ  $if_fifo_wdata$  レジスタに格納されていても別のデータに上書きされてしまうことはありません。

#### ▼ リスト 3.20: 命令を表示する

```
let inst_pc : Addr = if_fifo_rdata.addr;
let inst_bits: Inst = if_fifo_rdata.bits;

always_ff {
    if if_fifo_rvalid {
        $display("%h : %h", inst_pc, inst_bits);
    }
}
```

命令を表示するコードを上のように変更し、シミュレータを実行しましょう。命令がフェッチされて表示されるまでに、FIFO に格納して取り出すクロック分だけ遅延があることに注意してください。

#### ▼ リスト 3.21: FIFO をテストする

```
$ make build sim
$ obj_dir/sim src/sample.hex 7
00000000 : 01234567
00000004 : 89abcdef
00000008 : deadbeef
0000000c : cafebebe
```

### 3.7 命令のデコードと即値の生成

命令をフェッチすることができたら、フェッチした命令がどのような意味を持つかをチェックし、CPU が何をすればいいかを判断するためのフラグや値を生成します。この作業のことを、命

令のデコードと呼びます。

RISC-V にはいくつかの命令の形式がありますが、RV32I には R, I, S, B, U, J の 6 つの形式の命令が存在しています。



▲図 3.1: RISC-V の命令形式 (引用元: The RISC-V Instruction Set Manual Volume I: Unprivileged Architecture version 20240411 2.3. Immediate Encoding Variants)

#### R形式

ソースレジスタ (rs1, rs2) が 2 つ、デスティネーションレジスタ (rd) が 1 つの命令形式です。2 つのソースレジスタの値を使って計算し、その結果をデスティネーションレジスタに格納します。例えば ADD, SUB 命令に使用されています。

#### I形式

ソースレジスタ (rs1) が 1 つ、デスティネーションレジスタ (rd) が 1 つの命令形式です。 12 ビットの即値 (imm[11:0]) が命令中に含まれており、これと rs1 を使って計算し、その 結果をデスティネーションレジスタに格納します。例えば ADDI, SUBI 命令に使用されて います。

#### S形式

ソースレジスタ (rs1, rs2) が 2 つ、デスティネーションレジスタ (rd) が 1 つの命令形式です。12 ビットの即値 (imm[11:5], imm[4:0]) が命令中に含まれており、これとソースレジスタを使って計算やメモリにアクセスし、その結果をデスティネーションレジスタに格納します。例えば SW 命令 (メモリにデータを格納する命令) に使用されています。

#### B 形式

ソースレジスタ (rs1, rs2) が 2 つの命令形式です。12 ビットの即値

(imm[12], imm[11], imm[10:5], imm[4:1])が命令中に含まれています。分岐命令に使用されており、ソースレジスタの計算の結果が分岐を成立させる場合、即値を使ってジャンプします。

#### U形式

デスティネーションレジスタ (rd) が 1 つの命令形式です。20 ビットの即値 ( imm[31:12] ) が命令中に含まれています。例えば LUI 命令 (レジスタの上位 20 ビットを設定する命令) に使用されています。

#### J形式

デスティネーションレジスタ (rd) が 1 つの命令形式です。20 ビットの即値 ( imm[20], imm[19:12], imm[11], imm[10:1] ) が命令中に含まれています。例えば JAL 命令 (ジャンプ命令) に使用されており、PC に即値を足した相対位置にジャンプします。

全ての命令形式には opcode が共通して存在しています。命令の判別には opcode 、 funct3 、 funct7 を利用します。

#### 3.7.1 定数と型の定義

デコード処理を書く前に、デコードに利用する定数と型を定義します。 src/corectrl.veryl を作成し、次のように記述します。

#### ▼リスト 3.22: corectrl.veryl

```
import eei::*:
package corectrl {
   // 命令形式を表す列挙型
   enum InstType: logic<6> {
      X = 6'b0000000,
       R = 6'b000001,
       I = 6'b000010.
       S = 6'b000100,
      B = 6'b001000,
      U = 6'b010000,
       J = 6'b100000,
   }
   // 制御に使うフラグ用の構造体
   struct InstCtrl {
             : InstType , // 命令の形式
       itype
       rwb_en : logic
                        , // レジスタに書き込むかどうか
                        , // LUI命令である
            : logic
       is_lui
       is_aluop : logic
                         , // ALUを利用する命令である
                        , // ジャンプ命令である
       is_jump : logic
                        , // ロード命令である
       is_load : logic
       is_system: logic
                       , // CSR命令である
                         , // フェンス命令である
       is_fence : logic
       funct3 : logic <3>、// 命令のfunct3フィールド
       funct7 : logic <7>, // 命令のfunct7フィールド
```

```
}
}
```

InstType は、命令の形式を表すための列挙型です。 InstType の幅は 6 ビットで、それぞれのビットに 1 つの命令形式が対応しています。どの命令形式にも対応しない場合、すべてのビットが0 の InstType::X を対応させます。

InstCtrl は、制御に使うフラグを列挙するための構造体です。 itype には命令の形式、funct3 , funct7 には、それぞれ命令の funct3 , funct3 フィールドを格納します。これ以外の構造体のメンバーについては、使用するときに説明します。

命令をデコードするとき、まず opcode を使って判別します。このために、デコードに使う定数 eei パッケージに記述します。

#### ▼ リスト 3.23: eei.veryl に追加で記述する

```
// opcode
const OP_OP_IMM : logic<7> = 7'b0010011;
const OP_LUI : logic<7> = 7'b0110111;
const OP_AUIPC : logic<7> = 7'b0110111;
const OP_OP : logic<7> = 7'b0110011;
const OP_JAL : logic<7> = 7'b1101111;
const OP_JAL : logic<7> = 7'b1100111;
const OP_BRANCH : logic<7> = 7'b1100011;
const OP_BRANCH : logic<7> = 7'b1100011;
const OP_STORE : logic<7> = 7'b01000011;
const OP_STORE : logic<7> = 7'b01000111;
const OP_STORE : logic<7> = 7'b01000111;
const OP_SYSTEM : logic<7> = 7'b00001111;
```

これらの値とそれぞれの命令の対応については、仕様書 Volume Iの 37. RV32/64G Instruction Set Listings を確認してください。

#### 3.7.2 デコードと即値の生成

デコード処理を書く準備が整いました。 src/inst\_decoder.veryl を作成し、次のように記述します。

#### ▼リスト 3.24: inst decoder.veryl

```
import eei::*;
import corectrl::*;

module inst_decoder (
    bits: input Inst ,
    ctrl: output InstCtrl,
    imm : output UIntX ,
) {
    // 即値の生成
    let imm_i_g: logic<12> = bits[31:20];
    let imm_s_g: logic<12> = {bits[31:25], bits[11:7]};
    let imm_b_g: logic<12> = {bits[31], bits[7], bits[30:25], bits[11:8]};
```

```
let imm_u_g: logic<20> = bits[31:12];
    let imm_j_g: logic<20> = {bits[31], bits[19:12], bits[20], bits[30:21]};
    let imm_z_g: logic<17> = bits[31:15]; // {csr address, uimm}
    let imm_i: UIntX = {imm_i_g[msb] repeat XLEN - $bits(imm_i_g), imm_i_g};
    let imm_s: UIntX = {imm_s_g[msb] repeat XLEN - $bits(imm_s_g), imm_s_g};
    let imm_b: UIntX = {imm_b_g[msb] repeat XLEN - $bits(imm_b_g) - 1, imm_b_g, 1'b0};
    let imm_u: UIntX = {imm_u_g[msb] repeat XLEN - $bits(imm_u_g) - 12, imm_u_g, 12'b0};
    let imm_j: UIntX = {imm_j_g[msb] repeat XLEN - $bits(imm_j_g) - 1, imm_j_g, 1'b0};
    let imm_z: UIntX = {1'b0 repeat XLEN - $bits(imm_z_g), imm_z_g};
    let op: logic<7> = bits[6:0];
    let f7: logic<7> = bits[31:25];
    let f3: logic<3> = bits[14:12];
    const T: logic = 1'b1;
    const F: logic = 1'b0;
    always_comb {
        imm = case op {
            OP_LUI, OP_AUIPC
                                                       : imm_u,
             OP_JAL
                                                       : imm_j,
             OP_JALR, OP_LOAD, OP_OP_IMM, OP_MISC_MEM: imm_i,
             OP_STORE
                                                       : imm_s,
             OP_SYSTEM
                                                       : imm_z,
             default
                                                       : 'x,
        };
        ctrl = {case op {
            OP LUI
                       : {InstType::U, T, T, F, F, F, F, F},
                        : {InstType::U, T, F, F, F, F, F, F},
             OP_AUIPC
             OP_JAL
                       : {InstType::J, T, F, F, T, F, F},
             OP_JALR : {InstType::I, T, F, F, T, F, F},
             OP_BRANCH : {InstType::B, F, F, F, F, F, F, F},
                       : {InstType::I, T, F, F, F, T, F, F},
             OP_LOAD
             OP_STORE
                       : {InstType::S, F, F, F, F, F, F},
                       : {InstType::R, T, F, T, F, F, F, F},
             OP_OP_IMM : {InstType::I, T, F, T, F, F, F},
             OP_MISC_MEM: {InstType::I, F, F, F, F, F, T},
             OP_SYSTEM : {InstType::I, T, F, F, F, F, T, F},
             default
                      : {InstType::X, F, F, F, F, F, F, F},
        }, f3, f7};
    }
}
```

inst\_decoder モジュールは、命令のビット列 bits を受け取り、制御信号 ctrl と即値 imm を出力します。

#### 即値の生成

B形式の命令について考えます。まず、命令のビット列から即値部分を取り出して、 imm\_b\_g ワイヤを生成します。B形式の命令内に含まれている即値は12ビットで、最上位ビットは符号ビッ

トです。最上位ビットを繰り返す (符号拡張する) ことによって、32 ビットの即値  $imm_b$  を生成します。

imm\_z は CSR 命令で使用する即値をまとめたものです。これについては後の章で説明します。 always\_comb ブロックでは、opcode を case 式で分岐することにより imm ポートに適切な即値を出力しています。

#### 制御フラグの生成

opcode が OP-IMM な命令、例えば ADDI 命令について考えます。ADDI 命令は、即値とソースレジスタの値を足し、デスティネーションレジスタに結果を格納する命令です。

always\_comb ブロックでは、opcode が OP\_OP\_IMM のとき、次のように制御信号 ctrl を設定します。

- 命令形式 itype を InstType::I に設定します
- funct3 , funct7 を命令中のビットをそのまま設定します
- 結果をレジスタに書き込むため、 rwb\_en を 1 に設定します
- ALU(計算を実行するユニット) を利用するため、 is\_aluop を 1 に設定します。
- それ以外のメンバーは 0 に設定します。

#### 3.7.3 デコーダのインスタンス化

inst\_decoder モジュールを、 core モジュールでインスタンス化します。

#### ▼リスト 3.25: inst decoder のインスタンス化 (core.veryl)

```
let inst_pc : Addr = if_fifo_rdata.addr;
let inst_bits: Inst = if_fifo_rdata.bits;
var inst_ctrl: InstCtrl;
var inst_imm : UIntX ;

inst decoder: inst_decoder (
    bits: inst_bits,
    ctrl: inst_ctrl,
    imm : inst_imm ,
);
```

まず、デコーダと core モジュールを接続するために inst\_ctrl と inst\_imm を定義します。次に、inst\_decoder モジュールをインスタンス化します。 bits ポートに inst\_bits を渡すことで、フェッチした命令をデコードします。

#### ▼ リスト 3.26: デコード結果の表示プログラム (core.veryl)

```
always_ff {
    if if_fifo_rvalid {
        $display("%h : %h", inst_pc, inst_bits);
        $display(" itype : %b", inst_ctrl.itype);
        $display(" imm : %h", inst_imm);
}
```

}

デバッグ用の always\_ff ブロックに、デコードした結果を表示するプログラムを記述します。 sample.hex をメモリの初期値として使い、デコード結果を確認します。

#### ▼ リスト 3.27: デコーダのテスト

```
$ make build sim
$ obj_dir/sim src/sample.hex 7
00000000 : 01234567
          : 000010
  itype
          : 00000012
  imm
00000004 : 89abcdef
  itype
          : 100000
  imm
           : fffbc09a
00000008 : deadbeef
          : 100000
  itype
           : fffdb5ea
0000000c : cafebebe
  itype
          : 000000
           : 00000000
  imm
```

例えば 01234567 は、 jalr x10, 18(x6) という命令のビット列になります。命令の種類は JALR で、命令形式は I 形式、即値は 10 進数で 18 です。デコード結果を確認すると、 itype が 0000010 、 imm が 00000012 に なっており、正しくデコードできていることが確認 できます。

### 3.8 レジスタの定義と読み込み

RV32I の仕様では、32 ビット幅のレジスタが 32 個用意されています。0 番目のレジスタの値は常に0です。

命令を実行するとき、実行に使うデータをレジスタ番号で指定することがあります。実行に使うデータとなるレジスタのことを、ソースレジスタと呼びます。また、命令の結果を、指定された番号のレジスタに格納することがあります。このために使われるレジスタのことを、デスティネーションレジスタと呼びます。

core モジュールに、レジスタを定義します。RV32I のレジスタの幅は XLEN(=32) ビットです。 よって、サイズが 32 の UIntX 型のレジスタの配列を定義します。

#### ▼ リスト 3.28: レジスタの定義 (core.veryl)

```
// レジスタ
var regfile: UIntX<32>;
```

レジスタをまとめたもののことをレジスタファイルと呼ぶため、 regfile という名前をつけています。

図 3.1 を見るとわかるように、RISC-V の命令は形式によってソースレジスタの数が異なります。例えば、R 形式はソースレジスタが 2 つで、2 つのレジスタのデータを使って実行されます。それに対して、I 形式のソースレジスタは 1 つです。I 形式の命令の実行には、ソースレジスタのデータと即値を利用します。

レジスタを定義したので、命令が使用するレジスタのデータを取得します。命令のビット列の中のソースレジスタの番号の場所は、命令形式が違っても共通の場所にあります。

ここで、プログラムを簡単にするために、命令中のソースレジスタの番号にあたる場所に、常に ソースレジスタの番号が書かれていると解釈します。更に、命令がレジスタのデータを利用するか どうかに関係なく、常にレジスタのデータを読み込むことにします。

#### ▼リスト 3.29: 命令が使うレジスタのデータを取得する (core.veryl)

```
// レジスタ番号
let rs1_addr: logic<5> = inst_bits[19:15];
let rs2_addr: logic<5> = inst_bits[24:20];

// ソースレジスタのデータ
let rs1_data: UIntX = if rs1_addr == 0 {
    0
} else {
    regfile[rs1_addr]
};
let rs2_data: UIntX = if rs2_addr == 0 {
    0
} else {
    regfile[rs2_addr]
};
```

if 式により、0番目のレジスタが指定されたときは、常に0になるようにします。 レジスタの値を読み込めていることを確認するために、次のように記述します。

#### ▼ リスト 3.30: レジスタの値を表示する (core.veryl)

```
always_ff {
    if if_fifo_rvalid {
        $display("%h : %h", inst_pc, inst_bits);
        $display(" itype : %b", inst_ctrl.itype);
        $display(" imm : %h", inst_imm);
        $display(" rs1[%d] : %h", rs1_addr, rs1_data);
        $display(" rs2[%d] : %h", rs2_addr, rs2_data);
    }
}
```

\$display システムタスクで、命令のレジスタ番号とデータを表示します。早速動作のテストをしたいところですが、今のままだとレジスタのデータが初期化されておらず、0番目のレジスタのデータ以外は不定 (0か 1 か分からない) になってしまいます。

これではテストする意味がないため、レジスタの値を適当な値に初期化します。

第 3 章 RV32I の実装 3.9 ALU を作り、計算する

#### ▼ リスト 3.31: レジスタの値を初期化する (core.veryl)

```
// レジスタの初期化
always_ff {
    if_reset {
        for i: i32 in 0..32 {
            regfile[i] = i + 100;
        }
    }
}
```

上のコードでは、 always\_ff ブロックの if\_reset で、n 番目 (32>n>0) のレジスタの値を n + 100 で初期化しています。

#### ▼リスト 3.32: レジスタ読み込みのデバッグ

```
$ make build sim
$ obi dir/sim sample.hex 7
00000000 : 01234567
  itype : 000010
        : 00000012
  imm
  rs1[ 6]: 0000006a
  rs2[18] : 00000076
00000004 : 89abcdef
  itype : 100000
         : fffbc09a
  imm
  rs1[23]: 0000007b
  rs2[26] : 0000007e
00000008 : deadbeef
  itype : 100000
         : fffdb5ea
  rs1[27] : 0000007f
  rs2[10] : 0000006e
0000000c : cafebebe
  itype : 00<u>0000</u>
         : 00000000
  rs1[29] : 00000081
  rs2[15] : 00000073
```

01234567 は jalr x10, 18(x6) です。JALR 命令は、ソースレジスタ x6 を使用します。 x6 はレジスタ番号が 6 であることを表しており、値は 106 になります。これは 16 進数で 6a です。シミュレーションと結果が一致していることを確認してください。

### **3.9 ALU** を作り、計算する

命令は足し算や引き算、ビット演算などの計算を行います。計算の対象となるデータが揃ったので、ALU(計算する部品)を作成します。

第 3 章 RV32I の実装 3.9 ALU を作り、計算する

#### 3.9.1 ALU の作成

データの幅は XLEN です。計算には、符号付き整数と符号なし整数向けの計算があります。これ に利用するために、eei モジュールに XLEN ビットの符号あり整数型を定義します。

#### ▼ リスト 3.33: XLEN ビットの符号付き整数を定義する (eei.veryl)

```
type SIntX = signed logic<XLEN>;
type SInt32 = signed logic<32> ;
type SInt64 = signed logic<64> ;
```

次に、 src/alu.veryl を作成し、次のように記述します。

#### ▼ リスト 3.34: alu.veryl

```
import eei::*;
import corectrl::*;
module alu (
     ctrl : input InstCtrl,
     op1 : input UIntX
     op2 : input UIntX
     result: output UIntX
) {
     let add: UIntX = op1 + op2;
     let sub: UIntX = op1 - op2;
    let srl: UIntX = op1 >> op2[4:0];
    let sra: SIntX = $signed(op1) >>> op2[4:0];
    always_comb {
         if ctrl.is_aluop {
             case ctrl.funct3 {
                  3'b000: result = if ctrl.itype == InstType::I | ctrl.funct7 == 0 {
                               add // ADD, ADDI
                           } else {
                               sub // SUB
                  3'b001: result = op1 << op2[4:0]; // SLL, SLLI
                  3'b010: result = {1'b0 repeat XLEN - 1, $signed(op1) <: $signed(op2)}; // SLT,>
> SLTI
                  3'b011: result = {1'b0 repeat XLEN - 1, op1 <: op2}; // SLTU, SLTUI
                  3'b100: result = op1 ^ op2; // XOR, XORI
                  3'b101: result = if ctrl.funct7 == 0 {
                               srl // SRL, SRLI
                           } else {
                               sra // SRA, SRAI
                          };
                  3'b110 : result = op1 | op2; // OR, ORI
                  3'b111 : result = op1 & op2; // AND, ANDI
                  default: result = 'x;
             }
         } else {
             result = add;
```

```
}
}
```

alu モジュールには、次のポートを定義します。

| ポート名   | 方向     | 型        | 用途       |
|--------|--------|----------|----------|
| ctrl   | input  | InstCtrl | 制御用信号    |
| op1    | input  | UIntX    | 1 つ目のデータ |
| op2    | input  | UIntX    | 2 つ目のデータ |
| result | output | UIntX    | 結果       |

▼表 3.3: alu モジュールのポート定義

命令が ALU でどのような計算を行うかは命令の種別によって異なります。RV32I では、仕様書の 2.4. Integer Computational Instructions (整数演算命令) に定義されている命令は、命令のfunct3, funct7 フィールドによって計算の種類を特定することができます。

それ以外の命令は、CSR 命令を除いて足し算しか行いません。そのため、デコード時に整数演算命令とそれ以外の命令を InstCtrl.is\_aluop で区別し、整数演算命令以外は常に足し算を行うようにしています。具体的には、 opcode が OP か OP-IMM の命令の InstCtrl.is\_aluop を 1 にしています。(inst decoder モジュールを確認してください)

**always\_comb** ブロックでは、case 文で funct3 によって計算を区別します。それだけでは区別できないとき、funct7 を使用します。

#### ▼ リスト 3.35: ALU に渡すデータの用意 (core.veryl)

```
// ALU
var op1
               : UIntX;
               : UIntX;
var op2
var alu_result: UIntX;
always_comb {
    case inst_ctrl.itype {
         InstType::R, InstType::B: {
                                          op1 = rs1_data;
                                          op2 = rs2_data;
                                      }
         InstType::I, InstType::S: {
                                          op1 = rs1_data;
                                          op2 = inst_imm;
                                      }
         InstType::U, InstType::J: {
                                          op1 = inst_pc;
                                          op2 = inst_imm;
                                      }
         default: {
                       op1 = 'x;
                       op2 = 'x;
```

```
}
}
```

次に、ALU に渡すデータを用意します。 UIntX 型の変数 op1 , op2 , alu\_result を定義し、 always\_comb ブロックで値を割り当てます。割り当てるデータは命令形式によって次のように異なります。

#### R形式, B形式

R 形式, B 形式は、レジスタのデータとレジスタのデータの演算を行います。 op1 , op2 は、レジスタのデータ rs1\_data , rs2\_data になります。

#### I形式,S形式

I 形式、S 形式は、レジスタのデータと即値の演算を行います。 op1 、op2 は、それぞれレジスタのデータ rs1\_data 、即値 inst\_imm になります。S 形式はメモリのストア命令に利用されており、レジスタのデータと即値を足し合わせた値がアクセスするアドレスになります。

#### U形式,J形式

U形式, J形式は、即値と PC を足した値、または即値を使う命令に使われています。 op1 , op2 は、それぞれ PC inst\_pc , 即値 inst\_imm になります。J形式は JAL 命令に利用されており、即値と PC を足した値がジャンプ先になります。U 形式は AUIPC 命令と LUI 命令に利用されています。AUIPC 命令は、即値と PC を足した値をデスティネーションレジスタに格納します。LUI 命令は、即値をそのままデスティネーションレジスタに格納します。

#### ▼リスト 3.36: ALU のインスタンス化 (core.veryl)

ALU に渡すデータを用意したので、alu モジュールをインスタンス化します。結果を受け取る用の変数として、 alu\_result を指定します。

#### 3.9.2 ALU のテスト

最後に ALU が正しく動くことを確認します。 always\_ff ブロックで、 op1 , op2 , alu\_result を表示します。

#### ▼ リスト 3.37: ALU の結果表示 (core.veryl)

```
always_ff {
    if if_fifo_rvalid {
```

第 3 章 RV32I の実装 3.9 ALU を作り、計算する

```
$display("%h: %h", inst_pc, inst_bits);
$display(" itype : %b", inst_ctrl.itype);
$display(" imm : %h", inst_imm);
$display(" rs1[%d]: %h", rs1_addr, rs1_data);
$display(" rs2[%d]: %h", rs2_addr, rs2_data);
$display(" op1 : %h", op1); 一追加
$display(" op2 : %h", op2); 一追加
$display(" alu res: %h", alu_result); 一追加
}
}
```

sample.hex を次のように書き換えます。

#### ▼リスト 3.38: sample.hex を書き換える

```
02000093 // addi x1, x0, 32
00100117 // auipc x2, 256
002081b3 // add x3, x1, x2
```

それぞれの命令の意味は次のとおりです。

▼表 3.4: 命令の意味

| アドレス     | 命令              | 意味            |
|----------|-----------------|---------------|
| 00000000 | addi x1, x0, 32 | x1 = x0 + 32  |
| 00000004 | auipc x2, 256   | x2 = pc + 256 |
| 00000008 | add x3, x1, x2  | x3 = x1 + x2  |

シミュレータを実行し、結果を確かめます。

#### ▼ リスト 3.39: ALU のデバッグ

```
$ make build sim
$ obj_dir/sim src/sample.hex 6
00000000 : 02000093
  itype : 000010
       : 00000020
  imm
  rs1[ 0] : 00000000
  rs2[ 0] : 00000000
         : 00000000
         : 00000020
  op2
  alu res : 00000020
00000004 : 00100117
  itype : 010000
       : 00100000
  rs1[ 0] : 00000000
  rs2[ 1] : 00000065
         : 00000004
  op1
  op2
         : 00100000
  alu res : 00100004
00000008 : 002081b3
```

itype : 000001
imm : 00000000
rs1[1] : 00000065
rs2[2] : 00000066
op1 : 00000065
op2 : 00000066
alu res : 000000cb

まだ結果をディスティネーションレジスタに格納する処理を作成していません。そのため、レジスタの値は変わらないことに注意してください

#### addi x1, x0, 32

op1 は 0 番目のレジスタの値です。0 番目のレジスタの値は常に 0 であるため、000000000 と表示されています。 op2 は即値です。即値は 32 であるため、16 進数で 00000020 と表示されています。ALU の計算結果として、0 と 32 を足した結果 00000020 が表示されています。

#### auipc x2, 256

op1 は PC です。 op1 には、命令のアドレス 00000004 が表示されています。 op2 は即値です。 256 を 12bit 左にシフトした値 00100000 が表示されています。ALU の計算結果として、これを足した結果 00100004 が表示されています。

#### add x3. x1. x2

op1は 1 番目のレジスタの値です。1 番目のレジスタは 101として初期化しているので、00000065と表示されています。2 番目のレジスタは 102として初期化しているので、00000066と表示されています。ALU の計算結果として、これを足した結果 000000cb が表示されています。

### 3.10 レジスタに結果を書き込む

CPU はレジスタから値を読み込み、これを計算して、レジスタに結果の値を書き戻します。レジスタに値を書き戻すことを、ライトバックと言います。

ライトバックする値は、計算やメモリアクセスの結果です。まだメモリにアクセスする処理を実装していませんが、先にライトバック処理を実装します。

#### 3.10.1 ライトバックの実装

書き込む対象のレジスタは、命令の rd フィールドによって番号で指定します。デコード時に、ライトバックする命令かどうかを InstCtrl.rwb\_en に格納しています。(inst\_decoder モジュールを確認してください)

#### ▼ リスト 3.40: ライトバック処理の実装 (core.veryl)

#### 3.10.2 ライトバックのテスト

always\_ff ブロックに、ライトバック処理の概要を表示するプログラムを記述します。処理している命令がライトバックする命令のときにのみ、 \$display システムコールを呼び出します。

#### ▼ リスト 3.41: 結果の表示 (core.veryl)

```
if inst_ctrl.rwb_en {
     $display(" reg[%d] <= %h", rd_addr, wb_data);
}</pre>
```

シミュレータを実行し、結果を確かめます。

#### ▼リスト 3.42: ライトバックのデバッグ

```
$ make build sim
$ obj_dir/sim sample.hex 6
00000000 : 02000093
           : 000010
  itype
           : 00000020
  rs1[ 0] : 00000000
  rs2[ 0] : 0000000
           : 00000000
  op1
  op2
           : 00000020
  alu res : 00000020
  reg[ 1] <= 000000<u>20</u>
00000004 : 00100117
  itype
           : 010000
  imm
            : 00100000
 rs1[ 0] : 00000000
  rs2[ 1] : 00000020
            : 00000004
  op1
           : 00100000
  op2
  alu res : 00100004
  reg[ 2] <= 00100004
00000008 : 002081b3
```

```
itype : 000001
imm : 00000000
rs1[ 1] : 00000020
rs2[ 2] : 00100004
op1 : 0000020
op2 : 00100004
alu res : 00100024
reg[ 3] <= 00100024</pre>
```

#### addi x1, x0, 32

x1 に、0 と 32 を足した結果を格納しています。

#### auipc x2, 256

x2 に、PC と 256 を足した結果を格納しています。

#### add x3, x1, x2

x1 は 1 つ目の命令で 000000020 に、x2 は 2 つ目の命令で 00100004 にされています。x3 に、x1 と x2 を足した結果 00100024 を格納しています。

おめでとうございます! この CPU は整数演算命令の実行ができるようになりました。

## 3.11 ロード命令とストア命令の実装

RV32I には、メモリのデータをロードする (読み込む), ストアする (書き込む) 命令として次の命令があります。

| 命令               | 作用                               |
|------------------|----------------------------------|
| LB               | 8ビットのデータを読み込む。上位 24 ビットは符号拡張する   |
| LBU              | 8ビットのデータを読み込む。上位 24 ビットは 0 とする   |
| LH               | 16 ビットのデータを読み込む。上位 16 ビットは符号拡張する |
| LHU              | 16 ビットのデータを読み込む。上位 16 ビットは 0 とする |
| LW               | 32 ビットのデータを読み込む                  |
| $_{\mathrm{SB}}$ | 8 ビットのデータを書き込む                   |
| SH               | 16 ビットのデータを書き込む                  |
| SW               | 32 ビットのデータを書き込む                  |

▼表 3.5: ロード命令, ストア命令

ロード命令は I 形式、ストア命令は S 形式です。これらの命令で指定するメモリのアドレスは、 rs1 と即値の足し算です。ALU に渡すデータが rs1 と即値になっていることを確認してください (リスト 3.29)。ストア命令は、rs2 の値をメモリに格納します。

#### 3.11.1 LW, SW 命令の実装

8 ビット, 16 ビット単位で読み書きを行う命令の実装は少し大変です。まず 32 ビット単位で読

み書きを行う LW, SW 命令を実装します。

#### memunit モジュールの作成

メモリ操作を行うモジュールを memunit.veryl に記述します。

#### ▼リスト 3.43: memunit.veryl

```
import eei::*:
import corectrl::*;
module memunit (
   clk : input clock
   rst : input reset
   valid : input logic
  is_new: input logic
                              , // 命令が新しく供給されたかどうか
                             , // 命令のInstCtrl
  ctrl : input InstCtrl addr : input Addr
                              , // アクセスするアドレス
                              , // ストア命令で書き込むデータ
   rs2 : input UIntX
                              , // ロード命令の結果 (stall = 0のときに有効)
   rdata : output UIntX
   stall : output logic
                              ,// メモリアクセス命令が完了していない
   membus: modport membus_if::master, // メモリとのinterface
) {
   // 命令がメモリにアクセスする命令か判別する関数
   function inst_is_memop (
      ctrl: input InstCtrl,
   ) -> logic {
      return ctrl.itype == InstType::S || ctrl.is_load;
   }
   // 命令がストア命令か判別する関数
   function inst_is_store (
      ctrl: input InstCtrl,
   ) -> logic {
       return inst_is_memop(ctrl) && !ctrl.is_load;
   }
   // memunitの状態を表す列挙型
   enum State: logic<2> {
      Init, // 命令を受け付ける状態
      WaitReady、// メモリが操作可能になるのを待つ状態
      WaitValid, // メモリ操作が終了するのを待つ状態
   }
   var state: State;
   var req_wen : logic ;
   var req_addr : Addr ;
   var req_wdata: UInt32;
   always_comb {
      // メモリアクセス
      membus.valid = state == State::WaitReady;
```

```
membus.addr = req_addr;
        membus.wen = req_wen;
        membus.wdata = req_wdata;
        // loadの結果
        rdata = membus.rdata;
        // stall判定
        stall = valid & case state {
            State::Init : is_new && inst_is_memop(ctrl),
            State::WaitReady: 1,
            State::WaitValid: !membus.rvalid,
            default
                        : 0,
        };
    }
    always_ff {
        if_reset {
            state
                     = State::Init;
            req_wen = 0;
            req_addr = 0;
            req_wdata = 0;
        } else {
            if valid {
                 case state {
                     State::Init: if is_new & inst_is_memop(ctrl) {
                                       state = State::WaitReady;
                                       req_wen = inst_is_store(ctrl);
                                       req_addr = addr;
                                       req_wdata = rs2;
                     State::WaitReady: if membus.ready {
                                            state = State::WaitValid;
                     State::WaitValid: if membus.rvalid {
                                            state = State::Init;
                     default: {}
                }
            }
        }
   }
}
```

memunit モジュールでは、命令がメモリにアクセスする命令の時、ALU から受け取ったアドレスをメモリに渡して操作を実行します。

命令がメモリにアクセスする命令かどうかは。  $inst_is_memop$  関数で判定します。ストア命令のとき、命令の形式はS 形式です。ロード命令のとき、デコーダは  $inst_is_memop$  InstCtrl. $is_memop$  を 1 にしています。

memunit モジュールには、次の状態が定義されています。初期状態は State::Init です。

#### State::Init

memunit モジュールに新しく命令が供給されたとき、 valid と is\_new が 1 になります。新しく命令が供給されて、それがメモリにアクセスする命令のとき、状態を State::WaitReady に移動します。その際、req\_wen にストア命令かどうか、req\_addr に アクセスするアドレス、 req\_wdata に rs2 を格納します。

#### State::WaitReady

この状態の時、命令に応じた要求をメモリに送り続けます。メモリが要求を受け付ける (ready)とき、状態を State::WaitValid に移動します。

#### State::WaitValid

メモリに送信した要求の処理が終了した (rvalid)とき、状態を State::Init に移動します。

メモリにアクセスする命令のとき、memunit モジュールは Init , WaitReady , WaitValid の順で状態を移動するため、実行には少なくとも 3 クロックが必要です。その間、CPU はレジスタのライトバック処理や FIFO からの命令の取り出しを待つ必要があります。

これを実現するために、memunit モジュールには処理中かどうかを表す stall フラグが存在します。有効な命令が供給されているとき、 state やメモリの状態に応じて、次のように stall を決定します。

▼表 3.6: stall の値の決定方法

| 状態        | stall が 1 になる条件                  |
|-----------|----------------------------------|
| Init      | 新しく命令が供給されて、それがメモリにアクセスする命令のとき   |
| WaitReady | 常に1                              |
| WaitValid | 処理が終了していない ( !membus.rvalid ) とき |



#### アドレスが 4 バイトに整列されていない場合の動作

今のところ、memory モジュールはアドレスの下位 2 ビットを無視するため、 addr の下位 2 ビットが | 00 ではない、つまり、4 で割り切れないアドレスに対して LW, SW 命令を実行する場合、memunit モジュールは正しい動作をしません。2 で割り切れないアドレスに対する LH, LHU, SH 命令についても同様です。これらの問題については後の章で対策するため、今は無視します。

#### memunit モジュールのインスタンス化

core モジュール内に memunit モジュールをインスタンス化します。

まず、命令が供給されていることを示す信号 inst\_valid と、命令が現在のクロックで供給されたことを示す信号 inst\_is\_new を作成します。

#### ▼リスト 3.44: inst valid, inst is new の定義 (core.veryl)

```
let inst_valid : logic = if_fifo_rvalid;
var inst_is_new: logic ; // 命令が今のクロックで供給されたかどうか
```

#### ▼リスト 3.45: inst is new の実装 (core.veryl)

```
always_ff {
    if_reset {
        inst_is_new = 0;
    } else {
        if if_fifo_rvalid {
            inst_is_new = if_fifo_rready;
        } else {
            inst_is_new = 1;
        }
    }
}
```

命令が供給されているかどうかは、 if\_fifo\_rvalid と同値です。これを機に、 if\_fifo\_rvalid を使用しているところを inst\_valid に置き換えましょう。

命令が現在のクロックで供給されたかどうかは、FIFOの rvalid , rready を観測することでわかります。 rvalid が 1 のとき、 ready が 1 なら、次のクロックで供給される命令は新しく供給される命令です。 ready が 0 なら、次のクロックで供給されている命令は現在のクロックと同じ命令になります。 rvalid が 0 のとき、次のクロックで供給される命令は常に新しく供給される命令になります。 (次のクロックで rvalid が 1 かどうかについては考えません)

さて、memunit モジュールをインスタンス化する前に、メモリとの接続方法について考える必要があります。

core モジュールには、メモリとの接続点として membus ポートが存在します。しかし、これは 命令フェッチ用に使用されているため、memunit モジュール用に使用することができません。ま た、memory モジュールは同時に 2 つの操作を受け付けることができません。

この問題を、core モジュールにメモリとの接続点を 2 つ用意し、それを top モジュールで調停することにより回避します。

#### ▼リスト 3.46: core モジュールのポート定義 (core.veryl)

```
module core (
    clk : input clock ,
    rst : input reset ,
    i_membus: modport membus_if::master,
    d_membus: modport membus_if::master,
) {
```

まず、core モジュールに、命令フェッチ用のポート  $i\_membus$  , ロードストア命令用のポート  $d\_membus$  の 2 つのポートを用意します。命令フェッチ用のポートが membus から  $i\_membus$  に変更されるため、既存の membus を  $i\_membus$  に置き換えてください。

#### ▼リスト 3.47: membus を i membus に置き換える (core.veryl)

```
// FIFOに空きがあるとき、命令をフェッチする
i_membus.valid = if_fifo_wready;
i_membus.addr = if_pc;
i_membus.wen = 0;
i_membus.wdata = 'x; // wdataは使用しない
```

次に、top モジュールでの調停を実装します。

#### ▼リスト 3.48: メモリへのアクセス要求の調停 (top.veryl)

```
inst membus : membus_if;
inst i_membus: membus_if; // 命令フェッチ用
inst d_membus: membus_if; // ロードストア命令用
var memarb_last_i: logic;
// メモリアクセスを調停する
always_ff {
    if_reset {
        memarb_last_i = 0;
    } else {
        if membus.ready {
            memarb_last_i = !d_membus.valid;
        }
    }
}
always_comb {
    i_membus.ready = membus.ready && !d_membus.valid;
    i_membus.rvalid = membus.rvalid && memarb_last_i;
    i_membus.rdata = membus.rdata;
    d_membus.ready = membus.ready;
    d_membus.rvalid = membus.rvalid && !memarb_last_i;
    d_membus.rdata = membus.rdata;
    membus.valid = i_membus.valid | d_membus.valid;
    if d_membus.valid {
        membus.addr = d_membus.addr;
        membus.wen = d_membus.wen;
        membus.wdata = d_membus.wdata;
        membus.addr = i_membus.addr;
        membus.wen = i_membus.wen;
        membus.wdata = i_membus.wdata;
}
```

新しく、 $i_membus$  と  $d_membus$  をインスタンス化し、それをmembus と接続します。調停の仕組みは次のとおりです。

• i\_membus と d\_membus の両方の valid が 1 のとき、 d\_membus を優先する

- memarb\_last\_i レジスタに、受け入れた要求が i\_membus からのものだったかどうかを記録 する
- メモリが要求の結果を返すとき、 memarb\_last\_i を見て、 i\_membus と d\_membus のどちら か片方の rvalid を 1 にする

命令フェッチを優先していると命令の処理が進まないため、  $i\_membus$  よりも  $d\_membus$  を優先します。

core モジュールとの接続を次のように変更します。

#### ▼リスト 3.49: membus を 2 つに分けて接続する (top.veryl)

```
inst c: core (
    clk    ,
    rst    ,
    i_membus    ,
    d_membus    ,
);
```

memory モジュールと memunit を接続する準備が整ったので、memunit モジュールをインスタンス化します。

#### ▼リスト 3.50: memunit モジュールのインスタンス化 (core.veryl)

#### memunit モジュールの処理待ちとライトバック

最後に、memunit モジュールが処理中は命令を FIFO から取り出すのを止める処理と、LW 命令で読み込んだデータがレジスタにライトバックする処理を実装します。

#### ▼ リスト 3.51: memunit モジュールの処理が終わるのを待つ (core.veryl)

```
// memunitが処理中ではないとき、FIFOから命令を取り出していい
if_fifo_rready = !memu_stall;
```

#### ▼ リスト 3.52: memunit モジュールの結果をライトバックする (core.veryl)

memunit モジュールが処理中のとき、 memu\_stall が 1 になっています。そのため、 memu\_stall が 1 のときは、 if\_fifo\_rready を 0 にすることで、FIFO からの命令の取り出しを停止します。

ライトバック処理では、命令がロード命令のとき (inst\_ctrl.is\_load)、 alu\_result ではなく memu\_rdata を wb\_data に設定します。

ところで、現在のプログラムでは、memunit の処理が終了していないときもライトバックをし続けています。レジスタへのライトバックは命令の実行が終了したときのみで良いため、次のようにプログラムを変更します。

#### ▼リスト 3.53: 命令の実行が終了したときにのみライトバックする (core.veryl)

```
if inst_valid && if_fifo_rready && inst_ctrl.rwb_en {
    regfile[rd_addr] = wb_data;
}
```

#### ▼ リスト 3.54: ライトバックするときにのみデバッグ表示する (core.veryl)

```
if if_fifo_rready && inst_ctrl.rwb_en {
        $display(" reg[%d] <= %h", rd_addr, wb_data);
}</pre>
```

#### LW, SW 命令のテスト

LW, SW 命令が正しく動作していることを確認するために、デバッグ出力を次のように変更します。

#### ▼ リスト 3.55: メモリモジュールの状態を出力する (core.veryl)

```
$display(" mem stall : %b", memu_stall);
$display(" mem rdata : %h", memu_rdata);
```

また、ここからのテストは実行するクロック数が多くなるため、ログに何クロック目かを表示することで、ログを読みやすくします。

#### ▼ リスト 3.56: 何クロック目かを出力する (core.veryl)

```
var clock_count: u64;

always_ff {
    if_reset {
       clock_count = 1;
    } else {
```

```
clock_count = clock_count + 1;
if inst_valid {
    $display("# %d", clock_count);
    $display("%h : %h", inst_pc, inst_bits);
    $display(" itype : %b", inst_ctrl.itype);
```

LW, SW 命令のテストのために、sample.hex を次のように変更します。

#### ▼リスト 3.57: テスト用のプログラムを記述する (sample.hex)

プログラムは次のようになっています。

#### ▼表 3.7: メモリに格納するデータ

| アドレス     | 命令                  | 意味                         |
|----------|---------------------|----------------------------|
| 00000000 | lw x10, 0x20(x0)    | x10 に、アドレスが 0x20 のデータを読み込む |
| 00000004 | addi x11, x0, 0x400 | x11 = 0x400                |
| 00000008 | sw x11, $0x20(x0)$  | アドレス 0x20 に x11 の値を書き込む    |
| 0000000c | lw x12, 0x20(x0)    | x12 に、アドレスが 0x20 のデータを読み込む |

アドレス 0x20 には、データ deadbeef を格納しています。 シミュレータを実行し、結果を確かめます。

#### ▼ リスト 3.58: LW. SW 命令のテスト

```
$ make build sim
$ obj_dir/sim src/sample.hex 13
00000000 : 02002503
  itype
          : 000010
          : 00000020
  imm
  rs1[ 0] : 00000000
  rs2[ 0] : 00000000
  op1
           : 00000000
           : 00000020
 op2
  alu res : 00000020
  mem stall : 1 ← LW命令でストールしている
  mem rdata : 02b02023
(省略)
00000000 : 02002503
```

```
: 000010
  itype
          : 00000020
  imm
 rs1[ 0] : 00000000
 rs2[ 0] : 00000000
           : 00000000
  op1
 op2
           : 00000020
 alu res : 000<u>000</u>20
 mem stall : 0 ← LWが終わったので0になった
 mem rdata : deadbeef
 reg[10] <= deadbeef ← 0x20の値が読み込まれた
(省略)
                   12
0000000c : 02002603
  itype
          : 000010
          : 00000020
 imm
 rs1[ 0] : 00000000
 rs2[ 0] : 0000000
 op1
          : 00000000
           : 00000020
 op2
 alu res : 00000020
 mem stall : 0
 mem rdata : 00000400
 reg[12] <= 00000400 ←書き込んだ値が読み込まれた
```

#### 3.11.2 LB, LBU, LH, LHU 命令の実装

LB, LBU, SB 命令は 8 ビット単位、LH, LHU, SH 命令は 16 ビット単位でロード/ストアを行う命令です。

まずロード命令を実装します。ロード命令は32ビット単位でデータを読み込み、その結果の一部を切り取ることで実装することができます。

まず、何度も記述することになる定数と変数を短い名前(W,D)で定義します。

#### ▼リスト 3.59: W と D の定義 (memunit.veryl)

```
const W: u32 = 32;
let D: UInt32 = membus.rdata;
```

LB, LBU, LH, LHU, LW 命令は、funct3 の値で区別することができます。

▼表 3.8: ロード命令の funct3

| funct3 | 命令  |
|--------|-----|
| 000    | LB  |
| 100    | LBU |
| 001    | LH  |
| 101    | LHU |
| 010    | LW  |

funct3 を case 文で分岐し、アドレスの下位ビットを見ることで、命令とアドレスに応じた値を

rdata に設定します。

#### ▼リスト 3.60: rdata をアドレスと読み込みサイズに応じて変更する (memunit.veryl)

```
// loadの結果
rdata = case ctrl.funct3 {
    3'b000 : case addr[1:0] {
                 : {D[7] repeat W - 8, D[7:0]},
                 : \{D[15] \text{ repeat W - 8, } D[15:8]\},
         1
                 : {D[23] repeat W - 8, D[23:16]},
                 : \{D[31] \text{ repeat W - 8, } D[31:24]\},
         default: 'x,
    },
    3'b100 : case addr[1:0] {
                : {1'b0 repeat W - 8, D[7:0]},
                 : {1'b0 repeat W - 8, D[15:8]},
         1
                : {1'b0 repeat W - 8, D[23:16]},
                 : {1'b0 repeat W - 8, D[31:24]},
         default: 'x,
    },
    3'b001 : case addr[1] {
                : {D[15] repeat W - 16, D[15:0]},
                 : {D[31] repeat W - 16, D[31:16]},
         default: 'x,
    3'b101 : case addr[1] {
                : {1'b0 repeat W - 16, D[15:0]},
                : {1'b0 repeat W - 16, D[31:16]},
         default: 'x,
    },
    3'b010 : D,
    default: 'x.
};
```

#### 3.11.3 SB, SH 命令の実装

次に、SB, SH 命令を実装します。

#### memory モジュールで書き込みマスクをサポートする

memory モジュールは、32 ビット単位の読み書きしかサポートしておらず、一部の書き込みもサポートしていません。本書では、一部のみ書き込む命令を memory モジュールでサポートすることで、SB, SH 命令を実装します。

まず、membus\_if インターフェースに、書き込む場所をバイト単位で示す信号 wmask を追加します。 wmask には、書き込む部分を 1、書き込まない部分を 0 で指定します。このような挙動をする値を、書き込みマスクと呼びます。

#### ▼リスト 3.61: wmask の定義 (membus\_if.veryl)

```
var wmask : logic <4>;
```

#### ▼リスト 3.62: modport master に wmask を追加する (membus if.veryl)

```
wmask : output,
```

#### ▼リスト 3.63: modport slave に wmask を追加する (membus if.veryl)

```
wmask : input ,
```

バイト単位で指定するため、wmask の幅は4ビットです。

次に、memory モジュールで書き込みマスクをサポートします。

#### ▼リスト 3.64: 書き込みマスクをサポートする memory モジュール (memory.veryl)

```
import eei::*;
module memory #(
   param MEMORY_WIDTH: u32 = 20, // メモリのサイズ
) (
   clk
           : input clock
           : input reset
   membus : modport membus_if::slave,
   FILE_PATH: input string , // メモリの初期値が格納されたファイルのパス
) {
   var mem: UInt32 [2 ** MEMORY_WIDTH];
   // Addrをmemのインデックスに変換する関数
   function addr_to_memaddr (
      addr: input Addr
   ) -> logic<MEMORY_WIDTH> {
       return addr[MEMORY_WIDTH - 1 + 2:2];
   }
   // 書き込みマスクをUInt32に展開した値
   var wmask expand: UInt32:
   for i in 0..32 :wm_expand_block {
       assign wmask_expand[i] = wmask_saved[i / 8];
   }
   initial {
       // memをFILE_PATHに格納されているデータで初期化
       if FILE_PATH != "" {
           $readmemh(FILE_PATH, mem);
       }
   }
   // 状態
   enum State {
       Ready,
       WriteValid,
   var state: State;
   var addr saved : Addr
```

```
var wdata_saved: UInt32 ;
    var wmask_saved: logic <4>;
    var rdata_saved: UInt32 ;
    always_comb {
        membus.ready = state == State::Ready;
    always_ff {
        if state == State::WriteValid {
             mem[addr_to_memaddr(addr_saved)] = wdata_saved & wmask_expand | rdata_saved & ~wmask
k_expand;
    }
    always_ff {
        if_reset {
             state
                           = State::Ready;
             membus.rvalid = 0;
             membus.rdata = 0;
             addr saved
                         = 0:
             wdata_saved = 0;
             wmask_saved = 0;
             rdata_saved = 0;
        } else {
             case state {
                 State::Ready: {
                                     membus.rvalid = membus.valid & !membus.wen;
                                     membus.rdata = mem[addr_to_memaddr(membus.addr)];
                                     addr saved = membus.addr:
                                     wdata_saved = membus.wdata;
                                     wmask_saved = membus.wmask;
                                     rdata_saved = mem[addr_to_memaddr(membus.addr)];
                                     if membus.valid && membus.wen {
                                         state = State::WriteValid;
                                     }
                 State::WriteValid: {
                                          state
                                                        = State::Ready;
                                          membus.rvalid = 1;
                                      }
            }
        }
    }
}
```

書き込みマスクをサポートする memory モジュールは、次の 2 つの状態を持ちます。

#### State::Ready

要求を受け付ける。読み込み要求のとき、次のクロックで結果を返す。書き込み要求のとき、要求の内容をレジスタに保存し、状態を State::WriteValid に移動する。

#### State::WriteValid

書き込みマスクつきの書き込みを行う。状態を State::Ready に移動する。

memory モジュールは、書き込み要求が送られてきた場合、名前が \_saved で終わるレジスタに 要求の内容を保存します。また、 rdata\_saved に、指定されたアドレスのデータを保存します。次 のクロックで、書き込みマスクを使った書き込みを行い、要求の処理を終了します。

top モジュールの調停処理で、 wmask も調停するようにします。

#### ▼リスト 3.65: wmask の設定 (top.veryl)

```
membus.valid = i_membus.valid | d_membus.valid;
if d_membus.valid {
    membus.addr = d_membus.addr;
    membus.wen = d_membus.wen;
    membus.wdata = d_membus.wdata;
    membus.wmask = d_membus.wmask; ←追加
} else {
    membus.addr = i_membus.addr;
    membus.wen = i_membus.wen;
    membus.wdata = i_membus.wdata;
    membus.wdata = i_membus.wdata;
    membus.wmask = i_membus.wmask; ←追加
}
```

#### memunit モジュールの実装

memory モジュールが書き込みマスクをサポートするようになったので、memunit モジュールで wmask を設定します。

req\_wmask レジスタを作成し、 membus.wmask と接続します。

#### ▼リスト 3.66: req\_wmask の定義 (memunit.veryl)

```
var req_wmask: logic<4>;
```

#### ▼リスト 3.67: membus に wmask を設定する (memunit.veryl)

```
membus.wmask = req_wmask;
```

**always\_ff** の中で、req\_wmask の値を設定します。それぞれの命令のとき、wmask がどうなるかを確認してください。

#### ▼リスト 3.68: if reset で req\_wmask を初期化する (memunit.veryl)

```
req_wmask = 0;
```

#### ▼リスト 3.69: メモリにアクセスする命令のとき、wmask を設定する (memunit.veryl)

```
default: 'x,
},
2'b10 : 4'b1111, ← LW命令のとき、全体に書き込む
default: 'x,
};
```

#### 3.11.4 LB, LBU, LH, LHU, SB, SH 命令のテスト

簡単なテストを作成し、動作をテストします。

2つテストを記載するので、正しく動いているか確認してください。

#### ▼リスト 3.70: src/sample lbh.hex

#### ▼リスト 3.71: src/sample sbsh.hex

```
12300093 // addi x1, x0, 0x123

02101023 // sh x1, 0x20(x0)

02100123 // sb x1, 0x22(x0)

02200103 // lb x2, 0x22(x0) : x2 = 00000023

02001183 // lh x3, 0x20(x0) : x3 = 00000123
```

### 3.12 ジャンプ命令、分岐命令の実装

まだ、重要な命令を実装できていません。プログラムで if 文やループを実現するためには、ジャンプや分岐をする命令が必要です。RV32I には、仕様書の 2.5. Control Transfer Instructions に次の命令が定義されています。

ジャンプ命令は、無条件でジャンプするため、無条件ジャンプ (Unconditional Jump) と呼びます。分岐命令は、条件付きで分岐するため、条件分岐 (Conditional Branch) と呼びます。

#### 3.12.1 JAL, JALR 命令

まず、無条件ジャンプを実装します。

JAL(Jump And Link) 命令は、PC+ 即値でジャンプ先を指定します。ここで Link とは、rd レジスタに PC+4 を記録しておくことで、分岐元に戻れるようにしておく操作のことを指しています。即値の幅は 20 ビットです。PC の下位 1 ビットは常に 0 なため、即値を 1 ビット左シフトし

| 命令   | 形式   | 動作                                                           |
|------|------|--------------------------------------------------------------|
| JAL  | J形式  | ${ m PC}+$ 即値に無条件ジャンプする。 ${ m rd}$ に ${ m PC}+4$ を格納する       |
| JALR | I形式  | rs1+ 即値に無条件ジャンプする。rd に PC+4 を格納する                            |
| BEQ  | B形式  | rs1 と rs2 が等しいとき、PC+ 即値にジャンプする                               |
| BNE  | B形式  | rs1 と rs2 が異なるとき、PC+ 即値にジャンプする                               |
| BLT  | B形式  | m rs1(符号付き整数) が $ m rs2(符号付き整数)$ より小さいとき、 $ m PC+$ 即値にジャンプする |
| BLTU | B形式  | rs1(符号なし整数) が rs2(符号なし整数) より小さいとき、PC+ 即値にジャンプする              |
| BGE  | B形式  | m rs1(符号付き整数) が $ m rs2(符号付き整数)$ より大きいとき、 $ m PC+$ 即値にジャンプする |
| BGEU | B 形式 | rs1(符号なし整数) が rs2(符号なし整数) より大きいとき、PC+ 即値にジャンプする              |

▼表 3.9: ジャンプ命令, 分岐命令

て符号拡張した値を PC に加算します。(即値の生成については inst\_decoder モジュールを確認 してください) JAL 命令でジャンプ可能な範囲は、PC  $\pm$  1MiB です。

JALR (Jump And Link Register) 命令は、rs1+ 即値でジャンプ先を指定します。即値は I 形式の即値です。JAL 命令と同様に、rd レジスタに PC+4 を格納します。JALR 命令でジャンプ可能な範囲は、rs1 レジスタの値 $\pm$  4KiB です。

inst decoder モジュールは、JAL 命令、JALR 命令を次のようにデコードしています。

- InstCtrl.is\_jump = 1
- InstCtrl.is\_aluop = 0

無条件ジャンプであるかどうかは InstCtrl.is\_jump で確かめることができます。また、InstCtrl.is\_aluop が 0 なため、ALU は常に加算を行います。加算の対象のデータが、JAL命令 (J形式) なら PC と即値, JALR命令 (I形式) なら rs1 と即値になっていることを確認してください (リスト 3.35)。

#### 無条件ジャンプの実装

それでは、無条件ジャンプを実装します。まず、ジャンプ命令を実行するとき、ライトバックする値を  $inst\_pc+4$  にします。

#### ▼ リスト 3.72: pc + 4 を書き込む (core.veryl)

```
let wb_data: UIntX = if inst_ctrl.is_jump {
    inst_pc + 4
} else if inst_ctrl.is_load {
    memu_rdata
} else {
    alu_result
};
```

次に、次にフェッチする命令をジャンプ先の命令に変更します。そのために、フェッチ先の変更が発生したことを表す信号 control\_hazard と、新しいフェッチ先を示す信号 control\_hazard\_pc\_next を作成します。

#### ▼リスト 3.73: control hazard と control hazard pc next の定義 (core.veryl)

```
let control_hazard : logic = inst_valid && inst_ctrl.is_jump;
let control_hazard_pc_next: Addr = alu_result;
```

control\_hazard を利用して、 if\_pc を更新し、新しく命令をフェッチしなおすようにします。

#### ▼リスト 3.74: PC を変更する (core.veryl)

```
always_ff {
    if_reset {
         . . .
    } else {
        if control_hazard {
                              = control_hazard_pc_next;
             if_pc
             if_is_requested = 0;
             if_fifo_wvalid = 0;
        } else {
             if if_is_requested {
                  . . .
             }
             // IFのFIFOの制御
             if if_is_requested && i_membus.rvalid {
             }
        }
    }
}
```

ここで、新しく命令をフェッチしなおすようにしても、ジャンプ命令によって実行されることがなくなった命令が FIFO に残っていることがあることに注意する必要があります。実行しない命令を実行しないようにするために、ジャンプ命令を実行するときに、FIFO をリセットするようにします。

FIFO に、内容をリセットするための信号 flush を追加します。

#### ▼リスト 3.75: ポートに flush を追加する (fifo.veryl)

```
flush : input logic ,
```

#### ▼リスト 3.76: flush が 1 のとき、FIFO を空にする (fifo.veryl)

```
tail = tail + 1;
}
if rready && rvalid {
    head = head + 1;
}
}
}
```

core モジュールで、 control\_hazard が 1 のときに、FIFO をリセットするようにします。

#### ▼ リスト 3.77: ジャンプ命令のとき、FIFO をリセットする (core.veryl)

#### 無条件ジャンプのテスト

簡単なテストを作成し、動作をテストします。

#### ▼リスト 3.78: sample jump.hex

```
0100006f // 0: jal x0, 0x10: 0x10にジャンプする
deadbeef // 4:
deadbeef // 8:
deadbeef // c:
01800093 // 10: addi x1, x0, 0x18
00808067 // 14: jalr x0, 8(x1): x1+8=0x20にジャンプする
deadbeef // 18:
deadbeef // 10:
fe1ff06f // 20: jal x0, -0x20: 0にジャンプする
```

#### ▼ リスト 3.79: テストの実行 (一部省略)

```
$ make build sim
$ obj_dir/sim src/sample_jump.hex 17
# 4
000000000 : 0100006f
reg[ 0] <= 00000004 ← rd = PC + 4
# 8
00000010 : 01800093 ← 0x00 → 0x10にジャンプしている
reg[ 1] <= 00000018
# 9
00000014 : 00808067
reg[ 0] <= 00000018 ← rd = PC + 4
# 13
00000020 : fe1ff06f ← 0x14 → 0x20にジャンプしている
```

```
reg[ 0] <= 00000024 ← rd = PC + 4
# 17
00000000 : 0100006f ← 0x20 -> 0x00にジャンプしている
reg[ 0] <= 00000004
```

無条件ジャンプを正しく実行できていることを確認することができます。

#### 3.12.2 条件分岐命令

条件分岐命令はすべて B 形式で、PC+ 即値で分岐先を指定します。それぞれの命令は、命令の funct3 フィールドで判別することができます。

| funct3 | 命令   |
|--------|------|
| 000    | BEQ  |
| 001    | BNE  |
| 100    | BLT  |
| 101    | BGE  |
| 110    | BLTU |
| 111    | BGEU |

▼表 3.10: 条件分岐命令と funct3

#### 条件分岐命令の実装

まず、分岐するかどうかの判定を行うモジュールを作成します。

src/brunit.veryl を作成し、次のように記述します。

#### ▼リスト 3.80: brunit.veryl

```
import eei::*;
import corectrl::*;
module brunit (
    funct3: input logic<3>,
    op1 : input UIntX ,
    op2 : input UIntX
    take : output logic , // 分岐が成立するか否か
) {
    let beq : logic = op1 == op2;
    let blt : logic = $signed(op1) <: $signed(op2);</pre>
    let bltu: logic = op1 <: op2;</pre>
    always_comb {
        case funct3 {
            3'b000: take = beq;
            3'b001 : take = !beq;
            3'b100 : take = blt;
            3'b101 : take = !blt;
            3'b110 : take = bltu;
```

```
3'b111 : take = !bltu;
    default: take = 0;
}
}
```

brunit モジュールは、 funct3 に応じて take の条件を切り替えます。分岐が成立するとき、 take は 1 になります。

brunit モジュールを、core モジュールでインスタンス化します。

#### ▼ リスト 3.81: brunit のインスタンス化 (core.veryl)

命令が B 形式のとき、 op1 は rs1\_data 、 op2 は rs2\_data になっていることを確認してください (リスト 3.35)。

命令が条件分岐命令で、brunit\_take が 1 のとき、次の PC を PC + 即値にするようにします。

#### ▼ リスト 3.82: 命令が条件分岐命令か判定する関数 (core.veryl)

```
// 命令が分岐命令かどうかを判定する
function inst_is_br (
    ctrl: input InstCtrl,
) -> logic {
    return ctrl.itype == InstType::B;
}
```

#### ▼リスト 3.83: 分岐成立時の PC の設定 (core.veryl)

```
let control_hazard : logic = inst_valid && (inst_ctrl.is_jump || inst_is_br(inst_ctr)
>l) && brunit_take);
let control_hazard_pc_next: Addr = if inst_is_br(inst_ctrl) {
    inst_pc + inst_imm
} else {
    alu_result
};
```

control\_hazard は、命令が無条件ジャンプ命令か、命令が条件分岐命令かつ分岐が成立するときに 1 になります。 control\_hazard\_pc\_next は、無条件ジャンプ命令のときは alu\_result 、条件分岐命令のときは PC+ 即値になります。

#### 条件分岐命令のテスト

条件分岐命令を実行するとき、分岐の成否を表示するようにします。デバッグ表示を行ってい

る always\_ff ブロック内に、次のプログラムを追加します。

#### ▼ リスト 3.84: デバッグ表示 (core.veryl)

```
if inst_is_br(inst_ctrl) {
     $display(" br take : %b", brunit_take);
}
```

簡単なテストを作成し、動作をテストします。

#### ▼リスト 3.85: sample br.hex

```
00100093 // 0: addi x1, x0, 1
10100063 // 4: beq x0, x1, 0x100
00101863 // 8: bne x0, x1, 0x10
deadbeef // c:
deadbeef // 10:
deadbeef // 14:
0000d063 // 18: bge x1, x0, 0
```

#### ▼リスト 3.86: テストの実行 (一部省略)

```
$ make build sim
$ obj_dir/sim src/sample_br.hex 15
00000000 : 00100093
 reg[ 1] <= 00000001 ← x1に1を代入
00000004 : 10100063
          : 00000000
         : 00000001
 op2
 br take : 0 ← x0 != x1なので不成立
                    6
00000008 : 00101863
 op1
         : 00000000
 op2
          : 00000001
 br take : 1 ← x0 != x1なので成立
                   10
00000018 : 0000d063 ← 0x08 -> 0x18にジャンプ
 br take : 1 ← x1 > x0なので成立
                   14
00000018: 0000d063 ← 0x18 -> 0x18にジャンプ
 br take : 1
```

BLT, BLTU, BGEU 命令についてはテストできていませんが、次で紹介する riscv-tests でテストします。

## 3.13 riscv-tests でテストする

古いのを appendix にする。

riscv-tests は、RISC-V の CPU が正しく動くかどうかを検証するためのテストセットです。これを実行することで CPU が正しく動いていることを確認します。

riscv-tests のビルド方法については付録を参考にしてください。

#### 3.13.1 最小限の CSR 命令の実装

riscv-tests を実行するためには、いくつかの制御用のレジスタ (CSR) と、それを読み書きする命令 (CSR 命令) が必要になります。それぞれの命令やレジスタについて、本章では深く立ち入りません。

mtvec

ecall 命令

mret 命令

#### 3.13.2 終了検知

riscv-tests が終了したことを検知し、それが成功か失敗かどうかを報告する必要があります。 riscv-tests は終了したことを示すためにメモリのあああ番地に値を書き込みます。この値が 1 のとき、riscv-tests が正常に終了したことを示します。それ以外の時は、riscv-tests が失敗したことを示します。

riscv-tests の終了の検知処理を top モジュールに記述します。

プログラム

#### 3.13.3 テストの実行

試しに add のテストを実行してみましょう。add 命令のテストは rv32ui-p-add.bin.hex に格納 されています。これを、メモリの readmemh で読み込むファイルに指定します。

プログラム

ビルドして実行し、正常に動くことを確認します。

#### 複数のテストを自動で実行する

add 以外の命令もテストしたいですが、そのために readmemh を書き換えるのは大変です。これを簡単にするために、readmemh にはマクロで指定する定数を渡します。

プログラム

自動でテストを実行し、その結果を報告するプログラムを作成します。

プログラム

この Python プログラムは、riscv-tests フォルダにある hex ファイルについてテストを実行し、 結果を報告します。引数に対象としたいプログラムの名前の一部を指定することができます。

今回は RV32I のテストを実行したいので、riscv-tests の RV32I 向けのテストの接頭辞である rv32ui-p-引数に指定すると、次のように表示されます。

## 第4章

## RV64I の実装

前章では RISC-V の 32bit 環境である RV32I の CPU を実装しました。RISC-V には 64bit 環境の基本整数命令セットとして RV64I が用意されています。本章では RV32I の CPU を RV64I にアップグレードします。

では、具体的に RV32I と RV64I は何が違うのでしょうか? RV64I では、レジスタの幅が 32bit から 64bit に変わり、各種演算命令の演算の幅も 64 ビットになります。

それに伴い、次の命令が追加で定義されます。

これらの命令は 32 ビット幅での演算を行うものか、64 ビット幅でロードストアする命令です。 本章では、ロードストア命令を実装した後、それ以外の命令を実装します。

命令を実装したら、riscv-tests を実行することで、rv32ui-p-が正常に動くことを検証してください。64 ビット向けのテストは rv64i-p-から始まるテストです。命令を実装するたびにテストを実行することで、命令が正しく実行できていることを確認してください。

### 4.1 メモリの幅を広げる

ロードストア命令を実装するにあたって、メモリの幅を広げます。現在のメモリの幅は 32 ビットですが、このままだと 64 ビットでロードストアを行う場合に最低 2 回のメモリアクセスが必要になってしまいます。これを 1 回のメモリアクセスで済ませるために、メモリ幅を 32 ビットから 64 ビットに広げます。

#### プログラム

命令フェッチ部では、64 ビットの読み出しデータの上位 32 ビット,下位 32 ビットを PC の下位 3 ビットで選択します。 PC[2:0] が 0 のときは下位 32 ビット、4 のときは上位 32 ビットになります。

#### プログラム

メモリ命令を処理する部分では、LW 命令に新たに rdata の選択処理を追加します。LB[U], LH[U] については上位 32 ビットの場合について追加します。ストア命令では、マスクを変更し、アドレスに合わせて wdata を変更します。

プログラム

## 4.2 LW, LWU, LD 命令の実装

LW 命令は、符号拡張するように変更します。LWU 命令は、LHU, LBU 命令と同様に 0 拡張すればよいです。LD 命令は、メモリの rdata をそのまま結果に格納します。

## 4.3 SD 命令の実装

SD 命令は、マスクをすべて1で埋めて、wdataをレジスタの値をそのままにします。

## 4.4 LUI, AUIPC 命令の実装

なんか変わったっけ???

## 4.5 ADDW, ADDIW, SUBW 命令の実装

32 ビット単位で足し算、引き算をする命令が追加されています。 これに対応するために ALU を変更します。

結果は符号拡張する必要があります。

## 4.6 シフト命令の実装

 ${\tt SLLIW,\,SRLIW,\,SRAIW,\,SLL,\,SRL,\,SRA,\,SLLW,\,SRLW,\,SRAW}$ 

32 ビット単位に対してシフトする命令が追加されています。これに対応するために ALU を変更します。

### 4.7 riscv-tests

RV64Iのテストがすべて正常に実行できることを確認してください。

## 第Ⅱ部

# 基本的な拡張とトラップの実装

## 第5章

## M 拡張の実装

前章では RV64I を実装しました。RV64I は 64 ビットの基本整数命令セットであり、基本的な 演算しか実装されていません。M 拡張はこれにかけ算と割り算の命令を実装します。

M 拡張には、かけ算をおこなう MUL 命令、割り算をおこなう DIV 命令、剰余を求める REM 命令があります。これらの計算は Veryl に用意されている\*, /, % 演算子で実装することができますが、これによって自動で実装される回路は 1 クロックで計算を完了させる非常に大きなものになってしまい、CPU の最大周波数を大幅に低下させてしまいます。これを回避するために、複数クロックでゆっくり計算を行うモジュールを作成します。

- 5.1 MUL[W] 命令
- 5.2 MULH 命令
- 5.3 MULHU 命令
- 5.4 MULHSU 命令

第 5 章 M 拡張の実装 5.5 DIV[W] 命令

5.5 DIV[W] 命令

引き放し法でやる

5.6 DIVU[W] 命令

5.7 REM[W] 命令

5.8 REMU[W] 命令

# 第6章 例外の実装

- 6.1 例外とは何か?
- 6.2 illegal instruction
- 6.3 メモリのアドレスのやつ

いまのところこれだけ?

# 第7章

## A 拡張の実装

7.1 概要

シングルコアなので超簡単テストを通すことだけを考える

- 7.2 AMO系
- 7.3 LR / SC
- 7.4 例外

## <sub>第</sub>8<sub>章</sub> C 拡張の実装

8.1 概要

8.2 実装方針

フロントエンド

8.3 圧縮命令の変換

## <sub>第</sub>9<sub>章</sub> MMIO の実装

9.1 概要

UART TX/RX を作ります

9.2 実装方針

# <sub>第</sub> 10 章 割り込みの実装

10.1 概要

10.2 UART RX

10.3 タイマ割り込み

# 第Ⅲ部 privilege mode の実装

# <sub>第</sub> 11 章 M-mode の実装

# <sub>第</sub> 12 章 S-mode の実装

# <sub>第</sub> 13 <sub>章</sub> ページングの実装

- 13.1 ページングとは何か
- 13.2 PTW の実装
- 13.3 Sv32
- 13.4 Sv39
- 13.5 Sv48
- 13.6 Sv54

# 第 IV 部 OS を動かす

# <sub>第</sub> 14 章 virtio の実装

どうするか

# <sub>第</sub> 15 章 xv6 の実行

### あとがき / おわりに

いかがだったでしょうか。感想や質問は随時受けつけています。

#### 著者紹介

kanataso

X(Twitter): @kanapipopipo GitHub : @nananapo

#### Veryl で作る RISC-V CPU

基本編

2024年11月2日 ver 1.0 (技術書典11)

著者kanataso印刷所日光企画

ⓒ 2024 カウプラン機関極東支部