# Programmation de la carte Explorer16

#### 1 Introduction

Lors des différents laboratoires en rapport avec les microcontrôleurs ( $\mu$ C), vous serez amenés à programmer des contrôleurs fabriqués par *Microchip*, et plus particulièrement ceux de la famille des dsPIC.

Ces composants, comme de nombreux autres contrôleurs de moyenne puissance, se programment en langage C. Contrairement au C/C++ utilisé pour réaliser des programmes pour des processeurs « classiques » tournant sur des PC ou des smartphones modernes, il n'y a généralement pas de système d'exploitation pour servir d'intermédiaire entre le programme utilisateur et le matériel : le programme écrit constitué l'entièreté des instructions exécutées par le processeur (notons toutefois qu'il est possible de réaliser un système d'exploitation dans ce but).

Cet accès direct au matériel implique qu'il est nécessaire de fournir à l'utilisateur des méthodes de bas niveau permettant d'interagir avec les différents périphériques. Ces méthodes seront décrites tout au long de ce document.

Ce document est décomposé en trois parties :

- Description physique de la carte électronique utilisée lors des laboratoires
- Introduction à la programmation du μC
- Description des différents périphériques disponibles, et guide de programmation individuel

## 2 Carte à µC

#### 2.1 Introduction

La carte à  $\mu$ C utilisée au laboratoire est construite autour d'un dsPIC33 de Microchip. Ce  $\mu$ C à architecture 16bits est un des plus puissants de sa famille et peut fonctionner jusque 40MIPS. La Figure 1 présente un schéma bloc simplifié. Ce dsPIC intègre plusieurs blocs fonctionnels :

- un **microprocesseur**, cerveau du système qui exécute les opérations et contrôle les différents périphériques à l'aide de signaux de commande ;
- une mémoire ROM de type Flash de 256Ko, accueillant le programme devant être exécuté par le processeur ainsi que certaines constantes. Elle ne peut être réécrite en fonctionnement, cette opération doit se faire avant l'exécution du programme via un circuit de programmation présent sur la carte :
- une mémoire RAM de type SRAM de 30ko, contenant toutes les variables temporaires;
- des entrées et sorties numériques regroupées en port (PORTA...PORTG), sur lesquels sont notamment connectées les LED, le clavier et des boutons poussoirs;
- des **timers** (horloges) fournissant une base de temps permettant entres autres d'exécuter des actions de manière périodique ;
- des interfaces séries (UART, I2C, SPI, CAN);
- des convertisseurs A/N 10 et 12 bits.

Pour rappel : le microcontrôleur intègre tous ces éléments dans une seule puce électronique.

Sur la Figure 2 se trouve le dessin du boitier de la puce électronique. On y retrouve l'ensemble des pattes (=bornes) du µC, ainsi que leur nom. Ces noms seront utiles par la suite.



Figure 1 : Schéma bloc simplifié du dsPIC33F



Figure 2 : Schéma des pattes du dsPIC33FJ256GP710

Lors des laboratoires, le système que nous utiliserons est constitué de deux cartes :

- une carte principale Explorer 16 contenant le dsPIC conçu par Microchip
- une carte d'extension rajoutant des circuits permettant d'interagir avec les processus

L'ensemble est alimenté en 3,3V.

Un schéma de principe du système complet est fourni à la Figure 3. Le circuit de programmation permet d'écrire un programme dans la ROM du contrôleur.

Carte à µC page 4



Figure 3 : Schéma de principe du système à µC

#### 2.2 Carte Explorer 16

Cette carte est celle qui contient le dsPIC et le programmateur/débogueur. Un schéma bloc est donné à la Figure 4. On peut y voir :

- 1. Emplacement pour le μC
- 2. Connecteur d'alimentation externe. Il alimente des régulateurs qui fournissent des tensions de 3,3V et 5V à toute la carte.
- 3. LED d'indication de mise sous tension
- 4. Connecteur DB9 et circuit d'interface RS232. Ce circuit transforme les données provenant de l'UART 2 du dsPIC (pattes 39, 40, 49 et 50) en signaux respectant le standard RS232.
- 5. Capteur de température. Ce n'est pas celui-ci qui sera utilisé pour les laboratoires.
- 6. Connecteur USB et µC servant à la programmation et au débogage du dsPIC.
- 7. Connecteur ICD (non utilisé)
- 8. Commutateur (non utilisé)
- 9. Ecran LCD de 2 lignes de 16 caractères. Il est connecté aux ports RD4, RD5, RB15 et RE0 à RE7. Ces I/O ne pourront donc pas être utilisées pour une application.
- 10. Connecteur pour un LCD supplémentaire. (non utilisé)
- 11. Boutons connectés sur MCLR#, RD6, RD7, RD13 et RA7. Sur chacune de ces pattes, un pullup à 3,3V est connecté. (non utilisé)
- 12. Potentiomètre (non utilisé)
- 13. 8 LEDs connectées sur RA0 à RA7.
- 14. Multiplexeurs (non utilisé).
- 15. Oscillateur à quartz à 8MHz. Cet oscillateur est utilisé pour fournir une horloge à 32MHz via la PLL interne.
- 16. EEPROM série (non utilisé)
- 17. Emplacement de prototypage (non utilisé)
- 18. Connecteur d'extension
- 19. Connecteur PICkit 2 (non utilisé)
- 20. Connecteur JTAG (non utilisé)

Carte à µC page 5 (13)(10)(15)(11)(12)(14)(16)



Figure 4 : Schéma bloc de l'Explorer 16

#### 2.2.1 LED

Huit LED sont présentes sur la carte Explorer 16. Elles sont connectées aux pattes RA0 à RA7 et se comportent comme de simples I/O. Pour allumer/éteindre une LED, il suffit d'écrire un '1' ou un '0' sur la patte correspondante.

#### 2.3 Carte d'extension

La carte d'extension est constituée de circuits utilisés dans les différents laboratoires d'électronique. Elle nous permet d'interagir aisément avec l'Explorer16 et contient notamment :

- des boutons, •
- un clavier,
- des connecteurs pour des I/O numériques,
- un connecteur pour des entrées analogiques,
- un conditionneur pour une sortie analogique permettant de sortir du son,
- un connecteur pour les sorties PWM.



Figure 5 : Schéma électrique de la carte d'extension



Figure 6 : Emplacement de chaque composant sur la carte d'extension

#### 2.3.1 Boutons-poussoirs

Quatre boutons sont connectés sur la carte d'extension. En regardant la carte d'extension et en partant du haut, ceux-ci sont connectés aux pattes RD12, RD7, RD13 et RD6 du µC.

Le schéma de principe est donné sur la Figure 7. Lorsque l'on n'appuie pas sur un bouton, la patte correspondante mise à 3.3V via la résistance (nommée *pull-up* car elle « tire » la tension vers le haut lorsque l'on n'impose pas volontairement la tension). Lorsque l'on appuie sur le bouton, la patte est reliée à la masse, c'est-à-dire 0V.



Figure 7: Boutons-poussoirs

#### 2.3.2 Entrées/sorties digitales

Grâce aux connecteurs DIO, vous disposez de 8 entrées-sorties digitales (RC1 à RC4 et RG12 à RG15). Une de ces sorties vous permettra de vérifier à l'aide d'un oscilloscope la période de votre Timer.

Note : le nom des pattes n'est pas marqué sur la carte d'extension. Pour trouver à quelle borne du connecteur est reliée la patte, se baser sur le nom des résistances (R5 à R17) du schéma de la Figure 5 : ce nom figure également sur la carte d'extension.

#### 2.3.3 Entrées analogiques

Trois entrées analogiques sont disponibles. Elles sont connectées à des amplis-op montés en suiveur pour protéger les entrées du dsPIC. Ces trois entrées correspondent aux pattes ANO, AN1 et AN3 de la Figure 2 (pattes 22, 24 et 25). L'entrée ANO peut être connectée soit au connecteur, soit à un potentiomètre, grâce au *jumper* J2. Ce potentiomètre offre la possibilité de tester facilement votre code de configuration de l'ADC en fournissant une tension réglable entre 0 et 3,3V.

#### 2.3.4 Sortie audio

Le DSPIC ne contient pas de convertisseur numérique-analogique, un convertisseur externe a donc été ajouté. Le principe est de convertir un nombre codé sur 12 bits en une tension comprise entre 0V et 3.3V.

A la sortie du convertisseur se trouve l'étage de sortie utilisé lors du montage de la radio au laboratoire d'ELEC-H-301 : un filtre passe-haut suivi de l'ampli de puissance NJM2113. Un connecteur permet de brancher un haut-parleur.

#### 2.3.5 Sorties PWM

PWM est l'acronyme pour *Pulse Width Modulation*. Comme son nom l'indique, ce périphérique permet de générer une onde périodique avec des créneaux de largeur variable. Un exemple d'application est la commande de moteurs à courant continu par un hacheur.

## 3 Programmation

Microchip fournit plusieurs compilateurs pour ses  $\mu$ Cs. Le choix du compilateur dépend non seulement du langage de programmation mais également de la famille du  $\mu$ C (dsPIC, PIC18, PIC32, ...). Lors des laboratoires, vous programmerez en langage C.

Même si le dsPIC utilisé a une puissance de calcul impressionnante pour un  $\mu$ C, ces ressources sont plus limitées que le processeur de votre ordinateur. Il faut donc en tenir compte lorsque vous programmez pour un  $\mu$ C.

Le programme d'exemple qui vous est fourni a un canevas type simple. En général, la procédure « *main()* » commence par une initialisation des différents périphériques du microcontrôleur. Pendant cette phase, toutes les interruptions doivent être désactivées étant donné que le fonctionnement du périphérique initialisé peut être incertain (les interruptions sont automatiquement désactivés à la mise sous tension du µC, il n'y a donc rien à faire avant l'initialisation des périphériques).

La suite de cette procédure est constituée d'une boucle infinie puisque sur un système embarqué, le programme ne peut pas se terminer. C'est dans cette boucle infinie que certaines taches cycliques ou de « polling » sont effectuées.

Le fichier LCD.c présent dans votre projet contient les procédures d'initialisation et d'affichage du LCD. Ces procédures sont décrites dans le fichier LCD.h.

Il est important d'arriver à écrire un code propre et facilement réutilisable dans un autre projet. Pour cela, en général, on regroupe toutes les fonctions écrites pour commander un même périphérique dans un seul fichier source « .c ». A chaque fichier source contenant des fonctions réutilisables, on associe un fichier « header » de même nom contenant, en plus d'éventuelles autres définitions de constantes et variables, l'entête de ces fonctions (exemple : LCD.c et LCD.h présents dans le sous-répertoire de votre projet)

Si vous voulez utiliser les fonctions définies dans le fichier nom\_fichier.c, vous devez :

- inclure le fichier en question à votre projet ;
- ajouter une ligne d' « include » au début du fichier utilisant les fonctions :

#include "nom\_fichier.h"

## 4 Syntaxe

Le langage C utilisé pour coder sur un dsPIC est fort semblable à l'ANSI C permettant de coder sur un ordinateur. Les différences viennent du fait que certaines fonctionnalités ne sont pas présentes sur le  $\mu$ C ou sur l'ordinateur.

#### 4.1 Types de variable

Le Tableau 1 montre les types de nombres entiers supportés par le compilateur et le Tableau 2, les types à virgule flottante.

Les pointeurs peuvent également être utilisés.

Il est très important de tenir compte du type de chaque variable. Par exemple, tous les registres sont des mots de 16 bits; en conséquence, l'instruction « *myVar* = *PORTB*; » ne fonctionnera correctement que si « *myVar* » est une variable d'au moins 16 bits (pour plus d'information sur ce que fait cette commande, consulter la section dédiée aux entrées/sorties.

| Туре                        | Bits | Min              | Max                 |
|-----------------------------|------|------------------|---------------------|
| char, signed char           | 8    | -128             | 127                 |
| unsigned char               | 8    | 0                | 255                 |
| short, signed short         | 16   | -32768           | 32767               |
| unsigned short              | 16   | 0                | 65535               |
| int, signed int             | 16   | -32768           | 32767               |
| unsigned int                | 16   | 0                | 65535               |
| long, signed long           | 32   | -2 <sup>31</sup> | 2 <sup>31</sup> - 1 |
| unsigned long               | 32   | 0                | 2 <sup>32</sup> - 1 |
| long long, signed long long | 64   | -2 <sup>63</sup> | 2 <sup>63</sup> - 1 |
| unsigned long long          | 64   | 0                | 2 <sup>64</sup> - 1 |

Tableau 1: Types d'entiers

Tableau 2 : Types à virgule flottante (E = exposant, N= valeur normalisée approximative)

| Туре        | Bits | E Min | E Max | N Min              | N Max             |
|-------------|------|-------|-------|--------------------|-------------------|
| float       | 32   | -126  | 127   | 2 <sup>-126</sup>  | 2 <sup>128</sup>  |
| double      | 32   | -126  | 127   | 2 <sup>-126</sup>  | 2 <sup>128</sup>  |
| long double | 64   | -1022 | 1023  | 2 <sup>-1022</sup> | 2 <sup>1024</sup> |

Le produit de deux nombres de 16 bits donne un résultat sur 32 bits. L'instruction « c = a\*b; » où a et b sont des variables de type int (16 bits), ne fournira un résultat correct que si la variable c est de type long (32 bits).

#### 4.2 Valeur binaire et hexadécimale

Pour assigner une valeur en hexadécimal à une variable ou à un registre, la valeur hexadécimale doit être précédée de « 0x » (ex : int i = 0x01AF;). Pour assigner une valeur en binaire, le nombre binaire doit être précédé de « 0b » (ex : char a = 0b00001010;).

Remarque : la manière dont vous assignez votre variable n'influence pas sa valeur. Toutes les données sont stockées en binaire en mémoire. Si vous écrivez « unsigned char a = 0x0A; », cela équivaut à « unsigned char a = 0b00001010; » ou à « unsigned char a = 10; ».

#### 4.3 Les registres

Un registre est une case mémoire interne au microcontrôleur pouvant être accédée par le programme. Il peut contenir :

- des bits de configuration du μC ou d'un périphérique (ex : choisir si une patte donnée est une entrée ou une sortie);
- des bits de statut indiquant l'état du μC ou d'un périphérique (ex : fin d'une conversion analogique-numérique);
- des bits de données d'un périphérique (ex : état d'une entrée numérique, résultat d'une conversion, période d'un timer)

Bien que les registres soient vus comme n'importe quelle variable dans le programme, ils présentent toutefois une différence fondamentale avec cette dernière : modifier l'état d'un registre a pour effet de modifier le comportement du hardware !

#### 4.3.1 Accès aux registres

Pour que le compilateur puisse identifier les différents registres dans le code, un fichier « .h » correspondant au type de micro-contrôleur dsPIC est inclus dans le projet. Il définit les noms à utiliser pour chacun des registres. Ces noms sont les mêmes que ceux indiqués dans les notices. Ce fichier définit également des structures à chacun des registres permettant d'y accéder bit-à-bit. Lorsqu'une configuration est associée à plusieurs bits d'un registre, vous n'avez accès qu'à l'ensemble des bits.

L'accès à un registre entier, c'est-à-dire aux 16 bits, est effectué grâce à son nom qui s'utilise comme une variable. Par exemple, pour placer la valeur 5000 dans le registre PR1 du timer 1, il suffit d'écrire « PR1 = 5000 ; ».

Pour accéder à un bit ou un ensemble de bits particulier d'un registre, utiliser le nom du registre suivi du suffixe « bits », puis d'un point suivi du nom du bit (ou de l'ensemble de bits) à modifier (à trouver dans la notice ou dans le présent document).

Par exemple:

- Pour modifier la sortie RB1, vous pouvez écrire « LATBbits.LATB1 = 1; »
- Par contre, pour modifier la priorité de l'interruption du Timer1 codée sur 3 bits, vous ne pouvez pas accéder aux trois bits séparément. Vous devez écrire « IPC0bits.T1IP = 0b001; ».

#### Exemple de modification de registre

Sur la Figure 8 se trouve un exemple de registre que vous serez amenés à utiliser, permettant de contrôler le fonctionnement du Timer 1, et portant le nom de T1CON. Il s'agit d'un mot (=variable) de 16 bits, et la valeur de chacun des bits va modifier le comportement du Timer 1.

La variable T1CON est vue comme un nombre non-signé par le  $\mu$ C, il est donc possible d'écrire un nombre dans la variable (ex T1CON = 8230 ; ) et de modifier tous les bits en une fois, mais ce n'est la méthode la plus intuitive, ni la plus claire lorsque l'on désire relire son code, c'est pourquoi nous allons décrire une méthode plus évidente.

En **gras** sur la figure se trouve le nom des différents champs contenus dans cette variable. Il est possible d'accéder à ces champs de manière individuelle. Par exemple nous voyons que le champ TON sert à activer ou désactiver le Timer. Pour y accéder, nous écrivons par exemple

T1CONbits.TON = 1;

Cette ligne pour effet de ne modifier que le bit correspondant à TON, et dans le cas présent cela lancera le Timer. Cette méthode d'accès est identique pour tous les registres.

Note: dans la suite du texte, nous utiliserons souvent des phrases du type « le bit T1IF du registre IFS0 ». Cela signifie que ce bit est un champ du registre IFS0, et est accessible via la commande IFS0bits.T1IF.

| R/W-0        | U-0                                 | R/W-0                                                                               | U-0            | U-0              | U-0              | U-0             | U-0   |  |  |  |  |  |
|--------------|-------------------------------------|-------------------------------------------------------------------------------------|----------------|------------------|------------------|-----------------|-------|--|--|--|--|--|
| TON          | _                                   | TSIDL                                                                               | _              | _                | _                | _               | _     |  |  |  |  |  |
| bit 15       | •                                   |                                                                                     |                |                  |                  |                 | bit 8 |  |  |  |  |  |
|              |                                     |                                                                                     |                |                  |                  |                 |       |  |  |  |  |  |
| U-0          | R/W-0                               | R/W-0                                                                               | R/W-0          | U-0              | R/W-0            | R/W-0           | U-0   |  |  |  |  |  |
| _            | TGATE                               | TCKP                                                                                | S<1:0>         | _                | TSYNC            | TCS             | _     |  |  |  |  |  |
| bit 7        |                                     |                                                                                     |                |                  |                  |                 | bit 0 |  |  |  |  |  |
|              |                                     |                                                                                     |                |                  |                  |                 |       |  |  |  |  |  |
| Legend:      | 1-1-14                              | 144 1444-1-1-                                                                       | 1-14           |                  |                  | (0)             |       |  |  |  |  |  |
| R = Readab   |                                     | W = Writable                                                                        |                |                  | mented bit, read |                 |       |  |  |  |  |  |
| -n = Value a | t POR                               | '1' = Bit is se                                                                     | İ              | '0' = Bit is cle | ared             | x = Bit is unkr | nown  |  |  |  |  |  |
| bit 15       | TON: Timer C                        | n hit                                                                               |                |                  |                  |                 |       |  |  |  |  |  |
| DIL 15       | 1 = Starts the                      |                                                                                     |                |                  |                  |                 |       |  |  |  |  |  |
|              | 0 = Stops the                       |                                                                                     |                |                  |                  |                 |       |  |  |  |  |  |
| bit 14       | Unimplemen                          | ted: Read as                                                                        | 0'             |                  |                  |                 |       |  |  |  |  |  |
| bit 13       | TSIDL: Stop i                       | n Idle Mode bi                                                                      | t              |                  |                  |                 |       |  |  |  |  |  |
|              | 1 = Discontinu                      | ue timer opera                                                                      | tion when dev  | vice enters Idle | mode             |                 |       |  |  |  |  |  |
|              | 0 = Continue                        | timer operation                                                                     | n in Idle mode | •                |                  |                 |       |  |  |  |  |  |
| bit 12-7     | Unimplemen                          | ted: Read as                                                                        | 0'             |                  |                  |                 |       |  |  |  |  |  |
| bit 6        |                                     | GATE: Timer Gated Time Accumulation Enable bit                                      |                |                  |                  |                 |       |  |  |  |  |  |
|              | When TCS = 1: This bit is ignored   |                                                                                     |                |                  |                  |                 |       |  |  |  |  |  |
|              |                                     | When TCS = 0:                                                                       |                |                  |                  |                 |       |  |  |  |  |  |
|              | 1 = Gated time accumulation enabled |                                                                                     |                |                  |                  |                 |       |  |  |  |  |  |
|              | 0 = Gated tim                       | 0 = Gated time accumulation disabled                                                |                |                  |                  |                 |       |  |  |  |  |  |
| bit 5-4      | TCKPS<1:0>                          | : Timer Input (                                                                     | Clock Prescale | e Select bits    |                  |                 |       |  |  |  |  |  |
|              | 11 = 1:256 pr                       |                                                                                     |                |                  |                  |                 |       |  |  |  |  |  |
|              |                                     | 10 = 1:64 prescale value<br>01 = 1:8 prescale value                                 |                |                  |                  |                 |       |  |  |  |  |  |
|              |                                     | 00 = 1:1 prescale value                                                             |                |                  |                  |                 |       |  |  |  |  |  |
| bit 3        | Unimplemen                          | ted: Read as                                                                        | 0'             |                  |                  |                 |       |  |  |  |  |  |
| bit 2        | TSYNC: Time                         | er External Clo                                                                     | ck Input Sync  | hronization Sel  | ect bit          |                 |       |  |  |  |  |  |
|              | When TCS =                          |                                                                                     |                |                  |                  |                 |       |  |  |  |  |  |
|              |                                     | 1 = Synchronize external clock input<br>0 = Do not synchronize external clock input |                |                  |                  |                 |       |  |  |  |  |  |
|              |                                     | When TCS = 0:                                                                       |                |                  |                  |                 |       |  |  |  |  |  |
|              |                                     |                                                                                     | '0'. Timerx us | ses the internal | clock when TC    | S = 0           |       |  |  |  |  |  |
| bit 1        |                                     | lock Source S                                                                       |                |                  |                  |                 |       |  |  |  |  |  |
|              | 1 = External o                      | clock from TxC                                                                      | K pin          |                  |                  |                 |       |  |  |  |  |  |
|              | 0 = Internal cl                     | lock (Fosc/2)                                                                       |                |                  |                  |                 |       |  |  |  |  |  |
| bit 0        | Unimplemen                          | ted: Read as                                                                        | 0'             |                  |                  |                 |       |  |  |  |  |  |

Figure 8 : Registre T1CON

#### 4.3.2 Modification d'un registre par masque

Il est souvent utile de modifier certains bits d'un registre ou d'une variable sans modifier les autres bits. Pour cela, il faut travailler à l'aide de masques. Par exemple, supposons que variable « a » de type « char » soit initialisé avec la valeur 0x48. Si vous voulez mettre à 0 le bit 6 de « a », effectuez l'opération suivante :

```
a = a & 0xBF;
Ce qui se traduit par:
01001000
AND 10111111
a 00001000
```

En utilisant un masque dont tous les bits étaient à 1 excepté le bit 6, le bit 6 de « a » est bien mis à 0. Le Tableau 3 rappelle les différents opérateurs logiques en C.

Tableau 3 : Opérateurs logiques en C

| Opérateur | Signification         | Syntaxe              |
|-----------|-----------------------|----------------------|
| &         | ET bit à bit          | 9 & 12 (1001 & 1100) |
|           | OU bit à bit          | 9   12 (1001   1100) |
| ۸         | OU exclusif bit à bit | 9 ^ 12 (1001 ^ 1100) |

#### 4.4 Variables globales

Pour des raisons de simplicité et d'efficacité, les variables globales sont couramment utilisées dans les programmes pour µC.

La déclaration de ces variables est très simple lorsqu'elles sont utilisées que dans une seule unité de compilation<sup>1</sup> ou module. Dans ce cas, cette déclaration se fait en dehors de toutes fonctions.

Par contre, lorsqu'une variable globale est partagée par plusieurs modules, cette déclaration produira une erreur de compilation. En effet, lors de la génération du code objet<sup>2</sup> d'un programme constitué de plusieurs modules, chaque unité est compilée séparément donnant un fichier objet pour chacune d'elle. Ensuite, ces fichiers objet sont liés à l'aide d'un éditeur de liens fournissant ainsi le code pouvant être exécuté par le µC.

Il est donc nécessaire d'utiliser une méthode pour indiquer au compilateur et à l'éditeur de lien que des variables globales sont utilisées par plusieurs modules. La méthode utilise des déclarations dissymétriques : certaines déclarations sont des définitions et d'autres sont des références. Un seul module peut définir un nom, et plusieurs unités peuvent le référencer. Pour cela, il faut fournir la référence à l'aide d'un fichier d'entête (« .h ») dans lequel la variable est déclarée avec le mot-clé « extern ». Ce mot-clé indique que la variable est définie ailleurs.

Le code suivant montre les déclarations de variables globales dans plusieurs modules.

```
/************main.c*********/
                                    //module 1
int variable globale1;
                              //Définition des variables globales
int variable_globale2;
int main(void)
{
       variable_globale1=0;
                                      //Initialisation des variables globales
       variable_globale2=0;
                                      //boucle infinie
       while(1){
               if(variable_globale1)
                                      variable_globale2==1; //utilisation des variables
       }
/************common.h*********/
extern int variable_globale1;
                                    //Déclaration des références
extern int variable_globale2;
/*******************/ //Module 2
                                      //Importation des références
#include « common.h » ;
void utilisation(void)
{
       if(variable_globale2){
                                      //Utilisation des références
               variable_globale1==0;
               variable_globale2==0;
       }else
               variable globale2==1;
```

<sup>&</sup>lt;sup>1</sup> Unité de compilation : fichier « .c » contenant des définitions de fonctions.

<sup>&</sup>lt;sup>2</sup> Code objet : programme en langage machine produit par le compilateur.

2012/13 page 14

## 5 Première prise en main

Ce chapitre fournit des informations simplifiées qui vous serviront pour les deux premiers laboratoires. Des explications plus complètes sont données dans la suite de ce document.

Vous serez amenés à utiliser les versions plus complètes dans les labos suivants. Lors des laboratoires d'introduction, des simplifications sont réalisées par une pré-configuration des registres.

#### 5.1 Ports d'entrée-sortie

Les pattes d'entrée-sortie (I/O pour input-output) constituent le moyen le plus basique de communiquer avec l'extérieur.

Le DSPIC contient différentes séries d'I/O, nommées PORTA à PORTG et contenant chacune de 8 à 16 pattes distinctes. Les I/O du port A sont nommées RA0 à RA15, le principe est le même pour les autres ports (RB0 à RB15, RE0 à RE7, ...).

Chaque patte peut être configurée en entrée ou en sortie. Avant de lire ou d'écrire sur une patte, il faut donc indiquer au processeur s'il s'agit d'une entrée ou d'une sortie. Ceci se fait par l'intermédiaire des registres TRIS. Pour indiquer que la patte RA3 du port A est une entrée, il faut mettre à 1 le quatrième bit du registre TRISA (la numérotation des pattes d'un port commence à 0). L'écriture d'un 0 sur ce même bit correspond à la configuration de la patte en sortie. Pour cela, il est possible d'accéder au bit à l'aide des structures :

```
TRISAbits.TRISA3=1;
```

ou de configurer tout un port en une fois :

```
TRISB = 0x1E5C; // Configure tout le port B en une seule fois.
```

Ensuite, pour modifier l'état d'une sortie ou connaître l'état d'une entrée, il faut également accéder à des registres. Une écriture dans le registre LATx modifiera l'état des pattes du port x. Par exemple pour imposer une tension de 3,3V sur la patte RA4, il faut mettre à 1 le cinquième bit du registre LATA:

```
LATAbits.LATA4 = 1 ; //écrit un '1' sur la patte RA4
```

Pour connaître l'état d'une patte d'un port, il faut lire dans le registre PORTx le bit correspondant à cette patte.

#### Exemple:

En résumé, trois registres sont utilisés :

- TRISx permet de choisir le sens de la borne (entrée ou sortie)
- LATx permet d'imposer la tension sur une borne de sortie
- PORTx permet de lire la tension sur une borne d'entrée

Note : par la suite, vous devrez faire attention à ce qu'une patte donnée ne soit pas également utilisée par le convertisseur analogique-numérique. Pour ce faire, lisez la section consacrée aux bornes d'IO plus loin dans ce guide

#### 5.2 Timer

Les timers permettent d'exécuter une fonction à intervalle fixe, de mesurer une durée ou d'obtenir une base de temps.

Le principe est le suivant : on commence par entrer une période dans le registre PRx (ou x est le numéro du timer, de 1 à 9). Cette période est exprimée en nombre de cycles d'exécution du processeur. Le processeur a été configuré pour exécuter les instructions à une fréquence de 40 MHz, nommée Fcy par la suite.

```
PR2 = 10000 ; //indique au timer 2 que sa période est de \frac{10000}{40\,10^6}=250\mu s
```

2012/13 Carte à µC page 15

Le processeur va alors incrémenter un compteur à chaque coup d'horloge jusqu'à arriver à la valeur de PR2. A ce moment, le bit T2IF, qui au départ vaut '0', est mis à '1' par le processeur, ce qui permet de détecter le changement via un test dans le code du µC. Dans le même temps, le compteur est automatiquement remis à zéro et le comptage reprend. Pour les timers 1 à 3, ce bit se trouve dans le registre IFS0.

Attention : ce bit doit être remis à '0' par une instruction dans le programme. Dans le cas contraire un test du type

```
if(IFS0bits.T1IF == 1)
```

serait toujours vérifié.

Ce bit est en réalité le flag de l'interruption associée au timer (voir la section 0 sur les interruptions).

Pour lancer le timer, il suffit de mettre à '1' le bit TON du registre TxCON. Mettre ce même bit à '0' gèle le compteur à sa valeur actuelle.

```
T1CONbits.TON = 1 ; //lance le timer1
```

Le registre des timers étant sur 16 bits, la période que l'on peut représenter est limitée à maximum 1638µs, bien insuffisante dans de nombreux cas. Une manière de contourner ce problème est d'utiliser un prescaler. Il s'agit d'un diviseur de l'horloge alimentant le timer par un facteur 8, 64 ou 256. Le prescaler se règle en modifiant le champ TxCONbits.TCKPS codé sur 2 bits. Il peut prendre les valeurs :

| TCKPS=        | Division |
|---------------|----------|
| 0b00 (défaut) | 1        |
| 0b01          | 8        |
| 0b10          | 64       |
| 0b11          | 256      |

En résumé, les étapes pour configurer le Timer sont

- Calcul de la période
- Ecriture de la période dans PRx
- Eventuellement, ajouter un préscaling
- Lancer le timer

Les étapes à réaliser une fois le timer lancé sont

- Vérification du bit TxIF afin de voir si la période est écoulée
- Si le test est vérifié, ne pas oublier de remettre le bit à '0'

#### 5.3 Le convertisseur analogique-numérique

Le microcontrôleur intègre un convertisseur analogique-numérique (analog to digital converter, ou ADC). Par défaut, la grandeur numérique comprise entre 0V et 3.3V obtenue est codée sur 10 bits. Une tension de 0V donnera un résultat de 0 et une tension de 3.3V donnera un résultat de 1023.

Le convertisseur possède 32 entrées analogiques nommées ANO à AN31, dont seules 3 sont accessibles sur la carte d'extension (ANO, AN1 et AN3).

La mise à 0 du bit SAMP du registre AD1CON1 permet de démarrer une conversion. Cette conversion n'est pas instantanée, elle prend quelques µs.

```
AD1CON1bits.SAMP=0; //lance une conversion
```

Une fois la conversion terminée, son résultat est écrit dans le registre ADC1BUF0 (lu comme une variable de 16 bits) et le bit AD1IF du registre IFS0 est mis à '1'. La fin de la conversion peut donc être détectée en en vérifiant la valeur. Ce bit doit être remis à zéro manuellement. AD1IF est également le flag d'interruption du convertisseur (voir plus loin)

La carte est configurée pour connecter un potentiomètre à la patte ANO. Ce potentiomètre est monté en diviseur résistif, permettant ainsi de faire la tension sur la patte ANO de 0V à 3.3V.

Il est également possible de coupler l'ADC au Timer 3, de sorte que l'échantillonnage et la conversion soient démarrés automatiquement à chaque débordement du Timer. Pour ce faire, le champ AD1CON1bits.SSRC doit être modifié (voir Figure 9). Dans ce cas, aucun traitement software n'est nécessaire pour démarrer le convertisseur lorsque le timer a terminé, tout est réalisé en hardware. Le bit T3IF ne doit donc ni être testé, ni être remis à '0'. Il est en revanche nécessaire de lancer le Timer 3 via le bit T3CONbits.TON

#### 5.4 Les interruptions

Dans un système à  $\mu$ C, de nombreux événements peuvent survenir à tout moment. Ces événements sont généralement dit « asynchrones », ce qui signifie que leur moment d'arrivée n'est pas prévisible dans le code.

L'apparition d'un événement peut être vérifiée de deux manières :

- Par scrutation (ou polling) systématique et continuelle d'un bit nommé flag. La plupart des événements (timers, fin de conversion ...) préviennent en effet de leur occurrence en modifiant un bit spécifique. La vérification régulière de ce bit permet de traiter l'évènement en exécutant les tâches appropriées. A titre d'exemple, le bit TxIF permettant de vérifier le débordement d'un timer est également son bit de flag.
- Par déclenchement d'une interruption. Lorsque le flag lié à un événement est activé, le processeur interrompt automatiquement le programme et exécute une fonction dédiée à cette source d'interruption. Cette fonction est nommée routine de service d'interruption ou ISR (Interrupt Service Routine). L'ISR est démarrée automatiquement par le processeur et ne doit pas appelée par une instruction dans le programme.

La procédure pour qu'une interruption soit déclenchée à l'apparition d'un événement est la suivante :

- Dans l'étape de configuration, l'interruption est activée en mettant à '1' le bit *Interrupt Enable* qui lui correspond. Dans le cas des timers, ces bits sont IECObits.TxIE (où x est le numéro du timer (1 à 3)) et le bit correspondant à la fin d'une conversion A/N est IECObits.AD1IE.
- Ecriture de l'ISR, correspondant au traitement de l'événement.
   Cette fonction doit avoir la syntaxe suivante :
   void \_ISR \_nom\_de\_l'interruption (void) {...}, où le nom de l'interruption
   est \_TxInterrupt ou \_ADC1Interrupt pour les périphériques utilisés dans les
   premiers labos. Attention à la présence d'un espace entre « void » et « \_ISR » ainsi

qu'entre « \_ISR » et « \_T1Interrupt »

Le flag lié à l'interruption doit être remis à zéro dans la routine. Pour les timers, ce bit est

IFS0bits.T1IF et pour l'ADC, il se nomme IFS0bits.AD1IF

| R/W-0                                           | U-0                                                                                                                                                                      | R/W-0            | R/W-0                              | U-0              | R/W-0            | R/W-(          |         | R/W-0           |  |  |
|-------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|------------------------------------|------------------|------------------|----------------|---------|-----------------|--|--|
| ADON                                            | _                                                                                                                                                                        | ADSIDL           | ADDMABM                            | _                | AD12B            | F              | ORM<    | (1:0>           |  |  |
| oit 15                                          |                                                                                                                                                                          |                  |                                    |                  |                  |                |         | bit 8           |  |  |
| DA44.0                                          | DAMA                                                                                                                                                                     | DA44.0           | 11.0                               | DAMA             | DAVO             | DAM            |         | D/O A           |  |  |
| R/W-0                                           | R/W-0                                                                                                                                                                    | R/W-0            | U-0                                | R/W-0            | R/W-0            | R/W-(<br>HC,Hs |         | R/C-0<br>HC, HS |  |  |
|                                                 | SSRC<2:0>                                                                                                                                                                |                  | _                                  | SIMSAM           | ASAM             | SAME           |         | DONE            |  |  |
| bit 7                                           | 00110 12.02                                                                                                                                                              |                  |                                    | Olivioawi        | AOAW             | OAW            |         | bit 0           |  |  |
| DIC 1                                           |                                                                                                                                                                          |                  |                                    |                  |                  |                |         | Dit 0           |  |  |
| Legend:                                         |                                                                                                                                                                          | HC = Cleared     | by hardware                        | HS = Set by      | hardware         |                |         |                 |  |  |
| R = Readable                                    | e bit                                                                                                                                                                    | W = Writable     | bit                                | U = Unimple      | mented bit, re   | ad as '0'      |         |                 |  |  |
| -n = Value at                                   | POR                                                                                                                                                                      | '1' = Bit is set |                                    | '0' = Bit is cle | eared            | x = Bit is     | unkno   | wn              |  |  |
|                                                 |                                                                                                                                                                          |                  |                                    |                  |                  |                |         |                 |  |  |
| bit 15                                          | ADON: ADC C                                                                                                                                                              |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 | 1 = ADC mod<br>0 = ADC is of                                                                                                                                             |                  | ng                                 |                  |                  |                |         |                 |  |  |
| bit 14                                          | Unimplement                                                                                                                                                              |                  | ٥,                                 |                  |                  |                |         |                 |  |  |
| bit 13                                          | ADSIDL: Stop                                                                                                                                                             |                  |                                    |                  |                  |                |         |                 |  |  |
| DIC 10                                          |                                                                                                                                                                          |                  | eration when d                     | evice enters la  | dle mode         |                |         |                 |  |  |
|                                                 |                                                                                                                                                                          |                  | ation in Idle mo                   |                  | aic mode         |                |         |                 |  |  |
| bit 12                                          | ADDMABM: D                                                                                                                                                               |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 |                                                                                                                                                                          |                  | n in the order of                  | f conversion.    | The module pr    | ovides an a    | ddress  | to the DMA      |  |  |
|                                                 | channel t                                                                                                                                                                | hat is the san   | ne as the addre                    | ss used for th   | e non-DMA st     | tand-alone b   | uffer.  |                 |  |  |
|                                                 |                                                                                                                                                                          |                  | n in Scatter/Gat                   |                  |                  |                |         |                 |  |  |
| bit 11                                          |                                                                                                                                                                          | -                | ased on the ind                    | ex or the ana    | og input and t   | uie size oi tr | ie DM   | A builet.       |  |  |
| bit 11<br>bit 10                                | Unimplement                                                                                                                                                              |                  | o<br>ration Mode bit               | +                |                  |                |         |                 |  |  |
| DIL 10                                          | 1 = 12-bit, 1-c                                                                                                                                                          |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 | 0 = 10-bit, 4-                                                                                                                                                           |                  | •                                  |                  |                  |                |         |                 |  |  |
| bit 9-8                                         | FORM<1:0>: [                                                                                                                                                             |                  | •                                  |                  |                  |                |         |                 |  |  |
|                                                 | For 10-bit oper                                                                                                                                                          |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 | 11 = Signed fractional (Dout = $s$ ddd dddd ddoo oooo, where $s$ = .NOT.d<9>)                                                                                            |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 | 10 = Fractional (Dout = dddd dddd ddoo 0000)                                                                                                                             |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 | 01 = Signed integer (Dout = sass asad dddd dddd, where a = .NOT.d<9>)                                                                                                    |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 | 00 = Integer (DOUT = 0000 00dd dddd dddd) For 12-bit operation:                                                                                                          |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 | $\frac{\text{For } 12-\text{bit operation:}}{11 = \text{Signed fractional (DoUT} = \text{sddd} \ \text{dddd} \ \text{dodd} \ \text{0000, where } s = .\text{NOT.d<11>)}$ |                  |                                    |                  |                  |                |         |                 |  |  |
| 10 = Fractional (Dout = dddd dddd dddd 0000)    |                                                                                                                                                                          |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 |                                                                                                                                                                          |                  | ssss sddd                          |                  | where $s = .NC$  | OT.d<11>)      |         |                 |  |  |
|                                                 | ٠, ١                                                                                                                                                                     |                  | dddd dddd d                        | ,                |                  |                |         |                 |  |  |
| bit 7-5                                         |                                                                                                                                                                          |                  | Source Select                      |                  |                  |                |         |                 |  |  |
|                                                 | 111 = Internal                                                                                                                                                           |                  | sampling and                       | starts convers   | ion (auto-conv   | vert)          |         |                 |  |  |
|                                                 | 101 = Reserve                                                                                                                                                            |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 | 100 = Reserve                                                                                                                                                            |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 |                                                                                                                                                                          |                  | sampling and s                     |                  |                  |                | -4      |                 |  |  |
|                                                 |                                                                                                                                                                          | •                | ADC1, Timer51                      | ,                | •                |                | starts  | conversion      |  |  |
|                                                 |                                                                                                                                                                          |                  | NTx pin ends sa<br>nds sampling a  |                  |                  | л              |         |                 |  |  |
| bit 4                                           | Unimplement                                                                                                                                                              |                  |                                    | 5.0 6011         |                  |                |         |                 |  |  |
| oit 3                                           |                                                                                                                                                                          |                  | nple Select bit                    | (only applicab   | le when CHP      | S<1:0> = 01    | or 1x   | :)              |  |  |
| Pro-100 (15 (15 (15 (15 (15 (15 (15 (15 (15 (15 | When AD12B                                                                                                                                                               |                  |                                    |                  |                  |                |         | -               |  |  |
|                                                 | 1 = Samples                                                                                                                                                              | CH0, CH1, C      | H2, CH3 simulf                     | aneously (wh     | en CHPS<1:0      |                |         |                 |  |  |
|                                                 | 그 그 그 그 그 그 그 그 그 그 그 그 그 그 그 그 그 그 그                                                                                                                                    |                  | 1 simultaneous                     |                  |                  |                |         |                 |  |  |
| hit O                                           |                                                                                                                                                                          |                  | nels individuall                   | y in sequence    |                  |                |         |                 |  |  |
| bit 2                                           | ASAM: ADC S                                                                                                                                                              |                  |                                    | conversion       | DAMP bit is      | ito not        |         |                 |  |  |
|                                                 |                                                                                                                                                                          |                  | diately after las                  |                  | SAIVIP DIT IS AL | uto-set.       |         |                 |  |  |
| bit 1                                           | SAMP: ADC S                                                                                                                                                              |                  |                                    | ,,               |                  |                |         |                 |  |  |
| VIC I                                           |                                                                                                                                                                          |                  | olifiers are sam                   | pling            |                  |                |         |                 |  |  |
|                                                 |                                                                                                                                                                          |                  | olifiers are hold                  |                  |                  |                |         |                 |  |  |
|                                                 | If ASAM = 0, s                                                                                                                                                           |                  |                                    |                  | itomatically se  | et by hardwa   | re if A | SAM = 1.        |  |  |
|                                                 | If SSRC = 000                                                                                                                                                            |                  |                                    |                  |                  |                | C ≠ 0   | 00,             |  |  |
|                                                 |                                                                                                                                                                          |                  | by hardware to                     | end sampling     | and start con    | version.       |         |                 |  |  |
| bit 0                                           | DONE: ADC C                                                                                                                                                              |                  |                                    |                  |                  |                |         |                 |  |  |
|                                                 | 1 = ADC con                                                                                                                                                              |                  |                                    | rece             |                  |                |         |                 |  |  |
|                                                 | Automatically                                                                                                                                                            |                  | arted or in prog<br>re when A/D co |                  | mplete Softwa    | are can write  | o' to   | clear DONE      |  |  |
|                                                 | 그는 사람이 되었다면 맛이 없어지지 않다.                                                                                                                                                  |                  | llowed to write                    |                  |                  |                |         |                 |  |  |
|                                                 |                                                                                                                                                                          |                  | y cleared by ha                    |                  |                  |                | ,       | (.5)            |  |  |
|                                                 |                                                                                                                                                                          | 4 4 4 000        | refere to ADC 1                    | or ADC 2         |                  |                |         |                 |  |  |

Figure 9 : Registre AD1CON1

Note 1: The 'x' in ADxCON1 and ADCx refers to ADC 1 or ADC 2.

## 6 Interaction avec les périphériques

Dans les sections qui suivent, nous allons décrire les principaux périphériques des dsPIC. Après une introduction à son fonctionnement, nous décrirons le mode opératoire recommandé pour les laboratoires. Dans de nombreux cas, ces périphériques possèdent des modes de fonctionnement plus complexes, mais inutiles dans notre cas. Si cela vous intéresse, leur fonctionnement complet se trouve dans la notice de la famille dsPIC (plus de 1000 pages!)

#### 7 Ports I/O

#### 7.1 Introduction

Le dsPIC33FJ256GP710 possède 100 pattes dont 85 peuvent être utilisé comme des entrées/sorties digitales. Ces pattes sont le moyen le plus simple pour le processeur d'interagir avec le monde extérieur. En tant qu'entrée, permettent de lire l'état logique de la patte. En tant que sorties, elles permettent au processeur d'imposer une tension de 0V ou de 3.3V sur la borne. Les autres pattes servent à l'alimentation, au reset et à l'oscillateur.

Toutes les IO sont partagées avec d'autres périphériques (UART, SPI, ADC,...). Généralement, une patte ne peut utiliser qu'une seule de ces fonctions à un instant donné, mais cette fonction peut être changée à tout moment dans le programme.

Une I/O comporte donc des multiplexeurs permettant de sélectionner sa fonction. Lorsqu'un périphérique est en fonction, les pattes correspondant ne peuvent pas être utilisées en I/O banale.

La structure d'une entrée/sortie est schématisée à la Figure 10.



Figure 10 : Schéma bloc d'une I/O

Les I/O sont rassemblées en ports identifié par un « R » suivi d'une lettre (A, B, C, D, E, F et G) sur la Figure 2. Un port est composé de maximum 16 I/O.

## 7.2 Registres de contrôle des I/O

Trois registres sont associés à chaque port, permettant de les configurer :

- TRISx : registre contrôlant la direction (entrée ou sortie)
- PORTx : registre d'I/O, utilisé en lecture
- LATx : registre du « Data Latch », utilisé en écriture

Le « x » représente une lettre qui identifie un port particulier (A, B,...).

Chaque I/O d'un port est associée à un bit dans chacun de ces trois registres.

#### 7.2.1 Registre TRIS

Ce registre permet de définir si une patte est une entrée ou une sortie. Si un bit de ce registre est à 1, la patte associée est une entrée, tandis que si le bit est à 0, la patte est une sortie (pour le retenir, « 0 » ressemble au « O » de « Output »). Après un reset, toutes les pattes sont configurées en entrée.

#### Exemple de code :

- Accès au registre TRIS du port B : TRISB = 0x00F0;
- Accès au bit 2 du registre TRIS du port B : TRISBbits.TRISB2 = 0;

#### 7.2.2 Registre PORT

Le registre PORT permet d'accéder directement à la tension des bornes. En théorie, ce registre permet non seulement de lire l'état logique ('0' pour 0V, '1' pour 3.3V) de la patte, mais également d'en imposer l'état via le programme (ceci est tributaire de la valeur écrite dans le registre TRIS correspondant : on ne peut imposer l'état d'une borne depuis le programme du  $\mu$ C si celle-ci est configurée en entrée).

Toutefois, en raison de problèmes apparaissant lors des opérations de « read-modify-write », il est recommandé de n'utiliser le registre PORT que lors des <u>lectures</u> (ie. patte en entrée), et jamais lors des écritures. Ces problèmes sont décrits dans le chapitre « Entrée-sorties numériques » du syllabus de cours

#### Exemple de code :

- Accès au bit 2 du registre PORT du port B (borne RB2), et écriture de la valeur (0 ou 1) dans la variable a :
  - a = PORTBbits.RB2;
- Lecture simultanée de toutes les bornes du port B, et écriture des 16 bits correspondant dans la variable a : a = PORTB;

#### 7.2.3 Registre LAT

Ce registre élimine le problème qui peut apparaître avec les instructions « read-modify-write ». Lors de l'écriture de la valeur à imposer sur une borne de sortie, la valeur est écrite dans un buffer au lieu de directement imposer la tension de la borne.

#### Exemple de code :

- Accès au registre LAT du port B : LATB = 0x00F0;
- Accès au bit 2 du registre LAT du port B : LATBbits.LATB2 = 0;

#### 7.2.4 Multiplexage avec les périphériques internes

Quand un périphérique est activé, le buffer de sortie de la patte associée est en général contrôlé par ce dernier, cependant certaines sorties doivent être configurées dans le code à l'aide des registres cités ci-dessus.

L'UART est un exemple de contrôle du buffer de sortie par le périphérique. Quand l'UART est activé, les registres PORT et TRIS n'ont aucun effet et ne peuvent pas être utilisés pour écrire sur les pattes RX et TX (pattes de réception et de transmission). La plupart des périphériques de communication contrôlent le buffer de sortie de leurs pattes associées.

#### 7.2.5 Particularité des entrées analogiques

Certaines bornes d'IO du  $\mu$ C peuvent également servir d'entrée au convertisseur analogiquenumérique. Ces deux fonctions ne sont pas disponibles simultanément, et il est nécessaire de spécifier au  $\mu$ C dans quel mode la borne est utilisée via des registres spécifiques.

Par défaut, ces bornes mixtes sont mises en mode analogique, et doivent donc être reconfigurées avant usage si vous voulez les utiliser en entrée/sortie logique (cf 7.3 pour le mode opératoire)!

Note : cette étape ne nous dispense pas de spécifier la direction de la borne via le registre TRIS

Les registres AD1PCFGL et AD1PCFGH sont décrits aux Figure 27 et Figure 28 de la section 13.

### 7.3 Mode opératoire

Voici, en résumé, les étapes nécessaires à la configuration d'une borne d'entrée/sortie

- Repérer la borne sur le schéma de la Figure 2. La borne aura généralement plusieurs « noms », par exemple AN20/INT1/RA12
- Si cette liste de noms en contient un du type ANx (x allant de 0 à 31), cela signifie que l'entrée x du convertisseur analogique numérique est également présente sur la patte. Si c'est le cas, il est nécessaire de configurer la patte en mode numérique (elle est en mode analogique par défaut) en écrivant un '1' dans le bit PCFGx du registre AD1PCFGL (de AN0 à AN15) ou AD1PCFGH (de AN16 à AN31)

<u>Exemple</u>: on souhaite utiliser la borne RB1 en tant que sortie digitale. La Figure 2 nous indique que le nom complet de cette borne est PGEC3/AN1/INT3/RB1, elle sert donc d'entrée au convertisseur analogique-numérique.

Avant de l'utiliser en tant que sortie, nous devons donc spécifier au processeur que la borne est utilisée en mode binaire, via la ligne AD1PCFGLbits.PCFG1 = 1.

• Configurer la direction (entrée ou sortie) à l'aide du registre TRIS correspondant. Par exemple, TRISAbits.TRISA6 = 1 met la borne RA6 en entrée. (= 0 pour la mettre en sortie)

Et les étapes pour interagir avec cette borne lors du programme sont:

- Pour écrire sur la patte, et ainsi fixer la tension à sa sortie, utiliser les registres LAT. Par exemple LATBbits.LATB3 = 0 impose 0V sur la borne RB3
- Pour lire la tension présente sur la patte et écrire la valeur correspondante (0 ou 1) dans une variable, utiliser les registres PORT. Par exemple z= PORTAbits.RA2 affecte l'état logique de la borne RA2 à la variable z.

#### 7.4 Remarque liée au clavier

Dans le cas du clavier, le laps de temps entre l'instruction d'écriture pour mettre une colonne à l'état haut et le passage effectif de la colonne à HI est de plusieurs cycles machine. Ceci est dû à la sortance assez faible du dsPIC, provoquant une montée lente de la tension.

Pour détecter correction la pression sur une touche, vous devrez appeler la fonction « \_\_delay\_us() » entre l'instruction d'écriture sur une colonne et de lecture sur les lignes.

#### 8 Timer

#### 8.1 Introduction

Un Timer/Counter est un périphérique permettant de compter un nombre d'événements, et de prévenir l'utilisateur lorsque ce nombre atteint un nombre prédéfini.

De manière générale, on peut compter :

- Un nombre de périodes de l'horloge du processeur, on parle alors de *Timer* car, connaissant la durée d'une période, on peut en déduire une durée arbitraire
- Un nombre d'événements externes, et plus précisément le nombre de flancs montant apparaissant sur une borne d'entrée spécifique. On parle alors de *Counter*

Dans la suite de ce document, nous nous concentrerons sur l'utilisation en tant que Timer.

Pour rappel (cf. cours), le principe général d'un timer est le suivant :

- à chaque coup d'horloge (40 MHz dans le cadre des labos, mais cette fréquence est réglable), un registre de 16bits, nommé TMRx (x étant le numéro du timer) est incrémenté de 1
- la valeur de ce registre est ensuite comparée à celle contenue dans un second registre, dit « de période », nommé PRx
- En cas d'égalité, le timer repart de 0 (ie. TMRx = 0) et prévient de son débordement en mettant à '1' un bit spécifique nommé TxIF (que l'on trouve dans le registre IFS0 à IFS4 selon le numéro du timer)

Le dsPIC33F possède 9 timers, numérotés de 1 à 9, qui présentent des légères différences.

Individuellement, un timer possède un registre de période de 16bits. Ceci implique qu'il ne compter que de 0 à 65535. Pour pallier à ce problème, il est possible de combiner deux timers pour obtenir un registre de période de 32bits, ou bien on peut demander à un timer de ne s'incrémenter qu' « une fois sur n » , on parle alors de prescaling. Ces modes spécifiques sont également décrits ci-dessous

#### 8.2 Utilisation en mode 16 bits

Avant d'utiliser un timer, il est nécessaire de préciser sa période exprimée en nombre de cycles machine via le registre PRx qui lui est associé :

```
PR2 = 10000 ; //indique au timer 2 que sa période est de \frac{10000}{40.10^6} = 250 \mu s
```

Lors de cette configuration, il est également possible de spécifier au processeur que le débordement du timer doit provoquer l'envoi d'une interruption (cf section consacrée aux interruptions pour plus de détails). Pour ce faire, il faut activer l'interruption en écrivant '1' dans le bit TxIE du registre IEC0 (timers 1 à 3) ou IEC1 (timers 4 et 5) :

```
IECObits.T1IE ; //active l'interruption du timer 1
```

Il suffit enfin de le lancer, en écrivant '1' dans le bit TON de son registre de contrôle TxCON (où x est le numéro du timer)

```
T3CONbits.TON = 1; //lance le timer 3
```

Lorsque le timer déborde, son bit de flag est mis à 1. Les mesures à prendre changent selon que l'interruption associée est activée ou non.

- Si l'interruption est désactivée, le débordement se détecte en testant la valeur du bit de flag (ex if (IFS0bits.T3IF == 1))
- Si l'interruption est activée, ce test est inutile et la routine d'interruption est automatiquement appelée par le processeur

Dans tous les cas, le bit TxIF doit être remis à zéro de manière software (ie. par une instruction de votre programme.

## 8.3 Prescaling

Le registre des timers étant sur 16 bits, la période que l'on peut représenter est limitée à maximum 1638µs dans le cas d'une fréquence d'horloge de 40MHz. Cette période est bien insuffisante dans de nombreux cas. Une manière de contourner ce problème est d'utiliser un *prescaler*. Il s'agit d'un diviseur de l'horloge incrémentant le timer par un facteur 8, 64 ou 256 : le timer ne s'incrémente donc qu'une fois sur N. Le prescaler se règle en modifiant le champ <code>TxCONbits.TCKPS</code> codé sur 2 bits. Il peut prendre les valeurs :

| TCKPS=        | Division |
|---------------|----------|
| 0b00 (défaut) | 1        |
| 0b01          | 8        |
| 0b10          | 64       |
| 0b11          | 256      |

## 8.4 Mode opératoire en mode 16bits

En résumé, les étapes à suivre lors de la configuration du timer x sont les suivantes :

- Ecriture de la période dans PRx
- Configuration éventuelle du prescaler , via le champ TxCONbits.SSRC
- Activation éventuelle de l'interruption liée au timer via le bit **IFS0bits.TxIE** (timer 1 à 3) ou **IFS1bits.TxIE** (timer 4 et 5)
- Lancement du timer via le bit TxCONbits.TON

#### 8.5 Utilisation en mode 32bits

Il est possible de combiner les timers 2 et 3 ainsi que les timers 4 et 5 afin de former un timer possédant une période codée sur 32bits, permettant donc de compter jusqu'à  $2^{32}-1$  flancs d'horloge.

Dans la suite, nous décrivons le fonctionnement pour la paire timer 2 / timer 3. La paire 4/5 a un fonctionnement identique.

Lorsque la paire est configurée en mode 32bits, le timer 2 s'incrémente à chaque coup d'horloge comme normalement. En revanche, il ne retourne pas à zéro lorsque TMR2 = PR2, mais uniquement lorsqu'il arrive à sa période maximale de 65535. Lorsqu'il retourne à zéro le registre de comptage du timer 3 s'incrémente de 1.

Lorsque TMR2 = PR2 ET TMR3 = PR3, alors seulement l'ensemble retourne à zéro et le flag est mis à '1'.

Le timer 2 contient donc les 16 bits de poids faible, et le timer 3 les 16 bits de poids fort

Note : le timer de 32 bits est contrôlé par le registre du timer 2 (notamment pour le lancement du timer ou la configuration de prescaler). En revanche, c'est le flag du timer 3 (IFS0bits.T3IF) qui est mis à '1' lors du débordement !

#### 8.6 Mode opératoire en mode 32bits

En résumé, les étapes à suivre lors de la configuration du timer 2/3 (ou 4/5, 6/7 et 8/9) en mode 32 bits sont les suivantes :

- Faire basculer la paire 2/3 en mode 32 bits via le bit **T2CONbits.T32**
- Configuration éventuelle du prescaler, via le champ T2CONbits.SSRC
- Ecriture des 16 bits de poids faible de la période dans PR2
- Ecriture des 16 bits de poids fort de la période dans PR3
- Activation éventuelle de l'interruption liée au timer via le bit IFS0bits.T3IE
- Lancement du timer via le bit T2CONbits.TON

## 8.7 Registres de contrôle

| R/W-0           | U-0                                                                           | R/W-0            | U-0            | U-0              | U-0              | U-0             | U-0   |  |  |
|-----------------|-------------------------------------------------------------------------------|------------------|----------------|------------------|------------------|-----------------|-------|--|--|
| TON             | _                                                                             | TSIDL            | _              | _                | _                | _               | _     |  |  |
| bit 15          |                                                                               |                  |                |                  |                  |                 | bit 8 |  |  |
|                 |                                                                               |                  |                |                  |                  |                 |       |  |  |
| U-0             | R/W-0                                                                         | R/W-0            | R/W-0          | U-0              | R/W-0            | R/W-0           | U-0   |  |  |
| _               | TGATE                                                                         | TCKPS            | S<1:0>         | _                | TSYNC            | TCS             | _     |  |  |
| bit 7           |                                                                               |                  |                |                  |                  |                 | bit 0 |  |  |
|                 |                                                                               |                  |                |                  |                  |                 |       |  |  |
| Legend:         |                                                                               |                  |                |                  |                  |                 |       |  |  |
| R = Readable I  |                                                                               | W = Writable     | oit            |                  | nented bit, read |                 |       |  |  |
| -n = Value at P | OR                                                                            | '1' = Bit is set |                | '0' = Bit is cle | ared             | x = Bit is unkn | iown  |  |  |
| bit 15          | TON: Timer C                                                                  | n hit            |                |                  |                  |                 |       |  |  |
| Dit 15          | 1 = Starts the                                                                |                  |                |                  |                  |                 |       |  |  |
|                 | 0 = Stops the                                                                 | timer            |                |                  |                  |                 |       |  |  |
| bit 14          | Unimplement                                                                   | ted: Read as '   | )'             |                  |                  |                 |       |  |  |
| bit 13          | TSIDL: Stop in                                                                | n Idle Mode bit  |                |                  |                  |                 |       |  |  |
|                 | 1 = Discontinu                                                                | ue timer operat  | ion when devi  | ce enters Idle   | mode             |                 |       |  |  |
|                 |                                                                               | timer operation  |                |                  |                  |                 |       |  |  |
| bit 12-7        | •                                                                             | ted: Read as '   |                |                  |                  |                 |       |  |  |
| bit 6           |                                                                               | r Gated Time A   | accumulation i | Enable bit       |                  |                 |       |  |  |
|                 | When TCS =<br>This bit is igno                                                |                  |                |                  |                  |                 |       |  |  |
|                 | When TCS =                                                                    |                  |                |                  |                  |                 |       |  |  |
|                 |                                                                               | e accumulatior   |                |                  |                  |                 |       |  |  |
|                 |                                                                               | e accumulatior   |                |                  |                  |                 |       |  |  |
| bit 5-4         |                                                                               | : Timer Input C  | lock Prescale  | Select bits      |                  |                 |       |  |  |
|                 | 11 = 1:256 pre                                                                |                  |                |                  |                  |                 |       |  |  |
|                 | 01 = 1:8 pres                                                                 |                  |                |                  |                  |                 |       |  |  |
|                 | 00 = 1:1 pres                                                                 |                  |                |                  |                  |                 |       |  |  |
| bit 3           | •                                                                             | ted: Read as '   |                |                  |                  |                 |       |  |  |
| bit 2           |                                                                               | r External Cloc  | k Input Synch  | ronization Sel   | ect bit          |                 |       |  |  |
|                 | When TCS = 1:<br>1 = Synchronize external clock input                         |                  |                |                  |                  |                 |       |  |  |
|                 | 0 = Do not synchronize external clock input                                   |                  |                |                  |                  |                 |       |  |  |
|                 | When TCS = 0:                                                                 |                  |                |                  |                  |                 |       |  |  |
|                 | This bit is ignored. Read as '0'. Timerx uses the internal clock when TCS = 0 |                  |                |                  |                  |                 |       |  |  |
| bit 1           | TCS: Timer Clock Source Select bit                                            |                  |                |                  |                  |                 |       |  |  |
|                 | 1 = External c                                                                | clock from TxCl  | C pin          |                  |                  |                 |       |  |  |
| bit 0           |                                                                               | ted: Read as '   | ı'             |                  |                  |                 |       |  |  |
| Dit 0           | Cimplemen                                                                     | ica. ricau as    | ,              |                  |                  |                 |       |  |  |

Figure 11 : Registre T1CON pour type A (Timer Control)

| R/W-0           | U-0                                                                                                                                                                         | R/W-0                              | U-0           | U-0              | U-0              | U-0             | U-0   |  |  |  |
|-----------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------|---------------|------------------|------------------|-----------------|-------|--|--|--|
| TON             | _                                                                                                                                                                           | TSIDL                              | _             | _                | _                | _               | _     |  |  |  |
| bit 15          | bit 15                                                                                                                                                                      |                                    |               |                  |                  |                 |       |  |  |  |
|                 |                                                                                                                                                                             |                                    |               |                  |                  |                 |       |  |  |  |
| U-0             | R/W-0                                                                                                                                                                       | R/W-0                              | R/W-0         | R/W-0            | U-0              | R/W-0           | U-0   |  |  |  |
| _               | TGATE                                                                                                                                                                       | TCKPS                              | S<1:0>        | T32              | _                | TCS             | _     |  |  |  |
| bit 7           |                                                                                                                                                                             |                                    |               |                  |                  |                 | bit 0 |  |  |  |
|                 |                                                                                                                                                                             |                                    |               |                  |                  |                 |       |  |  |  |
| Legend:         |                                                                                                                                                                             |                                    |               |                  |                  |                 |       |  |  |  |
| R = Readable    | bit                                                                                                                                                                         | W = Writable                       | bit           | U = Unimpler     | mented bit, read | as '0'          |       |  |  |  |
| -n = Value at P | OR                                                                                                                                                                          | '1' = Bit is set                   |               | '0' = Bit is cle | ared             | x = Bit is unkn | iown  |  |  |  |
| bit 15          |                                                                                                                                                                             |                                    |               |                  |                  |                 |       |  |  |  |
| bit 14          | •                                                                                                                                                                           | ted: Read as '                     | )'            |                  |                  |                 |       |  |  |  |
| bit 13          | -                                                                                                                                                                           | n Idle Mode bit                    |               |                  |                  |                 |       |  |  |  |
| Dik 10          | 1 = Discontinu                                                                                                                                                              | ue timer operat<br>timer operation | ion when devi |                  | mode             |                 |       |  |  |  |
| bit 12-7        | Unimplemen                                                                                                                                                                  | ted: Read as '                     | )'            |                  |                  |                 |       |  |  |  |
| bit 6           | TGATE: Time                                                                                                                                                                 | rx Gated Time                      | Accumulation  | Enable bit       |                  |                 |       |  |  |  |
|                 | TGATE: Timerx Gated Time Accumulation Enable bit  When TCS = 1: This bit is ignored  When TCS = 0: 1 = Gated time accumulation enabled 0 = Gated time accumulation disabled |                                    |               |                  |                  |                 |       |  |  |  |
| bit 5-4         | TCKPS<1:0>                                                                                                                                                                  | : Timerx Input                     | Clock Prescal | e Select bits    |                  |                 |       |  |  |  |
|                 | TCKPS<1:0>: Timerx Input Clock Prescale Select bits  11 = 1:256 prescale value  10 = 1:64 prescale value  01 = 1:8 prescale value  00 = 1:1 prescale value                  |                                    |               |                  |                  |                 |       |  |  |  |
| bit 3           | T32: 32-Bit Timerx Mode Select bit  1 = TMRx and TMRy <sup>(1)</sup> form a 32-bit timer  0 = TMRx and TMRy <sup>(1)</sup> form separate 16-bit timer                       |                                    |               |                  |                  |                 |       |  |  |  |
| bit 2           | Unimplemen                                                                                                                                                                  | Unimplemented: Read as '0'         |               |                  |                  |                 |       |  |  |  |
| bit 1           | TCS: Timerx                                                                                                                                                                 | Clock Source S                     | Select bit    |                  |                  |                 |       |  |  |  |
|                 |                                                                                                                                                                             | clock from TxCl                    | K pin         |                  |                  |                 |       |  |  |  |
|                 | 0 = Internal clock (Fosc/2)                                                                                                                                                 |                                    |               |                  |                  |                 |       |  |  |  |
| bit 0           | bit 0 Unimplemented: Read as '0'                                                                                                                                            |                                    |               |                  |                  |                 |       |  |  |  |
| Note 1: TM      | Note 1: TMRY is a Type C timer (Y = 3, 5, 7 and 9).                                                                                                                         |                                    |               |                  |                  |                 |       |  |  |  |

Figure 12 : Registre TxCON pour timers 2,4,6,8



Figure 13: Registre TxCON pour timers 3,5,7,9

## 9 Interruptions

#### 9.1 Introduction

Une interruption est une suspension de l'exécution du code courant pour traiter un événement d'origine interne ou externe, périodique ou apériodique.

Ces évènements sont par exemple : un flanc sur une entrée spécifique, une comparaison satisfaite (Timer), une fin de conversion analogique/numérique, la réception d'un caractère par l'UART, ... Le dsPIC33F permet 118 sources d'interruption.

Un évènement peut être détecté de deux manières qui différent par la fréquence à laquelle est vérifié de l'apparition d'un évènement et par la modalité du démarrage de son traitement :

- La scrutation récurrente dans le code (généralement, le test d'un flag dans la boucle infinie).
   Cette méthode est appelée polling. Cet évènement est alors traité juste après ce test soit dans le code principal, soit par l'appel d'une fonction. Dans ce cas, le μC continue l'exécution du programme et n'interrompt aucune autre tâche.
  - Cette opération est typiquement réalisée par un test du type :

```
if(IFS0bits.T1IF==1)
```

• La prise en compte automatique des flags dès la fin de l'instruction en cours. Dans ce cas, l'évènement provoque l'arret automatique de la tâche en cours afin d'exécuter le code lié à l'interruption, nommé routine d'interruption ou ISR (Interrupt Service Routine).

Il est important de souligner que dans le cas du polling, l'appel à une fonction de traitement est une ligne de code. Tandis que si l'interruption est autorisée, aucune ligne de code ne se trouve dans le programme pour l'appel de l'ISR.

Configurer une interruption revient à écrire du code à deux endroits différents :

- Dans la fonction *main*, il est nécessaire de signaler au processeur qu'il doit tenir compte de l'événement en tant que source d'interruption
- Hors de toute fonction, écrire la routine d'interruption. Il s'agit d'une fonction qui sera appelée par le processeur dès que l'événement en question survient

## 9.2 Déroulement d'une interruption

Lorsque, pour quelque raison que ce soit, un flag d'interruption est mis à '1' ET que l'interruption correspondante est active, le processeur procède aux étapes suivantes :

- 1. Le µC termine l'exécution de l'instruction en cours :
- 2. Le contexte actuel (variables locales) est sauvegardé
- 3. La routine d'interruption est automatiquement appelée par le processeur
- 4. Au terme de l'exécution de la routine, restauration du contexte
- 5. Le programme reprend son exécution normale, à partir de l'endroit où il avait été interrompu

Toutes ces étapes sont réalisées automatiquement et indépendamment de la tâche en cours.

Pour éviter qu'une interruption ne soit appelée en boucle, il est nécessaire de remettre à '0' le flag dpar une instruction d'écriture au sein de l'ISR

#### 9.3 Syntaxe pour la routine d'interruption

De façon à ce que le compilateur puisse lier chaque source d'interruption à sa routine, cette dernière doit être définie de la manière suivante :

```
void ISR nom interruption(void) { } Note: attention aux espaces!
```

Le nom « nom\_interruption » doit correspondre à une des entrées de la colonne « Primary Name » du

Tableau 4. Ce nom comment toujours un underscore ' '

| Tableau 4 : Veolear a interruption |                             |  |  |  |  |  |
|------------------------------------|-----------------------------|--|--|--|--|--|
| Primary Name                       | Interrupt Source            |  |  |  |  |  |
| _INT0Interrupt                     | INT0 – External Interrupt 0 |  |  |  |  |  |
| _IC1Interrupt                      | IC1 – Input Compare 1       |  |  |  |  |  |
| _OC1Interrupt                      | OC1 – Output Compare 1      |  |  |  |  |  |
| _T1Interrupt                       | T1 – Timer1                 |  |  |  |  |  |
| _DMA0Interrupt                     | DMA0 - DMA Channel 0        |  |  |  |  |  |
| _IC2Interrupt                      | IC2 – Input Capture 2       |  |  |  |  |  |
| _OC2Interrupt                      | OC2 – Output Compare 2      |  |  |  |  |  |
| _T2Interrupt                       | T2 – Timer2                 |  |  |  |  |  |
| _T3Interrupt                       | T3 – Timer3                 |  |  |  |  |  |
| _ADC1Interrupt                     | ADC1 – ADC 1                |  |  |  |  |  |
| _INT1Interrupt                     | INT1 – External Interrupt 1 |  |  |  |  |  |
| _ADC2Interrupt                     | ADC2 – ADC 2                |  |  |  |  |  |
| _T4Interrupt                       | T4 – Timer4                 |  |  |  |  |  |
| _T5Interrupt                       | T5 – Timer5                 |  |  |  |  |  |
| _INT2Interrupt                     | INT2 – External Interrupt 2 |  |  |  |  |  |
| _U2RXInterrupt                     | U2RX – UART2 Receiver       |  |  |  |  |  |
| _U2TXInterrupt                     | U2TX – UART2 Transmitter    |  |  |  |  |  |

Tableau 4: Vecteur d'interruption

#### 9.4 Registres de contrôles et de statuts des interruptions

Le registre INTCON1 () contient le bit NSTDIS permettant ou non "l'interrupt nesting". Si ce bit est activé, l'interruption en cours ne sera jamais interrompue. Les autres sont des bits de statuts pour les sources de problèmes du  $\mu$ C.

Les registres IFSx (x étant un chiffre de 0 à 7) comportent tous les flags des requêtes d'interruption. Ce sont ces flags qui doivent être remis à zéro à la fin de chaque ISR.

Les registres IECx (x étant un chiffre de 0 à 7) permettent d'autoriser ou d'inhiber chaque source d'interruption.

Note: attention à ne pas confondre le bit d'autorisation (ex IEC0bits.T1IE) avec le bit de flag (IFS0bits.T1IF): le premier indique au processeur que si l'événement se produit, il entraine l'envoi d'une interruption alors que le second indique que l'événement s'est produit (ce bit est mis à '1' dès que l'événement se produit, et ce même si l'interruption correspondant n'est pas activée)

## 9.5 Procédure d'initialisation des interruptions

Activer une interruption liée à un périphérique est très simple :

- 1. configurer les registres propres au périphérique,
- 2. autoriser l'interruption (bit xxxIE des registres IECy, ex IEC0bits.AD1IE = 1 pour l'ADC). Ce nom est précisé dans la section dédiée à chaque périphérique
- 3. Ne pas oublier d'écrire la routine d'interruption en dehors du main()

| _ |        |        |       |        |        |        |         |       |
|---|--------|--------|-------|--------|--------|--------|---------|-------|
|   | U-0    | R/W-0  | R/W-0 | R/W-0  | R/W-0  | R/W-0  | R/W-0   | R/W-0 |
|   | _      | DMA1IF | AD1IF | U1TXIF | U1RXIF | SPI1IF | SPI1EIF | T3IF  |
|   | bit 15 |        |       |        |        |        |         | bit 8 |

| R/W-0 | R/W-0 | R/W-0 | R/W-0  | R/W-0 | R/W-0 | R/W-0 | R/W-0  |
|-------|-------|-------|--------|-------|-------|-------|--------|
| T2IF  | OC2IF | IC2IF | DMA0IF | T1IF  | OC1IF | IC1IF | INT0IF |
| bit 7 |       |       |        |       | -     |       | bit 0  |

| Legend:<br>R = Readal: | ole bit     | W = Writable bit                                         | U = Unimplemented bit,          | read as '0'        |
|------------------------|-------------|----------------------------------------------------------|---------------------------------|--------------------|
| -n = Value a           |             | '1' = Bit is set                                         | '0' = Bit is cleared            | x = Bit is unknown |
|                        |             |                                                          |                                 |                    |
| bit 15                 | Unimpler    | mented: Read as '0'                                      |                                 |                    |
| bit 14                 | DMA1IF:     | DMA Channel 1 Data Trans                                 | sfer Complete Interrupt Flag St | tatus bit          |
|                        | 1 = Interro | upt request has occurred                                 |                                 |                    |
|                        |             | upt request has not occurred                             |                                 |                    |
| bit 13                 |             | DC1 Conversion Complete                                  | Interrupt Flag Status bit       |                    |
|                        |             | upt request has occurred<br>upt request has not occurred | d                               |                    |
| bit 12                 |             | JART1 Transmitter Interrup                               |                                 |                    |
| DIC 12                 |             | upt request has occurred                                 | t riag Status bit               |                    |
|                        |             | upt request has not occurred                             | d                               |                    |
| bit 11                 | U1RXIF:     | UART1 Receiver Interrupt F                               | Tag Status bit                  |                    |
|                        |             | upt request has occurred                                 |                                 |                    |
|                        |             | upt request has not occurred                             |                                 |                    |
| bit 10                 |             | PI1 Event Interrupt Flag Sta                             | atus bit                        |                    |
|                        |             | upt request has occurred<br>upt request has not occurred | n                               |                    |
| bit 9                  |             | SPI1 Fault Interrupt Flag St                             |                                 |                    |
|                        |             | upt request has occurred                                 |                                 |                    |
|                        |             | ipt request has not occurred                             | d                               |                    |
| bit 8                  | T3IF: Tim   | er3 Interrupt Flag Status bit                            |                                 |                    |
|                        |             | upt request has occurred                                 |                                 |                    |
|                        |             | upt request has not occurred                             |                                 |                    |
| bit 7                  |             | er2 Interrupt Flag Status bit                            |                                 |                    |
|                        |             | upt request has occurred<br>upt request has not occurred | d                               |                    |
| bit 6                  |             | utput Compare Channel 2 I                                |                                 |                    |
|                        |             | upt request has occurred                                 |                                 |                    |
|                        | 0 = Interro | upt request has not occurred                             | d                               |                    |
| bit 5                  |             | ut Capture Channel 2 Interr                              | rupt Flag Status bit            |                    |
|                        |             | upt request has occurred                                 | d                               |                    |
| bit 4                  |             | upt request has not occurred                             |                                 | tatus hit          |
| DIL 4                  |             | upt request has occurred                                 | sfer Complete Interrupt Flag St | idius bit          |
|                        |             | upt request has not occurred                             | d                               |                    |
| bit 3                  | T1IF: Tim   | er1 Interrupt Flag Status bit                            |                                 |                    |
|                        |             | upt request has occurred                                 |                                 |                    |
| hit 0                  |             | upt request has not occurred                             |                                 |                    |
| bit 2                  |             | utput Compare Channel 1 In<br>upt request has occurred   | nterrupt riag status bit        |                    |
|                        |             | ipt request has occurred<br>ipt request has not occurred | d                               |                    |
| bit 1                  | IC1IF: Inp  | ut Capture Channel 1 Interr                              | rupt Flag Status bit            |                    |
|                        | 1 = Interru | ipt request has occurred                                 | - N - 1700<br>- N - 1700        |                    |
|                        |             | upt request has not occurred                             |                                 |                    |
| bit 0                  |             | xternal Interrupt 0 Flag State                           | us bit                          |                    |
|                        | 1 = Interru | ipt request has occurred                                 |                                 |                    |

Figure 14 : Registre IFS0 (Interrupt Flag Status)

R/W-0

R/W-0

R/W-0

R/W-0

R/W-0

R/W-0

R/W-0

U-0

|               | DMA1IE                                        | AD1IE                           | U1TXIE           | U1RXIE           | SPI1IE           | SPI1EIE         | T3IE   |
|---------------|-----------------------------------------------|---------------------------------|------------------|------------------|------------------|-----------------|--------|
| bit 15        | DIVIATIE                                      | ADTIL                           | OTIAL            | OTAKE            | SFIIIL           | SFITCIL         | bit 8  |
| DIC 13        |                                               |                                 |                  |                  |                  |                 | DILO   |
| R/W-0         | R/W-0                                         | R/W-0                           | R/W-0            | R/W-0            | R/W-0            | R/W-0           | R/W-0  |
| T2IE          | OC2IE                                         | IC2IE                           | DMA0IE           | T1IE             | OC1IE            | IC1IE           | INTOIE |
| bit 7         | OOZIL                                         | IOZIL                           | DIVIAGIL         | 11112            | COTIL            | IOTIL           | bit 0  |
| DIC 1         |                                               |                                 |                  |                  |                  |                 | Dit 0  |
| Legend:       |                                               |                                 |                  |                  |                  |                 |        |
| R = Readable  | bit                                           | W = Writable                    | bit              | U = Unimple      | mented bit, read | i as '0'        |        |
| -n = Value at |                                               | '1' = Bit is set                |                  | '0' = Bit is cle |                  | x = Bit is unkr | nown   |
|               |                                               |                                 |                  |                  |                  |                 |        |
| bit 15        | Unimplemen                                    | ted: Read as                    | 0'               |                  |                  |                 |        |
| bit 14        | DMA1IE: DM                                    | A Channel 1 D                   | ata Transfer C   | complete Inter   | rupt Enable bit  |                 |        |
|               |                                               | equest enable                   |                  |                  |                  |                 |        |
|               |                                               | equest not en                   |                  |                  |                  |                 |        |
| bit 13        |                                               | Conversion C                    |                  | rupt Enable bit  | t                |                 |        |
|               |                                               | equest enable                   |                  |                  |                  |                 |        |
| bit 12        |                                               | equest not en:<br>T1 Transmitte |                  | able bit         |                  |                 |        |
| DIL 12        |                                               | equest enable                   |                  | ible bit         |                  |                 |        |
|               |                                               | equest enable<br>equest not ena |                  |                  |                  |                 |        |
| bit 11        |                                               | RT1 Receiver I                  |                  | e bit            |                  |                 |        |
|               | 1 = Interrupt r                               | equest enable                   | d                |                  |                  |                 |        |
|               | 0 = Interrupt r                               | equest not en                   | abled            |                  |                  |                 |        |
| bit 10        |                                               | Event Interrup                  |                  |                  |                  |                 |        |
|               |                                               | equest enable<br>equest not en  |                  |                  |                  |                 |        |
| bit 9         |                                               | 1 Error Interru                 |                  |                  |                  |                 |        |
| Dit 3         |                                               | equest enable                   |                  |                  |                  |                 |        |
|               |                                               | equest not en                   |                  |                  |                  |                 |        |
| bit 8         | T3IE: Timer3                                  | Interrupt Enab                  | le bit           |                  |                  |                 |        |
|               |                                               | equest enable                   |                  |                  |                  |                 |        |
|               |                                               | equest not en                   |                  |                  |                  |                 |        |
| bit 7         |                                               | Interrupt Enab                  |                  |                  |                  |                 |        |
|               |                                               | equest enable<br>equest not en  |                  |                  |                  |                 |        |
| bit 6         |                                               | it Compare Ch                   |                  | unt Enable bit   |                  |                 |        |
| Dit 0         |                                               | equest enable                   |                  | apt Enable bit   |                  |                 |        |
|               |                                               | equest not en                   |                  |                  |                  |                 |        |
| bit 5         | IC2IE: Input C                                | Capture Chann                   | el 2 Interrupt l | Enable bit       |                  |                 |        |
|               |                                               | equest enable                   |                  |                  |                  |                 |        |
|               |                                               | equest not en                   |                  |                  |                  |                 |        |
| bit 4         |                                               |                                 |                  | complete Inter   | rupt Enable bit  |                 |        |
|               |                                               | equest enable<br>equest not en  |                  |                  |                  |                 |        |
| bit 3         |                                               | Interrupt Enab                  |                  |                  |                  |                 |        |
| Dit 0         |                                               | equest enable                   |                  |                  |                  |                 |        |
|               |                                               | equest not en                   |                  |                  |                  |                 |        |
| bit 2         | OC1IE: Outpu                                  | 7. O.S.                         |                  | upt Enable bit   |                  |                 |        |
|               |                                               | equest enable                   |                  |                  |                  |                 |        |
| hit d         | The state of the state of the state of        | equest not en                   |                  | Taabla 57        |                  |                 |        |
| bit 1         |                                               | Capture Chann<br>equest enable  |                  | Enable bit       |                  |                 |        |
|               |                                               | equest enable<br>equest not ena |                  |                  |                  |                 |        |
| bit 0         | 장, 시간 (100 100 100 100 100 100 100 100 100 10 | nal Interrupt 0                 |                  |                  |                  |                 |        |
| m.107         | 1 = Interrupt r                               |                                 |                  |                  |                  |                 |        |
|               | I - michapi                                   | equest enable                   | a                |                  |                  |                 |        |

Figure 15 : Registre IEC0 (Interrupt Enable Control)

| INTCON2                                                               | 0080<br>0082 | NSTDIS |        |            |         | Bit 11       | Bit 10 | Bit 9      | Bit 8  | Bit 7    | Bit 6   | Bit 5       | Bit 4   | Bit 3   | Bit 2       | Bit 1       | Bit 0   | All<br>Resets |
|-----------------------------------------------------------------------|--------------|--------|--------|------------|---------|--------------|--------|------------|--------|----------|---------|-------------|---------|---------|-------------|-------------|---------|---------------|
|                                                                       | 0082         | NOTUS  | OVAERR | OVBERR     | COVAERR | COVBERR      | OVATE  | OVBTE      | COVTE  | SFTACERR | DIV0ERR | DMACERR     | MATHERR | ADDRERR | STKERR      | OSCFAIL     | _       | 0000          |
| IESO                                                                  |              | ALTIVT | DISI   | _          | _       | _            | _      | _          | _      | _        | _       | _           | INT4EP  | INT3EP  | INT2EP      | INT1EP      | INT0EP  | 0000          |
| IFOU                                                                  | 0084         | _      | DMA1IF | AD1IF      | U1TXIF  | U1RXIF       | SPI1IF | SPI1EIF    | T3IF   | T2IF     | OC2IF   | IC2IF       | DMA0IF  | T1IF    | OC1IF       | IC1IF       | INT0IF  | 0000          |
| IFS1                                                                  | 0086         | U2TXIF | U2RXIF | INT2IF     | T5IF    | T4IF         | OC4IF  | OC3IF      | DMA2IF | IC8IF    | IC7IF   | AD2IF       | INT1IF  | CNIF    | _           | MI2C1IF     | SI2C1IF | 0000          |
| IFS2                                                                  | 0088         | T6IF   | DMA4IF | _          | OC8IF   | OC7IF        | OC6IF  | OC5IF      | IC6IF  | IC5IF    | IC4IF   | IC3IF       | DMA3IF  | C1IF    | C1RXIF      | SPI2IF      | SPI2EIF | 0000          |
| IFS3                                                                  | 008A         | FLTAIF |        | DMA5IF     | DCIIF   | DCIEIF       | QEIIF  | PWMIF      | C2IF   | C2RXIF   | INT4IF  | INT3IF      | T9IF    | T8IF    | MI2C2IF     | SI2C2IF     | T7IF    | 0000          |
| IFS4                                                                  | 008C         | _      |        |            | _       | _            |        |            | _      | C2TXIF   | C1TXIF  | DMA7IF      | DMA6IF  | _       | U2EIF       | U1EIF       | FLTBIF  | 0000          |
| IFS5                                                                  | 008E         | _      | _      | _          | _       | _            | _      |            | _      | _        | _       | _           | _       | _       | _           | _           | _       | 0000          |
| IFS6                                                                  | 0090         | _      | _      | _          | _       | _            |        | _          | _      | _        | _       | _           | _       | _       | _           |             |         | 0000          |
| IFS7                                                                  | 0092         | _      | _      | _          | _       | _            | _      | _          | _      | _        | _       | _           | _       | _       | _           | _           | _       | 0000          |
| IEC0                                                                  | 0094         | _      | DMA1IE | AD1IE      | U1TXIE  | U1RXIE       | SPI1IE | SPI1EIE    | T3IE   | T2IE     | OC2IE   | IC2IE       | DMA0IE  | T1IE    | OC1IE       | IC1IE       | INT0IE  | 0000          |
| IEC1                                                                  | 0096         | U2TXIE | U2RXIE | INT2IE     | T5IE    | T4IE         | OC4IE  | OC3IE      | DMA2IE | IC8IE    | IC7IE   | AD2IE       | INT1IE  | CNIE    | _           | MI2C1IE     | SI2C1IE | 0000          |
| IEC2                                                                  | 0098         | T6IE   | DMA4IE | _          | OC8IE   | OC7IE        | OC6IE  | OC5IE      | IC6IE  | IC5IE    | IC4IE   | IC3IE       | DMA3IE  | C1IE    | C1RXIE      | SPI2IE      | SPI2EIE | 0000          |
| IEC3                                                                  | 009A         | FLTAIE |        | DMA5IE     | DCIIE   | DCIEIE       | QEIIE  | PWMIE      | C2IE   | C2RXIE   | INT4IE  | INT3IE      | T9IE    | T8IE    | MI2C2IE     | SI2C2IE     | T7IE    | 0000          |
| IEC4                                                                  | 009C         |        |        |            | _       | _            |        |            | _      | C2TXIE   | C1TXIE  | DMA7IE      | DMA6IE  | _       | U2EIE       | U1EIE       | FLTBIE  | 0000          |
| IEC5                                                                  | 009E         |        |        |            |         | _            |        |            |        |          |         |             |         |         |             |             |         | 0000          |
| IEC6                                                                  | 00A0         |        |        |            | _       | _            |        |            | _      | _        |         | _           | _       | _       | _           |             | _       | 0000          |
| IEC7                                                                  | 00A2         |        | _      | _          | _       | _            | _      | _          | _      | _        | _       | _           | _       | _       | _           | _           | _       | 0000          |
| IPC0                                                                  | 00A4         |        |        | T1IP<2:0>  |         | _            | (      | OC1IP<2:0  | >      |          |         | IC1IP<2:0>  |         | _       | INT0IP<2:0> |             | •       | 4444          |
| IPC1                                                                  | 00A6         |        |        | T2IP<2:0>  |         |              | (      | OC2IP<2:0  | >      |          |         | IC2IP<2:0>  |         |         |             | MA0IP<2:0:  | >       | 4444          |
| IPC2                                                                  | 8A00         |        | -      | U1RXIP<2:0 | )>      | _            |        | SPI1IP<2:0 | >      | _        |         | SPI1EIP<2:0 | >       | _       |             | T3IP<2:0>   |         | 4444          |
|                                                                       | 00AA         |        |        | _          | _       | _            |        | MA1IP<2:   | )>     |          |         | AD1IP<2:0>  |         | _       | L           | J1TXIP<2:0: | >       | 4444          |
|                                                                       | 00AC         |        |        | CNIP<2:0>  |         |              |        |            | _      |          |         | MI2C1IP<2:0 |         |         |             | 12C1IP<2:0  |         | 4444          |
|                                                                       | 00AE         |        |        | IC8IP<2:0> |         |              |        | IC7IP<2:0: |        |          |         | AD2IP<2:0>  |         |         |             | NT1IP<2:0>  |         | 4444          |
|                                                                       | 00B0         |        |        | T4IP<2:0>  |         |              | (      | OC4IP<2:0  | >      |          |         | OC3IP<2:0>  |         | _       |             | MA2IP<2:0:  | >       | 4444          |
|                                                                       | 00B2         |        | l      | U2TXIP<2:0 | )>      |              | L      | J2RXIP<2:( | )>     |          |         | INT2IP<2:0> |         | _       |             | T5IP<2:0>   |         | 4444          |
|                                                                       | 00B4         |        |        | C1IP<2:0>  |         |              |        | 1RXIP<2:0  |        |          |         | SPI2IP<2:0> |         |         |             | PI2EIP<2:0  |         | 4444          |
|                                                                       | 00B6         |        |        | IC5IP<2:0> |         | _            |        | IC4IP<2:0: |        |          |         | IC3IP<2:0>  |         | _       |             | MA3IP<2:0:  | >       | 4444          |
|                                                                       | 00B8         |        |        | OC7IP<2:0  |         |              |        | OC6IP<2:0  |        |          |         | OC5IP<2:0>  |         |         |             | IC6IP<2:0>  |         | 4444          |
|                                                                       | 00BA         |        |        | T6IP<2:0>  |         |              |        | MA4IP<2:0  |        |          |         | _           | _       | _       | (           | OC8IP<2:0>  | •       | 4444          |
| IPC12 00BC — T8IP<2:0> — MI2C2IP<2:0> — SI2C2IP<2:0> — T7IP<2:0> 4444 |              |        |        |            |         |              |        |            |        |          |         |             |         |         |             |             |         |               |
| IPC13 Legend:                                                         | 00BE         | _      |        | C2RXIP<2:0 |         | hown in hexa |        | NT4IP<2:0  | >      | _        |         | INT3IP<2:0> |         | _       |             | T9IP<2:0>   |         | 4444          |

Figure 16 : Plan des registres de contrôle des interruptions

## 10 Interruption externe

Le dsPIC33F possède 5 entrées d'interruption externe. Chacune d'elles peut être configurée pour déclencher une interruption sur un flanc montant ou descendant à l'aide du registre INTCON2 ().

Pour qu'un flanc déclenche une interruption, il ne faut pas oublier de configurer la patte en entrée, en plus de l'initialisation générale des sources d'interruptions.

| R/W-0           | R-0                                                                                                                                                                                                                                 | U-0                                                    | U-0    | U-0              | U-0              | U-0             | U-0    |  |  |  |  |
|-----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------|--------|------------------|------------------|-----------------|--------|--|--|--|--|
| ALTIVT          | DISI                                                                                                                                                                                                                                | _                                                      | _      | _                | _                | _               | _      |  |  |  |  |
| bit 15          | •                                                                                                                                                                                                                                   | •                                                      |        |                  |                  |                 | bit 8  |  |  |  |  |
|                 |                                                                                                                                                                                                                                     |                                                        |        |                  |                  |                 |        |  |  |  |  |
| U-0             | U-0                                                                                                                                                                                                                                 | U-0                                                    | R/W-0  | R/W-0            | R/W-0            | R/W-0           | R/W-0  |  |  |  |  |
| _               | _                                                                                                                                                                                                                                   | _                                                      | INT4EP | INT3EP           | INT2EP           | INT1EP          | INT0EP |  |  |  |  |
| bit 7           |                                                                                                                                                                                                                                     |                                                        |        |                  |                  |                 | bit 0  |  |  |  |  |
|                 |                                                                                                                                                                                                                                     |                                                        |        |                  |                  |                 |        |  |  |  |  |
| Legend:         |                                                                                                                                                                                                                                     |                                                        |        |                  |                  |                 |        |  |  |  |  |
| R = Readable    |                                                                                                                                                                                                                                     | W = Writable                                           |        |                  | mented bit, read |                 |        |  |  |  |  |
| -n = Value at F | POR                                                                                                                                                                                                                                 | '1' = Bit is set                                       |        | '0' = Bit is cle | eared            | x = Bit is unki | nown   |  |  |  |  |
| bit 15          | ALTIVT: Enable Alternate Interrupt Vector Table bit  1 = Use alternate vector table  0 = Use standard (default) vector table  DISI: DISI Instruction Status bit  1 = DISI instruction is active  0 = DISI instruction is not active |                                                        |        |                  |                  |                 |        |  |  |  |  |
| bit 13-5        | Unimplemen                                                                                                                                                                                                                          | ted: Read as                                           | 0'     |                  |                  |                 |        |  |  |  |  |
| bit 4           | 1 = Interrupt of                                                                                                                                                                                                                    | ernal Interrupt<br>on negative ed<br>on positive edg   |        | Polarity Selec   | t bit            |                 |        |  |  |  |  |
| bit 3           | 1 = Interrupt o                                                                                                                                                                                                                     | ernal Interrupt<br>on negative ed<br>on positive ed    | -      | Polarity Selec   | t bit            |                 |        |  |  |  |  |
| bit 2           | 1 = Interrupt of                                                                                                                                                                                                                    | ernal Interrupt :<br>on negative ed<br>on positive edg |        | Polarity Selec   | t bit            |                 |        |  |  |  |  |
| bit 1           | 1 = Interrupt (                                                                                                                                                                                                                     | ernal Interrupt<br>on negative ed<br>on positive edg   |        | Polarity Selec   | t bit            |                 |        |  |  |  |  |
| bit 0           | 1 = Interrupt o                                                                                                                                                                                                                     | ernal Interrupt<br>on negative ed<br>on positive ed    | -      | Polarity Selec   | t bit            |                 |        |  |  |  |  |

Figure 17: Registre INTCON2 (Interrupt Control 2)

## 11 PWM / Générateur d'ondes rectangulaires

#### 11.1 Introduction

Le module PWM (Pulse Width Modulation) permet, comme son nom l'indique, de générer sur une borne d'E/S un signal en onde carrée dont la fréquence ainsi que la durée de l'état haut peuvent être modifiée.

Le dsPIC33F possède 8 périphériques « Output Compare » connectés au port RD (RD0 à RD7, renommées à cette occasion OC1 à OC8). Dans la suite, un 'x' remplacera le numéro du périphérique Output Compare (1 à 8) dans les différents noms de registres et de sorties (x = 1 à 8). La lettre 'y' sera quant à elle, utilisée pour désigner le Timer 2 ou 3.

En effet, le principe de fonctionnement du module PWM peut être expliquée comme celui d'un Timer possédant deux registres de comparaison au lieu d'un :

- Le registre PRy permet, comme d'habitude, de fixer la période du Timer. Dans notre cas, cela a pour effet de fixer la période de l'onde rectangulaire
- Le registre OCxRS contient la durée de l'état haut de l'onde rectangulaire. Cette durée est exprimée dans les mêmes unités que PRy

Le fonctionnement du module est le suivant :

- Au lancement du timer 2 ou 3, la sortie OCx est mise à '1' et le registre TMRy commence à s'incrémenter
- Lorsque TMRy = OCxRS, la sortie OCx bascule à '0'
- Lorsque TMRy = PRy, le timer déborde et retourne à zéro. Une nouvelle période commence et la sortie OCv est remise à '1'

La figure suivante illustre ce principe :



La période de la PWM vaut donc  $(PRy + 1) \cdot T_{CY}$ La largeur de l'impulsion vaut  $(OCxR + 1) \cdot T_{CY}$ 

Note : on préfère souvent parler de rapport cyclique, représentant la fraction du temps passée à l'état haut lors d'une période de l'onde carrée. Dans notre cas, ce rapport cylique vaut donc  $D = \frac{OCxR+1}{r}$ 

## 11.2 Mode opératoire

La procédure à suivre pour configurer le module PWM est :

- Ecrire la durée de l'état haut dans OCxRS;
- Configurer la patte correspondante à OCx en sortie (TRISDbits.TRISD... = 0), utiliser la Figure 3 pour repérer la patte correspondante ;
- Choisir si c'est le Timer 2 ou 3 qui servira de base de temps (OCxCONbits.OCTSEL);
- Configurer le Timer choisi (TyCON, PRy), cf. section dédiée au Timers ;
- Configurer le périphérique en mode PWM (OCxCONbits.OCM = 0b110 dans notre cas);
- Initialiser éventuellement une interruption sur le Timer y ;
- Démarrer le Timer y via le bit TyCONbits.TON.

Le registre OCxRS peut ensuite être modifié à tout moment pour changer le rapport cyclique. On ne joue généralement pas sur la période du Timer après son activation.

## 11.3 Registre

| U-0             | U-0           | R/W-0             | U-0              | U-0             | U-0                                   | U-0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | R/W-0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|-----------------|---------------|-------------------|------------------|-----------------|---------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| -               | _             | OCSIDL            | _                | _               | _                                     | _                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | _                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| bit 15          | <u>'</u>      |                   |                  | •               | •                                     | •                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | bit 8                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|                 |               |                   |                  |                 |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| U-0             | U-0           | U-0               | R-0, HC          | R/W-0           | R/W-0                                 | R/W-0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | R/W-0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| _               | _             | _                 | OCFLT            | OCTSEL          |                                       | <ocm2:0></ocm2:0>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| bit 7           |               |                   |                  |                 |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | bit 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|                 |               |                   |                  |                 |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| Legend:         | 1.24          | HC = Cleared      |                  | II II-iI        |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| R = Readable    | 7.25          | W = Writable I    |                  | U = Unimplei    | mented bit, read                      | as '0'                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| -n = Value at I | POR           | '0' = Bit is cl   | eared            |                 |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| bit 15-14       | Unimplemen    | nted: Read as '0  | n'               |                 |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| bit 13-14       |               | p Output Comp     |                  | Mode Control h  | nit                                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| Dit 15          |               | ompare x halts i  |                  |                 | , it                                  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                 | 0 = Output co | ompare x contin   | ues to operat    | e in CPU Idle i | mode                                  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| bit 12-5        | Unimplemen    | nted: Read as '0  | )'               |                 |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| bit 4           |               | A Fault Conditio  |                  |                 |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                 |               | ult condition has | ,                |                 | are only)<br>ed only when OC          | CM<2:0> = 111                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| bit 3           |               | utput Compare x   |                  |                 | a only mion or                        | 2.0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | -,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|                 | 1 = Timer3 is | the clock source  | e for Output     | Compare x       |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                 |               | the clock source  | •                | •               |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| bit 2-0         |               | Output Compare    |                  |                 | OOv. Fault nin is                     | a anabla d                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                 |               |                   |                  |                 | OCx, Fault pin is<br>on OCx, Fault pi |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                 | 101 = Contin  | uous Pulse mod    | de. Initialize C | Cx pin low, ge  | enerate continuo                      | ous output pulse                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                 |               |                   |                  |                 | enerate single o                      | output pulse on                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | OCx pin                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|                 |               | mode. Compar      |                  |                 | gh, compare eve                       | ent forces OCv                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | nin low                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|                 |               |                   |                  |                 | , compare even                        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                 | 000 = Modul   | e Disabled. Out   | put Compare      | module is disa  | abled                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | -                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|                 |               |                   |                  |                 |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                 |               | _                 |                  |                 |                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                 | Note          |                   |                  |                 | sociated Output<br>egisters to avoid  | A STATE OF THE PARTY OF THE PAR | A CONTRACTOR OF THE CONTRACTOR |
|                 |               | writing to ti     | ne output con    | ipare control i | cysicis to avoid                      | manufictions.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |

Figure 18 : Registre OCxCON (Output Compare x Control)

## 12 UART/RS-232 : transmission série

#### 12.1 Introduction

Le RS-232 est un standard de communication série (les bits sont envoyés un à un) servant à établir une communication entre différents circuits selon un protocole défini.

La transmission série est asynchrone, ce signifie qu'il n'y a pas de synchronisation au niveau du bit (on ne transmet pas d'horloge pour synchroniser). Les mots (ensemble des bits envoyés lors d'une seule transmission) ont tous la même longueur, mais l'intervalle entre mots ne doit pas être régulier.

Le baud-rate (fréquence d'émission des bits) et le format de transmission (la composition du mot) doivent être connus à l'avance et les différents appareils doivent être configurés de manière identique. Ce format de transmission est illustré à la Figure 19. Il suit toujours le même schéma avec quelques variantes :

- le start bit, servant à signaler le début d'un envoi
- le mot à transmettre, composé de 5 à 9 bits selon les variantes
- un bit de parité permettant de détecter des erreurs de transmission ; les différentes variantes sont :
  - o pas de bit de parité émis
  - parité paire ("even parity") : le bit est calculé pour que l'ensemble des bits de données et de la parité contienne un nombre pair de 1
  - parité impaire ("odd parity") : le bit est calculé pour que l'ensemble des bits de données et de la parité contienne un nombre impair de 1
  - bit de parité toujours à 1
  - bit de parité toujours à 0

La parité permet la détection d'une erreur simple : si un seul bit a été altéré lors de la transmission, le récepteur, qui refait le même calcul de parité, s'en apercevra. Il ne sera pas capable de déterminer quel bit est erroné. Une erreur double est indétectable.

• le stop bit; les variantes portent sur la longueur du stop bit : la valeur la plus courante est 1 temps de bit, mais dans certains cas la longueur peut être de 1,5 ou 2 temps de bit.



Figure 19: Format de la transmission RS-232

Au niveau du contrôleur, la transmission et la réception des mots sont assurées par un périphérique nommé UART (*Universal Asynchronous Receiver and Transmitter*).

Les PC munis d'un port série sont également compatibles avec le protocole RS-232.

2012/13 page 35

Note: ne pas confondre l'UART (périphérique gérant l'envoi et la réception des données) et RS232 (le protocole de communication).

Vu du programmeur, l'utilisation de la transmission série assistée par un UART consiste à :

programmer le baud rate et le format de transmission une fois pour toutes lors de l'initialisation de l'UART

#### en transmission

- vérifier (par polling d'un bit de statut, ou par interruption issue de l'UART) que le registre à décalage de transmission est vide. L'UART du dsPIC possède une file d'attente de trois mots.
- écrire le mot à transmettre dans ce registre

#### en réception

- savoir (par polling d'un bit de statut, ou par interruption issue de l'UART) que le registre à décalage de réception est plein
- lire le mot recu qui est présent dans ce registre
- consulter le statut de l'UART pour voir s'il n'y a pas eu d'erreur comme
  - format incorrect (« Framing Error »)
  - mauvaise parité
  - o écrasement ou « overrun » : la donnée actuelle a été reçue avant que la précédente n'ait été lue; au moins un mot a été perdu.

Dans ce projet, vous utiliserez une liaison à trois fils entre le système embarqué et le port série de l'ordinateur. Un schéma de câblage est donné à la Figure 20. La masse des deux parties est évidement commune et connectée à la patte 5 des connecteurs DB9. Les signaux de réceptions RX et de transmission TX (respectivement, pattes 2 et 3 sur le connecteur DB9) sont croisés de manière à ce que le Tx de l'un soit connecté au Rx de l'autre.



Figure 20 : Schéma de câblage d'une connexion RS-232 à trois fils.

## 12.2 Registres de contrôle

Cinq registres permettent de contrôler l'UART dont trois servent à configurer celui-ci :

- UxMODE : Registre configurant les modes de l'UART ;
- UxSTA : Registre de contrôles et de statuts ;
- UxBRG: Registre de 16 bits configurant le baud rate (voir sous-section 0) •
- UxRXREG : Registre de réception
- UxTXREG : Registre de transmission (accessible seulement en écriture)

UxRXREG est le registre dans lequel le caractère reçu peut être lu, et UxTXREG est celui dans lequel le caractère à envoyer sur le port série doit être écrit.

Les buffers FIFO de transmission et de réception ont une profondeur de 4 caractères.

Les Figure 21 et Figure 22 montrent en détail les deux premiers registres.

#### 12.3 Générateur de baud rate

L'UART du dsPIC inclut un générateur de baud rate (BRG). Celui peut fonctionner en basse ou haute vitesse selon la configuration du bit BRGH de UxMODE. Ce bit modifie la fréquence de l'horloge locale permettant le sur-échantillonnage des données reçues. Lorsqu'il vaut 0, le sur-échantillonnage est d'un facteur 16 par rapport au baud rate. Le facteur n'est plus que de 4 lorsque BRGH est initialisé à 1.

Ce bit a donc une influence sur la manière de calculer le contenu du registre UxBRG.

Carte à µC page 36

Pour BRGH égale à 0, le contenu du registre UxBRG est donné par :

$$UxBRG = \frac{F_{CY}}{16*baud\ rate} - 1$$

Où F<sub>CY</sub> est la fréquence du cycle-machine.

Lorsque BRGH vaut 1, le contenu du registre UxBRG est donné par :

$$UxBRG = \frac{F_{CY}}{4 * baud \ rate} - 1$$

#### 12.4 Procédure d'initialisation de l'UART

La procédure à suivre pour initialiser l'UART est la suivante (x est le numéro de l'UART : 1 ou 2) :

- Initialiser UxBRG pour le baud rate désiré (vérifier que l'arrondi ne crée pas une erreur de baud rate généré trop importante). Eventuellement, choisir le mode haute ou basse vitesse via le bit UxMODEbits.BRGH;
- Configurer le format des données (UxMODEbits.PDSEL et UxMODEbits.STSEL);
- Choisir le mode d'interruption pour la réception (UxSTAbits.URXISEL, cf plus loin)
- Configuration éventuelle de l'interruption de réception (IEC0bits.U1RXIE pour UART1, IEC1bits.U2RXIE pour UART2)
- Activer l'UART (UxMODEbits.UARTEN);
- Activer la transmission (UxSTAbits.UTXEN). (uniquement nécessaire en cas de transmission)

Les deux derniers points doivent être impérativement réalisés dans cet ordre.

### 12.5 Emission d'un caractère

Une fois la procédure d'initialisation terminée, il est possible à tout instant d'envoyer un caractère en suivant la procédure suivante

- Vérifier que la file d'attente d'envoi n'est pas pleine, via le bit UxSTAbits.UTXBF
- Ecrire la donnée à envoyer (sur 8 bits) dans UxTXREG

#### 12.6 Réception de caractères

La donnée arrivant sur la patte UxRX du dsPIC est directement transférée dans le registre à décalage UxRSR. Ce dernier fait une conversion série-parallèle pour reconstituer le mot envoyé. La donnée est ensuite placée dans une file pouvant contenir jusque 4 données. Une lecture dans le registre UxRXREG permet alors de récupérer les données dans cette mémoire. Attention : cette donnée est supprimée de la file lorsqu'elle est lue.

Comme tout événement asynchrone, il est possible de vérifier l'intervention de la réception d'une donnée par interruption ou par polling du flag.

Le flag d'interruption est IFS0bits.U1RXIF pour l'UART1 , IFS1bits.U2RXIF pour UART2.

Lors de la phase d'initialisation, il est possible de choisir quel événement amènera à la modification du flag (et donc à l'envoi éventuel de l'interruption associée à la réception) en jouant sur le champ UxSTAbits.URXISEL : dès la réception d'un caractère, ou à différents niveaux de remplissage de la FIFO de réception UxRXREG

| R/W-0           | U-0                              | R/W-0                                               | R/W-0                           | R/W-0                            | U-0                                                | R/W-0                                                  | R/W-0         |
|-----------------|----------------------------------|-----------------------------------------------------|---------------------------------|----------------------------------|----------------------------------------------------|--------------------------------------------------------|---------------|
| UARTEN          | _                                | USIDL                                               | IREN <sup>(1)</sup>             | RTSMD                            | -                                                  | UEN                                                    | <1:0>         |
| bit 15          |                                  |                                                     |                                 |                                  |                                                    |                                                        | bit           |
| DAMA            | DAMA                             | DAMA                                                | DAMA                            | DAMA                             | DAMO                                               | DAMA                                                   | DAMA          |
| R/W-0<br>WAKE   | R/W-0                            | R/W-0                                               | R/W-0                           | R/W-0                            | R/W-0                                              | R/W-0                                                  | R/W-0         |
| bit 7           | LPBACK                           | ABAUD                                               | URXINV                          | BRGH                             | PUSE                                               | L<1:0>                                                 | STSEL         |
| DIL 7           |                                  |                                                     |                                 |                                  |                                                    |                                                        | bit           |
| Legend:         |                                  |                                                     |                                 |                                  |                                                    |                                                        |               |
| R = Readable    | bit                              | W = Writable                                        | bit                             | U = Unimpler                     | mented bit, rea                                    | d as '0'                                               |               |
| -n = Value at F | 777                              | '1' = Bit is set                                    |                                 | '0' = Bit is cle                 | 1 37 333 (13 37 31 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 | x = Bit is unki                                        | nown          |
|                 |                                  |                                                     |                                 |                                  |                                                    |                                                        |               |
| bit 15          | 1 = UARTx is<br>control bi       | ts                                                  | Tx pins are co                  | Š                                |                                                    | by the UEN<1:0                                         |               |
| bit 14          | Reserved                         | disasion, or a                                      | in pino are o                   | ona one a by an                  | corresponding                                      | g / O/(1, 2 // di                                      | ia irito bito |
| bit 13          |                                  | in Idle Mode bi                                     | t                               |                                  |                                                    |                                                        |               |
| -a.a.a.f        | 1 = Discontin                    | ue operation w<br>operation in Id                   | hen the device                  | e enters Idle m                  | ode                                                |                                                        |               |
| bit 12          | IREN: IrDA E                     | ncoder and De                                       | coder Enable                    | bit <sup>(1)</sup>               |                                                    |                                                        |               |
|                 | 1900-019                         | oder and decododer and decod                        |                                 |                                  |                                                    |                                                        |               |
| bit 11          | 1 = UxRTS is                     | te Selection for<br>in Simplex mo<br>in Flow Contro | de                              | it                               |                                                    |                                                        |               |
| bit 10          | Reserved                         | In Flow Contro                                      | node                            |                                  |                                                    |                                                        |               |
| bit 9-8         |                                  | IARTx Enable I                                      | nite                            |                                  |                                                    |                                                        |               |
|                 | 10 = UxTX, U<br>01 = UxTX, U     | JxRX, UxCTS a<br>JxRX and UxR<br>nd UxRX pins a     | and UxRTS pin<br>TS pins are er | ns are enabled<br>nabled and use | and used d; UxCTS pin                              | is controlled by<br>is controlled by<br>BCLKx pins are | port latches  |
| bit 7           | WAKE: Enab                       | le Wake-up on                                       | Start bit Dete                  | ct During Sleep                  | Mode bit                                           |                                                        |               |
|                 | 1 = Wake-up<br>0 = Wake-up       |                                                     |                                 |                                  |                                                    |                                                        |               |
| bit 6           | LPBACK: UA                       | ARTx Loopback                                       | Mode Select                     | bit                              |                                                    |                                                        |               |
|                 |                                  | oopback mode                                        | la d                            |                                  |                                                    |                                                        |               |
| bit 5           |                                  | mode is disab<br>b-Baud Enable                      |                                 |                                  |                                                    |                                                        |               |
| Dit 3           | 1 = Enable b                     |                                                     | urement on th                   |                                  | er. Requires re                                    | eception of a Sy                                       | nc field (55h |
|                 |                                  | measurement                                         |                                 | ompleted                         |                                                    |                                                        |               |
| bit 4           |                                  | ceive Polarity Ir                                   | version bit                     |                                  |                                                    |                                                        |               |
|                 | 1 = UxRX Idle<br>0 = UxRX Idle   |                                                     |                                 |                                  |                                                    |                                                        |               |
| bit 3           |                                  | Baud Rate Se                                        | lect bit                        |                                  |                                                    |                                                        |               |
| DIC 5           | 1 = High spe<br>0 = Low spee     | ed                                                  | icci bit                        |                                  |                                                    |                                                        |               |
| bit 2-1         |                                  | : Parity and D                                      | ata Selection                   | bits                             |                                                    |                                                        |               |
|                 | 11 = 9-bit da<br>10 = 8-bit da   | ta, no parity<br>ta, odd parity<br>ta, even parity  |                                 | 2.02                             |                                                    |                                                        |               |
| bit 0           | STSEL: Stop                      | Selection bit                                       |                                 |                                  |                                                    |                                                        |               |
|                 | 1 = 2 Stop bit<br>0 = 1 Stop bit |                                                     |                                 |                                  |                                                    |                                                        |               |
| Note 1: Th      | nis feature is or                | alv available fo                                    |                                 |                                  |                                                    |                                                        | 1010 101 0    |

Figure 21 : Registre UxMODE (UART Mode)

| R/W-0           | R/W-0                                                                  | R/W-0                                                                                                                                                                               | U-0                                                                       | R/W-0                                                                   | R/W-0                                      | R-0                | R-1              |
|-----------------|------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------|-------------------------------------------------------------------------|--------------------------------------------|--------------------|------------------|
| UTXISEL1        | UTXINV                                                                 | UTXISEL0                                                                                                                                                                            | _                                                                         | UTXBRK                                                                  | UTXEN                                      | UTXBF              | TRMT             |
| oit 15          |                                                                        |                                                                                                                                                                                     |                                                                           |                                                                         | 0.77.2.7                                   |                    | bit 8            |
|                 |                                                                        |                                                                                                                                                                                     |                                                                           |                                                                         |                                            |                    |                  |
| R/W-0           | R/W-0                                                                  | R/W-0                                                                                                                                                                               | R-1                                                                       | R-0                                                                     | R-0                                        | R/C-0              | R-0              |
| URXIS           | EL<1:0>                                                                | ADDEN                                                                                                                                                                               | RIDLE                                                                     | PERR                                                                    | FERR                                       | OERR               | URXDA            |
| bit 7           |                                                                        |                                                                                                                                                                                     |                                                                           | •                                                                       |                                            |                    | bit 0            |
|                 |                                                                        |                                                                                                                                                                                     |                                                                           |                                                                         |                                            |                    |                  |
| Legend:         |                                                                        | C = Clearable                                                                                                                                                                       | bit                                                                       |                                                                         |                                            |                    |                  |
| R = Readable    |                                                                        | W = Writable b                                                                                                                                                                      | oit                                                                       |                                                                         | mented bit, read                           | as '0'             |                  |
| -n = Value at I | POR                                                                    | '1' = Bit is set                                                                                                                                                                    |                                                                           | '0' = Bit is cle                                                        | ared                                       | x = Bit is unk     | nown             |
| bit 15,13       | 11 = Reserv<br>10 = Interrup<br>transmi<br>01 = Interrup<br>out of the | 0> Transmission ed bt generated whit buffer become bt generated whith the Transmit Shift bt generated whith generated whith the transmit Shift bt generated whith at least one loce | nen a chara<br>s empty<br>en the last tr<br>t register) an<br>nen any cha | cter is transfer<br>ansmission is o<br>ad all the transmanter is transf | over (i.e., the last<br>nit operations are | st character ha    | as been shifted  |
| bit 14          | UTXINV: Train                                                          | nsmit Polarity In<br>e state is '1'                                                                                                                                                 | -                                                                         | ,                                                                       |                                            |                    |                  |
| bit 12          | 0 = UxTX Idle                                                          | e state is 101<br>nted: Read as 10                                                                                                                                                  | ,                                                                         |                                                                         |                                            |                    |                  |
| bit 12          | •                                                                      | ansmit Break bit                                                                                                                                                                    |                                                                           |                                                                         |                                            |                    |                  |
|                 | 1 = UxTX pir<br>followed                                               | n is driven low r<br>by twelve '0's a<br>ak transmission                                                                                                                            | egardless of<br>and a Stop bit                                            | t)                                                                      | r state (Sync B                            | reak transmis      | sion – Start bit |
| bit 10          |                                                                        | nsmit Enable bit                                                                                                                                                                    |                                                                           |                                                                         |                                            |                    |                  |
|                 | 0 = UARTx tr                                                           | ansmitter enabl<br>ansmitter disabl<br>led by PORT                                                                                                                                  |                                                                           |                                                                         |                                            |                    | eset; UxTX pin   |
| bit 9           | UTXBF: Tran                                                            | smit Buffer Full                                                                                                                                                                    | Status bit (re                                                            | ad-only)                                                                |                                            |                    |                  |
|                 | 1 = Transmit                                                           |                                                                                                                                                                                     | at land and                                                               | mara data wax                                                           | ed oon ho weitto                           |                    |                  |
| bit 8           |                                                                        | buffer is not full;<br>mit Shift Registe                                                                                                                                            |                                                                           |                                                                         | u can be writter                           | '                  |                  |
| Dit O           | 1 = Transmit complete                                                  | Shift register is ed)                                                                                                                                                               | empty and                                                                 | the transmit bu                                                         |                                            |                    |                  |
|                 |                                                                        | Shift register is                                                                                                                                                                   |                                                                           |                                                                         | in progress or                             | queued in the      | transmit buffer  |
| bit 7-6         | 11 = Interrup<br>10 = Interrup                                         | 0>: Receive Inte<br>t flag bit is set w<br>t flag bit is set w<br>t flag bit is set w                                                                                               | hen the rece                                                              | eive buffer is ful<br>eive buffer is 3/4                                | full (i.e., has 3                          | ,                  | ers)             |
| bit 5           | ADDEN: Add                                                             | iress Character<br>Detect mode en<br>Detect mode dis                                                                                                                                | Detect bit (bi<br>abled. If 9-bi                                          | t 8 of received                                                         | data = 1)                                  | ntrol bit has no   | effect.          |
| bit 4           | RIDLE: Rece                                                            | eiver Idle bit (rea                                                                                                                                                                 | d-only)                                                                   |                                                                         |                                            |                    |                  |
|                 | 1 = Receiver                                                           | is Idle<br>eing received                                                                                                                                                            |                                                                           |                                                                         |                                            |                    |                  |
| bit 3           |                                                                        | eing received<br>/ Error Status bit                                                                                                                                                 | (read-only)                                                               |                                                                         |                                            |                    |                  |
|                 | 1 = Parity err                                                         | or has been det<br>or has not been                                                                                                                                                  | ected for the                                                             | current charac                                                          | ter                                        |                    |                  |
| bit 2           | 1 = Framing                                                            | ing Error Status<br>error has been o<br>error has not be                                                                                                                            | detected for t                                                            |                                                                         | racter                                     |                    |                  |
| bit 1           | OERR: Receive I                                                        | ive Buffer Overribuffer has overflouffer has not over to an empty sta                                                                                                               | un Error Stat<br>owed<br>erflowed. (Cl                                    | •                                                                       | ••                                         | oit will reset the | e receive buffer |
| bit 0           | URXDA: Red<br>1 = Receive I                                            | ceive Buffer Data<br>buffer has data;<br>buffer is empty                                                                                                                            | a Available b                                                             |                                                                         | can be read                                |                    |                  |

Figure 22 : Registre UxSTA (UART Status & Control)

# 13 Convertisseur analogique/numérique

#### 13.1 Introduction

Le dsPIC33F dispose de 32 entrées analogiques multiplexées sur deux convertisseurs (ADC). Chaque ADC peut réaliser une conversion sur 10 ou 12 bits. Ce périphérique, aux modes de fonctionnement éventuellement très complexes, sera ici utilisé dans ses versions les plus simples. Une conversion se déroule en deux étapes :

2012/13

page 39

- l'échantillonnage : durant cette étape, la grandeur analogique est échantillonnée (on « prend une photo de la tension ») et est maintenue stable pour la numérisation. Cette étape est réalisée par un échantillonneur bloqueur (Sample and hold ou S/H). Celui-ci peut être vu comme un amplificateur connecté à une capacité via un interrupteur. Pendant l'échantillonnage, la capacité est connectée à l'amplificateur. A la fin de l'échantillonnage, l'amplificateur est déconnecté et la capacité garde la tension.
- la numérisation : c'est pendant cette étape que la grandeur analogique est convertie en une donnée numérique. Elle est lancée par la demande de début de numérisation

Note : par défaut, la phase d'échantillonnage ne démarre pas automatiquement et nécessite de jouer sur un bit particulier. Il est toutefois possible de rendre cette étape automatique en mettant le bit AD1CON1bits.ASAM à '1'

A chacune de ces étapes est associée une durée. La Figure 23 schématise le déroulement d'une conversion analogique/numérique.



Figure 23 : Etapes d'une conversion analogique/numérique

Même dans son mode de fonctionnement le plus simple, il vous sera nécessaire de faire quelques choix :

- Le convertisseur peut numériser la tension sur 10bits ou 12bits, selon la valeur du bit AD1CON1bits.AD12B
- On peut choisir la borne sur laquelle le convertisseur va mesurer la tension (AN0, AN1 et AN3 sont accessibles sur la carte d'extension), via le registre AD1CHS0.CHS0A
- Il est possible de choisir l'événement qui va provoquer la demande de numérisation : cette demande peut être faite par software, à chaque débordement du timer 3,... Ceci se configure via le champ AD1CON1bits.SSRC

Note 1 : dans le cas où le timer 3 lance la conversion, il n'est pas nécessaire de tester le flag d'interruption ou d'écrire la routine d'interruption de ce timer : à chaque débordement, il envoie automatiquement le signal de début de numérisation. Seule la fin de la conversion doit être gérée en software.

Note 2 : si vous avez choisi de lancer la conversion par software, vous pouvez le faire à tout moment en écrivant un '0' dans le bit AD1CON1bits.SAMP

Une fois la conversion terminée, le résultat est écrit dans le registre ADC1BUF0. Dans le même temps, le flag d'interruption IFS0bits.AD1IF est mis à '1', ce qui peut éventuellement provoquer l'appel de la routine d'interruption du convertisseur si cette dernière a été activée au préalable via le bit IEC0bits.AD1IE.

La conversion est un processus relativement long pouvant prendre plusieurs dizaines de cycle machine. Lorsque l'on envoie une demande de conversion, on ne peut donc pas supposer que la donnée sera prête à la ligne de code qui suit : il est nécessaire de vérifier l'état du bit de fin de conversion

Comme vu dans la partie dédiée aux bornes d'entrée/sortie, les pattes d'entrée du convertisseur (nommées AN0 à AN31 sur la Figure 2) sont partagées avec des bornes d'i/o numériques. Il convient donc de vérifier que la borne voulue est bien mise en mode analogique :

- Repérer la borne voulue sur le schéma de la Figure 2. La borne aura généralement plusieurs « noms », par exemple AN20/INT1/RA12
- Configurer la patte en mode analogique (elle est en mode analogique par défaut) en écrivant un '0' dans le bit PCFGx du registre AD1PCFGL (de AN0 à AN15) ou AD1PCFGH (de AN16 à AN31). Pour l'exemple donné, ce sera le bit AD1PCFGHbits.PCFG20
- Configurer la borne en entrée grâce au registre TRIS correspondant. Pour l'exemple donné, ce sera TRISAbits.TRISA12

## 13.2 Horloge de l'ADC

Le module ADC utilise une horloge générée à partir soit d'un RC interne soit de l'horloge du cycles machine. Cette horloge ( $T_{AD}$ ) permet de contrôler le temps de conversion. La numérisation nécessite 12 périodes (12  $T_{AD}$ ) en mode 10 bits et 14 périodes (14  $T_{AD}$ ) en mode 12 bits.

Lorsqu'elle est basée sur l'horloge du cycle machine  $(F_{CY})$ , l'horloge de l'ADC est configurable à l'aide des 8 bits ADCS de ADxCON3. La période  $T_{AD}$  est alors donnée par :

$$T_{AD} = T_{CY}(ADCS + 1)$$

Pour qu'une numérisation se déroule correctement, cette période doit être supérieure à 75ns.

#### 13.3 Configuration de l'ADC

Les différentes étapes pour la configuration de l'ADC sont :

- Sélection du mode 10 ou 12 bits (AD1CON1bits.AD12B) :
- Configuration de l'horloge du convertisseur (AD1CON3bits.ADCS) ;
- Repérer la borne voulue sur le schéma de la Figure 2. La borne aura généralement plusieurs « noms », par exemple AN20/INT1/RA12
- Configurer la patte en mode analogique (elle est en mode analogique par défaut) en écrivant un '0' dans le bit PCFGx du registre AD1PCFGL (de AN0 à AN15) ou AD1PCFGH (de AN16 à AN31). Pour l'exemple donné, ce sera le bit AD1PCFGHbits.PCFG20
- Configurer la borne en entrée grâce au registre TRIS correspondant. Pour l'exemple donné, ce sera TRISAbits.TRISA12
- Choix de la borne d'entrée du convertisseur (AD1CHS0bits.CH0SA)
- Passage en mode d'échantillonnage automatique (AD1CON1bits.ASAM=1)
- Choix du déclenchement de la conversion (manuel ou sur le Timer 3) via AD1CON1bits.SSRC
- Configuration éventuelle de l'interruption de l'ADC via le bit IEC0bits.AD1IE;
- Si le Timer 3 a été choisi comme source du déclenchement, configurer sa période et le lancer. Il est possible d'utiliser le prescaler et/ou le mode 32bits de la paire Timer 2/3.
- Activer l'ADC (AD1CON1bits.ADON).

| R/W-0           | U-0 R/W-0                                                     | R/W-0                                                  | U-0               | R/W-0          | R/W-0               | R/W-0             |
|-----------------|---------------------------------------------------------------|--------------------------------------------------------|-------------------|----------------|---------------------|-------------------|
| ADON            | — ADSIDL                                                      | ADDMABM                                                | _                 | AD12B          | FORM                |                   |
| bit 15          |                                                               |                                                        |                   |                |                     | bit 8             |
| DAMO            | R/W-0 R/W-0                                                   | 11.0                                                   | DAMO              | DAVO           | DAMO                | D/C 0             |
| R/W-0           | R/W-0 R/W-0                                                   | U-0                                                    | R/W-0             | R/W-0          | R/W-0<br>HC.HS      | R/C-0<br>HC, HS   |
|                 | SSRC<2:0>                                                     |                                                        | SIMSAM            | ASAM           | SAMP                | DONE              |
| bit 7           | 33NC \2.0>                                                    |                                                        | SIMOAM            | ASAM           | SAME                | bit 0             |
| DIC 7           |                                                               |                                                        |                   |                |                     | Dit 0             |
| Legend:         | HC = Cleared                                                  | by hardware                                            | HS = Set by h     | ardware        |                     |                   |
| R = Readable    |                                                               |                                                        | U = Unimplem      |                | d as '0'            |                   |
| -n = Value at l | POR '1' = Bit is set                                          |                                                        | '0' = Bit is clea | red            | x = Bit is unkn     | iown              |
|                 |                                                               |                                                        |                   |                |                     |                   |
| bit 15          | ADON: ADC Operating Mod                                       | e bit                                                  |                   |                |                     |                   |
|                 | 1 = ADC module is operating                                   | ng                                                     |                   |                |                     |                   |
|                 | o = ADC is off                                                |                                                        |                   |                |                     |                   |
| bit 14          | Unimplemented: Read as 'o                                     |                                                        |                   |                |                     |                   |
| bit 13          | ADSIDL: Stop in Idle Mode b                                   |                                                        |                   |                |                     |                   |
|                 | 1 = Discontinue module ope                                    |                                                        |                   | e mode         |                     |                   |
| hit 10          | o = Continue module opera                                     |                                                        | ie                |                |                     |                   |
| bit 12          | ADDMABM: DMA Buffer Bui                                       |                                                        | conversion T      | o modul        | vidoo on salatas    | o to the Dist     |
|                 | 1 = DMA buffers are written<br>channel that is the sam        |                                                        |                   |                |                     |                   |
|                 | o = DMA buffers are written                                   |                                                        |                   |                |                     |                   |
|                 | to the DMA channel, ba                                        |                                                        |                   |                |                     |                   |
| bit 11          | Unimplemented: Read as 'd                                     | o'                                                     |                   |                |                     |                   |
| bit 10          | AD12B: 10-bit or 12-bit Oper                                  | ation Mode bit                                         |                   |                |                     |                   |
|                 | 1 = 12-bit, 1-channel ADC of                                  |                                                        |                   |                |                     |                   |
|                 | o = 10-bit, 4-channel ADC                                     |                                                        |                   |                |                     |                   |
| bit 9-8         | FORM<1:0>: Data Output Fo                                     | ormat bits                                             |                   |                |                     |                   |
|                 | For 10-bit operation:                                         |                                                        |                   |                |                     |                   |
|                 | 11 = Signed fractional (Dout                                  |                                                        |                   | where $s = .N$ | OT. <b>d</b> <9>)   |                   |
|                 | 10 = Fractional (Dout = ddd<br>01 = Signed integer (Dout =    |                                                        |                   | nere a = NOT   | Γd<9>)              |                   |
|                 | 00 = Integer (Dout = 0000                                     | oodd dddd d                                            | ddd)              | OW a 3131      | 1.u~3~)             |                   |
|                 | For 12-bit operation:                                         |                                                        | ,                 |                |                     |                   |
|                 | 11 = Signed fractional (Dout                                  |                                                        |                   | where s = .N   | OT.d<11>)           |                   |
|                 | 10 = Fractional (Dout = ddd                                   |                                                        |                   |                |                     |                   |
|                 | 01 = Signed Integer (Dout =                                   |                                                        |                   | nere s = .NO   | r.d<11>)            |                   |
| bit 7-5         | oo = Integer (Dout = oooo o                                   |                                                        | ,                 |                |                     |                   |
| DIC 7-3         | 111 = Internal counter ends                                   |                                                        |                   | n (auto conve  | art)                |                   |
|                 | 111 = Internal counter ends                                   | sampling and S                                         | ana conversio     | ii (auto-conve | 211)                |                   |
|                 | 101 = Reserved                                                |                                                        |                   |                |                     |                   |
|                 | 100 = Reserved                                                | -                                                      |                   |                |                     |                   |
|                 | 011 = MPWM interval ends s                                    |                                                        |                   |                | onling and starts   | conversion        |
|                 | 010 = GP timer (Timer3 for A<br>001 = Active transition on IN |                                                        |                   |                |                     | conversion        |
|                 | 000 = Clearing sample bit er                                  |                                                        |                   |                |                     |                   |
| bit 4           | Unimplemented: Read as 'c                                     |                                                        |                   |                |                     |                   |
| bit 3           | SIMSAM: Simultaneous San                                      |                                                        | only applicable   | when CHPS      | <1:0> = 01 or 1     | ×)                |
|                 | When AD12B = 1, SIMSAM                                        |                                                        |                   |                |                     |                   |
|                 | 1 = Samples CH0, CH1, CH                                      | 12, CH3 simult                                         | aneously (wher    | CHPS<1:0>      | = 1x); or           |                   |
|                 | Samples CH0 and CH1                                           |                                                        |                   | <1:0> = 01)    |                     |                   |
| L:1 O           | o = Samples multiple chann                                    | [1] [1] [1] [1] [2] [2] [2] [2] [2] [2] [2] [2] [2] [2 | in sequence       |                |                     |                   |
| bit 2           | ASAM: ADC Sample Auto-S                                       |                                                        |                   | MD : ::        |                     |                   |
|                 | 1 = Sampling begins immed                                     |                                                        |                   | AMP bit is aut | o-set.              |                   |
| lsit 1          | o = Sampling begins when                                      |                                                        | ı                 |                |                     |                   |
| bit 1           | SAMP: ADC Sample Enable                                       |                                                        | lina              |                |                     |                   |
|                 | 1 = ADC Sample/Hold amp<br>0 = ADC Sample/Hold amp            |                                                        |                   |                |                     |                   |
|                 | If ASAM = 0, software can w                                   |                                                        |                   | matically set  | by hardware if      | ASAM = 1          |
|                 | If SSRC = 000, software can                                   |                                                        |                   |                |                     |                   |
|                 | automatically cleared by                                      |                                                        |                   |                |                     |                   |
| bit 0           | DONE: ADC Conversion Sta                                      | tus bit                                                |                   |                |                     |                   |
|                 | 1 = ADC conversion cycle i                                    | s completed.                                           |                   |                |                     |                   |
|                 | o = ADC conversion not sta                                    |                                                        |                   |                |                     |                   |
|                 | Automatically set by hardward<br>status (software not all     |                                                        |                   |                |                     |                   |
|                 | Status (SUITWARE HUL All                                      | DIVEG TO WITE                                          |                   |                | INCLUDING THE CLARK | CONTRACTOR OF THE |
|                 | progress. Automatically                                       |                                                        |                   |                |                     | operation in      |

Figure 24 : Registre ADxCON1 (ADx Control 1)



Figure 25: Registre ADxCON3 (ADx Control 3)

| R/W-0           | U-0             | U-0              | R/W-0            | R/W-0            | R/W-0                      | R/W-0           | R/W-0 |
|-----------------|-----------------|------------------|------------------|------------------|----------------------------|-----------------|-------|
| CH0NB           | _               | _                |                  |                  | CH0SB<4:0>                 |                 |       |
| bit 15          |                 |                  |                  |                  |                            |                 | bit 8 |
|                 |                 |                  |                  |                  |                            |                 |       |
| R/W-0           | U-0             | U-0              | R/W-0            | R/W-0            | R/W-0                      | R/W-0           | R/W-0 |
| CH0NA           | _               | _                |                  |                  | CH0SA<4:0>                 |                 |       |
| bit 7           |                 |                  |                  |                  |                            |                 | bit 0 |
| Legend:         |                 |                  |                  |                  |                            |                 |       |
| R = Readable    | bit             | W = Writable     | bit              | U = Unimple      | mented bit, rea            | d as '0'        |       |
| -n = Value at P |                 | '1' = Bit is set |                  | '0' = Bit is cle |                            | x = Bit is unkr | nown  |
|                 |                 |                  |                  |                  |                            |                 |       |
| bit 15          | CH0NB: Char     | nnel 0 Negative  | e Input Select   | for Sample B b   | oit                        |                 |       |
|                 | Same definition | on as bit 7.     |                  |                  |                            |                 |       |
| bit 14-13       | Unimplemen      | ted: Read as '   | o'               |                  |                            |                 |       |
| bit 12-8        | CH0SB<4:0>      | : Channel 0 Po   | ositive Input Se | elect for Sampl  | e B bits <sup>(1, 2)</sup> |                 |       |
|                 | Same definition | on as bit<4:0>.  |                  |                  |                            |                 |       |
| bit 7           | CH0NA: Cha      | nnel 0 Negative  | e Input Select   | for Sample A b   | oit                        |                 |       |
|                 |                 | negative inpu    |                  |                  |                            |                 |       |
|                 |                 | negative inpu    |                  |                  |                            |                 |       |
| bit 6-5         |                 | ted: Read as '   |                  |                  | (4.2)                      |                 |       |
| bit 4-0         |                 | : Channel 0 Po   |                  | -                | e A bits <sup>(1, 2)</sup> |                 |       |
|                 |                 | nnel 0 positive  |                  |                  |                            |                 |       |
|                 | 11110 = Cha     | nnel 0 positive  | input is AN30    |                  |                            |                 |       |
|                 |                 | nnel 0 positive  | input is AN2     |                  |                            |                 |       |
|                 |                 | nnel 0 positive  |                  |                  |                            |                 |       |
|                 |                 | nnel 0 positive  |                  |                  |                            |                 |       |
| Note 1: The A   |                 |                  |                  |                  |                            |                 |       |
| 2: The 'x       | in ADxCHS0      | and ADCx refe    | ers to ADC 1 o   | r ADC 2          |                            |                 |       |

Figure 26: Registre ADxCHS0 (ADx Input Channel 0 Select)

| R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0  PCFG23 PCFG22 PCFG21 PCFG20 PCFG19 PCFG18 PCFG17 PCFG16  bit 7   Legend: R = Readable bit W = Writable bit U = Unimplemented bit, read as '0' -n = Value at POR '1' = Bit is set '0' = Bit is cleared x = Bit is unknown  bit 15-0 PCFG<31:16>: ADC Port Configuration Control bits(1, 2)  1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss 0 = Port pin in Analog mode, port read input disabled, ADC samples pin voltage  Note 1: On devices with less than 32 analog inputs, all PCFG bits are R/W by user. However, PCFG bits are ignored on ports without a corresponding input on device.    |                                                                                                |                 |                  |                |                  |                  |                  |               |  |  |  |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|-----------------|------------------|----------------|------------------|------------------|------------------|---------------|--|--|--|
| Bit 15  R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 PCFG23 PCFG22 PCFG21 PCFG20 PCFG19 PCFG18 PCFG17 PCFG16 bit 7  Legend:  R = Readable bit W = Writable bit U = Unimplemented bit, read as '0' -n = Value at POR '1' = Bit is set '0' = Bit is cleared x = Bit is unknown  PCFG<31:16>: ADC Port Configuration Control bits(1, 2)  1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss o = Port pin in Analog mode, port read input disabled, ADC samples pin voltage  Note 1: On devices with less than 32 analog inputs, all PCFG bits are R/W by user. However, PCFG bits are ignored on ports without a corresponding input on device. | R/W-0                                                                                          | R/W-0           | R/W-0            | R/W-0          | R/W-0            | R/W-0            | R/W-0            | R/W-0         |  |  |  |
| R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0 R/W-0  PCFG23 PCFG22 PCFG21 PCFG20 PCFG19 PCFG18 PCFG17 PCFG16  bit 7   Legend: R = Readable bit W = Writable bit U = Unimplemented bit, read as '0' -n = Value at POR '1' = Bit is set '0' = Bit is cleared x = Bit is unknown  bit 15-0 PCFG<31:16>: ADC Port Configuration Control bits(1, 2)  1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss 0 = Port pin in Analog mode, port read input disabled, ADC samples pin voltage  Note 1: On devices with less than 32 analog inputs, all PCFG bits are R/W by user. However, PCFG bits are ignored on ports without a corresponding input on device.    | PCFG31                                                                                         | PCFG30          | PCFG29           | PCFG28         | PCFG27           | PCFG26           | PCFG25           | PCFG24        |  |  |  |
| PCFG23 PCFG22 PCFG21 PCFG20 PCFG19 PCFG18 PCFG17 PCFG16 bit 7 bit 0  Legend: R = Readable bit W = Writable bit U = Unimplemented bit, read as '0' -n = Value at POR '1' = Bit is set '0' = Bit is cleared x = Bit is unknown  bit 15-0 PCFG<31:16>: ADC Port Configuration Control bits(1, 2) 1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss 0 = Port pin in Analog mode, port read input disabled, ADC samples pin voltage  Note 1: On devices with less than 32 analog inputs, all PCFG bits are R/W by user. However, PCFG bits are ignored on ports without a corresponding input on device.                                                  | bit 15                                                                                         |                 |                  |                |                  |                  |                  | bit 8         |  |  |  |
| PCFG23 PCFG22 PCFG21 PCFG20 PCFG19 PCFG18 PCFG17 PCFG16 bit 7 bit 0  Legend: R = Readable bit W = Writable bit U = Unimplemented bit, read as '0' -n = Value at POR '1' = Bit is set '0' = Bit is cleared x = Bit is unknown  bit 15-0 PCFG<31:16>: ADC Port Configuration Control bits(1, 2) 1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss 0 = Port pin in Analog mode, port read input disabled, ADC samples pin voltage  Note 1: On devices with less than 32 analog inputs, all PCFG bits are R/W by user. However, PCFG bits are ignored on ports without a corresponding input on device.                                                  |                                                                                                |                 |                  |                |                  |                  |                  |               |  |  |  |
| Legend:  R = Readable bit                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | R/W-0                                                                                          | R/W-0           | R/W-0            | R/W-0          | R/W-0            | R/W-0            | R/W-0            | R/W-0         |  |  |  |
| Legend:  R = Readable bit                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | PCFG23                                                                                         | PCFG22          | PCFG21           | PCFG20         | PCFG19           | PCFG18           | PCFG17           | PCFG16        |  |  |  |
| R = Readable bit W = Writable bit U = Unimplemented bit, read as '0' -n = Value at POR '1' = Bit is set '0' = Bit is cleared x = Bit is unknown  bit 15-0  PCFG<31:16>: ADC Port Configuration Control bits <sup>(1, 2)</sup> 1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss 0 = Port pin in Analog mode, port read input disabled, ADC samples pin voltage  Note 1: On devices with less than 32 analog inputs, all PCFG bits are R/W by user. However, PCFG bits are ignored on ports without a corresponding input on device.                                                                                                                  | bit 7                                                                                          | •               | •                | •              |                  |                  | •                | bit 0         |  |  |  |
| R = Readable bit W = Writable bit U = Unimplemented bit, read as '0' -n = Value at POR '1' = Bit is set '0' = Bit is cleared x = Bit is unknown  bit 15-0  PCFG<31:16>: ADC Port Configuration Control bits <sup>(1, 2)</sup> 1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss 0 = Port pin in Analog mode, port read input disabled, ADC samples pin voltage  Note 1: On devices with less than 32 analog inputs, all PCFG bits are R/W by user. However, PCFG bits are ignored on ports without a corresponding input on device.                                                                                                                  | Legend:                                                                                        |                 |                  |                |                  |                  |                  |               |  |  |  |
| bit 15-0  PCFG<31:16>: ADC Port Configuration Control bits <sup>(1, 2)</sup> 1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss  0 = Port pin in Analog mode, port read input disabled, ADC samples pin voltage  Note 1: On devices with less than 32 analog inputs, all PCFG bits are R/W by user. However, PCFG bits are ignored on ports without a corresponding input on device.                                                                                                                                                                                                                                                                  | •                                                                                              | bit             | W = Writable t   | oit            | U = Unimpler     | mented bit, read | d as '0'         |               |  |  |  |
| <ul> <li>1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss</li> <li>0 = Port pin in Analog mode, port read input disabled, ADC samples pin voltage</li> <li>Note 1: On devices with less than 32 analog inputs, all PCFG bits are R/W by user. However, PCFG bits are ignored on ports without a corresponding input on device.</li> </ul>                                                                                                                                                                                                                                                                                                           | -n = Value at P                                                                                | OR              | '1' = Bit is set |                | '0' = Bit is cle | ared             | x = Bit is unkr  | nown          |  |  |  |
| on ports without a corresponding input on device.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 1 = Port pin in Digital mode, port read input enabled, ADC input multiplexor connected to AVss |                 |                  |                |                  |                  |                  |               |  |  |  |
| • ADOO 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                                                                | vices with less | than 32 analog   | inputs, all PC |                  |                  |                  | s are ignored |  |  |  |
| <ol><li>ADC2 only supports analog inputs AN0-AN15; therefore, no ADC2 Port Configuration register exists.</li></ol>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 2: ADC2                                                                                        | only supports   | analog inputs A  | N0-AN15; the   | refore, no AD    | C2 Port Configu  | ıration register | exists.       |  |  |  |

Figure 27: Registre AD1PCFGH (ADC1 Port Configuration Register High)

| R/W-0                                | R/W-0             | R/W-0             | R/W-0           | R/W-0                          | R/W-0            | R/W-0           | R/W-0          |  |  |  |
|--------------------------------------|-------------------|-------------------|-----------------|--------------------------------|------------------|-----------------|----------------|--|--|--|
| PCFG15                               | PCFG14            | PCFG13            | PCFG12          | PCFG11                         | PCFG10           | PCFG9           | PCFG8          |  |  |  |
| bit 15                               |                   |                   |                 |                                |                  |                 | bit 8          |  |  |  |
|                                      |                   |                   |                 |                                |                  |                 |                |  |  |  |
| R/W-0                                | R/W-0             | R/W-0             | R/W-0           | R/W-0                          | R/W-0            | R/W-0           | R/W-0          |  |  |  |
| PCFG7                                | PCFG6             | PCFG5             | PCFG4           | PCFG3                          | PCFG2            | PCFG1           | PCFG0          |  |  |  |
| bit 7                                |                   |                   |                 |                                |                  |                 | bit 0          |  |  |  |
|                                      |                   |                   |                 |                                |                  |                 |                |  |  |  |
| Legend:                              |                   |                   |                 |                                |                  |                 |                |  |  |  |
| R = Readable                         | bit               | W = Writable b    | oit             | U = Unimpler                   | mented bit, read | as '0'          |                |  |  |  |
| -n = ∀alue at l                      | POR               | '1' = Bit is set  |                 | '0' = Bit is cle               | ared             | x = Bit is unkr | nown           |  |  |  |
|                                      |                   |                   |                 | 44.0.00                        |                  |                 |                |  |  |  |
| bit 15-0                             | PCFG<15:0>        | : ADC Port Con    | figuration Con  | trol bits <sup>(1, 2, 3)</sup> |                  |                 |                |  |  |  |
|                                      |                   | n Digital mode, į |                 |                                |                  |                 | to AVss        |  |  |  |
|                                      | o = Port pin ir   | n Analog mode,    | port read inpu  | it disabled, AD                | C samples pin    | voltage         |                |  |  |  |
| Note 1: On d                         | evices with less  | than 16 analog    | inputs, all PC  | FG bits are R/\                | W by user. How   | ever, PCFG bit  | s are ignored  |  |  |  |
| on p                                 | orts without a co | orresponding in   | out on device.  |                                |                  |                 |                |  |  |  |
| 2: On d                              | evices with two   | analog-to-digita  | al modules, bot | th AD1PCFGL                    | and AD2PCFG      | L affect the co | nfiguration of |  |  |  |
| port pins multiplexed with AN0-AN15. |                   |                   |                 |                                |                  |                 |                |  |  |  |
| <b>3</b> : The                       | x' in ADxPCFG     | L and ADx refer   | rs to ADC 1 or  | ADC 2                          |                  |                 |                |  |  |  |

Figure 28 : Registre ADxPCFGL (ADCx Port Configuration Register Low)