# Técnicas digitales 1 Resolución T.P.3°

| 1. Demostrar igualdades                                      | 3  |
|--------------------------------------------------------------|----|
| a)                                                           | 3  |
| b)                                                           | 3  |
| c)                                                           | 3  |
| 2. 3. Minimización y Demorgan                                | 3  |
| a)                                                           | 3  |
| b)                                                           | 4  |
| c)                                                           | 5  |
| d)                                                           | 6  |
| e)                                                           | 7  |
| 4. Comparador de magnitud de 2 bits                          | 10 |
| a) Tabla de la verdad                                        | 10 |
| b) Minimización                                              | 10 |
| c) Gráfico a nivel de compuertas                             | 11 |
| 5. Multiplicador de 2 bits signado                           | 12 |
| a) Cantidad de bits de la salida                             | 12 |
| b) Tabla de la verdad                                        | 13 |
| c) Minimización                                              | 13 |
| d) Gráfico a nivel de compuertas                             | 14 |
| 6. Comparador de 2 bits signado                              | 15 |
| a) Circuito a nivel de bloques                               | 15 |
| b) Justificación                                             | 15 |
| 7. Display 7 segmentos cátodo común                          | 16 |
| a) Tabla de la verdad                                        | 16 |
| b) Minimización                                              | 16 |
| c) Gráfico a nivel de compuertas                             | 18 |
| d) Implementación con decodificador 4 a 8.                   | 19 |
| e) Implementación con multiplexores de 4 entradas de control | 19 |
| f) Implementación con multiplexores de 3 entradas de control | 19 |
| 8. Conversor de unsigned a signed de 4 bits                  | 21 |
| 9. Dado                                                      | 21 |
| a) Cantidad de salidas                                       | 21 |
| b) Funciones lógicas                                         | 21 |
| c) Compuertas                                                | 22 |

|     | d) Diagrama temporal<br>e) Entradas rezagadas                                                                                                                                           | 22<br>23                          |
|-----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------|
| 10. | Unsigned left shifter (8 bits) a) Tabla de la verdad b) Circuito con multiplexores                                                                                                      | 23<br>23<br>23                    |
| 11. | Unsigned right shifter (8 bits)                                                                                                                                                         | 24                                |
| 12. | Unsigned left shifter, hasta MSB = 0 a) Tabla de la verdad b) Gráfico con multiplexores                                                                                                 | <b>25</b><br>25<br>26             |
| 13. | Unsigned left shifter until MSB = 1 a) Tabla de la verdad                                                                                                                               | <b>28</b><br>28                   |
| 14. | Signed and unsigned right shifter  a) Tabla de la verdad  b) Circuito con multiplexores                                                                                                 | <b>30</b><br>30<br>30             |
| 15. | Saturador de 16 a 8 bits a) Tabla de la verdad b) Circuito a nivel de compuertas                                                                                                        | <b>31</b> 31 31                   |
| 16. | Restador del valor "2" a un número de N bits.                                                                                                                                           | 33                                |
| 17. | Sumador del valor "2" a un número de N bits.                                                                                                                                            | 35                                |
| 18. | Contador de "1" en número de 5 bits  a) Cantidad de salidas  b) Tabla de la verdad  c) Minimización  d) Implementación con sumadores                                                    | 37<br>37<br>37<br>38<br>39        |
| 19. | Conversor °Celsius (-273; 1000) a Kelvin a) Cantidad de salidas y entradas b) Tabla de la verdad (incompleto) c) Circuito a nivel de compuertas (incompleto) d) Circuito con full adder | <b>40</b><br>40<br>40<br>41<br>41 |
| 20. | Promedio de 4 números de 4 bits CA2  a) Cantidad de salidas  b) Tabla de la verdad  c) Implementación con full adder                                                                    | <b>42</b><br>42<br>42<br>42       |
| 21. | Multiplicador por 3/2 a) Circuito a nivel de bloques                                                                                                                                    | <b>43</b><br>43                   |
| Ext | tra 1. Sumador                                                                                                                                                                          | 44                                |

# 1. Demostrar igualdades

$$x + y.z = (x + y)(x + z)$$
  
 $x + y.z = x.x + x.z + y.x + y.z \implies Sea x.x = x$   
 $x + y.z = x + x.z + y.x + y.z$   
 $x + y.z = x.(1 + z + y) + y.z \implies Sea 1 + z + y = 1 \,\forall z, y$   
 $x + y.z = x + y.z$ 

$$(x + y). (x + \overline{y}) = x$$

$$x. x + x. \overline{y} + x. y + y. \overline{y} = x \Rightarrow Sea x. x = x, y. \overline{y} = 0$$

$$x + x. \overline{y} + x. y = x$$

$$x. (\overline{y} + y) = x \Rightarrow Sea \overline{y} + y = 1 \forall y, \Rightarrow x. 1 = x$$

$$x = x$$

$$x.y + x.\overline{y} = x$$
  
 $x.(y + \overline{y}) = x \Rightarrow Sea y + \overline{y} = 1$   
 $x = x$ 

# 2. 3. Minimización y Demorgan

Nota: cuando se construyen los diagramas con sólo compuertas NAND o NOR, las variables negadas pueden obtenerse poniendo en ambas entradas de la compuerta NAND o NOR la variable en cuestión.

| 9 | ١ |
|---|---|
| а | ) |
|   | _ |

| С | В | Α | Υ |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 |

$$f(c, b, a) = \overline{C}.\overline{B} + \overline{B}.\overline{A} + C.B.A$$
  
$$f(c, b, a) = (C + \overline{B}).(\overline{B} + A).(\overline{C} + B + \overline{A})$$

$$f(c,b,a) = \overline{\overline{C}.\overline{B} + \overline{B}.\overline{A} + C.B.A}$$
$$f(c,b,a) = \overline{(\overline{C}.\overline{B})}.\overline{(\overline{B}.\overline{A})}.\overline{(C.B.A)}$$

$$f(c,b,a) = \frac{\overline{(C+\overline{B}).(\overline{B}+A).(\overline{C}+B+\overline{A})}}{\overline{(C+\overline{B})} + \overline{(\overline{B}+A)} + \overline{(\overline{C}+B+\overline{A})}}$$

| b) |   |   |   |
|----|---|---|---|
| С  | В | Α | Υ |
| 0  | 0 | 0 | 1 |
| 0  | 0 | 1 | 0 |
| 0  | 1 | 0 | 1 |
| 0  | 1 | 1 | 0 |
| 1  | 0 | 0 | 0 |
| 1  | 0 | 1 | 1 |
| 1  | 1 | 0 | 0 |
| 1  | 1 | 1 | 1 |

|   |   | ВА |    |    |    |
|---|---|----|----|----|----|
|   |   | 00 | 01 | 11 | 10 |
|   | 0 | 1  | 0  | 0  | 1  |
| С | 1 | 0  | 1  | 1  | 0  |

$$f(c, b, a) = \overline{C}.\overline{A} + C.A$$
  
$$f(c, b, a) = (C + \overline{A}).(\overline{C} + A)$$

$$f(c, b, a) = \frac{\overline{\overline{C}.\overline{A} + C.A}}{\overline{\overline{C}.\overline{A}).} \overline{\overline{(C.A)}}}$$

$$f(c,b,a) = \overline{(C+\overline{A}).(\overline{C}+A)}$$

#### Gráficos parte A:



#### Gráficos parte B:



| c) |   |   |   |
|----|---|---|---|
| c) | В | Α | Υ |
| 0  | 0 | 0 | 1 |
| 0  | 0 | 1 | 0 |
| 0  | 1 | 0 | 0 |
| 0  | 1 | 1 | 1 |
| 1  | 0 | 0 | 1 |
| 1  | 0 | 1 | 0 |
| 1  | 1 | 0 | 1 |
| 1  | 1 | 1 | 0 |

|   |   | ВА |    |    |    |
|---|---|----|----|----|----|
|   |   | 00 | 01 | 11 | 10 |
| • | 0 | 1  | 0  | 1  | 0  |
| С | 1 | 1  | 0  | 0  | 1  |

$$f(c, b, a) = \overline{B}.\overline{A} + C.\overline{A} + \overline{C}.B.A$$
  
$$f(c, b, a) = (B + \overline{A}).(\overline{C} + \overline{A}).(C + \overline{B} + A)$$

$$f(c, b, a) = \overline{\overline{B}.\overline{A} + C.\overline{A} + \overline{C}.B.A}$$

$$f(c, b, a) = \overline{(\overline{B}.\overline{A}).(\overline{C}.\overline{A}).(\overline{C}.B.A)}$$

$$f(c,b,a) = \overline{(\overline{B} + \overline{A}).(\overline{C} + \overline{A}).(C + \overline{B} + A)}$$

$$f(c,b,a) = \overline{(\overline{B} + \overline{A}) + \overline{(\overline{C} + \overline{A})} + \overline{(C + \overline{B} + A)}}$$

| _ | _ |
|---|---|
| _ | 1 |
| n | ١ |
| u | • |

| D | С | В | Α | Υ |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 1 |
| 0 | 0 | 0 | 1 | 1 |
| 0 | 0 | 1 | 0 | 1 |
| 0 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 | 0 |
| 1 | 0 | 0 | 1 | 0 |
| 1 | 0 | 1 | 0 | 0 |
| 1 | 0 | 1 | 1 | 0 |
| 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 0 | 1 | 1 |
| 1 | 1 | 1 | 0 | 0 |

| 1 | 1 | 1 | 1 | 1 |
|---|---|---|---|---|
|   | 1 | 1 | 1 |   |
|   |   |   |   |   |

|            |             | ВА |   |   |   |
|------------|-------------|----|---|---|---|
|            | 00 01 11 10 |    |   |   |   |
|            | 00          | 1  | 1 | 1 | 1 |
| <b>D</b> 0 | 01          | 0  | 0 | 1 | 0 |
| DC         | 11          | 1  | 1 | 1 | 0 |
|            | 10          | 0  | 0 | 0 | 0 |

$$f(d, c, b, a) = \overline{D}.\overline{C} + D.C.\overline{B} + C.B.A$$
  

$$f(d, c, b, a) = (D + \overline{C} + B).(\overline{C} + \overline{B} + A).(\overline{D} + C)$$

$$f(d,c,b,a) = \frac{\overline{\overline{D}.\overline{C} + D.C.\overline{B} + C.B.A}}{\overline{\overline{D}.\overline{C}).\overline{\overline{D}.\overline{C}}.\overline{\overline{D}.\overline{C}}.\overline{\overline{D}.\overline{C}}.\overline{\overline{C}.B.A}}}$$

$$f(d,c,b,a) = \overline{(\overline{D} + \overline{C} + B).(\overline{C} + \overline{B} + A).(\overline{D} + C)}$$

$$f(d,c,b,a) = \overline{(\overline{D} + \overline{C} + B) + \overline{(\overline{C} + \overline{B} + A)} + \overline{(\overline{D} + C)}}$$

#### Gráficos parte C:









#### Gráficos parte D:



<u>e)</u>

| D | С | В | Α | Υ |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 0 | 1 |
| 0 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 1 |
| 0 | 1 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 0 |
| 1 | 0 | 0 | 1 | 1 |
| 1 | 0 | 1 | 0 | 0 |
| 1 | 0 | 1 | 1 | 1 |
| 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 0 | 1 | 1 |

| 1 | 1 | 1 | 0 | 0 |
|---|---|---|---|---|
| 1 | 1 | 1 | 1 | 0 |

|    |    |    | ВА |    |    |  |  |  |
|----|----|----|----|----|----|--|--|--|
|    |    | 00 | 01 | 11 | 10 |  |  |  |
|    | 00 | 0  | 0  | 1  | 1  |  |  |  |
|    | 01 | 1  | 0  | 0  | 1  |  |  |  |
| DC | 11 | 1  | 1  | 0  | 0  |  |  |  |
|    | 10 | 0  | 1  | 1  | 0  |  |  |  |

$$f(d, c, b, a) = \overline{D}. \overline{C}. B + \overline{D}. C. \overline{A} + D. C. \overline{B} + D. \overline{C}. A$$

$$f(d, c, b, a) = (D + C + B). (D + \overline{C} + \overline{A}). (\overline{D} + \overline{C} + \overline{B}). (\overline{D} + C + A)$$

$$f(d,c,b,a) = \overline{\overline{D}.\overline{C}.B + \overline{D}.C.\overline{A} + D.C.\overline{B} + D.\overline{C}.A}$$

$$f(d,c,b,a) = \overline{(\overline{D}.\overline{C}.B).(\overline{D}.C.\overline{A}).(D.C.\overline{B}).(\overline{D}.\overline{C}.A)}$$

$$f(d,c,b,a) = \overline{(\overline{D}+C+B).(\overline{D}+\overline{C}+\overline{A}).(\overline{D}+\overline{C}+\overline{B}).(\overline{D}+C+A)}$$

$$f(d,c,b,a) = \overline{(\overline{D}+C+B)} + \overline{(\overline{D}+\overline{C}+\overline{A})} + \overline{(\overline{D}+\overline{C}+\overline{B})} + \overline{(\overline{D}+C+A)}$$



# 4. Comparador de magnitud de 2 bits

# a) Tabla de la verdad

| A1 | A0 | B1 | В0 | A>B | A=B | A <b< th=""></b<> |
|----|----|----|----|-----|-----|-------------------|
| 0  | 0  | 0  | 0  | 0   | 1   | 0                 |
| 0  | 0  | 0  | 1  | 0   | 0   | 1                 |
| 0  | 0  | 1  | 0  | 0   | 0   | 1                 |
| 0  | 0  | 1  | 1  | 0   | 0   | 1                 |
| 0  | 1  | 0  | 0  | 1   | 0   | 0                 |
| 0  | 1  | 0  | 1  | 0   | 1   | 0                 |
| 0  | 1  | 1  | 0  | 0   | 0   | 1                 |
| 0  | 1  | 1  | 1  | 0   | 0   | 1                 |
| 1  | 0  | 0  | 0  | 1   | 0   | 0                 |
| 1  | 0  | 0  | 1  | 1   | 0   | 0                 |
| 1  | 0  | 1  | 0  | 0   | 1   | 0                 |
| 1  | 0  | 1  | 1  | 0   | 0   | 1                 |
| 1  | 1  | 0  | 0  | 1   | 0   | 0                 |
| 1  | 1  | 0  | 1  | 1   | 0   | 0                 |
| 1  | 1  | 1  | 0  | 1   | 0   | 0                 |
| 1  | 1  | 1  | 1  | 0   | 1   | 0                 |

b) Minimización Uso tres mapas de Karnaugh, para cada salida distinta:

| A>B   |    |    |      |    |    |
|-------|----|----|------|----|----|
|       |    |    | B1 I | 30 |    |
|       |    | 00 | 01   | 11 | 10 |
| A1 A0 | 00 | 0  | 0    | 0  | 0  |
|       | 01 | 1  | 0    | 0  | 0  |
|       | 11 | 1  | 1    | 0  | 1  |
|       | 10 | 1  | 1    | 0  | 0  |

$$A > B = A_1 \cdot \overline{B_1} + A_0 \cdot \overline{B_1} \cdot \overline{B_0} + A_1 \cdot A_0 \cdot \overline{B_0}$$

| A=B   |    |    |      |    |    |  |
|-------|----|----|------|----|----|--|
|       |    |    | B1 I | 30 |    |  |
|       |    | 00 | 01   | 11 | 10 |  |
| A1 A0 | 00 | 1  | 0    | 0  | 0  |  |
|       | 01 | 0  | 1    | 0  | 0  |  |
|       | 11 | 0  | 0    | 1  | 0  |  |
|       | 10 | 0  | 0    | 0  | 1  |  |

$$(A = B) = \overline{A_1} \cdot \overline{A_0} \cdot \overline{B_1} \cdot \overline{B_0} + \overline{A_1} \cdot A_0 \cdot \overline{B_1} \cdot B_0 + A_1 \cdot A_0 \cdot B_1 \cdot B_0 + A_1 \cdot \overline{A_0} \cdot B_1 \cdot \overline{B_0}$$

| A <b< th=""></b<> |    |    |      |    |    |
|-------------------|----|----|------|----|----|
|                   |    |    | B1 I | 30 |    |
|                   |    | 00 | 01   | 11 | 10 |
| A1 A0             | 00 | 0  | 1    | 1  | 1  |
|                   | 01 | 0  | 0    | 1  | 1  |
|                   | 11 | 0  | 0    | 0  | 0  |
|                   | 10 | 0  | 0    | 1  | 0  |

$$A < B = \overline{A_1}.B_1 + \overline{A_0}.B_1.B_0 + \overline{A_1}.\overline{A_0}.B_0$$

# c) Gráfico a nivel de compuertas



# 5. Multiplicador de 2 bits signado

# a) Cantidad de bits de la salida

Los posibles números a multiplicar, con dos bits, son:  $\{-2, -1, 0, 1\}$ , el valor más grande lo obtengo que  $-2 \cdot (-2) = 4 = 0100$ . Por lo que la salida debe ser de 4 bits.

# b) Tabla de la verdad

| A1 | A0 | B1 | В0 | Υ    |
|----|----|----|----|------|
| 0  | 0  | 0  | 0  | 0000 |
| 0  | 0  | 0  | 1  | 0000 |
| 0  | 0  | 1  | 0  | 0000 |
| 0  | 0  | 1  | 1  | 0000 |
| 0  | 1  | 0  | 0  | 0000 |
| 0  | 1  | 0  | 1  | 0001 |
| 0  | 1  | 1  | 0  | 1110 |
| 0  | 1  | 1  | 1  | 1111 |
| 1  | 0  | 0  | 0  | 0000 |
| 1  | 0  | 0  | 1  | 1110 |
| 1  | 0  | 1  | 0  | 0100 |
| 1  | 0  | 1  | 1  | 0010 |
| 1  | 1  | 0  | 0  | 0000 |
| 1  | 1  | 0  | 1  | 1111 |
| 1  | 1  | 1  | 0  | 0010 |
| 1  | 1  | 1  | 1  | 0001 |

# c) Minimización

Tengo que hacer 4 mapas de Karnaugh, uno para cada bit de salida.

|       |    | B1 B0 |    |    |    |
|-------|----|-------|----|----|----|
|       |    | 00    | 01 | 11 | 10 |
| A1 A0 | 00 | 0     | 0  | 0  | 0  |
|       | 01 | 0     | 0  | 1  | 1  |
|       | 11 | 0     | 1  | 0  | 0  |
|       | 10 | 0     | 1  | 0  | 0  |

$$Y(3) = A_1 \cdot \overline{B_1} \cdot B_0 + \overline{A_1} \cdot A_0 \cdot B_1$$

|       |    | B1 B0 |    |    |    |  |
|-------|----|-------|----|----|----|--|
|       |    | 00    | 01 | 11 | 10 |  |
| A1 A0 | 00 | 0     | 0  | 0  | 0  |  |
|       | 01 | 0     | 0  | 1  | 1  |  |
|       | 11 | 0     | 1  | 0  | 0  |  |
|       | 10 | 0     | 1  | 0  | 1  |  |

$$Y(2) = A_1 \cdot \overline{B_1} \cdot B_0 + \overline{A_1} \cdot A_0 \cdot B_1 + A_1 \cdot \overline{A_0} \cdot B_1 \cdot \overline{B_0}$$

|       |    | B1 B0 |    |    |    |
|-------|----|-------|----|----|----|
|       |    | 00    | 01 | 11 | 10 |
| A1 A0 | 00 | 0     | 0  | 0  | 0  |
|       | 01 | 0     | 0  | 1  | 1  |
|       | 11 | 0     | 1  | 0  | 1  |
|       | 10 | 0     | 1  | 1  | 0  |

|       |    | B1 B0 |    |    |    |  |
|-------|----|-------|----|----|----|--|
|       |    | 00    | 01 | 11 | 10 |  |
| A1 A0 | 00 | 0     | 0  | 0  | 0  |  |
|       | 01 | 0     | 1  | 1  | 0  |  |
|       | 11 | 0     | 1  | 1  | 0  |  |
|       | 10 | 0     | 0  | 0  | 0  |  |

$$Y(1) = A_{1}.\overline{B_{1}}.B_{0} + \overline{A_{1}}.A_{0}.B_{1} + A_{1}.\overline{A_{0}}.B_{0} + \overline{A_{1}}.$$

$$Y(0) = A_0 \cdot B_0$$

d) Gráfico a nivel de compuertas Viendo los tres bits más significativos, todos comparten el naranja y el verde en el mapa de Karnaugh, así que puedo usar la salida de esas compuertas tres veces.



# 6. Comparador de 2 bits signado

# a) Circuito a nivel de bloques



# b) Justificación

Para dos bits, sea el número a comparar:

| A1 | A0 | Α  |                    | ~A1 | A0 | Α |
|----|----|----|--------------------|-----|----|---|
| 0  | 0  | 0  | Niego<br>el<br>MSB | 0   | 0  | 2 |
| 0  | 1  | 1  |                    | 0   | 1  | 3 |
| 1  | 0  | -2 |                    | 1   | 0  | 1 |
| 1  | 1  | -1 |                    | 1   | 1  | 0 |

Puede verse que al negar el MSB, la magnitud del número está ordenada de la misma forma que los números signados en cuanto a "valor".

# 7. Display 7 segmentos cátodo común

# a) Tabla de la verdad

Para los números entre 10 y 16, los considero como "x", osea, que pueden tomar cualquier valor. Esto va a simplificar el circuito final.

| 13 | 12 | 11 | 10 | Α | В | С | D | Е | F | G |
|----|----|----|----|---|---|---|---|---|---|---|
| 0  | 0  | 0  | 0  | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 0  | 0  | 0  | 1  | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 0  | 0  | 1  | 0  | 1 | 1 | 0 | 1 | 1 | 0 | 1 |
| 0  | 0  | 1  | 1  | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 0  | 1  | 0  | 0  | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| 0  | 1  | 0  | 1  | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 0  | 1  | 1  | 0  | 1 | 0 | 1 | 1 | 1 | 1 | 1 |
| 0  | 1  | 1  | 1  | 1 | 1 | 1 | 0 | 0 | 0 | 0 |
| 1  | 0  | 0  | 0  | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| 1  | 0  | 0  | 1  | 1 | 1 | 1 | 1 | 0 | 1 | 1 |
| 1  | 0  | 1  | 0  | х | х | х | х | х | х | х |
| 1  | 0  | 1  | 1  | х | х | х | х | х | х | х |
| 1  | 1  | 0  | 0  | х | х | х | х | х | х | х |
| 1  | 1  | 0  | 1  | х | х | х | х | х | х | х |
| 1  | 1  | 1  | 0  | х | х | х | х | х | х | х |
| 1  | 1  | 1  | 1  | х | х | х | х | х | х | х |

# b) Minimización



$$A = I_3 + I_1 + I_2 \cdot \overline{I_1} \cdot I_0 + \overline{I_2} \cdot \overline{I_1} \cdot \overline{I_0}$$

|       |    | В    |    |    |    |
|-------|----|------|----|----|----|
|       |    | I1 I | 0  |    |    |
|       |    | 00   | 01 | 11 | 10 |
|       | 00 | 1    | 1  | 1  | 1  |
| 13 12 | 01 | 1    | 0  | 1  | 0  |
| 13 12 | 11 | X    | Х  | X  | Х  |
|       | 10 | 1    | 1  | X  | х  |

$$B = I_3 + \overline{I_1}.\overline{I_0} + I_1.I_0 + \overline{I_3}.\overline{I_2}$$

|       |    | С  |      |    |    |
|-------|----|----|------|----|----|
|       |    |    | I1 I | 0  |    |
|       |    | 00 | 01   | 11 | 10 |
|       | 00 | 1  | 1    | 1  | 0  |
| 13 12 | 01 | 1  | 1    | 1  | 1  |
| 13 12 | 11 | ×  | ×    | ×  | X  |
|       | 10 | 1  | 1    | ×  | х  |

$$C = I_3 + I_2 + \overline{I_1} + I_0$$

| D     |    |    |      |    |    |  |  |  |
|-------|----|----|------|----|----|--|--|--|
|       |    |    | I1 I | 0  |    |  |  |  |
|       |    | 00 | 01   | 11 | 10 |  |  |  |
|       | 00 | 1  | 0    | 1  | 1  |  |  |  |
| 12.12 | 01 | 0  | 1    | 0  | 1  |  |  |  |
| 13 12 | 11 | Х  | ×    | х  | X  |  |  |  |
|       | 10 | 1  | 1    | х  | X  |  |  |  |

$$D = I_3 + I_1 \cdot \overline{I_0} + \overline{I_2} \cdot \overline{I_1} \cdot \overline{I_0} + I_2 \cdot \overline{I_1} \cdot I_0 + \overline{I_3} \cdot \overline{I_2} \cdot I_1$$

| Е     |    |      |    |    |    |  |  |  |
|-------|----|------|----|----|----|--|--|--|
|       |    | I1 I | 0  |    |    |  |  |  |
|       |    | 00   | 01 | 11 | 10 |  |  |  |
|       | 00 | 1    | 0  | 0  | 1  |  |  |  |
| 12.12 | 01 | 0    | 0  | 0  | 1  |  |  |  |
| 13 12 | 11 | Х    | Х  | х  | х  |  |  |  |
|       | 10 | 1    | 0  | х  | х  |  |  |  |

$$E = I_1.\overline{I_0} + \overline{I_2}.\overline{I_1}.\overline{I_0}$$

| F     |    |    |      |    |    |  |  |  |
|-------|----|----|------|----|----|--|--|--|
|       |    |    | I1 I | 0  |    |  |  |  |
|       |    | 00 | 01   | 11 | 10 |  |  |  |
|       | 00 | 1  | 0    | 0  | 0  |  |  |  |
| 10.10 | 01 | 1  | 1    | 0  | 1  |  |  |  |
| 13 12 | 11 | X  | x    | х  | X  |  |  |  |
|       | 10 | 1  | 1    | х  | х  |  |  |  |

$$F = I_3 + \overline{I_1}.\overline{I_0} + I_2.\overline{I_1} + I_2.I_1.\overline{I_0}$$

|       |    | G  |      |    |    |
|-------|----|----|------|----|----|
| ,     |    |    | I1 I | 0  |    |
|       |    | 00 | 01   | 11 | 10 |
|       | 00 | 0  | 0    | 1  | 1  |
| 12.12 | 01 | 1  | 1    | 0  | 1  |
| 13 12 | 11 | X  | X    | х  | X  |
|       | 10 | 1  | 1    | Х  | X  |

$$G = I_3 + I_2 \cdot \overline{I_1} + I_1 \cdot \overline{I_0}$$

# c) Gráfico a nivel de compuertas



#### d) Implementación con decodificador 4 a 8.



# e) Implementación con multiplexores de 4 entradas de control Para implementarlo con multiplexor, ponemos en las entradas de control las entradas reales, y en las entradas del multiplexor las salidas tal cual aparecen en la tabla. Solo se hacen los gráficos para A y B, para el resto es lo mismo.



#### f) Implementación con multiplexores de 3 entradas de control

Voy agarrando de la tabla original de a dos elementos, y elijo qué poner: "0", "1",  $I_0$ ,  $\overline{I_0}$ . El gráfico lo hago solo para los primeras dos salidas, para el resto es lo mismo.

| 13 | 12 | I1 | Α   | В   | С  | D   | Е   | F   | G   |
|----|----|----|-----|-----|----|-----|-----|-----|-----|
| 0  | 0  | 0  | ~10 | 1   | 1  | ~10 | ~10 | ~10 | 0   |
| 0  | 0  | 1  | 1   | 1   | 10 | 1   | ~10 | 0   | 1   |
| 0  | 1  | 0  | 10  | ~10 | 1  | 10  | 0   | 1   | 1   |
| 0  | 1  | 1  | 1   | 10  | 1  | ~10 | ~10 | ~10 | ~10 |
| 1  | 0  | 0  | 1   | 1   | 1  | 1   | ~10 | 1   | 1   |
| 1  | 0  | 1  | х   | х   | х  | х   | х   | х   | х   |
| 1  | 1  | 0  | х   | х   | х  | х   | х   | х   | х   |
| 1  | 1  | 1  | х   | х   | х  | х   | х   | х   | х   |



# 8. Conversor de unsigned a signed de 4 bits

Se indicó no hacerlo.

# 9. Dado

# a) Cantidad de salidas

Los LEDS los nombro así:

| С |   | G |
|---|---|---|
| В | D | F |
| Α |   | E |

Al ver la tabla de la verdad, notamos que se cumple que: A = G, B = F, C = E

| 12 | 11 | 10 | Α | В | С | D | Е | F | G |
|----|----|----|---|---|---|---|---|---|---|
| 0  | 0  | 0  | X | Х | х | х | X | Х | x |
| 0  | 0  | 1  | 0 | 0 | 0 | 1 | 0 | 0 | 0 |
| 0  | 1  | 0  | 0 | 0 | 1 | 0 | 1 | 0 | 0 |
| 0  | 1  | 1  | 0 | 0 | 1 | 1 | 1 | 0 | 0 |
| 1  | 0  | 0  | 1 | 0 | 1 | 0 | 1 | 0 | 1 |
| 1  | 0  | 1  | 1 | 0 | 1 | 1 | 1 | 0 | 1 |
| 1  | 1  | 0  | 1 | 1 | 1 | 0 | 1 | 1 | 1 |
| 1  | 1  | 1  | X | Х | Х | х | Х | Х | Х |

Por lo que en realidad solo tenemos 4 salidas distintas: A, B, C y D.

#### b) Funciones lógicas

| A = G |   |             |   |   |   |  |  |  |
|-------|---|-------------|---|---|---|--|--|--|
|       |   | I1 I0       |   |   |   |  |  |  |
|       |   | 00 01 11 10 |   |   |   |  |  |  |
| 10    | 0 | Х           | 0 | 0 | 0 |  |  |  |
| 12    | 1 | 1           | 1 | Х | 1 |  |  |  |

$$A = G = I_2$$

$$B = F$$

$$11 \ 10$$

$$00 \ 01 \ 11 \ 10$$

$$12 \ 0 \ x \ 0 \ 0 \ 0$$

$$1 \ 0 \ 0 \ x \ 1$$

$$B = F = I_2.I_1$$

|       | C = E |    |    |    |    |  |  |  |  |  |  |  |
|-------|-------|----|----|----|----|--|--|--|--|--|--|--|
| l1 l0 |       |    |    |    |    |  |  |  |  |  |  |  |
|       |       | 00 | 01 | 11 | 10 |  |  |  |  |  |  |  |
| 10    | 0     | Х  | 0  | 1  | 1  |  |  |  |  |  |  |  |
| 12    | 1     | 1  | 1  | X  | 1  |  |  |  |  |  |  |  |

| С | = | Е | = | $I_{2}$ | + | I   |
|---|---|---|---|---------|---|-----|
|   |   |   |   | ')      |   | - 1 |

|    |   |          | D  |    |    |  |  |  |  |  |  |
|----|---|----------|----|----|----|--|--|--|--|--|--|
|    |   | <u> </u> |    |    |    |  |  |  |  |  |  |
|    |   | 00       | 01 | 11 | 10 |  |  |  |  |  |  |
| 10 | 0 | Х        | 1  | 1  | 0  |  |  |  |  |  |  |
| 12 | 1 | 0        | 1  | Х  | 0  |  |  |  |  |  |  |

$$D = I_0$$

# c) Compuertas



d) Diagrama temporal

| 12 | 0 | 0 | 0 | 1 | 1 | 1 |
|----|---|---|---|---|---|---|
| I1 | 0 | 1 | 1 | 0 | 0 | 1 |
| 10 | 1 | 0 | 1 | 0 | 1 | 0 |
| Α  | 0 | 0 | 0 | 1 | 1 | 1 |
| В  | 0 | 0 | 0 | 0 | 0 | 1 |
| С  | 0 | 1 | 1 | 1 | 1 | 1 |
| D  | 1 | 0 | 1 | 0 | 1 | 0 |
| Е  | 0 | 1 | 1 | 1 | 1 | 1 |
| F  | 0 | 0 | 0 | 0 | 0 | 1 |
| G  | 0 | 0 | 0 | 1 | 1 | 1 |

#### e) Entradas rezagadas

A las entradas "000" y "111" las puse como "don't care", pero viendo el diagrama que armé, deduzco que para "000" todos los Leds quedan apagados, y para "111" todos los Leds quedan encendidos.

# 10. Unsigned left shifter (8 bits)

# a) Tabla de la verdad

| D2 | D1 | D0 | R7 | R6 | R5 | R4 | R3 | R2 | R1 | R0 |
|----|----|----|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  | A7 | A6 | A5 | A4 | А3 | A2 | A1 | A0 |
| 0  | 0  | 1  | A6 | A5 | A4 | A3 | A2 | A1 | A0 | 0  |
| 0  | 1  | 0  | A5 | A4 | А3 | A2 | A1 | A0 | 0  | 0  |
| 0  | 1  | 1  | A4 | A3 | A2 | A1 | A0 | 0  | 0  | 0  |
| 1  | 0  | 0  | A3 | A2 | A1 | A0 | 0  | 0  | 0  | 0  |
| 1  | 0  | 1  | A2 | A1 | A0 | 0  | 0  | 0  | 0  | 0  |
| 1  | 1  | 0  | A1 | A0 | 0  | 0  | 0  | 0  | 0  | 0  |
| 1  | 1  | 1  | A0 | 0  | 0  | 0  | 0  | 0  | 0  | 0  |

#### b) Circuito con multiplexores



# 11. Unsigned right shifter (8 bits)

| D2 | D1 | D0 | R7 | R6 | R5 | R4 | R3 | R2 | R1 | R0 |
|----|----|----|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  | A7 | A6 | A5 | A4 | А3 | A2 | A1 | A0 |
| 0  | 0  | 1  | 0  | A7 | A6 | A5 | A4 | А3 | A2 | A1 |
| 0  | 1  | 0  | 0  | 0  | A7 | A6 | A5 | A4 | А3 | A2 |
| 0  | 1  | 1  | 0  | 0  | 0  | A7 | A6 | A5 | A4 | A3 |
| 1  | 0  | 0  | 0  | 0  | 0  | 0  | A7 | A6 | A5 | A4 |
| 1  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | A7 | A6 | A5 |
| 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | A7 | A6 |
| 1  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | A7 |



# 12. Unsigned left shifter, hasta MSB = 0

# a) Tabla de la verdad

| A7 | A6 | A5 | A4 | A3 | A2 | A1 | A0 | R7 | R6 | R5 | R4 | R3 | R2 | R1 | R0 |
|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| 0  | х  | х  | х  | х  | х  | х  | х  | A7 | A6 | A5 | A4 | А3 | A2 | A1 | A0 |
| 1  | 0  | х  | х  | х  | х  | х  | х  | A6 | A5 | A4 | А3 | A2 | A1 | A0 | 1  |
| 1  | 1  | 0  | х  | х  | х  | х  | х  | A5 | A4 | А3 | A2 | A1 | A0 | 1  | 1  |
| 1  | 1  | 1  | 0  | х  | х  | х  | х  | A4 | А3 | A2 | A1 | A0 | 1  | 1  | 1  |
| 1  | 1  | 1  | 1  | 0  | х  | х  | х  | А3 | A2 | A1 | A0 | 1  | 1  | 1  | 1  |
| 1  | 1  | 1  | 1  | 1  | 0  | х  | х  | A2 | A1 | A0 | 1  | 1  | 1  | 1  | 1  |
| 1  | 1  | 1  | 1  | 1  | 1  | 0  | х  | A1 | A0 | 1  | 1  | 1  | 1  | 1  | 1  |
| 1  | 1  | 1  | 1  | 1  | 1  | 1  | х  | A0 | 1  | 1  | 1  | 1  | 1  | 1  | 1  |

Para implementarlo con multiplexores, se me ocurre hacer unas signals auxiliares que me devuelvan un número del 0 al 7 (el desplazamiento), en función de dónde esté colocado el "0".

| A7 | A6 | A5 | A4 | A3 | A2 | A1 | A0 | D2 | D1 | D0 |
|----|----|----|----|----|----|----|----|----|----|----|
| 0  | х  | х  | х  | х  | х  | х  | х  | 0  | 0  | 0  |
| 1  | 0  | х  | х  | х  | х  | х  | х  | 0  | 0  | 1  |
| 1  | 1  | 0  | х  | х  | х  | х  | х  | 0  | 1  | 0  |
| 1  | 1  | 1  | 0  | х  | х  | х  | х  | 0  | 1  | 1  |
| 1  | 1  | 1  | 1  | 0  | х  | х  | х  | 1  | 0  | 0  |
| 1  | 1  | 1  | 1  | 1  | 0  | х  | х  | 1  | 0  | 1  |
| 1  | 1  | 1  | 1  | 1  | 1  | 0  | х  | 1  | 1  | 0  |
| 1  | 1  | 1  | 1  | 1  | 1  | 1  | х  | 1  | 1  | 1  |

Escribiendo los minitérminos para C2, C1 y C0 y simplificando...

$$\begin{split} &D_2 = A_7 \cdot A_6 \cdot A_5 A_4 \cdot \overline{A_3} + A_7 \cdot A_6 \cdot A_5 \cdot A_4 \cdot A_3 \cdot \overline{A_2} + A_7 \cdot A_6 \cdot A_5 \cdot A_4 \cdot A_3 \cdot A_2 \cdot \overline{A_1} + A_7 \cdot A_6 \cdot A_5 \cdot A_4 \cdot A_3 \cdot A_2 \cdot \overline{A_1} \\ &D_2 = A_7 \cdot A_6 \cdot A_5 \cdot A_4 \cdot (\overline{A_3} + A_3 \cdot \overline{A_2} + A_3 \cdot A_2 \cdot \overline{A_1} + A_3 \cdot A_2 \cdot A_1) \\ &D_2 = A_7 \cdot A_6 \cdot A_5 \cdot A_4 \cdot (\overline{A_3} \cdot A_2 + A_3 \cdot A_2 \cdot (\overline{A_1} + A_1)) \\ &\Rightarrow Sea \, \overline{A_1} + A_1 = 1 \end{split}$$

$$\begin{split} &D_2 = A_7.A_6.A_5.A_4.\left(\overline{A_3.A_2} + A_3.A_2\right) \ \Rightarrow Sea \, \overline{A_3.A_2} + A_3.A_2 = 1 \\ &D_2 = A_7.A_6.A_5.A_4 \end{split}$$

| A3 | A2 | ~A3 +A3.~A2 | ~(A3.A2) |
|----|----|-------------|----------|
| 0  | 0  | 1           | 1        |
| 0  | 1  | 1           | 1        |
| 1  | 0  | 1           | 1        |
| 1  | 1  | 0           | 0        |

$$\begin{split} D_1 &= A_7.A_6.\overline{A_5} + A_7.A_6.A_5.\overline{A_4} + A_7.A_6.A_5.\overline{A_4} + A_7.A_6.A_5.A_4.A_3.A_2.\overline{A_1} + A_7.A_6.A_5.A_4.A_3.A_2.A_1 \\ D_1 &= A_7.A_6(\overline{A_5} + A_5.\overline{A_4} + A_5.A_4.A_3.A_2.(\overline{A_1} + A_1)) \Rightarrow Sea\,\overline{A_1} + A_1 &= 1\,y\,\overline{A_5} + A_5.\overline{A_4} &= \overline{A_5.A_4} \\ D_1 &= A_7.A_6.(\overline{A_5.A_4} + A_5.A_4.A_3.A_2) \end{split}$$

$$\begin{split} &D_0 = A_7.\overline{A_6} + A_7.A_6.A_5.\overline{A_4} + A_7.A_6.A_5.A_4.A_3.\overline{A_2} + A_7.A_6.A_5.A_4.A_3.\overline{A_2} + A_7.A_6.A_5.A_4.A_3.A_2.A_1 \\ &D_0 = A_7.(\overline{A_6} + A_6.A_5.(\overline{A_4} + A_4.A_3.(\overline{A_2} + A_2.A_1))) \Rightarrow Sea\,\overline{A_2} + A_2.A_1 = \overline{A_2} + \overline{A_1}(tabla\,abajo) \\ &D_0 = A_7.(\overline{A_6} + A_6.A_5.(\overline{A_4} + A_4.A_3.(\overline{A_2} + \overline{A_1}))) \end{split}$$

| A2 | A1 | ~A2 +A2.A1 | ~A2+~A1 |
|----|----|------------|---------|
| 0  | 0  | 1          | 1       |
| 0  | 1  | 1          | 1       |
| 1  | 0  | 0          | 1       |
| 1  | 1  | 1          | 0       |

#### b) Gráfico con multiplexores

Entonces, para obtener las salidas de control, aplico la lógica combinacional de abajo, que me va a indicar cuántos lugares desplazarme, y luego reuso el bloque de multiplexores del "unsigned left shifter".



# 13. Unsigned left shifter until MSB = 1

# a) Tabla de la verdad

| A7 | A6 | A5 | A4 | A3 | A2 | A1 | A0 | R7 | R6 | R5 | R4 | R3 | R2 | R1 | R0 |
|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| 1  | х  | х  | х  | х  | х  | х  | х  | A7 | A6 | A5 | A4 | А3 | A2 | A1 | A0 |
| 0  | 1  | х  | х  | х  | х  | х  | х  | A6 | A5 | A4 | А3 | A2 | A1 | A0 | 0  |
| 0  | 0  | 1  | х  | х  | х  | х  | х  | A5 | A4 | А3 | A2 | A1 | A0 | 0  | 0  |
| 0  | 0  | 0  | 1  | х  | х  | х  | х  | A4 | A3 | A2 | A1 | A0 | 0  | 0  | 0  |
| 0  | 0  | 0  | 0  | 1  | х  | х  | х  | А3 | A2 | A1 | A0 | 0  | 0  | 0  | 0  |
| 0  | 0  | 0  | 0  | 0  | 1  | х  | х  | A2 | A1 | A0 | 0  | 0  | 0  | 0  | 0  |
| 0  | 0  | 0  | 0  | 0  | 0  | 1  | х  | A1 | A0 | 0  | 0  | 0  | 0  | 0  | 0  |
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | х  | A0 | 0  | 0  | 0  | 0  | 0  | 0  | 0  |

| A7 | A6 | A5 | A4 | A3 | A2 | A1 | A0 | D2 | D1 | D0 |
|----|----|----|----|----|----|----|----|----|----|----|
| 1  | х  | х  | х  | х  | х  | х  | х  | 0  | 0  | 0  |
| 0  | 1  | х  | х  | х  | х  | х  | х  | 0  | 0  | 1  |
| 0  | 0  | 1  | х  | х  | х  | х  | х  | 0  | 1  | 0  |
| 0  | 0  | 0  | 1  | х  | х  | х  | х  | 0  | 1  | 1  |
| 0  | 0  | 0  | 0  | 1  | х  | х  | х  | 1  | 0  | 0  |
| 0  | 0  | 0  | 0  | 0  | 1  | х  | х  | 1  | 0  | 1  |
| 0  | 0  | 0  | 0  | 0  | 0  | 1  | х  | 1  | 1  | 0  |
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | х  | 1  | 1  | 1  |

Construyo los minitérminos para las entradas de control y minimizo:

$$\begin{split} &D_2 = \overline{A_7}.\overline{A_6}.\overline{A_5}.\overline{A_4}.\left(A_3 + \overline{A_3}.A_2 + \overline{A_3}.\overline{A_2}.A_1 + \overline{A_3}.\overline{A_2}.\overline{A_1}\right) \\ &D_2 = \overline{A_7}.\overline{A_6}.\overline{A_5}.\overline{A_4}.\left(A_3 + \overline{A_3}.A_2 + \overline{A_3}.\overline{A_2}.\left(A_1 + \overline{A_1}\right)\right) \implies Sea A_1 + \overline{A_1} = 1 \\ &D_2 = \overline{A_7}.\overline{A_6}.\overline{A_5}.\overline{A_4}.\left(A_3 + \overline{A_3}.\left(A_2 + \overline{A_2}\right)\right) \\ &D_2 = \overline{A_7}.\overline{A_6}.\overline{A_5}.\overline{A_4}.\left(A_3 + \overline{A_3}\right) \\ &D_2 = \overline{A_7}.\overline{A_6}.\overline{A_5}.\overline{A_4}.\left(A_3 + \overline{A_3}\right) \\ &D_2 = \overline{A_7}.\overline{A_6}.\overline{A_5}.\overline{A_4}. \end{split}$$

$$D_1 = \overline{A_7} \cdot \overline{A_6} \cdot (A_5 + \overline{A_5} \cdot A_4) + \overline{A_7} \cdot \overline{A_6} \cdot \overline{A_5} \cdot \overline{A_4} \cdot \overline{A_3} \cdot \overline{A_2} \cdot (A_1 + \overline{A_1})$$

$$\begin{split} D_1 &= \overline{A_7}.\overline{A_6}.\left(A_5 + \overline{A_5}.A_4\right) + \overline{A_7}.\overline{A_6}.\overline{A_5}.\overline{A_4}.\overline{A_3}.\overline{A_2} &\Rightarrow Sea\,A_5 + \overline{A_5}.A_4 = A_5 + A_4 \\ D_1 &= \overline{A_7}.\overline{A_6}.\left(A_5 + A_4 + \overline{A_5}.\overline{A_4}.\overline{A_3}.\overline{A_2}\right) \end{split}$$

$$\begin{split} D_0 &= \overline{A_7}.A_6 + \overline{A_7}.\overline{A_6}.\overline{A_5}.A_4 + \overline{A_7}.\overline{A_6}.\overline{A_5}.\overline{A_4}.\overline{A_3}.A_2 + \overline{A_7}.\overline{A_6}.\overline{A_5}.\overline{A_4}.\overline{A_3}.\overline{A_2}.\overline{A_1} \\ D_0 &= \overline{A_7}.\left(A_6 + \overline{A_6}.\overline{A_5}.\left(A_4 + \overline{A_4}.\overline{A_3}.\left(A_2 + \overline{A_2}.\overline{A_1}\right)\right)\right) \Rightarrow Sea\,A_2 + \overline{A_2}.\overline{A_1} = A_2 + \overline{A_1} \\ D_0 &= \overline{A_7}.\left(A_6 + \overline{A_6}.\overline{A_5}.\left(A_4 + \overline{A_4}.\overline{A_3}.\left(A_2 + \overline{A_1}\right)\right)\right) \end{split}$$



# 14. Signed and unsigned right shifter

# a) Tabla de la verdad

En vez de completar con "1" o con "0", simplemente complemento con el MSB que guarda el signo y listo.

| D2 | D1 | D0 | R7 | R6 | R5 | R4 | R3 | R2 | R1 | R0 |
|----|----|----|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  | A7 | A6 | A5 | A4 | А3 | A2 | A1 | A0 |
| 0  | 0  | 1  | A7 | A7 | A6 | A5 | A4 | А3 | A2 | A1 |
| 0  | 1  | 0  | A7 | Α7 | A7 | A6 | A5 | A4 | А3 | A2 |
| 0  | 1  | 1  | A7 | Α7 | A7 | A7 | A6 | A5 | A4 | A3 |
| 1  | 0  | 0  | A7 | Α7 | A7 | A7 | A7 | A6 | A5 | A4 |
| 1  | 0  | 1  | A7 | Α7 | A7 | A7 | A7 | A7 | A6 | A5 |
| 1  | 1  | 0  | A7 | A6 |
| 1  | 1  | 1  | A7 |

#### b) Circuito con multiplexores



#### 15. Saturador de 16 a 8 bits

#### a) Tabla de la verdad

| A15 | A14-A7          | A6-A0 | R7  | R6-R0    |
|-----|-----------------|-------|-----|----------|
| 0   | 0               | х     | A15 | A6-A0    |
| 1   | 1               | х     | A15 | A6-A0    |
| 0   | "al menos un 1" | х     | A15 | "111111" |
| 1   | "al menos un 0" | х     | A15 | "000000" |

#### b) Circuito a nivel de compuertas

Explico un poco el gráfico. Las cuatro condiciones de la tabla de la verdad de arriba son mutuamente excluyentes y exhaustivas (ocupan todas las posibilidades de entrada). La entrada de control del multiplexor "C0" valdrá "1" cuando la primera OR la segunda condición sean verdaderas. Y la entrada de control "C1" valdrá "1" cuando se cumpla la tercera.

Al cumplirse alguna de las dos primeras, "C0 = 1", y "C1 = 0", porque si ya se cumplió una, no puede cumplirse ni la tercera o cuarta.

Luego, si no se cumplen las primeras dos "C0=0", y hay dos casos: "C1=1" si se cumple la tercera, o "C1=0" si no se cumple. Si "C0=0" y "C1=0", por descarte, se cumple la cuarta condición.

| C1 (se cumple la tercera) | C0 (se cumple la primera o la segunda) | R6-R0 | Se cumple la condición: |
|---------------------------|----------------------------------------|-------|-------------------------|
| 0                         | 0                                      | 0     | Cuarta                  |
| 0                         | 1                                      | A6-A0 | Primera o segunda       |
| 1                         | 0                                      | 1     | Tercera                 |
| 1                         | 1                                      | Х     | Caso imposible          |



# 16. Restador del valor "2" a un número de N bits.

Analizando para números positivos y negativos qué pasa cuando les resto 2, veo que ocurre el siguiente comportamiento:

| A6 | A5 | A4 | A3 | A2 | A1 | A0 | Y6 | Y5 | Y4 | Y3 | Y2 | Y1 | Y0 | Overflow |
|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----------|
| 0  | х  | х  | х  | х  | 1  | х  | 0  | х  | х  | х  | х  | 0  | х  | 0        |
| 0  | х  | х  | х  | 1  | 0  | х  | 0  | х  | х  | х  | 0  | 1  | х  | 0        |
| 0  | х  | х  | 1  | 0  | 0  | х  | 0  | х  | х  | 0  | 1  | 1  | х  | 0        |
| 0  | х  | 1  | 0  | 0  | 0  | х  | 0  | х  | 0  | 1  | 1  | 1  | х  | 0        |
| 0  | 1  | 0  | 0  | 0  | 0  | х  | 0  | 0  | 1  | 1  | 1  | 1  | х  | 0        |
|    |    |    |    |    |    |    |    |    |    |    |    |    |    |          |
| 1  | х  | х  | х  | х  | 1  | х  | 1  | х  | х  | х  | Х  | 0  | х  | 0        |
| 1  | х  | х  | х  | 1  | 0  | х  | 1  | х  | х  | х  | 0  | 1  | х  | 0        |
| 1  | х  | х  | 1  | 0  | 0  | х  | 1  | х  | х  | 0  | 1  | 1  | х  | 0        |
| 1  | х  | 1  | 0  | 0  | 0  | х  | 1  | х  | 0  | 1  | 1  | 1  | х  | 0        |
| 1  | 1  | 0  | 0  | 0  | 0  | х  | 1  | 0  | 1  | 1  | 1  | 1  | х  | 0        |
| 1  | 0  | 0  | 0  | 0  | 0  | х  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1        |

Como se ve, para números negativos y positivos se cumple la misma "forma" de cambiar los bits, así que puedo juntarlos en (incluyendo los casos límites del "1" y el "0".

| A6 | A5 | A4 | A3 | A2 | A1 | A0 | Y6 | Y5 | Y4 | Y3 | Y2 | Y1 | Y0 | Overflow |
|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----------|
| х  | х  | х  | х  | х  | 1  | х  | A6 | A5 | A4 | A3 | A2 | 0  | A0 | 0        |
| х  | х  | х  | х  | 1  | 0  | х  | A6 | A4 | A4 | A3 | 0  | 1  | A0 | 0        |
| х  | х  | х  | 1  | 0  | 0  | х  | A6 | A5 | A4 | 0  | 1  | 1  | A0 | 0        |
| х  | х  | 1  | 0  | 0  | 0  | х  | A6 | A5 | 0  | 1  | 1  | 1  | A0 | 0        |
| х  | 1  | 0  | 0  | 0  | 0  | х  | A6 | 0  | 1  | 1  | 1  | 1  | A0 | 0        |
| 1  | 0  | 0  | 0  | 0  | 0  | х  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1        |
| 0  | 0  | 0  | 0  | 0  | 0  | х  | 1  | 1  | 1  | 1  | 1  | 1  | A0 | 0        |

Entonces este circuito es como un inversor, que invierte todos los bits desde A1 hasta el próximo "1" inclusive.

Hacer el circuito no es tan evidente. En estos casos, conviene escribirlo en lenguaje "llano", resaltando las palabras claves que resultan en compuertas:

- Y0 = A0 SI ~Overflow, "0" SI Overflow
- Y1 = ~A1 **SI** ~Overflow, "0" Si Overflow.
- Y2 = A2 **SI** A1, ~A2 si ~A1, "0" **si** Overflow
- Y3 = A3 **SI** (A2 **o** A1), ~A3 si (~A2 **y** ~A1), "0" si Overflow
- Y4 = A4 si (A3 o A2 o A1), ~A3 si (~A3 y~A2 y ~A1), "0" si Overflow
- Yn = An si (An-1 o An-2 o ... o A2 o A1), ~An si (~An-1 y ~An-2 y ... y ~A2 y ~A1),
   "1" si Overflow

La utilización de condicionales (la palabra "si"), indica la presencia de un multiplexor. La utilización de "o" o "y" de compuertas **OR** o **AND**.



# 17. Sumador del valor "2" a un número de N bits.

Al sumarle dos, la lógica es parecida al ej. anterior, solo que cambian de lugar los "1" y los "0".

| A6 | A5 | A4 | A3 | A2 | A1 | A0 | Y6 | Y5 | Y4 | Y3 | Y2 | Y1 | Y0 | Overflow |
|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----------|
| х  | х  | х  | х  | х  | 0  | х  | A6 | A5 | A4 | A3 | A2 | 1  | A0 | 0        |
| х  | х  | х  | х  | 0  | 1  | х  | A6 | A5 | A4 | A3 | 1  | 0  | A0 | 0        |
| х  | х  | х  | 0  | 1  | 1  | х  | A6 | A5 | A4 | 1  | 0  | 0  | A0 | 0        |
| х  | х  | 0  | 1  | 1  | 1  | х  | A6 | A5 | 1  | 0  | 0  | 0  | A0 | 0        |
| х  | 0  | 1  | 1  | 1  | 1  | х  | A6 | 1  | 0  | 0  | 0  | 0  | A0 | 0        |
| 0  | 1  | 1  | 1  | 1  | 1  | х  | 0  | 1  | 1  | 1  | 1  | 1  | 1  | 1        |
| 1  | 1  | 1  | 1  | 1  | 1  | х  | 0  | 0  | 0  | 0  | 0  | 0  | A0 | 0        |

#### En lenguaje llano es:

- Y0 = A0 si ~Ov, else 1.
- Y1 = ~A1 si ~Ov, else 1
- Y2 = A2 si ~A1, ~A2 si A1, 1 si Ov.
- Y3 = A3 si (~A1 o ~A2), ~A3 si (A2 y A1), 1 si Ov
- Y4 = A4 si (~A1 o ~A2 o ~A3), ~A4 si (A3 y A2 y A1), 1 si Ov.



# 18. Contador de "1" en número de 5 bits

a) Cantidad de salidas El número más alto posible es 5 = "101", por lo tanto la salida es de 3 bits.

# b) Tabla de la verdad

| Е | D | С | В | Α | Y2 | Y1 | Y0 |
|---|---|---|---|---|----|----|----|
| 0 | 0 | 0 | 0 | 0 | 0  | 0  | 0  |
| 0 | 0 | 0 | 0 | 1 | 0  | 0  | 1  |
| 0 | 0 | 0 | 1 | 0 | 0  | 0  | 1  |
| 0 | 0 | 0 | 1 | 1 | 0  | 1  | 0  |
| 0 | 0 | 1 | 0 | 0 | 0  | 0  | 1  |
| 0 | 0 | 1 | 0 | 1 | 0  | 1  | 0  |
| 0 | 0 | 1 | 1 | 0 | 0  | 1  | 0  |
| 0 | 0 | 1 | 1 | 1 | 0  | 1  | 1  |
| 0 | 1 | 0 | 0 | 0 | 0  | 0  | 1  |
| 0 | 1 | 0 | 0 | 1 | 0  | 1  | 0  |
| 0 | 1 | 0 | 1 | 0 | 0  | 1  | 0  |
| 0 | 1 | 0 | 1 | 1 | 0  | 1  | 1  |
| 0 | 1 | 1 | 0 | 0 | 0  | 1  | 0  |
| 0 | 1 | 1 | 0 | 1 | 0  | 1  | 1  |
| 0 | 1 | 1 | 1 | 0 | 0  | 1  | 1  |
| 0 | 1 | 1 | 1 | 1 | 1  | 0  | 0  |
| 1 | 0 | 0 | 0 | 0 | 0  | 0  | 1  |
| 1 | 0 | 0 | 0 | 1 | 0  | 1  | 0  |
| 1 | 0 | 0 | 1 | 0 | 0  | 1  | 0  |
| 1 | 0 | 0 | 1 | 1 | 0  | 1  | 1  |
| 1 | 0 | 1 | 0 | 0 | 0  | 1  | 0  |
| 1 | 0 | 1 | 0 | 1 | 0  | 1  | 1  |
| 1 | 0 | 1 | 1 | 0 | 0  | 1  | 1  |
| 1 | 0 | 1 | 1 | 1 | 1  | 0  | 0  |
| 1 | 1 | 0 | 0 | 0 | 0  | 1  | 0  |
| 1 | 1 | 0 | 0 | 1 | 0  | 1  | 1  |
| 1 | 1 | 0 | 1 | 0 | 0  | 1  | 1  |
| 1 | 1 | 0 | 1 | 1 | 1  | 0  | 0  |
| 1 | 1 | 1 | 0 | 0 | 0  | 1  | 1  |
| 1 | 1 | 1 | 0 | 1 | 1  | 0  | 0  |
| 1 | 1 | 1 | 1 | 0 | 1  | 0  | 0  |
| 1 | 1 | 1 | 1 | 1 | 1  | 0  | 1  |

#### c) Minimización

|   | <u> </u>  | •••• | mzac | ,. <u></u> |    |    |    |    |    |    |    |
|---|-----------|------|------|------------|----|----|----|----|----|----|----|
|   |           |      |      |            |    | Y2 |    |    |    |    |    |
| • |           |      |      | A:         | =0 |    | СВ |    | A= | =1 |    |
|   |           |      | 00   | 01         | 11 | 10 |    | 00 | 01 | 11 | 10 |
|   |           | 00   | 0    | 0          | 0  | 0  |    | 0  | 0  | 0  | 0  |
|   | <b>ED</b> | 01   | 0    | 0          | 0  | 0  |    | 0  | 0  | 1  | 0  |
|   | ED        | 11   | 0    | 0          | 1  | 0  |    | 0  | 1  | 1  | 1  |
|   |           | 10   | 0    | 0          | 0  | 0  |    | 0  | 0  | 1  | 0  |

Y2 = rojo + azul + celeste + rosa + verde $Y_2 = E. D. C. B + E. D. B. A + D. C. B. A + E. D. C. A + E. C. B. A$ 

|    |    |    |    |    | Y1 |    |    |    |    |    |
|----|----|----|----|----|----|----|----|----|----|----|
|    |    |    | A: | =0 |    | СВ |    | A= | =1 |    |
|    |    | 00 | 01 | 11 | 10 |    | 00 | 01 | 11 | 10 |
|    | 00 | 0  | 0  | 1  | 0  |    | 0  | 1  | 1  | 1  |
| ED | 01 | 0  | 1  | 1  | 1  |    | 1  | 1  | 0  | 1  |
| ED | 11 | 1  | 1  | 0  | 1  |    | 1  | 0  | 0  | 0  |
|    | 10 | 0  | 1  | 1  | 1  |    | 1  | 1  | 0  | 1  |

Y1 = Naranja + Amarillo + Rojo + Verde brillante + celeste + azul + + verde oscuro + naranja claro + magenta + rosa  $Y_1 = E. \, \overline{D}. \, \overline{C}. \, B + E. \, \overline{D}. \, C. \, \overline{B} + E. \, \overline{C}. \, \overline{B}. \, A + \overline{E}. \, D. \, \overline{C}. \, A + \overline{E}. \, \overline{D}. \, B. \, A + \overline{E}. \, C. \, B. \, A + \overline{E}. \, C. \, B. \, A + \overline{E}. \, D. \, \overline{C}. \, B. \, \overline{A} + D. \, \overline{C}. \, B. \, \overline{A} + \overline{D}. \, C. \, B. \, \overline{A}$ 

|    |    |    |    |    | Y0 |    |    |    |    |    |
|----|----|----|----|----|----|----|----|----|----|----|
|    |    |    | A= | =0 |    | СВ |    | A= | =1 |    |
|    |    | 00 | 01 | 11 | 10 |    | 00 | 01 | 11 | 10 |
|    | 00 | 0  | 1  | 0  | 1  |    | 1  | 0  | 1  | 0  |
| ED | 01 | 1  | 0  | 1  | 0  |    | 0  | 1  | 0  | 1  |
| ED | 11 | 0  | 1  | 0  | 1  |    | 1  | 0  | 1  | 0  |
|    | 10 | 1  | 0  | 1  | 0  |    | 0  | 1  | 0  | 1  |

 $Y_0 = (\overline{E}, \overline{D}, \overline{C}, B + \overline{E}, \overline{D}, C, \overline{B} + \overline{E}, D, \overline{C}, \overline{B} + \overline{E}, D, C, B + \overline{E}, \overline{D}, \overline{C}, \overline{B} + \overline{E}, \overline{D}, \overline{C}, \overline{B}, \overline{C}, \overline{B} + \overline{E}, \overline{D}, \overline{C}, \overline{D}, \overline{C}, \overline{B} + \overline{C}, \overline{D}, \overline{C}, \overline{C}, \overline{D}, \overline{C}, \overline$ 

$$+ E.D.\overline{C}.B + E.D.C.\overline{B} + E.\overline{D}.\overline{C}.\overline{B} + E.\overline{D}.C.B).\overline{A} + + (\overline{E}.\overline{D}.\overline{C}.\overline{B} + \overline{E}.\overline{D}.C.B + \overline{E}.D.\overline{C}.B + \overline{E}.D.C.\overline{B} + + E.D.\overline{C}.\overline{B} + E.D.C.B + E.\overline{D}.\overline{C}.B + E.\overline{D}.C.\overline{B}).A$$

#### d) Implementación con sumadores

Abajo se muestra un template del sumador, no forma parte del circuito.

Primero sumo los 5 números de un bit. Aprovecho y pongo la entrada "E" como "carriage input" en uno de los sumadores, para poder sumar 3 bits de una. Esto me devuelve 2 números de 2 bits, donde el valor de la suma son los LSB, y el "carriage out" los MSB. Luego, estos dos números los sumo entre sí, obteniendo el número de 3 bits buscado.



# 19. Conversor °Celsius (-273; 1000) a Kelvin

#### a) Cantidad de salidas y entradas

El número más alto de entrada es 1000 = "011\_1110\_1000", contando el bit de signo son 11 bits.

Luego, el rango de salida es: (0; 1273). A pesar de ser solo números positivos, nos piden que esté en CA2. El número más alto es: 1273="0100\_1111\_1001" que tiene 12 bits.

#### b) Tabla de la verdad (incompleto)

El número 273="01\_0001\_0001", podemos usar una lógica parecida al ejercicio 17 para hacer la tabla de la verdad, donde si en el lugar a sumar hay un "0", ese valor se invierte, y si hay un "1", ese valor se convierte en "0"; repitiendo el proceso hasta que se encuentre con el próximo "0" del número.

Podemos plantear primero una versión reducida de la tabla:

| A3 | A2 | A1 | A0 | Y4  | Y3 | Y2 | Y1 | Y0 |
|----|----|----|----|-----|----|----|----|----|
| х  | Х  | х  | 0  | х   | А3 | A2 | A1 | 1  |
| х  | Х  | 0  | 1  | х   | A3 | A2 | 1  | 0  |
| х  | 0  | 1  | 1  | х   | А3 | 1  | 0  | 0  |
| 0  | 1  | 1  | 1  | х   | 1  | 0  | 0  | 0  |
| 1  | 1  | 1  | 1  | x+1 | 0  | 0  | 0  | 0  |

Y ahora seguir con A4, teniendo la posibilidad que tenga que sumarle "1" a Y4 o no:

| A7 | A6 | A5 | A4 | Y8  | Y7 | Y6 | Y5 | Y4 |
|----|----|----|----|-----|----|----|----|----|
| х  | Х  | Х  | 0  | х   | A7 | A6 | A5 | 1  |
| х  | х  | 0  | 1  | х   | A7 | A6 | 1  | 0  |
| х  | 0  | 1  | 1  | х   | A7 | 1  | 0  | 0  |
| 0  | 1  | 1  | 1  | х   | 1  | 0  | 0  | 0  |
| 1  | 1  | 1  | 1  | x+1 | 0  | 0  | 0  | 0  |

| A7 | A6 | A5 | A4<br>+1 | Y8  | Y<br>7 | Y6 | Y5 | Y4 |
|----|----|----|----------|-----|--------|----|----|----|
| х  | х  | х  | 0        | A4  | 0      | х  | х  | 1  |
| х  | х  | 0  | 1        | A4  | 0      | Х  | х  | 1  |
| х  | 0  | 1  | 1        | A4  | 0      | Х  | х  | 1  |
| 0  | 1  | 1  | 1        | A4  | 0      | х  | х  | 1  |
| 1  | 1  | 1  | 1        | A4+ | х      | х  | 0  | х  |

|             |        |        |        |        |        | 1      |        |        |        |        |             |             |        |        |        |        |        |        |        |        |        |        |
|-------------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|-------------|-------------|--------|--------|--------|--------|--------|--------|--------|--------|--------|--------|
| A<br>1<br>0 | A<br>9 | A<br>8 | A<br>7 | A<br>6 | A<br>5 | A<br>4 | A<br>3 | A<br>2 | A<br>1 | A<br>0 | Y<br>1<br>1 | Y<br>1<br>0 | Y<br>9 | Y<br>8 | Y<br>7 | Y<br>6 | Y<br>5 | Y<br>4 | Y<br>3 | Y<br>2 | Y<br>1 | Y<br>0 |
| х           | х      | 0      | х      | х      | х      | 0      | х      | х      | х      | 0      | 0           | х           | х      | 1      | х      | х      | х      | 1      | х      | х      | х      | 1      |
| х           | х      | 0      | х      | х      | х      | 0      | х      | х      | 0      | 1      | 0           | х           | х      | 1      | х      | х      | х      | 1      | х      | х      | 1      | 0      |
| х           | х      | 0      | х      | х      | х      | 0      | х      | 0      | 1      | 1      | 0           | х           | х      | 1      | х      | х      | х      | 1      | х      | 1      | 0      | 0      |
| х           | х      | 0      | х      | х      | х      | 0      | 0      | 1      | 1      | 1      | 0           | х           | х      | 1      | х      | х      | х      | 1      | 1      | 0      | 0      | 0      |
| х           | х      | 0      | х      | х      |        | 0      | 1      | 1      | 1      | 1      | х           | х           | 0      | х      | х      | х      | х      | 1      | 0      | 0      | 0      | 0      |
|             |        |        |        | 0      | 1      | 1      | 1      | 1      | 1      | х      | 0           | 1           | 1      | 1      | 1      | 1      | 1      |        |        |        |        |        |
|             |        |        |        | 1      | 1      | 1      | 1      | 1      | 1      | х      | 0           | 0           | 0      | 0      | 0      | 0      | х      |        |        |        |        |        |

# c) Circuito a nivel de compuertas (incompleto)

# d) Circuito con full adder

Para hacer el circuito con sumadores, solo tengo que sumar la entrada C (11 bits) con el valor 273="001\_0001\_0001"



#### 20. Promedio de 4 números de 4 bits CA2

#### a) Cantidad de salidas

El peor caso sería que los 4 números sean -8 = "1000", en tal caso el resultado sería -8\*4/4=-8 = "1000", por lo que la cantidad de salidas es 4 bits.

#### b) Tabla de la verdad

Implementar una tabla de la verdad completa para las 16 entradas no lo veo viable. Busqué alguna manera de simplificarla pero tampoco. Lo que puedo plantear es un shift derecho de 2 lugares a la suma de los 4 números. (La suma ocupa 6 bits como máximo, el rango es (-32, 28), y el peor caso es -32="10\_0000").

| S5 | S4 | S3 | S2 | S1 | S0 | Y3 | Y2 | Y1 | Y0 |
|----|----|----|----|----|----|----|----|----|----|
| х  | х  | х  | х  | х  | х  | S5 | S4 | S3 | S2 |

#### c) Implementación con full adder

En la primera rama sumo los números "D" y "C" de 4 bits. El resultado puede ser de hasta 5 bits.

En la segunda rama sumo los números "B" y "A" de 4 bits. El resultado puede ser de hasta 5 bits.

En la tercera rama, sumo las sumas anteriores, ambas de hasta 5 bits, obteniendo un número de hasta 6 bits.

Finalmente, la salida será el resultado de esa suma desplazado dos a la derecha (dividido 4).



# 21. Multiplicador por 3/2

#### a) Circuito a nivel de bloques

Tengo dos formas de hacerlo: una sería sumar 3 veces la entrada, y luego desplazarla a la derecha, o shiftear la entrada a la izquierda (multiplicarla por 2), luego sumarla, y luego shiftearla a la derecha. Shiftear a la izquierda y sumar usa menos sumadores en general, así que uso esa.

Veamos un caso de 4 bits para ver bien los tamaños de entrada y salida:

$$A = A_3 A_2 A_1 A_0$$

$$A << 1 = A_3 A_2 A_1 A_0 0$$

| +    |         | A3         | A2         | A1       | A0    |  |
|------|---------|------------|------------|----------|-------|--|
|      | A3      | A2         | A1         | A0       | 0     |  |
| S5=c | S4=A3+c | S3=A3+A2+c | S2=A2+A1+c | S1=A1+A0 | S0=A0 |  |

Si la entrada tiene tamaño N, la multiplicación por 3 tiene tamaño N +2.

Y luego:

$$(A + A << 1) >> 1 = S_5 S_4 S_3 S_2 S_1$$

Agregar un bit de signo al desplazar no nos interesa, así que si la entrada es de tamaño N, la salida es de N+1 bits.



Extra 1. Sumador

| Ci | В | Α | Co | S |
|----|---|---|----|---|
| 0  | 0 | 0 | 0  | 0 |
| 0  | 0 | 1 | 0  | 1 |
| 0  | 1 | 0 | 0  | 1 |
| 0  | 1 | 1 | 1  | 0 |
| 1  | 0 | 0 | 0  | 1 |
| 1  | 0 | 1 | 1  | 0 |
| 1  | 1 | 0 | 1  | 0 |
| 1  | 1 | 1 | 1  | 1 |

| Со |   |    |    |    |    |  |  |  |  |
|----|---|----|----|----|----|--|--|--|--|
|    |   | BA |    |    |    |  |  |  |  |
|    |   | 00 | 01 | 11 | 10 |  |  |  |  |
| C: | 0 | 0  | 0  | 1  | 0  |  |  |  |  |
| Ci | 1 | 0  | 1  | 1  | 1  |  |  |  |  |

$$C_0 = C_i \cdot A + C_i \cdot B + B \cdot A$$

| S  |   |    |    |    |    |  |  |  |  |
|----|---|----|----|----|----|--|--|--|--|
|    |   | ВА |    |    |    |  |  |  |  |
|    |   | 00 | 01 | 11 | 10 |  |  |  |  |
| C: | 0 | 0  | 1  | 0  | 1  |  |  |  |  |
| Ci | 1 | 1  | 0  | 1  | 0  |  |  |  |  |

$$S = C_{i} \cdot \overline{B} \cdot \overline{A} + \overline{C_{i}} \cdot \overline{B} \cdot A + C_{i} \cdot B \cdot A + \overline{C_{i}} \cdot B \cdot A$$

Así, el circuito queda:

