### **Infineon TC275 Timer**

Architecture and Compiler for Embedded System LAB.
School of Electronics Engineering, KNU, KOREA
2021-05-11



### **Hitex ShieldBuddy TC275**





- Timer Interrupt를 사용한 일정 시간 간격의 LED Toggle
  - 1. 새로운 예제를 위한 프로젝트를 생성한다.
  - 2. 원하는 동작을 위해 레지스터와 메모리에 직접 접근해서 값을 써야한다.
  - 3. Timer 모듈의 동작 원리를 파악한다.
  - 4. Timer Interrupt를 사용하기 위해 Datasheet를 분석한다.
  - 5. 분석 결과를 활용해 임베디드 프로그래밍을 한다.

### 1. Timer 모듈의 동작 원리 파악 (1)

- ✓ TC275은 여러 개의 Timer 모듈을 포함하고 있으며, 주기적인 Timer Interrupt를 발생시키기 위해 CCU6 (Capture / Compare Unit 6) 모듈을 사용할 수 있다.
- ✓ CCU6은 Timer T12를 포함하며 이는 다음과 같이 구성되어 있다.



- ✓ T12PRE : T12 Prescaler Bit
- ✓ ISCNT12 : Input Select for T12 CNT
- ✓ CDIR : Count Direction
- ✓ CTM : Center Aligned Mode
- ✓ T12SSC : T12 Single Shot Control
- ✓ T12RES: T12 Reset

Figure 26-4 Timer T12 Logic and Period Comparators

### 1. Timer 모듈의 동작 원리 파악 (2)

- ✓ Timer T12의 동작 클럭은 CCU6의 입력 클럭을 분주하여 생성할 수 있다.
- ✓ Timer T12의 T12 Count는 16-bit 크기를 가지며, 동작 클럭에 따라 1씩 증가한다.
- ✓ T12 Count가 Period Register의 값과 같아지면 Period Match가 발생하며 T12 Count의 값은 0으로 초기화된다.
- ✓ Timer T12의 동작 클럭과 Period Register의 값을 통해 Period Match의 발생 주기를 조절할 수 있으며, **Timer Interrupt를 발생**시킬 수 있다.





Figure 26-5 T12 Operation in Edge-Aligned Mode

| Table 26-14            | Registers Overview - BPI | Registe         | ers           |        |                      |              |
|------------------------|--------------------------|-----------------|---------------|--------|----------------------|--------------|
| Register<br>Short Name | Description              | Offset<br>Addr. | Acces<br>Mode | S      | Reset                | Page<br>Num. |
|                        |                          |                 | Read          | Write  |                      |              |
| CLC                    | Clock Control Register   | 00 <sub>H</sub> | U, SV         | SV, E, | Application<br>Reset | 26-130       |

### 2. Data sheet 분석 : CCU6 Enable 설정

- ✓ CCU6\_CLC Register는 CCU6 모듈의 Enable 설정을 한다.
- ✓ CCU6 모듈은 2개 (0-1)가 있으며 CCU60을 사용하기 위해 CCU60\_CLC Register를 설정한다.
- ✓ CCU60 모듈을 Enable 하기 위해 DISR bit를 0으로 설정한다.
- ✓ CCU60 모듈이 Enable 되어 있는지 확인하기 위해 DISS bit가 0인지 확인한다.

CCU60\_CLC Register 주소: F000\_2A00h (F0002A00h + 0h)

#### CCU60\_CLC Register 구조:

Table 26-15 Registers Address Space

| Mod         | ule      |       | Base  | Addı | ess |        | End | l Add            | ress           |          | Note  CCU6061 module includes CCU60 and CCU61 kernels |       |      |      |                   |  |  |
|-------------|----------|-------|-------|------|-----|--------|-----|------------------|----------------|----------|-------------------------------------------------------|-------|------|------|-------------------|--|--|
| CCU         | 60       |       | F000  | 2A00 | Н   |        | F00 | 0 2AF            | F <sub>H</sub> |          |                                                       |       |      |      |                   |  |  |
| CLC<br>Cloc | k Cor    | ntrol | Regis | ter  |     |        | (0  | 0 <sub>H</sub> ) |                |          | Res                                                   | et Va | lue: | 0000 | 0003 <sub>H</sub> |  |  |
| 31          | 30       | 29    | 28    | 27   | 26  | 25     | 24  | 23               | 22             | 21       | 20                                                    | 19    | 18   | 17   | 16                |  |  |
|             |          |       |       |      |     |        |     | 0                |                |          |                                                       |       |      |      |                   |  |  |
|             | <u>I</u> |       |       |      |     | I.     | l   | r                | 1              | <u> </u> |                                                       |       |      |      | l                 |  |  |
| 15          | 14       | 13    | 12    | 11   | 10  | 9      | 8   | 7                | 6              | 5        | 4                                                     | 3     | 2    | 1    | 0                 |  |  |
|             |          |       |       |      | '   | )<br>) |     |                  |                |          |                                                       | EDIS  | 0    | DISS | DISR              |  |  |
|             | Y        |       |       |      |     | r      |     |                  |                |          |                                                       | rw    | r    | rh   | rw                |  |  |

|       | 1    |      |                                                                                                                                                                                                                                                         |
|-------|------|------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Field | Bits | Type | Description                                                                                                                                                                                                                                             |
| DISR  | 0    | rw   | Module Disable Request Bit Used for enable/disable control of the module.  0 <sub>B</sub> Module disable is not requested.  1 <sub>B</sub> Module disable is requested.                                                                                 |
| DISS  | 1    | rh   | Module Disable Status Bit Bit indicates the current status of the module.  0 <sub>B</sub> Module is enabled.  1 <sub>B</sub> Module is disabled.                                                                                                        |
| EDIS  | 3    | rw   | Sleep Mode Enable Control Used to control module's sleep mode.  0 <sub>B</sub> Sleep Mode request is regarded. Module is enabled to go into Sleep Mode.  1 <sub>B</sub> Sleep Mode request is disregarded: Sleep Mode cannot be entered upon a request. |

- 2. Data sheet 분석 : System Critical Register 설정 (1)
  - ✓ 설정해야 하는 CCU60\_CLC Register는 System Critical Register이기 때문에 Write Protected (System ENDINIT, End-of-Initialization) 되어 있다.
  - ✓ 해당 Register를 수정하기 위해서는 System ENDINIT을 해제해야 한다.
  - ✓ SCU\_WDTCPU0CON0 Register는 System Critical Register의 System ENDINIT을 설정/해제한다.

SCU\_WDTCPU0CON0 Register 주소: F003\_6100h (F0036000h + 100h)

#### SCU\_WDTCPU0CON0 Register 구조:

| Table 1-21 | registers Address Ope  | aces - 000 Remer Register | 13   |
|------------|------------------------|---------------------------|------|
| Module     | Base Address           | End Address               | Note |
| SCU        | F003 6000 <sub>H</sub> | F003 63FF <sub>H</sub>    | -    |

Pagisters Address Spaces - SCII Kernel Registers

|      |    |        |    | 0000  | 1      |    | 1 00 |                   | ' Н |    |      |       |       |       |                   |
|------|----|--------|----|-------|--------|----|------|-------------------|-----|----|------|-------|-------|-------|-------------------|
| WDT( |    |        | -  | Regis | ster 0 |    | (10  | )0 <sub>H</sub> ) |     |    | Rese | t Val | ue: F | FFC ( | 000E <sub>H</sub> |
| 31   | 30 | 29     | 28 | 27    | 26     | 25 | 24   | 23                | 22  | 21 | 20   | 19    | 18    | 17    | 16                |
|      |    | ,<br>i |    |       |        |    | R    | EL                |     |    |      |       |       |       |                   |
|      |    |        |    |       |        |    | r    | W                 |     |    |      |       |       |       |                   |
| 15   | 14 | 13     | 12 | 11    | 10     | 9  | 8    | 7                 | 6   | 5  | 4    | 3     | 2     | 1     | 0                 |
| · '  |    |        |    |       |        |    | '    |                   |     |    |      |       | '     | 1     |                   |



- 2. Data sheet 분석 : System Critical Register 설정 (2)
  - ✓ ENDINIT bit는 System ENDINIT의 설정 상태를 나타내며 Modify Access를 통해서만 수정이 가능하다.
  - ✓ **LCK bit**는 SCU\_WDTCPU0CON0 Register의 Lock 상태를 나타내며 해당 Register의 Lock 상태는 Password Access를 통해 Unlock 되고, Modify Access를 통해 Lock 된다.
  - ✓ PW bits는 SCU\_WDTCPU0CON0 Register에 접근하기 위한 Password를 저장하며 해당 값을

| Field   | Bits | Туре | Description                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
|---------|------|------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ENDINIT | 0    | rwh  | End-of-Initialization Control Bit  0 <sub>B</sub> Access to Endinit-protected registers is permitted.  1 <sub>B</sub> Access to Endinit-protected registers is not permitted.  This bit must be written with a '1' during a Password Access or Check Access (although this write is only used for the password-protection mechanism and is not stored). This bit must be written with the required ENDINIT update value during a Modify Access.                                                                                                                                                                                                                                  |
| LCK     | 1    | rwh  | Lock Bit to Control Access to WDTxCON0  0 <sub>B</sub> Register WDTxCON0 is unlocked  1 <sub>B</sub> Register WDTxCON0 is locked   (default after ApplicationReset)  The current value of LCK is controlled by hardware. It is cleared after a valid Password Access to WDTxCON0 when WDTxSR.US is 0 (or when WDTxSR.US is 1 and the SMU is in RUN mode), and it is automatically set again after a valid Modify Access to WDTxCON0. During a write to WDTxCON0, the value written to this bit is only used for the password-protection mechanism and is not stored.  This bit must be cleared during a Password Access to WDTxCON0, and set during a Modify Access to WDTxCON0. |

| PW | [15:2] | rwh | User-Definable Password Field for Access to WDTxCON0 This bit field is written with an initial password value during a Modify Access. A read from this bitfield returns this initial password,                                                                                                    |
|----|--------|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    |        |     | but bits [7:2] are inverted (toggled) to ensure that a simple read/write is not sufficient to service the WDT.                                                                                                                                                                                    |
|    |        |     | If corresponding WDTxSR.PAS = 0 then this bit field must be written with its current contents during a Password Access or Check Access.  If corresponding WDTxSR.PAS = 1 then this bit field must be written with the next password in the LFSR sequence during a Password Access or Check Access |
|    |        |     | The default password after Application Reset is 000000001111100 <sub>B</sub>                                                                                                                                                                                                                      |
|    |        |     | A-step silicon: Bits [7:2] must be written with 111100 <sub>B</sub> during Password Access and Modify Access. Read returns 000011 <sub>B</sub> for these bits.                                                                                                                                    |

- 2. Data sheet 분석 : System Critical Register 설정 (3)
  - ✓ SCU\_WDTCPU0CON0 Register에 적절한 값을 Write하여 Password Access를 수행한다.
  - ✓ Password Access는 SCU\_WDTCPU0CON0 Register의 Lock 상태를 해제하며 과정은 다음과 같다.
    - 1. SCU\_WDTCPU0CON0 Register의 값을 읽어 REL bits, PW bits를 파악한다.
    - 2. Bits[7:2] (PW bits의 일부)가 반전되어 읽히기 때문에 이를 반전시켜 정확한 PW bits를 얻는다.
    - 3. Write 할 값의 bits[31:16]은 읽혀진 REL bits 값으로 설정하고 bit[15:2]는 앞서 구한 정확한 PW bits 값으로 설정한다.
    - 4. Write 할 값의 bit[1]은 0으로 설정하고, bit[0]은 1로 설정한다.
    - 5. 설정된 값을 SCU\_WDTCPUOCONO Register에 한번에 쓴다.
    - 6. SCU\_WDTCPU0CON0 Register의 LCK bit를 확인하여 Lock 상태가 해제되었는지 파악한다.
      (Password Access가 정상적으로 수행되면 Lock 상태가 해제되며 LCK bit가 0으로 설정된다.)
  - ✓ Password Access를 통해 SCU\_WDTCPU0CON0 Register의 Lock 상태가 해제되면 Modify
     Access를 통해 System ENDINIT을 설정/해제할 수 있다.

- 2. Data sheet 분석 : System Critical Register 설정 (4)
  - ✓ SCU\_WDTCPU0CON0 Register에 적절한 값을 Write하여 Modify Access를 수행한다.
  - ✓ Modify Access는 System ENDINIT을 설정/해제하며 과정은 다음과 같다.
    - 1. SCU\_WDTCPU0CON0 Register의 값을 읽어 REL bits, PW bits를 파악한다.
    - 2. Bits[7:2] (PW bits의 일부)가 반전되어 읽히기 때문에 이를 반전시켜 정확한 PW bits를 얻는다.
    - 3. Write 할 값의 bits[31:16]은 읽혀진 REL bits 값으로 설정하고 bit[15:2]는 앞서 구한 정확한 PW bits 값으로 설정한다.
    - 4. Write 할 값의 bit[1]은 1로 설정하고, bit[0]은 적절한 값으로 설정한다. (System ENDINIT 설정: bit[0] = 1, System ENDINIT 해제 : bit[0] = 0)
    - 5. 설정된 값을 SCU\_WDTCPUOCONO Register에 한번에 쓴다.
    - 6. SCU\_WDTCPU0CON0 Register의 LCK bit를 확인하여 Lock 상태가 다시 설정되었는지 파악한다.

(Modify Access가 정상적으로 수행되면 Lock 상태가 설정되며 LCK bit가 1로 설정된다.)

**ACE**/lbalfy Access를 통해 System ENDINIT을 해제하면 System Critical Register를 수정할 수 있으며의



### 2. Data sheet 분석: Timer T12 Count 설정

- ✓ CCU60\_T12 Register는 Timer T12 Count 값을 저장한다.
- ✓ CCU60\_T12 Register를 통해 현재 Timer T12 Count 값을 읽을 수 있다.
- ✓ Count 값을 초기화하기 위해 CCU60\_T12 Register를 0으로 설정한다.

CCU60\_T12 Register 주소: F000\_2A20h (F0002A00h + 20h)

#### CCU60\_T12 Register 구조:

Table 26-15 Registers Address Space

| Module Base Address End Address Note                                                  |       |    |             |      |    |     |                        |    |    |    |                                                 |    |                   |    |    |  |
|---------------------------------------------------------------------------------------|-------|----|-------------|------|----|-----|------------------------|----|----|----|-------------------------------------------------|----|-------------------|----|----|--|
| CCU                                                                                   | 60    |    | F000        | 2A00 | Н  | F00 | F000 2AFF <sub>H</sub> |    |    |    | CCU6061 module includes CCU60 and CCU61 kernels |    |                   |    |    |  |
| T12 Timer T12 Counter Register (20 <sub>H</sub> ) Reset Value: 0000 0000 <sub>H</sub> |       |    |             |      |    |     |                        |    |    |    |                                                 |    | )000 <sub>H</sub> |    |    |  |
| 31                                                                                    | 30    | 29 | 28 27 26 25 |      |    |     | 24                     | 23 | 22 | 21 | 20                                              | 19 | 18                | 17 | 16 |  |
|                                                                                       |       |    |             |      |    |     |                        | 0  |    |    |                                                 |    |                   |    | .  |  |
|                                                                                       |       |    |             |      |    |     |                        | r  |    |    |                                                 |    |                   |    |    |  |
| 15                                                                                    | 14    | 13 | 12          | 11   | 10 | 9   | 8                      | 7  | 6  | 5  | 4                                               | 3  | 2                 | 1  | 0  |  |
|                                                                                       | T12CV |    |             |      |    |     |                        |    |    |    |                                                 |    |                   |    |    |  |

| Field | Bits   | Туре | Description                                                                          |
|-------|--------|------|--------------------------------------------------------------------------------------|
| T12CV | [15:0] | rwh  | Timer 12 Counter Value This register represents the 16-bit counter value of Timer12. |



- 2. Data sheet 분석 : Timer Period Register 설정
  - ✓ CCU60\_T12PR Register는 Timer T12 Count 값과 비교될 Period 값을 저장한다.
  - ✓ CCU60\_T12PR Register를 통해 Period 값을 설정할 수 있다.
  - ✓ Period Match의 발생 주기를 고려하여 CCU60\_T12PR Register를 적절한 값으로 설정한다.

CCU60\_T12PR Register 주소: F000\_2A24h (F0002A00h + 24h)

#### CCU60\_T12PR Register 구조:

Table 26-15 Registers Address Space

| Mod          | ule |       | Base   | Addı   | ress |    | End | d Add                  | ress |    | Note |                                                 |        |      |                   |  |  |
|--------------|-----|-------|--------|--------|------|----|-----|------------------------|------|----|------|-------------------------------------------------|--------|------|-------------------|--|--|
| CCU          | 60  |       | F000   | 2A00   | н    |    | F00 | F000 2AFF <sub>H</sub> |      |    |      | CCU6061 module includes CCU60 and CCU61 kernels |        |      |                   |  |  |
| T12P<br>Time |     | Perio | od Reg | jister |      |    | (2  | 4 <sub>H</sub> )       |      |    | Res  | et Va                                           | lue: ( | 0000 | 0000 <sub>H</sub> |  |  |
| 31           | 30  | 29    | 28     | 27     | 26   | 25 | 24  | 23                     | 22   | 21 | 20   | 19                                              | 18     | 17   | 16                |  |  |
|              |     |       |        |        |      |    |     | 0                      |      |    |      |                                                 |        |      |                   |  |  |
|              |     |       |        |        |      |    |     | r                      |      |    |      |                                                 |        |      |                   |  |  |
| 15           | 14  | 13    | 12     | 11     | 10   | 9  | 8   | 7                      | 6    | 5  | 4    | 3                                               | 2      | 1    | 0                 |  |  |
|              |     |       |        |        |      |    | T12 | 2PV                    |      |    |      |                                                 |        |      |                   |  |  |
|              |     |       |        |        |      |    | rv  | vh                     |      |    |      |                                                 |        |      |                   |  |  |

| Field | Bits   | Туре | Description                                                                                                                                                                                                                                    |
|-------|--------|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| T12PV | [15:0] | rwh  | T12 Period Value The value T12PV defines the counter value for T12 leading to a period-match. When reaching this value, the timerT12 is set to zero (edge-aligned mode) or changes its count direction to down counting (center-aligned mode). |



### 2. Data sheet 분석 : Timer T12 Control 0 설정 (1)

✓ CCU60\_TCTR0 Register는 Timer 동작에 대한 설정을 한다.

Note

- CCU60\_TCTR0 Register는 CCU60이 포함하고 있는 Timer T12 / T13에 대한 설정을 할 수 있다.
- Timer T12가 Period Match 이후 T12 Count를 초기화하고 다시 증가하도록 동작을 설정하기 위해 CTM bit를 0으로 설정한다.

CCU60\_TCTR0 Register 주소: F000\_2A70h (F0002A00h + 70h)

**End Address** 

#### CCU60\_TCTR0 Register 구조:

Base Address

Table 26-15 Registers Address Space

Module

| CCU6         | 80 |                    | F000 2 | 2A00 <sub>F</sub> | +        |    | F000 | F000 2AFF <sub>H</sub> |      |            |        | CCU6061 module includes CCU60 and CCU61 kernels |        |      |                   |  |  |
|--------------|----|--------------------|--------|-------------------|----------|----|------|------------------------|------|------------|--------|-------------------------------------------------|--------|------|-------------------|--|--|
| TCTF<br>Time |    | ntrol              | Regis  | ter 0             |          |    | (7   | 0 <sub>H</sub> )       |      |            | Res    | et Va                                           | lue: 0 | 0000 | 0000 <sub>H</sub> |  |  |
| 31           | 30 | 29                 | 28     | 27                | 26       | 25 | 24   | 23                     | 22   | 21         | 20     | 19                                              | 18     | 17   | 16                |  |  |
|              |    |                    | 1      |                   | I        |    |      | 0                      |      | ı          |        | 1                                               | İ      | I    |                   |  |  |
| 15           | 14 | 13                 | 12     | 11                | 10       | 9  | 8    | r<br>7                 | 6    | 5          | 4      | 3                                               | 2      | 1    | 0                 |  |  |
| (            | )  | STE 13 T13R PRE T1 |        | 13CL              | CTM CDIR |    | CDIR | STE<br>12              | T12R | T12<br>PRE | T12CLK |                                                 | K      |      |                   |  |  |
|              | r  | rh                 | rh     | rw                | ———      | rw | -    | rw                     | rh   | rh         | rh     | rw                                              |        | rw   |                   |  |  |

| CDIR | 6 | rh | Count Direction of Timer T12 This bit is set/cleared according to the counting rules of T12.  O <sub>B</sub> T12 counts up. 1 <sub>B</sub> T12 counts down.                                                                                                                         |
|------|---|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| СТМ  | 7 | rw | T12 Operating Mode  0 <sub>B</sub> Edge-aligned Mode:     T12 always counts up and continues counting from zero after reaching the period value.  1 <sub>B</sub> Center-aligned Mode:     T12 counts down after detecting a period-match and counts up after detecting a one-match. |

2. Data sheet 분석: Timer T12 Control 0 설정 (2)



T12 Count

T12 Count

T12SSC

CCU6\_MCT05512

**Edge-Aligned Mode** 

**Center-Aligned Mode** 

- 2. Data sheet 분석: Timer T12 Control 0 설정 (3)
  - ✓ Timer T12의 동작 클럭을 설정하기 위해 T12CLK bits와 T12PRE bit를 설정한다.
  - ✓ CCU60 모듈 입력 클럭의 주파수는 100MHz이다.
  - ✓ T12CLK bits를 010b로 설정하여 100MHz / 8 = 12.5MHz의 동작 클럭을 생성한다.
  - ✓ T12PRE bit를 1로 설정하여 12.5MHz / 256 = 48,828Hz의 동작 클럭을 생성한다.



| Field  | Bits  | Type | Description                                                                                                                                                                                                                                                                                                                                                                                                                          |
|--------|-------|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| T12CLK | [2:0] | rw   | Timer T12 Input Clock Select Selects the input clock for timer T12 that is derived from the peripheral clock according to the equation $f_{T12} = f_{CC6} / 2^{}$ . $000_B \ f_{T12} = f_{CC6}$ $001_B \ f_{T12} = f_{CC6} / 2$ $010_B \ f_{T12} = f_{CC6} / 4$ $011_B \ f_{T12} = f_{CC6} / 8$ $100_B \ f_{T12} = f_{CC6} / 16$ $101_B \ f_{T12} = f_{CC6} / 32$ $110_B \ f_{T12} = f_{CC6} / 64$ $111_B \ f_{T12} = f_{CC6} / 128$ |
| T12PRE | 3     | rw   | Timer T12 Prescaler Bit In order to support higher clock frequencies, an additional prescaler factor of 1/256 can be enabled for the prescaler for T12.  0 <sub>B</sub> The additional prescaler for T12 is disabled.  1 <sub>B</sub> The additional prescaler for T12 is enabled.                                                                                                                                                   |



- 2. Data sheet 분석 : Period Match 주기 설정
  - ✓ Period Match가 발생하는 빈도는 다음과 같다.

$$(Freq. of \ Period \ Match) = \frac{(Freq. of \ Timer \ T12 \ Clock)}{(Value \ of \ Period \ Register) + 1}$$

- ✓ CCU60\_TCTR0 Register를 통해 Timer T12 동작 클럭의 주파수가 48,828Hz로 설정된다.
- ✓ Period Match를 0.5초마다 발생시키기 위해 Period Match의 빈도를 2Hz로 설정해야 한다.
- ✓ 따라서, CCU60\_T12PR Register를 (24,414 1)로 설정한다.

$$s(Time) = \frac{1}{f(Frequency)}$$

### 2. Data sheet 분석 : Timer T12 Control 4 설정

- ✓ CCU60\_TCTR4 Register는 Timer 제어에 대한 설정을 한다.
- ✓ CCU60\_TCTR4 Register는 CCU60이 포함하고 있는 Timer T12 / T13에 대한 제어를 할 수 있다.
- Shadow Register에 저장되어 있는 Period 설정 값을 CCU60\_T12PR Register에 적용하기 위해 T12STR bit를 1로 설정한다.
- ✓ Timer T12의 동작을 시작하기 위해 T12RS bit를 1로 설정한다.

CCU60\_TCTR4 Register 주소: F000\_2A78h (F0002A00h + 78h)

#### CCU60\_TCTR4 Register 구조:

| Table        | e <b>26</b> -' | 15 F  | Regist | ers A | ddres      | ss Sp     | ace |            |                |            |                                                    |                   |            |           |           |  |  |
|--------------|----------------|-------|--------|-------|------------|-----------|-----|------------|----------------|------------|----------------------------------------------------|-------------------|------------|-----------|-----------|--|--|
| Mod          | ule            |       | Base   | Addı  | ess        |           | End | l Add      | ress           |            | Note                                               |                   |            |           |           |  |  |
| CCU          | 60             |       | F000   | 2A00  | Н          |           | F00 | 0 2AF      | F <sub>H</sub> |            | CCU6061 module includes<br>CCU60 and CCU61 kernels |                   |            |           |           |  |  |
| TCTF<br>Time |                | ntrol | Regis  | ter 4 |            |           | •   | Res        | et Va          | lue: 0     | 0000                                               | 0000 <sub>H</sub> |            |           |           |  |  |
| 31           | 30             | 29    | 28     | 27    | 26         | 25        | 24  | 23         | 22             | 21         | 20                                                 | 19                | 18         | 17        | 16        |  |  |
|              |                |       |        |       |            |           |     | 0          |                |            |                                                    |                   |            |           |           |  |  |
|              |                |       |        |       |            |           |     | r          |                |            |                                                    |                   |            |           |           |  |  |
| 15           | 14             | 13    | 12     | 11    | 10         | 9         | 8   | 7          | 6              | 5          | 4                                                  | 3                 | 2          | 1         | 0         |  |  |
| T13<br>STD   | T13<br>STR     | T13   |        | 0     | T13<br>RES | T13<br>RS | T13 | T12<br>STD | T12<br>STR     | T12<br>CNT | 1 0                                                | DT<br>RES         | T12<br>RES | T12<br>RS | T12<br>RR |  |  |

| Field | Bits | Туре | Description                                                                                                                                            |
|-------|------|------|--------------------------------------------------------------------------------------------------------------------------------------------------------|
| T12RR | 0    | W    | Timer T12 Run Reset Setting this bit clears the T12R bit.  0 <sub>B</sub> T12R is not influenced.  1 <sub>B</sub> T12R is cleared, T12 stops counting. |
| T12RS | 1    | W    | Timer T12 Run Set Setting this bit sets the T12R bit.  0 <sub>B</sub> T12R is not influenced.  1 <sub>B</sub> T12R is set, T12 starts counting.        |

| Field  | Bits | Туре | Description                                                                                                            |
|--------|------|------|------------------------------------------------------------------------------------------------------------------------|
| T12STR | 6    | W    | Timer T12 Shadow Transfer Request  0 <sub>B</sub> No action 1 <sub>B</sub> STE12 is set, enabling the shadow transfer. |

### 2. Data sheet 분석 : Timer T12 Interrupt Enable 설정

- ✓ CCU60\_IEN Register는 Interrupt Enable 설정을 한다.
- ✓ CCU60\_IEN Register는 CCU60에서 발생할 수 있는 여러 Interrupt에 대한 Enable을 각각 설정.
- ✓ Timer T12의 Period Match가 일어날 때마다 Interrupt가 발생하도록 하기 위해 ENT12PM bit를
   1로 설정한다.

| CCU60_IEN Register 주소: F000_2AB0h (F0002A00h +              |            |           |           |                                 |                 |                |                |                |                | 30h                                                                                                      | (FC                                                | 0002           | 200            | + B0           | h) <sup>Field</sup> | Bits    | Туре | Description |                                                                                                                                                                                                                                          |  |  |  |  |
|-------------------------------------------------------------|------------|-----------|-----------|---------------------------------|-----------------|----------------|----------------|----------------|----------------|----------------------------------------------------------------------------------------------------------|----------------------------------------------------|----------------|----------------|----------------|---------------------|---------|------|-------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| CCI                                                         |            | _IEI      | N Re      | gis                             | ter             | 구조             | :              |                |                |                                                                                                          | . (1 0                                             |                |                |                | . 50                | ENT12OM | 6    | rw          | Brable Interrupt for T12 One-Match     No interrupt will be generated if the set condition for bit T12OM in register IS occurs.     An interrupt will be generated if the set condition for bit T12OM in register IS occurs. The service |  |  |  |  |
| Mod                                                         | ule        |           | Base      | Addı                            | ress            |                | End            | Add            | ress           |                                                                                                          | Note                                               |                |                |                |                     |         |      |             | request output that will be activated is selected by bit field INPT12.  Enable Interrupt for T12 Period-Match                                                                                                                            |  |  |  |  |
| CCU                                                         | 60         |           | F000      | 2A00                            | Н               |                | F00            | 0 2AF          | F <sub>H</sub> |                                                                                                          | CCU6061 module includes<br>CCU60 and CCU61 kernels |                |                |                | ENT12PM             | 7       | rw   |             |                                                                                                                                                                                                                                          |  |  |  |  |
| IEN Interrupt Enable Register (B0 <sub>H</sub> ) Reset Valu |            |           |           | : Value: 0000 0000 <sub>H</sub> |                 |                |                |                |                | for bit T12PM in register IS occurs.  1 <sub>B</sub> An interrupt will be generated if the set condition |                                                    |                |                |                |                     |         |      |             |                                                                                                                                                                                                                                          |  |  |  |  |
| 31                                                          | 30         | 29        | 28        | 27                              | 26              | 25             | 24             | 23             | 22             | 21                                                                                                       | 20                                                 | 19             | 18             | 17             | 16                  |         |      |             | for bit T12PM in register IS occurs. The service request output that will be activated is selected by bit field INPT12.                                                                                                                  |  |  |  |  |
|                                                             | I          | L         |           | <u>I</u>                        | ı               | 1              | l .            | r              | <u> </u>       | <u> </u>                                                                                                 | 1                                                  | 1              | ı              | 1              |                     | ENT13CM | 8    | rw          | Enable Interrupt for T13 Compare-Match  0 <sub>B</sub> No interrupt will be generated if the set condition                                                                                                                               |  |  |  |  |
| 15                                                          | 14         | 13        | 12        | 11                              | 10<br><b>EN</b> | 9<br><b>EN</b> | 8<br><b>EN</b> | 7<br><b>EN</b> | 6<br><b>EN</b> | 5<br><b>EN</b>                                                                                           | 4<br><b>EN</b>                                     | 3<br><b>EN</b> | 2<br><b>EN</b> | 1<br><b>EN</b> | 0<br><b>EN</b>      |         |      |             | for bit T13CM in register IS occurs.  1 <sub>B</sub> An interrupt will be generated if the set condition for bit T13CM in register IS occurs. The service                                                                                |  |  |  |  |
| EN<br>STR                                                   | EN<br>IDLE | EN<br>WHE | EN<br>CHE | 0                               | TRP<br>F        | T13<br>PM      | T13<br>CM      | T12<br>PM      | T12<br>OM      | CC<br>62F                                                                                                |                                                    | CC<br>61F      | CC<br>61R      | CC<br>60F      | CC<br>60R           |         |      |             | request output that will be activated is selected by                                                                                                                                                                                     |  |  |  |  |

### 2. Data sheet 분석 : Timer T12 Interrupt Node Pointer 설정

- ✓ CCU60\_INP Register는 Interrupt가 전달될 Node Pointer 설정을 한다.
- ✓ CCU60은 Interrupt Router로 연결되는 4개의 Node Pointer (SR0-3)을 가지며 Interrupt 신호를 Interrupt Router에 전달하기 위해 Node Pointer를 설정해야 한다.
- ✓ Timer T12에서 발생한 Interrupt (Period Match)를 SR0에 전달하기 위해 INPT12 bits를 00b로 설정한다.

CCU60\_INP Register 주소: F000\_2AACh (F0002A00h + ACh)

#### CCU60\_INP Register 구조:

Table 26-15 Registers Address Space

| rapi                                                      | e 26- | 15 1                    | Regist | ers A | aares | 55 <b>5</b> p | ace  |           |                |    |                                                 |       |        |      |                   |  |  |
|-----------------------------------------------------------|-------|-------------------------|--------|-------|-------|---------------|------|-----------|----------------|----|-------------------------------------------------|-------|--------|------|-------------------|--|--|
| Mod                                                       | ule   |                         | Base   | Addr  | ess   |               | End  | l Add     | ress           |    | Note                                            |       |        |      |                   |  |  |
| CCU                                                       | 60    |                         | F000   | 2A00  | Н     |               | F00  | 0 2AF     | F <sub>H</sub> |    | CCU6061 module includes CCU60 and CCU61 kernels |       |        |      |                   |  |  |
| INP<br>Interrupt Node Pointer Register (AC <sub>H</sub> ) |       |                         |        |       |       |               |      |           |                | -  | Res                                             | et Va | lue: ( | 0000 | 3940 <sub>H</sub> |  |  |
| 31                                                        | 30    | 29                      | 28     | 27    | 26    | 25            | 24   | 23        | 22             | 21 | 20                                              | 19    | 18     | 17   | 16                |  |  |
|                                                           |       |                         |        |       |       |               |      | 0         |                |    |                                                 |       |        |      |                   |  |  |
|                                                           |       |                         |        |       |       | _             | _    | r<br>_    | _              | _  |                                                 | _     | _      |      | _                 |  |  |
| 15                                                        | 14    | 13                      | 12     | 11    | 10    | 9             | . 8  | 7         | 6              | 5  | 4                                               | 3     | _ 2    | 1    | 0                 |  |  |
| (                                                         | 0     | INP INP INP T13 T12 ERR |        |       |       |               |      | NP<br>C62 | INP<br>CC61    |    | INP<br>CC60                                     |       |        |      |                   |  |  |
|                                                           | r rw  |                         | r      | rw rw |       |               | / rw |           |                |    | rw rw                                           |       |        | rw   |                   |  |  |



Figure 26-43 Interrupt Sources and Events

### 2. Data sheet 분석 : Interrupt Router 설정

- ✓ SRC\_CCU60SR0 Register는 CCU60SR0 SRN에 대한 Interrupt 설정을 한다.
- ✓ 해당 Interrupt의 우선순위를 설정하기 위해 SRPN bits를 Ah (임의의 값)로 설정한다. (우선순위는 해당 Interrupt가 할당된 Service Provider에서 Interrupt Vector Table의 Index가 된다.)
- ✓ 해당 Interrupt가 CPU0에서 처리되도록 하기 위해 TOS bits를 0h로 설정한다.
- ✓ 해당 Interrupt를 Enable 하기 위해 SRE bit를 1로 설정한다.

SRC\_CCU60SR0 Register 주소: F003\_8420h

(F0038000h + 420h)

#### SRC CCU60SR0 Register 구조:

Table 16-3 Registers Address Space - Service Request Control Registers (SRC)

| Mod                                                                                      | ule        |     |            | Bas | e Ad     | dress          | •   | End Address Note |        |                                     |      |    |    |    |    |
|------------------------------------------------------------------------------------------|------------|-----|------------|-----|----------|----------------|-----|------------------|--------|-------------------------------------|------|----|----|----|----|
| SRC                                                                                      |            |     |            | F00 | 3 800    | 0 <sub>H</sub> |     | F00              | 3 9FF  | F <sub>H</sub>                      |      |    |    |    |    |
| SRC_CCU6mSR0 (m=0-1)<br>CCU6 m Service Request 0 (0420 <sub>H</sub> +m*10 <sub>H</sub> ) |            |     |            |     |          |                |     |                  |        | Reset Value: 0000 0000 <sub>H</sub> |      |    |    |    |    |
| 31                                                                                       | 30         | 29  | 28         | 27  | 26       | 25             | 24  | 23               | 22     | 21                                  | 20   | 19 | 18 | 17 | 16 |
| Rese<br>rved                                                                             | SWS<br>CLR | sws | IOVC<br>LR | IOV | SET<br>R | CLR<br>R       | SRR | (                | )<br>) |                                     | 1    | E  | CC | 1  |    |
| rh                                                                                       | W          | rh  | W          | rh  | W        | W              | rh  |                  | r      |                                     |      | rv | vh |    |    |
| 15                                                                                       | 14         | 13  | 12         | 11  | 10       | 9              | 8   | 7                | 6      | 5                                   | 4    | 3  | 2  | 1  | 0  |
|                                                                                          | 0          | I   | тс         | s   | SRE      | (              | 0   |                  |        |                                     | SRPN |    |    |    |    |

| Field | Bits    | Туре | Description                                                                                                                                                                                                                                                                                                            |
|-------|---------|------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SRPN  | [7:0]   | rw   | Service Request Priority Number  00 <sub>H</sub> Service request is on lowest priority  01 <sub>H</sub> Service request is one before lowest priority  FF <sub>H</sub> Service request is on highest priority  Note: For a CPU 01H is the lowest priority as 00H is never serviced. For the DMA 00H triggers channel 0 |
| SRE   | 10      | rw   | Service Request Enable  0 <sub>B</sub> Service request is disabled  1 <sub>B</sub> Service request is enabled                                                                                                                                                                                                          |
| тоѕ   | [12:11] | rw   | Type of Service Control  0 <sub>H</sub> CPU0 service is initiated  1 <sub>H</sub> CPU1 service is initiated  2 <sub>H</sub> CPU2 service is initiated  3 <sub>H</sub> DMA service is initiated                                                                                                                         |

### **External Interrupt Example**

### 3. 프로그래밍

- 1) Switch 및 LED가 연결된 PORT에 대한 설정을 수행하는 함수를 구현한다.
  - ✓ 자세한 내용은 이전 강의자료 (GPIO)를 참고한다.

PORT13 IO (LED RED) 설정관련 레지스터 주소 및 비트 필드 정의

PORT13 IO (LED RED) 설정 초기화 코드

### 3. 프로그래밍

- 2) CCU60을 설정하기 위한 함수를 구현한다.
  - ① SCU\_WDTCPU0CON0 Register를 통해 Password/Modify Access를 수행하여 System ENDINIT을 해제한다.
  - ② CCU60\_CLC Register를 통해 CCU60 모듈을 Enable 한다.
  - ③ SCU\_WDTCPU0CON0 Register를 통해 Password/Modify Access를 수행하여 System ENDINIT을 설정한다.
  - ④ CCU60\_TCTR0 Register를 통해 Timer T12의 동작 클럭의 주파수를 48,828Hz로 설정한다.
  - ⑤ CCU60\_TCTR0 Register를 통해 Timer T12의 동작 모드를 Up-count 모드로 설정한다.
  - ⑥ CCU60\_T12PR Register를 통해 Period Match가 1초에 2번 발생하도록 Period 값을 설정한다.
  - ⑦ CCU60\_TCTR4 Register를 통해 Shadow Register에 저장된 Period 값을 CCU60\_T12PR Register에 적용한다.
  - ⑧ CCU60\_T12 Register를 통해 Timer T12 Count를 초기화한다.
  - ⑨ CCU60\_INP Register를 통해 Period Match에서 발생한 Interrupt 신호를 SR0에 전달한다.
  - ⑩ CCU60\_IEN Register를 통해 Period Match에서 발생한 Interrupt 신호를 Enable 한다.
  - ⑪ SRC\_CCU60SR0 Register를 통해 CCU60SR0 SRN의 우선순위를 설정한다.

**ACE** bab<sub>SRC\_CCU60SR0</sub> Register를 통해 CCU60SR0 SRN의 처리가 CPU0에서 수행되도록 설정한다.

22/29

### 3. 프로그래밍

2) CCU60을 설정하기 위한 함수를 구현한다.

```
31 /* SCU Registers */
32 #define SCU BASE
                                (0xF0036000)
                                (*(volatile unsigned int*)(SCU_BASE + 0x100))
33 #define SCU_WDT_CPU0CON0
  #define LCK
   #define ENDINIT
37
   /* SRC Registers */
39 #define SRC BASE
                                (0xF0038000)
40 #define SRC CCU60 SR0
                                (*(volatile unsigned int*)(SRC BASE + 0x420))
41
42 #define TOS
                                11
43 #define SRE
                                10
44 #define SRPN
45
   /* CCU60 Registers */
47 #define CCU60 BASE
                                (0xF0002A00)
48 #define CCU60 CLC
                                (*(volatile unsigned int*)(CCU60 BASE + 0x00))
49 #define CCU60_T12
                                (*(volatile unsigned int*)(CCU60 BASE + 0x20))
50 #define CCU60 T12PR
                                (*(volatile unsigned int*)(CCU60 BASE + 0x24))
51 #define CCU60 TCTR0
                                (*(volatile unsigned int*)(CCU60 BASE + 0x70))
52 #define CCU60 TCTR4
                                (*(volatile unsigned int*)(CCU60 BASE + 0x78))
53 #define CCU60 INP
                                (*(volatile unsigned int*)(CCU60 BASE + 0xAC))
54 #define CCU60 IEN
                                (*(volatile unsigned int*)(CCU60 BASE + 0xB0))
55
56 #define DISS
57 #define DISR
58 #define CTM
59 #define T12PRE
60 #define T12CLK
61 #define T12STR
62 #define T12RS
63 #define INPT12
                                10
64 #define ENT12PM
```



### 3. 프로그래밍

2) CCU60을 설정하기 위한 함수를 구현한다.

```
86 void init CCU60(void)
88
        /* CCU60 T12 Setting */
        /* Password Access to unlock WDTSCON0 */
        SCU WDT CPU0CON0 = ((SCU WDT CPU0CON0 ^ 0xFC) & ~(1 << LCK)) | (1 << ENDINIT);
92
         while((SCU WDT CPU0CON0 & (1 << LCK)) != 0);</pre>
93
        /* Modify Access to clear ENDINIT bit */
        SCU WDT CPU0CON0 = ((SCU WDT CPU0CON0 ^ 0xFC) | (1 << LCK)) & ~ (1 << ENDINIT);
        while((SCU WDT CPU0CON0 & (1 << LCK)) == 0);</pre>
96
97
98
        CCU60_CLC &= ~(1 << DISR);
                                                       // Enable CCU60 Module
99
100
         /* Password Access to unlock WDTSCON0 */
101
        SCU WDT CPU0CON0 = ((SCU WDT CPU0CON0 ^ 0xFC) & ~(1 << LCK)) | (1 << ENDINIT);
103
         while((SCU WDT CPU0CON0 & (1 << LCK)) != 0);
104
105
         /* Modify Access to clear ENDINIT bit */
106
        SCU WDT CPU0CON0 = ((SCU WDT CPU0CON0 ^ 0xFC) | (1 << LCK)) & ~ (1 << ENDINIT);
107
        while((SCU WDT CPU0CON0 & (1 << LCK)) == 0);</pre>
108
109
        while((CCU60 CLC & (1 << DISS)) != 0);
                                                     // Wait until module is enabled
        CCU60 TCTR0 &= ~((0x7) << T12CLK);
                                                      // f T12 = f CCU6 / prescaler
112
         CCU60 TCTR0 = ((0x2) << T12CLK);
                                                      // F CCU6 = 50 MHz, prescaler = 1024
113
         CCU60 TCTR0 |= (1 << T12PRE);
                                                      // f T12 = 48828 Hz
        CCU60 TCTR0 &= ~(1 << CTM);
                                                      // T12 always counts up and continues counting
116
                                                      // from zero after reaching the period value
    6 CCU60_T12PR = 24414 - 1;
                                                      // Interrupt freq. = f T12 / (period value + 1)
                                                      // Interrupt freq. = 2 Hz
        CCU60 TCTR4 |= (1 << T12STR);
    (8) CCU60_T12 = 0;
                                                      // Clear T12 counting value
```



### 3. 프로그래밍

2) CCU60을 설정하기 위한 함수를 구현한다.

```
/* CCU60 T12 Interrupt Setting */
        CCU60 INP &= ~((0x3) << INPT12);
                                                     // Service Request output SR0 is selected
        CCU60_IEN |= (1 << ENT12PM);
                                                     // Enable Interrupt for T12 Period-Match
127
         /* SRC Interrupt Setting For CCU60 */
    B SRC_CCU60_SR0 &= ~((0xFF) << SRPN);</pre>
                                                     // Set Priority : 0x0A
        SRC CCU60 SR0 \mid= ((0x0A) << SRPN);
        SRC CCU60 SR0 &= ~((0x3) << TOS);
                                                  // CPU0 services
    SRC CCU60 SR0 |= (1 << SRE);</p>
                                                   // Service Request is enabled
135
         /* CCU60 T12 Start */
        CCU60 TCTR4 = (1 << T12RS);
                                                     // T12 starts counting
138
```

CCU60 설정 함수

### 3. 프로그래밍

- 3) CCU60의 Timer T12에 의한 Interrupt의 ISR를 구현한다.
  - ✓ 해당 함수가 ISR 임을 나타내기 위해 컴파일러 지시자를 앞에 붙인다.
    - \_\_interrupt( PRIORITY ) : 괄호 안에는 ISR에 대응되는 Interrupt의 우선순위를 입력한다.
    - \_\_vector\_table( CPU\_NUM ) : 괄호 안에는 해당 ISR을 수행하는 CPU 번호를 입력한다.
  - ✓ ISR이 수행된 후, 해당 Interrupt Flag가 자동으로 Clear 되기 때문에 이를 위한 코드가 필요하지 않다.

CCU60 Interrupt Service Routine

### 3. 프로그래밍

4) 동작에 따라 'main' 함수를 구현한다.

```
/* SCU Registers */
32 #define SCU BASE
   #define SCU_WDT_CPU0CON0
                                (*(volatile unsigned int*)(SCU_BASE + 0x100))
   #define LCK
   #define ENDINIT
   /* SRC Registers */
39 #define SRC BASE
   #define SRC CCU60 SR0
                                (*(volatile unsigned int*)(SRC BASE + 0x420))
   #define TOS
43 #define SRE
                               10
   #define SRPN
   /* CCU60 Registers */
   #define CCU60 BASE
                                (0xF0002A00)
   #define CCU60 CLC
                                (*(volatile unsigned int*)(CCU60 BASE + 0x00))
49 #define CCU60 T12
                                (*(volatile unsigned int*)(CCU60 BASE + 0x20))
50 #define CCU60 T12PR
                                (*(volatile unsigned int*)(CCU60 BASE + 0x24))
51 #define CCU60 TCTR0
                                (*(volatile unsigned int*)(CCU60 BASE + 0x70))
52 #define CCU60 TCTR4
                                (*(volatile unsigned int*)(CCU60 BASE + 0x78))
53 #define CCU60 INP
                                (*(volatile unsigned int*)(CCU60 BASE + 0xAC))
   #define CCU60 IEN
                                (*(volatile unsigned int*)(CCU60 BASE + 0xB0))
56 #define DISS
   #define DISR
58 #define CTM
59 #define T12PRE
60 #define T12CLK
   #define T12STR
62 #define T12RS
63 #define INPT12
64 #define ENT12PM
   /* Define PORT10 Registers for LED */
   #define PORT10 BASE
                            (0xF003B000)
   #define PORT10 IOCR0
                           (*(volatile unsigned int*)(PORT10 BASE + 0x10))
   #define PORT10 OMR
                           (*(volatile unsigned int*)(PORT10 BASE + 0x04))
71 #define PC1
                           11
72 #define PCL1
                           17
   #define PS1
   IfxCpu syncEvent g cpuSyncEvent = 0;
```

```
/* Function Prototype */
141 void init LED(void);
142 void init CCU60(void);
143
144⊖ int core0_main(void)
145 {
146
        IfxCpu enableInterrupts();
147
148⊝
        /* !!WATCHDOGO AND SAFETY WATCHDOG ARE DISABLED HERE!!
149
         * Enable the watchdogs and service them periodically if it is required
150
151
        IfxScuWdt disableCpuWatchdog(IfxScuWdt getCpuWatchdogPassword());
152
        IfxScuWdt_disableSafetyWatchdog(IfxScuWdt_getSafetyWatchdogPassword());
153
154
        /* Wait for CPU sync event */
155
        IfxCpu emitEvent(&g cpuSyncEvent);
156
        IfxCpu_waitEvent(&g_cpuSyncEvent, 1);
157
158
        init LED();
159
        init CCU60();
160
161
        while(1)
162
163
164
        return (1);
165 }
      interrupt( 0x0A ) vector table( 0 )
168@ void CCU60_T12_ISR(void)
169
170
        PORT10 OMR |= ((1<<PCL1) | (1<<PS1));
                                                         // Toggle LED RED
```

- ✓ '\_enable()'을 통해 CPU의 Global Interrupt Enable을 수행한다.
- ✓ 앞서 구현한 함수들을 호출한다.

### 4. 동작 확인

✓ Build 및 Debug 후 ('Resume' 버튼 클릭), 0.5초마다 LED가 깜빡이는 것을 확인한다.







# 실습

- 1. Reference Code 동작 확인
- 2. 10ms Timer를 만들어서
  - ✔ RED LED는 0.5sec 마다 Toggle
  - ✓ BLUE LED는 1sec 마다 Toggle

하도록 구현

# **Q&A**

# Thank you for your attention

OOOOO Architecture and
Compiler
for Embedded Systems Lab.

School of Electronics Engineering, KNU

ACE Lab (hn02301@gmail.com)

