# ESP32

# 勘误表及解决办法



版本 2.3 乐鑫信息科技 版权 © 2020

# 关于本文档

本文收录了 ESP32 芯片的硬件问题并给出解决方法。

### 发布说明

| 日期         | 版本   | 发布说明                                                                                                                               |
|------------|------|------------------------------------------------------------------------------------------------------------------------------------|
| 2016-11    | V1.0 | 首次发布。                                                                                                                              |
| 2016-12    | V1.1 | 修订章节 3.2 中 MEMW 指令。                                                                                                                |
| 2017-04    | V1.2 | 修改章节 3.1 的描述;<br>增加章节 3.8。                                                                                                         |
| 2017-06    | V1.3 | 增加章节 3.9、3.10。                                                                                                                     |
| 2018-02    | V1.4 | 修正章节 3.3 中前五个寄存器的名称里的笔误。                                                                                                           |
| 2018-02    | V1.5 | 增加章节 3.11。                                                                                                                         |
| 2018-05    | V1.6 | 整体更新。                                                                                                                              |
| 2018-05    | V1.7 | 增加章节 3.12。                                                                                                                         |
| 2018-12    | V1.8 | 增加章节 3.13:ESP32 CAN 相关问题。                                                                                                          |
| 2020-03-16 | V1.9 | <ul> <li>更新表 1-1,增加芯片版本 ECO V3</li> <li>增加对章节 3.9、3.10 的修复说明</li> <li>增加章节 3.13.10</li> <li>增加章节 3.14</li> <li>增加文档反馈链接</li> </ul> |
| 2020-05-08 | V2.0 | <ul> <li>增加章节 3.15</li> <li>增加章节 3.16</li> <li>在章节 3.3 中增加一条说明</li> <li>更新章节 3.10 中 A、B 地址空间范围,修正一处错误</li> </ul>                   |
| 2020-05-14 | V2.1 | 增加对章节 3.8 的修复说明。                                                                                                                   |
| 2020-06-08 | V2.2 | 增加章节 3.17、3.18。                                                                                                                    |
| 2020-09-25 | V2.3 | 更新章节 3.16,添加对 UART FIFO 读操作的说明。                                                                                                    |

### 文档变更通知

用户可以通过乐鑫官网订阅页面 <u>www.espressif.com/zh-hans/subscribe</u> 订阅技术文档变更的电子邮件通知。您需要更新订阅以接收有关新产品的文档通知。

## 证书下载

用户可以通过乐鑫官网证书下载页面 www.espressif.com/zh-hans/certificates 下载产品证书。

| 1. | 芯片(   | <b>修订</b>                                                         | .1 |
|----|-------|-------------------------------------------------------------------|----|
| 2. | ESP3  | 32 勘误表                                                            | .2 |
| 3. | 问题    | 描述和解决方法<br>描述和解决方法                                                | .4 |
|    | 3.1.  | 芯片上电或 Deep-sleep 醒来后,会随机发生一次看门狗复位。                                | .4 |
|    | 3.2.  | CPU 使用 cache 访问外部 SRAM 时,特定条件下会发生读写错误。                            | .4 |
|    | 3.3.  | CPU 访问外设时,如果连续不间断地写同一个地址,会出现数据丢失的现象。                              | .5 |
|    | 3.4.  | Brown-out Reset(欠压复位)功能在当前版本无法工作,复位之后芯片无法起来。                      | .6 |
|    | 3.5.  | CPU 频率从 240 MHz 直接切换到 80/160 MHz 会卡死。                             | .6 |
|    | 3.6.  | 同时有 GPIO 和 RTC_GPIO 功能的 pad 的上拉下拉电阻只能由 RTC_GPIO 的上拉下拉寄存器控制。       |    |
|    | 3.7.  | Audio PLL 使用频率有限制。                                                | .7 |
|    | 3.8.  | 由于 flash 启动的速度慢于芯片读取 flash 的速度,芯片上电或 Deep-sleep 醒来后,会随机发生一次看门狗复位。 |    |
|    | 3.9.  | CPU 在访问外部 SRAM 时会小概率发生读写错误。                                       | .8 |
|    | 3.10. | 双核 CPU 在读不同地址空间时可能会发生错误。                                          | .9 |
|    | 3.11. | 当一些 RTC 外设的电源打开时,GPIO36 和 GPIO39 的数字输入会被拉低约 80 ns。                | .9 |
|    | 3.12. | LEDC 递减渐变,duty 值溢出错误。                                             | 10 |
|    | 3.13. | ESP32 CAN 相关问题                                                    | 10 |
|    |       | 3.13.1. 处于复位模式或总线关闭恢复状态时的接收错误计数器 (REC) 数值仍会变化。                    | 10 |
|    |       | 3.13.2. 总线关闭恢复期间,错误状态位未被冻结。                                       | 11 |
|    |       | 3.13.3. 总线关闭恢复后发送的数据出错。                                           | 11 |
|    |       | 3.13.4. CPU 读取中断寄存器信息时可能导致发送中断信号丢失。                               | 11 |
|    |       | 3.13.5. 接收到错误的数据帧可能导致下一次接收到的数据字节无效。                               | 11 |
|    |       | 3.13.6. 仲裁失败后, 帧间间隔期间的第 3 bit 上的显性位不会被当做帧起始 (SOF) 信号。             | 12 |

|       | 3.13.7. 当错误界定符的第 8 bit 为显性时,CAN 控制器不能进入被动错误状态。12                           |  |
|-------|----------------------------------------------------------------------------|--|
|       | 3.13.8. ESP32 CAN 在仲裁失败后的帧间间隔期间等待了挂起时间。12                                  |  |
|       | 3.13.9. 当 CAN 控制器作为发送器在仲裁段发生填充错误时,在随后的错误帧或过载帧中发生的错误将不会使 TEC 的数值增加。         |  |
|       | 3.13.10. e  > SJW(N) 的负相位误差,将使之后发送的位数据左移。13                                |  |
| 3.14. | ESP32 GPIO 可能无法正确触发中断。13                                                   |  |
| 3.15. | ESP32 芯片特定条件下会出现 live lock 导致中断看门狗错误。14                                    |  |
| 3.16. | CPU 访问 0x3FF0_0000 ~ 0x3FF1_EFFF 与 0x3FF4_0000 ~ 0x3FF7_FFFF 两段地址空间存在限制。15 |  |
| 3.17. | UART fifo_cnt 与 FIFO 指针不一致。15                                              |  |
| 3.18. | CPU 访问不同版本芯片的外设寄存器存在限制。16                                                  |  |



# 1.

# 芯片修订

用户可以根据通过寄存器以及 eFuse 标识位区分芯片版本,见下表描述。

表 1-1. 芯片修订

|                 | 寄存器地址             |                       |                       |
|-----------------|-------------------|-----------------------|-----------------------|
| 芯片版本            | APB_CTRL_DATE[31] | EFUSE_BLK0_RDATA5[20] | EFUSE_BLK0_RDATA3[15] |
| V0, without ECO | 0                 | 0                     | 0                     |
| ECO, V1         | 0                 | 0                     | 1                     |
| ECO, V3         | 1                 | 1                     | 1                     |



## 2.

# ESP32 勘误表

#### 表 2-1. ESP32 勘误表

| 章节        | 概要                                                             | 影响版本     |
|-----------|----------------------------------------------------------------|----------|
| 章节 3.1    | 芯片上电或 Deep-sleep 醒来后,会随机发生一次看门狗复位。                             | VO       |
| 章节 3.2    | CPU 使用 cache 访问外部 SRAM 时,特定条件下会发生读写错误。                         | VO       |
| 章节 3.3    | CPU 访问外设时,如果连续不间断地写同一个地址,会出现数据丢失的现象。                           | VO       |
| 章节 3.4    | Brown-out Reset(欠压复位)功能在当前版本无法工作,复位之后芯片无法起来。                   | VO       |
| 章节 3.5    | CPU 频率从 240 MHz 直接切换到 80/160 MHz 会卡死。                          | VO       |
| 章节 3.6    | 同时有 GPIO 和 RTC_GPIO 功能的 pad 的上拉下拉电阻只能由 RTC_GPIO 的上拉下拉寄存器控制。    | V0/V1/V3 |
| 章节 3.7    | Audio PLL 的频率范围有限制。                                            | VO       |
| 章节 3.8    | 由于 flash 启动慢于芯片读取 flash 的速度,芯片上电或 Deep-sleep 醒来后,会随机发生一次看门狗复位。 | V0/V1    |
| 章节 3.9    | CPU 在访问外部 SRAM 时会小概率发生读写错误。                                    | V1       |
| 章节 3.10   | 双核 CPU 在读不同地址空间时可能会发生错误。                                       | V0/V1    |
| 章节 3.11   | 当一些外设的电源打开时,GPIO36 和 GPIO39 的数字输入会被拉低约 80 ns。                  | V0/V1/V3 |
| 章节 3.12   | LEDC 递减渐变,duty 值溢出错误。                                          | V0/V1/V3 |
| 章节 3.13   | ESP32 CAN 相关问题                                                 |          |
| 章节 3.13.1 | 处于复位模式或总线关闭恢复状态时的接收错误计数器 (REC) 数值仍会变化。                         | V0/V1/V3 |
| 章节 3.13.2 | 总线关闭恢复期间,错误状态位未被冻结。                                            | V0/V1/V3 |
| 章节 3.13.3 | 总线关闭恢复后发送的数据出错。                                                | V0/V1/V3 |
| 章节 3.13.4 | CPU 读取中断寄存器信息时可能导致发送中断信号丢失。                                    | V0/V1/V3 |
| 章节 3.13.5 | 接收到错误的数据帧可能导致下一次接收到的数据字节无效。                                    | V0/V1/V3 |
| 章节 3.13.6 | 仲裁失败后,帧间间隔期间的第 3 bit 上的显性位不会被当做帧起始 (SOF) 信号。                   | V0/V1/V3 |
| 章节 3.13.7 | 当错误界定符的第 8 bit 为显性时,CAN 控制器不能进入被动错误状态。                         | V0/V1/V3 |
| 章节 3.13.8 | ESP32 CAN 在仲裁失败后的帧间间隔期间等待了挂起时间。                                | V0/V1/V3 |



| 章节         | 概要<br>····································                               | 影响版本     |
|------------|--------------------------------------------------------------------------|----------|
| 章节 3.13.9  | 当 CAN 控制器作为发送器在仲裁段发生填充错误时,在随后的错误帧或过载帧中发生的错误将不会使 TEC 的数值增加。               | V0/V1/V3 |
| 章节 3.13.10 | e  > SJW(N) 的负相位误差,将使之后发送的位数据左移。                                         | V0/V1/V3 |
| 章节 3.14    | ESP32 GPIO 可能无法正确触发中断。                                                   | V0/V1/V3 |
| 章节 3.15    | ESP32 芯片特定条件下会出现 live lock 导致中断看门狗错误。                                    | V3       |
| 章节 3.16    | CPU 访问 0x3FF0_0000 ~ 0x3FF1_EFFF 与 0x3FF4_0000 ~ 0x3FF7_FFFF 两段地址空间存在限制。 | V0/V1/V3 |
| 章节 3.17    | UART fifo_cnt 与 FIFO 指针不一致。                                              | V0/V1/V3 |
| 章节 3.18    | CPU 访问不同版本芯片的外设寄存器存在限制。                                                  | V0/V1/V3 |



# 3.

# 问题描述和解决方法

## 3.1. 芯片上电或 Deep-sleep 醒来后,会随机发生一次看门狗复位。

#### 解决方法:

Deep-sleep 醒来后的看门狗复位在 ESP-IDF V1.0 及更高版本中自动绕过。

芯片上电的看门狗复位无法使用软件绕过,但复位后 ESP32 正常启动。

#### 详细解决方法:

Deep-sleep 醒来后, CPU 可以立即执行 RTC fast memory 中的一段程序。RTC fast memory 中的这段程序通过清除 cache MMU 的非法访问标志从而绕过 Deep-sleep 醒来后的看门狗复位,具体为:

- 1. 将 DPORT\_PRO\_CACHE\_CTRL1\_REG 寄存器的 PRO\_CACHE\_MMU\_IA\_CLR 比特置 1。
- 2. 将该比特清零。

#### 修复:

此问题已在芯片版本 0 中修复。

# 3.2. CPU 使用 cache 访问外部 SRAM 时,特定条件下会发生读写错误。

#### 描述:

使用 cache 访问外部 SRAM 时,如果这些操作需要 CPU 同时处理,则可能发生读写错误。

#### 解决方法:

这个问题无法使用软件自动绕过。

#### 详细解决方法:

对于版本 0 ESP32, CPU 使用 cache 访问外部 SRAM 时,只能够进行单向操作,即只能够单纯的进行写 SRAM 操作,或者单纯的进行读 SRAM 操作,不能交替操作。

使用 MEMW 指令:在读操作之后,加上 \_\_asm\_\_("MEMW")指令,然后在 CPU 流水线被清空前再发起写操作。



#### 修复:

此问题已在芯片版本 0 中修复。

## 3.3. CPU 访问外设时,如果连续不间断地写同一个地址,会出现数据 丢失的现象。

#### 描述:

一些 ESP32 外设映射到两条内部存储器总线(AHB 和 DPORT)。当通过 DPORT 写入时,对相同地址的连续写入可能会出现数据丢失的现象。

#### 解决方法:

此问题在 ESP-IDF V1.0 及更高版本中自动绕过。

#### 详细解决方法:

当连续写同一个地址(即类似 FIFO 的地址)时,使用 AHB 地址而不是 DPORT 地址。 (对于其他类型的寄存器写入,使用 DPORT 地址可能写性能更好。)

| 寄存器名称                 | DPORT 地址   | AHB(安全)地址  |
|-----------------------|------------|------------|
| UART_FIFO_REG         | 0x3FF40000 | 0x60000000 |
| UART1_FIFO_REG        | 0x3FF50000 | 0x60010000 |
| UART2_FIFO_REG        | 0x3FF6E000 | 0x6002E000 |
| I2S0_FIFO_RD_REG      | 0x3FF4F004 | 0x6000F004 |
| I2S1_FIFO_RD_REG      | 0x3FF6D004 | 0x6002D004 |
| GPIO_OUT_REG          | 0x3FF44004 | 0x60004004 |
| GPIO_OUT_W1TC_REG     | 0x3FF4400c | 0x6000400c |
| GPIO_OUT1_REG         | 0x3FF44010 | 0x60004010 |
| GPIO_OUT1_W1TS_REG    | 0x3FF44014 | 0x60004014 |
| GPIO_OUT1_W1TC_REG    | 0x3FF44018 | 0x60004018 |
| GPIO_ENABLE_REG       | 0x3FF44020 | 0x60004020 |
| GPIO_ENABLE_W1TS_REG  | 0x3FF44024 | 0x60004024 |
| GPIO_ENABLE_W1TC_REG  | 0x3FF44028 | 0x60004028 |
| GPIO_ENABLE1_REG      | 0x3FF4402c | 0x6000402c |
| GPIO_ENABLE1_W1TS_REG | 0x3FF44030 | 0x60004030 |



| 寄存器名称                 | DPORT 地址   | AHB(安全)地址  |
|-----------------------|------------|------------|
| GPIO_ENABLE1_W1TC_REG | 0x3FF44034 | 0x60004034 |

#### 修复:

此问题已在芯片版本 0 中修复。

#### 

软件不可以使用 AHB 地址读 FIFO。

3.4. Brown-out Reset (欠压复位) 功能在当前版本无法工作,复位之后芯片无法起来。

#### 解决方法:

无。

#### 修复:

此问题已在芯片版本1中修复。

3.5. CPU 频率从 240 MHz 直接切换到 80/160 MHz 会卡死。

#### 解决方法:

此问题在 ESP-IDF V2.1 及更高版本中自动绕过。

#### 详细解决方法:

建议使用以下两种模式:

- (1) 2 MHz <-> 40 MHz <-> 80 MHz <-> 160 MHz
- (2) 2 MHz <->40 MHz <->240 MHz

#### 修复:

此问题已在芯片版本1中修复。

3.6. 同时有 GPIO 和 RTC\_GPIO 功能的 pad 的上拉下拉电阻只能由 RTC\_GPIO 的上拉下拉寄存器控制。

#### 描述:

这些 pad 的 GPIO 上拉下拉配置寄存器字段不能使用。



#### 解决方法:

ESP-IDF V2.1 及更高版本的 GPIO 驱动自动绕过此问题。

#### 详细解决方法:

GPIO 和 RTC\_GPIO 都使用 RTC\_GPIO 寄存器。

### 3.7. Audio PLL 使用频率有限制。

#### 描述:

当配置 Audio PLL 频率时,不会用到配置寄存器 sdm0 和 sdm1,这样就限制了 PLL 频率可以配置的范围和精度。

版本 0 ESP32 芯片的 Audio PLL 频率公式如下:

$$f_{\text{out}} = \frac{f_{\text{xtal}}(sdm2+4)}{2(odiv+2)}$$

版本 1 及之后的 ESP32 芯片已修复此问题, Audio PLL 频率公式如下:

$$f_{\text{out}} = \frac{f_{\text{xtal}}(sdm2 + \frac{sdm1}{2^8} + \frac{sdm0}{2^{16}} + 4)}{2(odiv+2)}$$

#### 解决方法:

在 ESP-IDF V3.0 及更高版本中通过 I2S 驱动程序设置 Audio PLL 频率时,会自动考虑相关的频率公式。但是对于版本 0 ESP32 芯片,Audio PLL 的使用频率仍然有限制。

#### 修复:

此问题已在芯片版本1中修复。

# 3.8. 由于 flash 启动的速度慢于芯片读取 flash 的速度,芯片上电或 Deep-sleep 醒来后,会随机发生一次看门狗复位。

#### 描述:

如果 ESP32 在 flash 可读之前就进行读取,则无效数据会使启动失败,这时会发生看门狗复位。如果 ESP32 VDD\_SDIO 用作 flash 电源,则芯片上电和 Deep-sleep 醒来时都可能发生看门狗复位。



#### 解决方法:

- (1) 更换更快的 flash,要求 flash 上电到可读的时间小于 800 µs。这种方法可以绕过芯片上电和 Deep-sleep 醒来时的看门狗复位。
- (2) Deep-sleep 醒来后的看门狗复位问题在 ESP-IDF V2.0 及更高版本中自动绕过(延迟时间可以根据需要配置)。具体方式是从 Deep-sleep 醒来后首先读取 RTC fast memory 中的指令,等待一段时间,然后再读取 flash。

#### 修复:

此问题已在芯片版本 3 (ECO V3) 中修复。

### 3.9. CPU 在访问外部 SRAM 时会小概率发生读写错误。

#### 描述:

CPU 在执行下面汇编指令访问外部 SRAM 时会小概率发生错误:

store.x at0, as0, n
load.y at1, as1, m

其中 store.x 表示 x 位写操作, load.y 表示 y 位读操作, 且 as0+n 和 as1+m 访问的外部 SRAM 的地址相同。

- 指令可以是连续的,也可以包含在同一个流水线中(少于4个中间指令,并且没有流水线刷新)。
- x>=y 时,写数据会丢失。(注意: 当 load 和 store 都是 32-bit 值时,写数据只有在第一个和第二个指令之间发生中断时才发生。)
- x<y时,写数据会丢失,且读数据错误。

#### 解决方法:

当外部 SRAM 在 ESP-IDF V3.0 及更高版本中启用时,此问题自动绕过。

#### 详细解决方法:

- x>=y 时,在 store.x 和 load.y 之间插入 4 个 nop 指令。
- x<y 时,在 store.x 和 load.y 之间插入 memw 指令。

#### 修复:

此问题已在芯片版本 3 (ECO V3) 中修复。



### 3.10. 双核 CPU 在读不同地址空间时可能会发生错误。

#### 描述:

双核情况下,一个 CPU 的总线在读 A (0x3FF0\_0000 ~ 0x3FF1\_EFFF) 地址空间,而另一个 CPU 的总线在读 B (0x3FF4\_0000 ~ 0x3FF7\_FFFF) 地址空间,读 B 地址空间的 CPU 可能会发生错误。

#### 解决方法:

此问题在 ESP-IDF V3.0 及更高版本中自动绕过。

#### 详细解决方法:

以下两种方法都可以使用:

- 一个 CPU 在读 A 地址空间时,通过加锁和中断的方式来避免另一个 CPU 发起对 B 地址空间的读操作。
- 一个 CPU 在读 A 地址空间之前,加一个此 CPU 读 B 地址空间(非 FIFO 地址空间,如 0x3FF40078)操作,并且要保证读 B 地址空间操作和读 A 地址空间操作是原子的。

#### 修复:

此问题已在芯片版本 3 (ECO V3) 中修复。

# 3.11. 当一些 RTC 外设的电源打开时,GPIO36 和 GPIO39 的数字输入 会被拉低约 80 ns。

#### 描述:

打开以下 RTC 外设的电源会发生此问题:

- SARADC1 传感器
- SARADC2 传感器
- AMP 传感器
- HALL 传感器

#### 解决方法:

当用户决定把用于控制以上传感器的电源域打开时,应当忽略来自 GPIO36 和 GPIO39 的输入。



### 3.12. LEDC 递减渐变, duty 值溢出错误。

#### 描述:

在配置 LEDC 为递减渐变且 LEDC\_DUTY\_SCALE\_HSCH<sub>n</sub> 为 1 的情况下,当 duty 值为 2LEDC\_HSTIMERx\_DUTY\_RES 时,下一次 duty 变化应该为 2LEDC\_HSTIMERx\_DUTY\_RES — 1,但是实际上 duty 值等于 2LEDC\_HSTIMERx\_DUTY\_RES+1,即出现 duty 值溢出的错误。(HSCH<sub>n</sub> 代表高速通道,<sub>n</sub> 为 0-7;HSTIMERx 代表高速定时器,<sub>x</sub> 为 0-3。)

对于低速通道,存在同样的问题。

#### 解决方法:

此问题在 ESP-IDF commit ID 为 b2e264e 及以后版本的 LEDC 驱动中已自动绕过,并将于 ESP-IDF V3.1 中发布。

#### 详细解决方法:

使用 LEDC 的过程中,应避免以下三个条件同时成立:

- 1. LEDC 启动递减渐变功能;
- 2. LEDC 渐变过程中 scale 寄存器设置为 1;
- 3. LEDC 递减渐变开始时刻或者过程中的某一时刻,duty 值为 2LEDC\_HSTIMERx\_DUTY\_RES 或 2LEDC\_LSTIMERx\_DUTY\_RES。

### 3.13. ESP32 CAN 相关问题

3.13.1. 处于复位模式或总线关闭恢复状态时的接收错误计数器 (REC) 数值仍会变化。

#### 描述:

当 CAN 控制器处于复位模式(即 RESET\_MODE 位置 1 或由于总线关闭)或总线关闭恢复状态时,接收错误计数器(REC)的数值仍会变化,这会引发以下问题:

- 错误状态位可能发生改变,进而触发错误报警限制中断。
- REC > 0 可能导致 CAN 控制器无法从总线关闭状态恢复。

#### 解决方法:

进入复位模式时,应将 LISTEN\_ONLY\_MODE 置位,此时 REC 数值不会变化。退出复位模式前或总线关闭恢复完成时,再恢复正常的操作模式。



#### 3.13.2. 总线关闭恢复期间、错误状态位未被冻结。

#### 描述:

当 CAN 控制器处于总线关闭恢复过程中时,必须等待总线上出现 128 次总线空闲信号(连续 11 个隐性位),才能再次进入主动错误状态。剩余的总线空闲信号由发送错误计数器 (TEC) 指示。由于错误状态位在总线恢复期间未冻结,因此当发送错误计数器低于用户设置的错误报警限制数值(默认值为 96)时,错误状态位将发生变化,从而导致在总线关闭恢复完成之前触发错误报警限制中断。

#### 解决方法:

在总线关闭恢复过程中,错误报警限制中断并不一定指示恢复过程已完成。用户需检查 STATUS NODE BUS OFF 位来验证恢复过程是否完成。

#### 3.13.3. 总线关闭恢复后发送的数据出错。

#### 描述:

总线关闭恢复完成后,CAN 控制器下一次发送的数据可能出错(即不符合 CAN 数据帧格式)。

#### 解决方法:

一旦通过错误报警限制中断检测到总线关闭恢复完成,CAN 控制器应先进入复位模式来复位控制器的内部信号,随后退出复位模式。

#### 3.13.4. CPU 读取中断寄存器信息时可能导致发送中断信号丢失。

#### 描述:

CPU 通过读取 INTERRUPT\_REG 寄存器来复位 CAN 控制器的中断信号。如果在同一个 APB 时钟周期内 CAN 控制器刚好产生发送中断信号,则发送中断信号丢失。

#### 解决方法:

数据等待发送完成期间(即发送请求已发起),每一次读取 INTERRUPT\_REG 后,用户都应检查 STATUS\_TRANSMIT\_BUFFER 位。如果 STATUS\_TRANSMIT\_BUFFER 置位而 CAN\_TRANSMIT\_INT\_ST 没有置位,则说明发送中断信号丢失。

### 3.13.5. 接收到错误的数据帧可能导致下一次接收到的数据字节无效。

#### 描述:

当 CAN 控制器接收数据帧时,如果在数据段或 CRC 字段中发生位错误或填充错误,则下一次接收到的数据可能发生字节移位或丢失。因此,下一次接收的数据帧(包括由验收滤波器滤出的数据帧)应视为无效。



#### 解决方法:

用户可以通过置位 INTERRUPT\_BUS\_ERR\_INT\_ENA 并在接收到总线错误中断时,读取 ERROR\_CODE\_CAPTURE\_REG 来检测错误类型及错误位置。如果符合错误产生条件(在 数据段或 CRC 字段发生位错误或填充错误),可以采用以下两种解决方法:

- CAN 控制器可以发送 0 字节的空数据帧来复位 CAN 控制器的内部信号。建议给空数据帧分配一个不会被任何 CAN 总线上的节点接收的 ID。
- 硬件复位 CAN 控制器(需要保存并恢复当前寄存器的数值)。

#### 3.13.6. 仲裁失败后, 帧间间隔期间的第 3 bit 上的显性位不会被当做帧起始 (SOF) 信号。

#### 描述:

CAN2.0B 协议规定帧间间隔期间的第 3 bit 上的显性位应当被当做帧起始 (SOF) 信号。因此, CAN 节点应在下一个 bit 上接收或发送(即参与竞争仲裁)ID 字段。

当 ESP32 CAN 控制器失去仲裁并且下一个帧间间隔期间检测到第 3 位为显性时,ESP32 CAN 控制器不会将其视作 SOF 并且不会参与竞争仲裁(即,不会重传数据)。

#### 解决方法:

无。

3.13.7. 当错误界定符的第 8 bit 为显性时, CAN 控制器不能进入被动错误状态。

#### 描述:

当 CAN 控制器发送数据并且 TEC 的值为 120~127 时,发送错误帧会使 TEC 增加 8 并且 CAN 控制器会进入被动错误状态(CAN 2.0B 协议规定 TEC >= 128 时,CAN 节点应进入错误被动状态)。但是,如果错误界定符的第 8 bit 为显性时,TEC 仍会增加 8,而CAN 控制器不会进入被动错误状态。再次发送错误帧后 CAN 控制器才会进入被动错误状态。注意,由于错误界定符的第 8 bit 为显性,CAN 控制器仍会产生协议规定的过载帧。

#### 解决方法:

无。

3.13.8. ESP32 CAN 在仲裁失败后的帧间间隔期间等待了挂起时间。

#### 描述:

CAN2.0B 协议规定作为发送器并处于被动错误态的 CAN 节点应在随后的帧间间隔内等待挂起时间。但是,作为接收器的被动错误态 CAN 节点是不需要等待挂起时间的。



当 CAN 控制器处于被动错误态并且失去仲裁(转为接收器)时,它仍将在随后的帧间间隔中等待挂起时间。这导致 CAN 控制器的重传延后,如果在其等待帧间间隔挂起时间期间,另一个节点发送数据,则 CAN 控制器不会参与竞争仲裁。

#### 解决方法:

无。

3.13.9. 当 CAN 控制器作为发送器在仲裁段发生填充错误时,在随后的错误帧或过载帧中发生的错误将不会使 TEC 的数值增加。

#### 描述:

CAN2.0B 协议规定,CAN 控制器发送数据时如果在仲裁字段中检测到填充错误,应发送错误帧,但是 TEC 不应增加(错误计数规则 3 中的特例 2)。CAN 控制器能够满足这一规定。

但是,若在随后发生的错误帧或过载帧中遇到以下两种情况时,TEC 数值将不能按照 CAN2.0B 协议要求实现增加:

- 在主动错误标志或过载标志期间发生位错误(规则 4)。
- 在主动错误标志、被动错误标志或过载标志之后检测到过多的显性位(规则 6)。

#### 解决方法:

无。

3.13.10.|e| > SJW(N) 的负相位误差,将使之后发送的位数据左移。

#### 描述:

当 CAN 控制器遇到具有负相位误差的隐性至显性沿(即较早采样)时,将按照 CAN2.0B 协议要求利用再同步来校正相位误差。但是,如果 CAN 控制器作为发送器并且遇到 e < 0 及 |e| > SJW 的负相位误差,则在相位误差之后发送的位信息将左移一位,导致后续发送的帧内容(即,DLC,数据字节,CRC 序列)被破坏。

#### 解决方法:

无。

3.14. ESP32 GPIO 可能无法正确触发中断。

#### 描述:

如果多个 GPIO 管脚配置了沿中断,则 ESP32 硬件可能无法正确触发中断。



#### 解决方法 1:

要实现 GPIO 的上升沿中断、按照下面的步骤实现:

- 1. 配置 GPIO 的中断类型为高;
- 2. 配置 CPU 的中断类型为 edge;
- 3. CPU 的中断服务响应后,把 GPIO 的中断类型改为低。此时会发生第二次中断,需要 CPU 忽略这次中断服务程序。

同理、要实现 GPIO 的下降沿中断、则按如下步骤进行配置:

- 1. 配置 GPIO 的中断类型为低;
- 2. 配置 CPU 的中断类型为 edge;
- 3. CPU 的中断服务响应后,把 GPIO 的中断类型改为高。此时会发生第二次中断,需要 CPU 忽略这次中断服务程序。

#### 解决方法 2:

假设 GPIO0~GPIO31为 Group1, GPIO32~GPIO39为 Group2,则:

- 一个 group 中同时只能有一个沿中断;如果有一个沿中断,则不能有电平中断。
- 一个 group 中如果没有沿中断,则可以有多组电平中断。

### 3.15. ESP32 芯片特定条件下会出现 live lock 导致中断看门狗错误。

#### 描述:

使用 ESP32 ECO V3 芯片,当程序同时满足下列条件时,会出现 live lock(活锁)现象,导致 CPU 一直处于访存状态,不能继续执行指令。

- 1. 双核系统;
- 2. 四条访问外存的指令/数据总线 (IBUS/DBUS) 中,有 3 条总线同时发起对同一个 cache 组的访问请求,并且三个 cache 请求均缺失。

#### 解决方法:

发生 live lock 时,软件主动或被动识别并解锁 cache line 竞争,之后两个核按队列节拍分时完成各自的 cache 操作,解锁 live lock。详细过程如下:

- 1. 当两个核执行的指令均不在代码临界区中时出现 live lock, 系统各类型中断会主动解除 cache line 竞争,解锁 live lock;
- 2. 当两个核执行的指令位于代码临界区中时出现 live lock, 在临界区中, 系统会屏蔽 3 级及以下中断。因此软件预先为两个核各设置一个高优先级(4 级或 5 级)中断, 将它们绑定到同一个定时器, 并选择合适的定时器超时门限。由于 live lock 产生的



定时器超时中断会迫使两个核均进入高优先级中断处理程序,从而释放两个核的 IBUS 以达到解锁 live lock 目的。解锁过程通过 3 个阶段完成:

- a. 第 1 阶段两个核均进行等待以清空 CPU write buffer;
- b. 第 2 阶段一个核 (Core 0) 等待, 另一个核 (Core 1) 执行;
- c. 第 3 阶段 Core 1 等待, Core 0 执行。

# 3.16. CPU 访问 0x3FF0\_0000 ~ 0x3FF1\_EFFF 与 0x3FF4\_0000 ~ 0x3FF7 FFFF 两段地址空间存在限制。

#### 描述:

- 1. 落在这两段地址空间的 CPU 读操作具有推测性,推测性读操作会导致程序描述的行为与硬件的真实行为不一致。
- 2. 如果两个 CPU 同时连续访问 0x3FF0\_0000 ~ 0x3FF1\_EFFF 地址空间的内容,其中的一些访问可能丢失。
- 3. CPU 通过 0x3FF4\_0000 ~ 0x3FF7\_0000 地址空间读 FIFO 时, FIFO 的读指针会被延时更新。CPU 频率升高后, CPU 发起的两次连续读 FIFO 时间间隔缩短。当新的读 FIFO 请求到来时, FIFO 读指针还没有更新, 这会导致 CPU 读到前一次读 FIFO的值。

#### 解决方法:

- 1. 落在这两段地址空间的 CPU 访问均需要在对应的操作前加入 "MEMW" 指令。即在 C/C++ 中,软件访问这两段地址内的寄存器时需要加上 "volatile" 属性。
- 2. 当 CPU 频率为160 MHz 时,在两次连续读 FIFO 之间添加 6 个 "nop" 指令。CPU 频率为 240 MHz 时,在两次连续读 FIFO 之间添加 7 个 "nop" 指令。

### 3.17. UART fifo\_cnt 与 FIFO 指针不一致。

#### 描述:

使用 DPORT 读取 UART fifo\_cnt 及 FIFO 读写指针时,若软件的读操作被中断打断,则不会读取到 真实数据,FIFO 读指针不会减 1,但 fifo\_cnt 会错误地减 1。

#### 解决方法:

使用 DPORT 读取 FIFO 时,需根据 FIFO 读写指针计算真实数据。



| V1                                           | V3       |
|----------------------------------------------|----------|
| 10)                                          | <b>✓</b> |
| 10)                                          |          |
|                                              | <b>~</b> |
| ~                                            |          |
| ~                                            |          |
| V                                            |          |
| V                                            |          |
| <ul><li>✓</li><li>★ (无此功能, 无法预知结果)</li></ul> |          |
|                                              |          |

#### 图例:

✔ - 操作正确执行

× - 操作失败

## 3.18. CPU 访问不同版本芯片的外设寄存器存在限制。

#### 描述:

由于 3.3、3.10 和 3.16 章节描述的原因,在不同版本芯片中,CPU 使用 0x3FF0\_0000 ~ 0x3FF1\_EFFF、0x3FF4\_0000 ~ 0x3FF7\_FFFF 和 0x6000\_0000 ~ 0x6003\_FFFF 地址访问外设寄存器时需注意:



乐鑫 IOT 团队 www.espressif.com

#### 免责申明和版权公告

本文中的信息,包括供参考的 URL 地址,如有变更,恕不另行通知。

文档"按现状"提供,不负任何担保责任,包括对适销性、适用于特定用途或非侵权性的任何担保,和任何提案、规格或样品在他处提到的任何担保。本文档不负任何责任,包括使用本文档内信息产生的侵犯任何专利权行为的责任。本文档在此未以禁止反言或其他方式授予任何知识产权使用许可,不管是明示许可还是暗示许可。

Wi-Fi 联盟成员标志归 Wi-Fi 联盟所有。蓝牙标志是 Bluetooth SIG 的注册商标。 文中提到的所有商标名称、商标和注册商标均属其各自所有者的财产,特此声明。

版权归© 2020 乐鑫所有。保留所有权利。