# SYSTÈMES D'EXPLOITATION

CONCEPTS ET IMPLÉMENTATION APPLIQUÉS À L'ARCHITECTURE INTEL X86

ABDELHAMID HADJERI, ANAÏS GANTET SUPPORT DE SLIDES FORTEMENT INSPIRÉ DE CELUI DE S. DUVERGER (TLSSEC 2015-2021)

TLS-SEC 2024-2025

- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

#### **ASPECTS PRATIQUES**

## 1/3 du module "Protection des systèmes d'exploitation"

- 3 CM, 3 TP
- Avec cours sur sécurité Linux (E. Lacombe)
- Avec cours sur sécurité Windows (S. Peyrefitte + S. Garrelou?)

#### **ASPECTS PRATIQUES**

## 1/3 du module "Protection des systèmes d'exploitation"

- 3 CM, 3 TP
- Avec cours sur sécurité Linux (E. Lacombe)
- Avec cours sur sécurité Windows (S. Peyrefitte + S. Garrelou?)

## Modalités d'évaluation

- Examen "sur table"
- Projet de programmation secos-ng/tp\_exam pour points bonus (max 8) sur la note de l'examen final



## APERÇU DU PROJET SECOS-NG



Architecture du projet SecOS

## APERÇU DU PROJET SECOS-NG



## **BUT** DE CE COURS

# Objectif

- aborder la programmation des OS
- en particulier du point de vue du CPU

#### BUT DE CE COURS

# Objectif

- aborder la programmation des OS
- en particulier du point de vue du CPU

## Plan d'action

- Modes d'exécution du CPU (protégé essentiellement)
- Mémoire (segmentation, pagination)
- Exceptions/interruptions
- Appels systèmes
- Processus/tâches utilisateurs

## Dans ce cours, quelques éléments de réponse aux questions

## D'un développeur d'OS

- Sur quels mécanismes matériels s'appuyer pour mettre en place de la ségrégation mémoire?
  - ► Choix de la technologie
  - ► Choix de la stratégie d'allocation mémoire
- Quelles précautions prendre lors de l'implémentation de routines d'interruptions?
- Choix d'utilisation des niveaux de privilèges?

## Dans ce cours, quelques éléments de réponse aux questions

## D'un développeur d'OS

- Sur quels mécanismes matériels s'appuyer pour mettre en place de la ségrégation mémoire?
  - ► Choix de la technologie
  - Choix de la stratégie d'allocation mémoire
- Quelles précautions prendre lors de l'implémentation de routines d'interruptions?
- Choix d'utilisation des niveaux de privilèges?

#### Et en audit?

- Comment l'OS gère la ségrégation mémoire entre noyau et applications?
  - Utilisation ou non de la segmentation?
  - ► Configuration des tables de segmentation?
  - Configuration des tables de pagination?
  - Allocation statique, dynamique?
  - Zone de mémoires partagées?
- Comment l'OS gère les signaux d'entrée/sortie?
- Vulnérabilités dans les routines d'appels système exposés aux applications?
- Quelle utilisation des niveaux de privilèges?
- etc.

## SUR L'EXEMPLE DU PROCESSEUR X86 32 BITS (MODE PROTÉGÉ)



- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

### LE BIOS HISTORIQUE

## État initial du CPU

- Mode réel, Boot Strap Processor (BSP)
- premières instructions :
  - ► oxffffffo (max\_addr max\_insn\_sz)

  - ► la flash ROM du BIOS y est mappée ► puis saute en oxfoooo (BIOS code area)

#### LE BIOS HISTORIQUE

#### État initial du CPU

- Mode réel, Boot Strap Processor (BSP)
- premières instructions :
  - ► oxfffffffo (max addr max insn sz)
  - la flash ROM du BIOS y est mappée
  - ▶ puis saute en oxfoooo (BIOS code area)

## Basic Input Output System (B.I.O.S.)

- Responsable de l'initialisation des composants essentiels du système
  - ► Contrôleur de RAM
  - ► Table de gestion des interruptions
  - ► Tables ACPI (gestion de l'énergie entre autre)

### **BOOT SECTOR & BOOT LOADER**

## Secteur d'amorçage (boot sector)

Le BIOS maintient une liste de périphériques de démarrage

■ HDD, disquette, clé USB, ...

#### **BOOT SECTOR & BOOT LOADER**

## Secteur d'amorçage (boot sector)

Le BIOS maintient une liste de périphériques de démarrage

■ HDD, disquette, clé USB, ...

### **Boot Sector**

- contenu dans 512 octets, se termine par "\x55\xAA" (marqueur)
- chargé par le BIOS en 0x7c00
- chargera en mémoire le Boot Loader

#### **BOOT SECTOR & BOOT LOADER**

#### Exemple: cas d'un HDD

- Tables de partitions, boot flag
- Master Boot Record, premier secteur du disque CHS(0,0,0)
- Volume Boot Record, premier secteur d'une partition bootable

```
# dd if=/dev/sda bs=512 count=1 of=boot sector
# objdump -D -b binary -m i386 boot sector
00000000 <.data>:
   o: eb 63
                             jmp
                                    0x65
   2: 90
                             nop
[\ldots]
  65: fa
                            cli
  66: 90
                            nop
  67: 90
                            nop
  68: f6 c2 80
                                    $0x80,%dl
                            test
  6b: 74 05
                            jе
                                    0X72
  6d: f6 c2 70
                            test
                                    $0x70,%dl
  70: 74 02
                            jе
                                    0X74
  72: b2 80
                            mov
                                    $0x80,%dl
                                   $0xc031,$0x7c79
  74: ea 79 7c 00 00 31 co ljmp
[...]
 1fe: 55 aa
```

#### **Boot Loader**

- son but est de charger le noyau de l'OS
- simplifier son démarrage (mode protégé, ...)
- plus gros qu'un boot sector (mini-os parfois)
- passerelle entre le noyau et le BIOS :
  - détecte les périphériques de stockage
  - parcourt les systèmes de fichiers
  - récupère les system map (ie. taille de la RAM)

```
0.000000] e820: BIOS-provided physical RAM map:
0.0000001
         BTOS-e820:
                    usable
         BIOS-e820:
                    [mem oxooooooooooooooooooooooooooffff]
0.0000001
                                                              reserved
0.0000001
         BIOS-e820:
                        oxooooooooodcooo-oxooooooooofffffl
                                                              reserved
         BIOS-e820:
                    [mem 0x00000000000100000-0x00000000affeffff]
                                                              usable
0.0000001
                    [mem oxoooooooafffoooo-oxoooooooafffefff]
0.0000001
         BIOS-e820:
                                                              ACPI data
         BIOS-e820:
                    [mem oxoooooooaffffooo-oxoooooooafffffff]
                                                              ACPI NVS
0.0000001
         BIOS-e820:
                    [mem oxooooooofdoooooo-oxooooooofd7fffff]
                                                              reserved
0.000000]
                    [mem oxooooooofecoooo-oxooooooofecoofff]
0.0000001
         BIOS-e820:
                                                              reserved
         BIOS-e820:
                    [mem oxooooooofeeoooo-oxooooooofeeoofff]
                                                              reserved
0.000000]
         BIOS-e820:
                    [mem oxoooooooffcooooo-oxoooooooffffffff]
                                                              reserved
0.0000001
                    [mem 0x00000001000000000-0x000000014ffffff]
                                                              usable
0.0000001
         BIOS-e820:
```

# QUELQUES BOOTLOADERS CÉLÈBRES

- LILO, historique et minimaliste
- u-Boot, dans l'embarqué (ARM, ...)
- GRUB, spécification multi-boot, très courant

- 1 Introduction
- 2 La phase de démarrage

### 3 Les modes opératoires

- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

### Modes d'opération du CPU

## Les différents modes

- réel
- virtuel 8086
- system management (SMM)
- protégé
- IA32e (x86-64)
- virtualisé (VMX)

#### Modes d'opération du CPU

#### Les différents modes

- réel
- virtuel 8086
- system management (SMM)
- protégé
- IA32e (x86-64)
- virtualisé (VMX)

# Leurs conséquences

- le cpu est dans un seul mode à la fois
- transitions de modes peuvent être complexes
- environnement d'exécution est très différent selon le mode
  - quantité de mémoire adressable
  - modes d'adressages (niveau instruction assembleur)
  - gestion des interruptions/exceptions
  - ▶ instructions invalides/non autorisées

## RAPPELS ASM x86



## RAPPELS ASM x86



## Registres généraux

- multi-usage [r,e]ax, [r,e]bx, [r,e]cx, [r,e]dx, [r,e]si, [r,e]di
- pour la pile [r,e]sp, [r,e]bp
- en 64 bits r8-r15
  - selon le mode d'exécution (16,32,64) et/ou l'usage de préfixe
  - ► ax = 16 bits, eax = 32 bits, rax = 64 bits

# RAPPELS ASM x86 (2)

# Registres de segments (sélecteurs)

```
cs, ss, ds, es, fs, gs

mov [ax], oxdead DS:ax = oxdead FS:ax = oxdead push ax jump ax saute en CS:ax ES:di = DS:si
```

## RAPPELS ASM x86 (2)

# Registres de segments (sélecteurs)

```
cs, ss, ds, es, fs, gs

mov [ax], oxdead DS:ax = oxdead FS:ax = oxdead push ax jump ax saute en CS:ax ES:di = DS:si
```

## Registres systèmes

- controle:cro, cr2, cr3, cr4
  - permettent d'activer des fonctionnalités du cpu
  - ▶ dont le passage mode réel/protégé (cro.pe)
  - ► d'activer la pagination (cro.pg, cr3)
  - ▶ ...
- segmentation:gdtr, idtr, ltr, tr
- model specific : MSRs

## RAPPELS ASM x86 (3)





# Historique

- premiers x86 : 8086, 80186, 80286 (pseudo mode protégé)
- état initial du cpu
- permet interaction facile avec le BIOS
- mode d'exécution 16 bits, adressage de 20 bits
- pas de protections (niveaux de privilèges)

# Historique

- premiers x86 : 8086, 80186, 80286 (pseudo mode protégé)
- état initial du cpu
- permet interaction facile avec le BIOS
- mode d'exécution 16 bits, adressage de 20 bits
- pas de protections (niveaux de privilèges)

## Premiers OS de l'IBM/PC compatible

- MS-DOS
- OS/2
- Windows < 3.1

## Des segments de 64K

■ adressage mémoire en mode 16 bits

mov ax, 0x1234 mov [ax], oxdead

## Des segments de 64K

■ adressage mémoire en mode 16 bits

```
mov ax, 0x1234 mov [ax], oxdead
```

- registre d'offset sur 16 bits  $\Rightarrow$  2<sup>16</sup> = 64KB
- bus d'adressage sur 20 bits  $\Rightarrow$  2<sup>20</sup> = 1MB
- usage des registres de segments
- calcul du cpu : adresse = selecteur \* 16 + offset

```
mov ds, 0x100
mov [0x234x], 0xdead ---> 0x100 << 4 + 0x234 = 0x1234
```

### Des segments de 64K

■ adressage mémoire en mode 16 bits

```
mov ax, 0x1234 mov [ax], oxdead
```

- registre d'offset sur 16 bits  $\Rightarrow$  2<sup>16</sup> = 64KB
- bus d'adressage sur 20 bits  $\Rightarrow$  2<sup>20</sup> = 1MB
- usage des registres de segments
- calcul du cpu : adresse = selecteur \* 16 + offset

```
mov ds, 0x100
mov [0x234x], 0xdead ---> 0x100<<4 + 0x234 = 0x1234
mov ds, 0xffff
mov [0xffff], 0xdead ---> 0xffff<<4 + 0xffff = 0x10ffef</pre>
```

> 1MB ! wrap around

# Montre rapidement ses limites

- les OS deviennent plus gros/complexes/gourmands
- arrivée du multimédia
- limitation de la mémoire à 1MB inacceptable
- si une application plante, tout plante!

### LE MODE RÉEL

# Montre rapidement ses limites

- les OS deviennent plus gros/complexes/gourmands
- arrivée du multimédia
- limitation de la mémoire à 1MB inacceptable
- si une application plante, tout plante!
- ... passage en mode protégé

#### LES MODES EXOTIQUES

# System Management Mode

- mode le plus privilégié
- utilisé par les firmwares (BIOS)
- configuré au boot (SMRAM)
- accessible via une System Management Interrupt (SMI)
- généralement difficilement accessible

#### LES MODES EXOTIQUES

### System Management Mode

- mode le plus privilégié
- utilisé par les firmwares (BIOS)
- configuré au boot (SMRAM)
- accessible via une System Management Interrupt (SMI)
- généralement difficilement accessible

#### **VMX**

- gestion de la virtualisation matérielle
- 2 modes d'exécution
  - vmx-root, pour l'hyperviseur (VMM)
  - vmx-nonroot, pour la(es) machine(s) virtuelle(s) (VM)
- permet de filtrer la plupart des évènements systèmes :
  - ► instructions sensibles
  - ► interruptions/exceptions
  - la gestion de la mémoire
  - accès aux périphériques
- proposer une vision contrôlée de la machine

### LE MODE PROTÉGÉ

# Adressage 32 bits mais pas que

- arrivé avec le 80386 (d'où les i386 ...)
- support des modes 16 et 32 bits
- émulation du mode réel (v8o86)

### LE MODE PROTÉGÉ

### Adressage 32 bits mais pas que

- arrivé avec le 80386 (d'où les i386 ...)
- support des modes 16 et 32 bits
- émulation du mode réel (v8o86)

# Qui dit protégé ... dit

- segmentation, pagination
- niveaux de privilèges
- changement de tâche matériel (task switch)

|   | ( ) (          | ) ( | ( )     | )   | )<br>(<br>)         |
|---|----------------|-----|---------|-----|---------------------|
|   | <              |     |         |     | <br>><br>\<br>      |
| / | <br> <br> <br> |     | use<br> | TP0 | _   <br> \/<br>_/ \ |

- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

# LA SEGMENTATION (EN MODE PRIVILÉGIÉ)

**SEGMENTATION: MOTIVATIONS** 

# GESTION MÉMOIRE DU MODE PROTÉGÉ

## Espace mémoire en 32 bits

- Espace linéaire de 32 bits  $\Rightarrow 2^{32} = 4GB$
- Pendant un temps supérieur à la RAM installée
- Segmentation possible de cet espace
- Adressage relatif au début d'un segment (adresse logique)
- Permet une isolation des portions de l'espace linéaire

### GESTION MÉMOIRE DU MODE PROTÉGÉ

### Espace mémoire en 32 bits

- Espace linéaire de 32 bits  $\Rightarrow$  2<sup>32</sup> = 4GB
- Pendant un temps supérieur à la RAM installée
- Segmentation possible de cet espace
- Adressage relatif au début d'un segment (adresse logique)
- Permet une isolation des portions de l'espace linéaire

## La segmentation

- Extension du principe de segments du mode réel
- Modèles flat/protected flat/multi-segment
- Des segments avec des propriétés : type, taille, droits

# LA SEGMENTATION (EN MODE PRIVILÉGIÉ)

**SEGMENTATION: DÉFINITION** 

# Le descripteur de segment

- base et limite
- type de segment
  - ► code (X,RX), data (R,W,RW)
  - ▶ système : TSS, Task Gate, Interrupt Gate, Call Gate



Table 3-1. Code- and Data-Segment Types

| Type Field |    | Descriptor | Description |        |      |                                    |
|------------|----|------------|-------------|--------|------|------------------------------------|
| Decimal    | 11 | 10<br>E    | 9<br>W      | 8<br>A | Туре |                                    |
| 0          | 0  | 0          | 0           | 0      | Data | Read-Only                          |
| 1          | 0  | 0          | 0           | 1      | Data | Read-Only, accessed                |
| 2          | 0  | 0          | 1           | 0      | Data | Read/Write                         |
| 3          | 0  | 0          | 1           | 1      | Data | Read/Write, accessed               |
| 4          | 0  | 1          | 0           | 0      | Data | Read-Only, expand-down             |
| 5          | 0  | 1          | 0           | 1      | Data | Read-Only, expand-down, accessed   |
| 6          | 0  | 1          | 1           | 0      | Data | Read/Write, expand-down            |
| 7          | 0  | 1          | 1           | 1      | Data | Read/Write, expand-down, accessed  |
|            |    | С          | R           | Α      |      |                                    |
| 8          | 1  | 0          | 0           | 0      | Code | Execute-Only                       |
| 9          | 1  | 0          | 0           | 1      | Code | Execute-Only, accessed             |
| 10         | 1  | 0          | 1           | 0      | Code | Execute/Read                       |
| 11         | 1  | 0          | 1           | 1      | Code | Execute/Read, accessed             |
| 12         | 1  | 1          | 0           | 0      | Code | Execute-Only, conforming           |
| 13         | 1  | 1          | 0           | 1      | Code | Execute-Only, conforming, accessed |
| 14         | 1  | 1          | 1           | 0      | Code | Execute/Read, conforming           |
| 15         | 1  | 1          | 1           | 1      | Code | Execute/Read, conforming, accessed |

### Tables de descripteurs

- Global Descriptor Table (GDT), gdtr
  - unique pour chaque coeur d'un cpu
  - ► 8192 entrées max, première entrée vide
- Local Descriptor Table (LDT), ldtr
  - ► locale à une tâche
  - ► son propre descripteur se trouve dans la GDT
- Interrupt Descriptor Table (IDT), idtr
  - unique pour chaque coeur d'un cpu
  - utilisée pour les exceptions/interruptions

# TABLE DE DESCRIPTEURS DE SEGMENTS



# ... STOCKÉE EN MÉMOIRE



# LA SEGMENTATION (EN MODE PRIVILÉGIÉ)

**SEGMENTATION: UTILISATION** 

# LE REGISTRE GDTR



### Du sélecteur au descripteur de segment

### Le sélecteur de segment

- utilisé par les registres de segment
- permet l'accès à un descripteur
- chaque sélecteur définit
  - ▶ un niveau de privilège
  - ► une table (locale ou globale)
  - un indice de descripteur dans cette table
- partie visible au programmeur
- le cpu charge le descripteur dans des parties cachées du registre

# Du sélecteur au descripteur de segment

| 15 |    | 3 | 2  | 1  | 0  |
|----|----|---|----|----|----|
|    | SI |   | TI | RI | PL |

| Bits | Mnemonic | Description               | R/W |
|------|----------|---------------------------|-----|
| 15-3 | SI       | Selector Index            | R/W |
| 2    | TI       | Table Indicator           | R/W |
| 1-0  | RPL      | Requestor Privilege Level | R/W |



# MISE À JOUR DES SÉLECTEURS DE SEGMENTS



Comment demander au CPU de mettre à jour les sélecteurs?

# Comment demander au CPU de mettre à jour les sélecteurs?

- Pour les sélecteurs DS, SS, ES, FS, GS
  - ► Un simple mov sel\_val ds suffit

## Comment demander au CPU de mettre à jour les sélecteurs?

- Pour les sélecteurs DS, SS, ES, FS, GS
  - ► Un simple mov sel\_val ds suffit
- Pour CS
  - L'architecture x86 interdit l'utilisation de mov pour sa mise à jour (cf. documentation Intel) :(

MOV instruction Protected mode #UD If attempt is made to load the CS register.

## Comment demander au CPU de mettre à jour les sélecteurs?

- Pour les sélecteurs DS, SS, ES, FS, GS
  - ► Un simple mov sel\_val ds suffit
- Pour CS
  - L'architecture x86 interdit l'utilisation de mov pour sa mise à jour (cf. documentation Intel) :(

MOV instruction Protected mode #UD If attempt is made to load the CS register.

► Solution:ljump sel\_val eip\_val:)

### Du sélecteur au descripteur de segment

# Exemple de far jump

- encodage x86 permet de faire un saut long
- donne le sélecteur et l'offset
- le sélecteur est chargé dans cs et l'offset dans eip

# MODÈLES DE SEGMENTATION

### Le modèle "Multi-segments" : un segment disjoint par sélecteur



Multi-Segments

# MODÈLES DE SEGMENTATION

Le modèle "Flat" : tous les sélecteurs pointent vers des descripteurs couvrant la totalité de l'espace mémoire adressable



Flat

- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

#### LES RINGS

- mode réel n'avait qu'un seul niveau (ring o)
- mode protégé introduit des anneaux (ring level)
- permet d'isoler des composants logiciels de niveau
  - ► de confidentialité différents
  - d'intégrité différents



### NIVEAU DE PRIVILÈGES DES SÉLECTEURS ET DESCRIPTEURS

# Identification du niveau de privilèges

- CPL, Current Privilege Level, contenu dans cs
- RPL, Requestor Privilege Level, au niveau du sélecteur
- DPL, Descriptor Privilege Level, au niveau du descripteur
- potentiellement très complexe
  - ► interprétation différente selon le type de segment
  - transferts inter-segments (Gate)

### NIVEAU DE PRIVILÈGES DES SÉLECTEURS ET DESCRIPTEURS

## Identification du niveau de privilèges

- CPL, Current Privilege Level, contenu dans cs
- RPL, Requestor Privilege Level, au niveau du sélecteur
- DPL, Descriptor Privilege Level, au niveau du descripteur
- potentiellement très complexe
  - ► interprétation différente selon le type de segment
  - transferts inter-segments (Gate)

# Changements de niveau de privilèges

- on ne peut accéder à un segment de données plus privilégié
- on ne peut charger un descripteur de code qu'à niveau de privilège équivalent
  - ► aussi bien plus faible que plus privilégié
  - passer par des call gate ou interrupt gate
  - cas classique des appels systèmes (ring 3 vers ring o)
  - ► historiquement on passait par une interruption (ie. int ox80)

# Exemple de vérification de niveau de privilèges



Example 2: Privilege Check Passes



Example 1: Privilege Check Fails

#### FAISONS LE POINT

# Des descripteurs sécurisants

- les niveaux de privilèges isolent les composants : Qui?
- les bases et limites aussi à leur manière : Où/Combien?
- les attributs également (read, write, ...) : Quoi/Comment?

#### FAISONS LE POINT

# Des descripteurs sécurisants

- les niveaux de privilèges isolent les composants : Qui?
- les bases et limites aussi à leur manière : Où/Combien?
- les attributs également (read, write, ...) : Quoi/Comment?

## Du point de vue de la sécurité

- simulation d'une architecture harvard (contre von Neumann)
- imaginez un descripteur par buffer? anti-overflow
- Linux Kernel PaX protection: SEGMEXEC https://pax.grsecurity.net/docs/segmexec.txt

#### FAISONS LE POINT

# Des descripteurs sécurisants

- les niveaux de privilèges isolent les composants : Qui?
- les bases et limites aussi à leur manière : Où/Combien?
- les attributs également (read, write, ...) : Quoi/Comment?

## Du point de vue de la sécurité

- simulation d'une architecture harvard (contre von Neumann)
- imaginez un descripteur par buffer? anti-overflow
- Linux Kernel PaX protection: SEGMEXEC https://pax.grsecurity.net/docs/segmexec.txt

# Et pourtant ...

- les OS modernes n'utilisent pas la segmentation (modèle flat)
- quasiment disparue en 64 bits
- basent leur sécurité sur la pagination

|   | ( ) ( ) )<br>)( ) ( (<br>( ) ( ) ) |
|---|------------------------------------|
|   | <>                                 |
|   |                                    |
| / |                                    |

\\_\_\_\_\_

- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

#### LES INTERRUPTIONS ET LES EXCEPTIONS

## Intérêt

- éviter l'attente active et bloquer le CPU
- apporter une composante événementielle à l'OS
- être réveillé à la demande
  - ► appui sur une touche clavier
  - ► arrivée d'un paquet réseau
  - ► écoulement d'un quantum de temps

#### GESTION DES INTERRUPTIONS ET DES EXCEPTIONS

## Les sources d'exceptions

- générées par le CPU, en cas d'erreurs (#GP, #NP)
- générées par du code, (#BP)
- différentes natures
  - ► fault, on la gère et on re-exécute l'instruction
  - trap, on la gère et on continue après l'instruction
  - ► abort, non récupérable
- priorités entre exceptions générées simultanément
- code d'erreur accompagne parfois les exceptions

#### GESTION DES INTERRUPTIONS ET DES EXCEPTIONS

# Les sources d'interruptions

- générées par les périphériques
- ou par du code (int ox8o)
- différentes natures
  - ► irq, pour les périphériques
  - ► *smi*, par le mode SMM
  - nmi, par des périphériques souvent liés à l'ACPI
  - ▶ ipi, entre coeurs d'un CPU, entre CPUs (smp)
- certaines peuvent être masquées (via l'instruction cli)
- une fois masquées, le CPU est in-interruptible
- sauf dans le cas des *nmi* (Non Maskable Interrupts)

## General Protection Fault:#GP

- survient dans de nombreux cas
  - erreurs liées à la segmentation (taille, droits, pvl)
  - configuration invalide des registres de controle, MSRs
- du type fault
- fournit un code d'erreur
  - sélecteur de segment fautif, si erreur de segmentation
  - ou o pour les autres erreurs

### General Protection Fault:#GP

- survient dans de nombreux cas
  - erreurs liées à la segmentation (taille, droits, pvl)
  - configuration invalide des registres de controle, MSRs
- du type fault
- fournit un code d'erreur
  - sélecteur de segment fautif, si erreur de segmentation
  - ou o pour les autres erreurs

### Break Point:#BP

- survient lorsque l'instruction int3 est exécutée
- du type trap
- pas de code d'erreur

# Invalid Opcode :#UD

- survient lorsqu'une instruction est invalide
- du type fault
- pas de code d'erreur

## Invalid Opcode :#UD

- survient lorsqu'une instruction est invalide
- du type fault
- pas de code d'erreur

# Divide Error:#DE

- survient lorsque l'on effectue une division par zéro
- du type fault
- pas de code d'erreur

# LES FAUTES DE PAGES (#PF, PAGE FAULT)

# Concerne les erreurs liées à la pagination

- page non présente (pte.p/pde.p = ⊙)
- accès read/write
- accès user/supervisor

# LES FAUTES DE PAGES (#PF, PAGE FAULT)

# Concerne les erreurs liées à la pagination

- page non présente (pte.p/pde.p = 0)
- accès read/write
- accès user/supervisor

## Code d'erreur et CR2

- code d'erreur indique la nature de la faute
- le registre cr2 contient l'adresse fautive
- parfois différente de l'endroit où la faute est générée 0x804801e mov [0x1234], eax
- cr2 = 0x1234, faute générée en 0x804801e

#### GESTION DES INTERRUPTIONS ET DES EXCEPTIONS

### Fonctionnement

- qui dit interruption, dit reprise d'exécution
- nécessaire de sauvegarder l'état du CPU au moment de l'interruption
- on va parler
  - ► de pile d'interruption
  - d'Interrupt Gate (descripteur de segment d'interruption)
  - d'appels systèmes (implémentation historique)

#### GESTION DES INTERRUPTIONS ET DES EXCEPTIONS

### Fonctionnement

- qui dit interruption, dit reprise d'exécution
- nécessaire de sauvegarder l'état du CPU au moment de l'interruption
- on va parler
  - ► de pile d'interruption
  - d'Interrupt Gate (descripteur de segment d'interruption)
  - d'appels systèmes (implémentation historique)

## Comme pour la segmentation

- les gestionnaires (handlers) sont placés dans une table
- on parle d'Interrupt Descriptor Table (IDT)
- ressemble à une GDT, avec des descripteurs spécifiques
- localisée grace au registre idtr

#### LA TABLE DES INTERRUPTIONS IDT

- les descripteurs référencent des segments de code et un handler
- indiquent également le DPL nécessaire pour y accéder (généralement ring o)
- sauf le handler d'appels systèmes qui sera en ring 3 (linux 0x80)



### LES DESCRIPTEURS DE "GATE"



- Offset: A 32-bit value, split in two parts. It represents the address of the entry point of the Interrupt Service Routine.
- Selector: A Segment Selector with multiple fields which must point to a valid code segment in your GDT.
- Gate Type: A 4-bit value which defines the type of gate this Interrupt Descriptor represents. There are five valid type values:
  - 0b0101 or 0x5: Task Gate, note that in this case, the Offset value is unused and should be set to zero.
  - 0b0110 or 0x6: 16-bit Interrupt Gate
  - 0b0111 or 0x7: 16-bit Trap Gate
  - 0b1110 or 0xE: 32-bit Interrupt Gate
  - 0b1111 or 0xF: 32-bit Trap Gate
- DPL: A 2-bit value which defines the CPU Privilege Levels which are allowed to access this interrupt via the INT instruction. Hardwa
- P: Present bit. Must be set (1) for the descriptor to be valid.

## Le changement de contexte

- un contexte indique un état du CPU à un instant précis
- cela implique
  - le niveau de privilèges courant
  - ▶ la valeur des registres généraux (eax, ebx, ... esp)
  - ► le registre d'état (EFLAGS)
- dans le cas de l'arrivée d'une interruption/exception, on peut potentiellement changer de niveau de privilèges (ring 3 ⇒ ring 0)
- le CPU sauvegarde pour nous les informations du niveau de provenance
- le noyau fait le reste

## En trois étapes

- au moment de l'interruption, le CPU sauvegarde le minimum et détermine s'il y a eu changement de niveau de privilèges
- avant de traiter l'interruption, l'OS sauvegarde ce qu'il pense être nécessaire de restaurer
- au retour de l'interruption, l'OS utilise une instruction (iret) spécifique



# Comment le CPU sait où sauvegarder?

- dans le cas d'une transition ring 3 ⇒ ring o

  - le CPU cherche à changer de pile (registre esp)
     sauver les informations du ring 3 dans le ring de destination
     où trouver la nouvelle valeur à mettre dans esp?

## Comment le CPU sait où sauvegarder?

- dans le cas d'une transition ring 3 ⇒ ring o

  - le CPU cherche à changer de pile (registre esp)
     sauver les informations du ring 3 dans le ring de destination
     où trouver la nouvelle valeur à mettre dans esp?
- grâce au TSS (Task State Segment)

# Comment le CPU sait où sauvegarder?

- dans le cas d'une transition ring  $3 \Rightarrow ring o$ 

  - le CPU cherche à changer de pile (registre esp)
     sauver les informations du ring 3 dans le ring de destination
  - où trouver la nouvelle valeur à mettre dans esp?
- grâce au TSS (Task State Segment)

# Changement de tâche matériel

- descripteur de segment spécifique dans la GDT
- dont l'index est chargé dans le registre tr
- mis à jour par l'OS à chaque changement de tâche
- en particulier son champ espo

## Comment le CPU sait où sauvegarder?

- dans le cas d'une transition ring  $3 \Rightarrow ring o$ 
  - le CPU cherche à changer de pile (registre esp)
  - sauver les informations du ring 3 dans le ring de destination
  - où trouver la nouvelle valeur à mettre dans esp?
- grâce au TSS (Task State Segment)

# Changement de tâche matériel

- descripteur de segment spécifique dans la GDT
- dont l'index est chargé dans le registre tr
- mis à jour par l'OS à chaque changement de tâche
- en particulier son champ espo
- consulté par le CPU à chaque changement de privilèges
- initialement utilisé pour effectuer des changements de tâches matériel
- pas utilisé dans les OS modernes

## LES APPELS SYSTÈMES

# Historiquement

- géré grâce à une interruption accessible depuis le ring 3
- Interrupt Gate avec DPL=3 dans l'IDT
- les programmes utilisent int N
- où N correspond à l'indice dans l'IDT du descripteur

## LES APPELS SYSTÈMES

# Historiquement

- géré grâce à une interruption accessible depuis le ring 3
- Interrupt Gate avec DPL=3 dans l'IDT
- les programmes utilisent int N
- où N correspond à l'indice dans l'IDT du descripteur

# De nos jours

- on utilise les fast system call
- en passant par les instructions sysenter, sysexit
- l'OS configure des MSRs
  - ► MSR\_SYSENTER\_CS
  - ► MSR SYSENTER EIP
  - ► MSR\_SYSENTER\_ESP

2

# LES APPELS SYSTÈMES: EXEMPLE SOUS LINUX 32 BITS





- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

## GESTION MÉMOIRE DU MODE PROTÉGÉ

## La pagination

- l'adresse linéaire n'est plus l'adresse physique finale (RAM)
- elle devient une adresse virtuelle
- traduite en adresse physique via des tables par la MMU
- un peu de jargon
  - on parle d'espace d'adressage (address space)
  - ► de mapping mémoire
  - page tables/directory, memory management unit (MMU)
  - page table entries (pte)

## GESTION MÉMOIRE DU MODE PROTÉGÉ

## La pagination

- l'adresse linéaire n'est plus l'adresse physique finale (RAM)
- elle devient une adresse virtuelle
- traduite en adresse physique via des tables par la MMU
- un peu de jargon
  - on parle d'espace d'adressage (address space)
  - ► de mapping mémoire
  - page tables/directory, memory management unit (MMU)
  - page table entries (pte)

### Intérêt

- optimiser la consommation mémoire
  - demand paging (ie. la pile)
  - shared memory (ie. des threads)
- charger plusieurs fois le meme programme au meme instant
  - adresses virtuelles identiques (ie. fichier exécutable)
  - adresses physiques distinctes

# ESPACES D'ADRESSAGE DE 2 EXÉCUTABLES



### LA PAGINATION EN MODE 32 BITS

# Répertoire et tables

- un répertoire de pages (page directory, PGD)
- une ou plusieurs table(s) de pages (page tables, PTB)
- le répertoire et les tables contiennent uniquement des adresses physiques!
- les entrées du répertoire et des tables sont assez similaires

#### LA PAGINATION EN MODE 32 BITS

## Répertoire et tables

- un répertoire de pages (page directory, PGD)
- une ou plusieurs table(s) de pages (page tables, PTB)
- le répertoire et les tables contiennent uniquement des adresses physiques!
- les entrées du répertoire et des tables sont assez similaires

### Dans le détail

- le PGD voit son adresse physique stockée dans cr3
- chaque table contient au plus 1024 entrées de 4 octets
- une entrée de table (PTE) définie une page de 4KB
- une table de pages couvre donc 1024 \* 4KB = 4MB d'espace virtuel
- une entrée de répertoire (PDE) peut définir
  - une table de pages de 1024 entrées
  - ► une page de 4MB (bit pse)
- un répertoire de pages couvre donc 1024 \* 4MB = 4GB d'espace virtuel

# Traduction d'une adresse virtuelle en adresse physique

- adresse de 32 bits découpée en 3 parties
- 10 bits d'index dans le PGD (2<sup>10</sup> = 1024)
- 10 bits d'index dans la PTB
- 12 bits d'offset dans la page (2<sup>12</sup> = 4096)



### LA PAGINATION EN MODE 32 BITS

# Détail des entrées de PTE/PDE

- Present, génère #PF (page fault) si o
- User (ring 3), Supervisor (Ring 0,1,2)
- PSE (page de 4MB ou table de pages)
- G (global), mapping persistant
- bits de gestion des caches (PAT, PCD, PWT)

|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                         |                                    |             |         | _         | _ | - 1 | _ |             | -                   | -                      |             | -  |                     |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|------------------------------------|-------------|---------|-----------|---|-----|---|-------------|---------------------|------------------------|-------------|----|---------------------|
| 31 30 29 28 27 26 25 24 23 22                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 21   20   19   18   17  | 16  15  14  13                     | 12          | 11 10 9 | 8         | 7 | 6   | 5 | 4           | 3                   | 2                      | 1           | 0  |                     |
| Address of page directory <sup>1</sup>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                         |                                    |             |         | Ignored ( |   |     |   | P<br>C<br>D | PW Ignored          |                        |             | ed | CR3                 |
| Bits 31:22 of address<br>of 4MB page frame                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Reserved<br>(must be 0) | Bits 39:32 of address <sup>2</sup> | P<br>A<br>T | Ignored | G         | 1 | D   | А | P<br>C<br>D | PW<br>T             | U<br>S                 | R<br>/<br>W | 1  | PDE:<br>4MB<br>page |
| Address of page table Ignored $oldsymbol{\Omega}$ Ignored $oldsymbol{\Omega}$ $oldsymbol{g}$ $oldsymbol{g}$ $oldsymbol{g}$ $oldsymbol{G}$ $oldsymbol{V}$ $oldsy$ |                         |                                    |             |         |           |   |     |   | R<br>/<br>W | 1                   | PDE:<br>page<br>table  |             |    |                     |
| Ignored                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                         |                                    |             |         |           |   |     |   |             | 0                   | PDE:<br>not<br>present |             |    |                     |
| Address of 4KB page frame Ignored G R D A C P PW J R S W                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                         |                                    |             |         |           |   |     |   | 1           | PTE:<br>4KB<br>page |                        |             |    |                     |
| Ignored                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                         |                                    |             |         |           |   |     |   |             | 0                   | PTE:<br>not<br>present |             |    |                     |

# LES DIFFÉRENTS MODES DE PAGINATION

# De nombreuses variations

- taille des adresses virtuelles/physiques
- taille des pages adressables

| Mode         |                       | Physical-<br>Address<br>Extensions<br>(CR4.PAE) | Page-Size<br>Extensions<br>(CR4.PSE) | Page-<br>Directory<br>Pointer<br>Offset | Page-<br>Directory<br>Page Size | Resulting<br>Physical-<br>Page Size | Maximum<br>Virtual<br>Address | Maximum<br>Physical<br>Address |
|--------------|-----------------------|-------------------------------------------------|--------------------------------------|-----------------------------------------|---------------------------------|-------------------------------------|-------------------------------|--------------------------------|
| Long<br>Mode | 64-Bit<br>Mode        |                                                 |                                      | PDPE.PS=0                               | PDE.PS=0                        | 4 Kbyte                             | 04.1.1                        | 52-bit                         |
|              | Compatibility<br>Mode | Enabled                                         | _                                    |                                         | PDE.PS=1                        | 2 Mbyte                             | 64-bit                        |                                |
|              |                       |                                                 |                                      | PDPE.PS=1                               | _                               | 1 Gbyte                             |                               |                                |
|              |                       | Enabled                                         |                                      |                                         | PDE.PS=0                        | 4 Kbyte                             |                               | 52-bit                         |
| Legacy Mode  |                       | Lilabled                                        | _                                    |                                         | PDE.PS=1                        | 2 Mbyte                             |                               | 52-bit                         |
|              |                       |                                                 | Disabled                             | PDPE.PS=0                               | _                               | 4 Kbyte                             | 32-bit                        | 32-bit                         |
|              |                       | Disabled                                        | Enabled                              |                                         | PDE.PS=0                        | 4 Kbyte                             |                               | 32-bit                         |
|              |                       |                                                 | Lilabled                             |                                         | PDE.PS=1                        | 4 Mbyte                             |                               | 40-bit                         |



## ET APRÈS LA TRADUCTION?

# Les Translation Lookaside Buffers (TLBs)

- traduction couteuse
- chaque traduction est conservée
  - dans des caches spécifiques (les TLBs)
  - temporairement, une écriture dans cr3 les invalide
  - on parle alors de TLB flush
- les entrées Global sont conservées (sauf si écriture dans *cr*4)

## ET APRÈS LA TRADUCTION?

## Les Translation Lookaside Buffers (TLBs)

- traduction couteuse
- chaque traduction est conservée
  - dans des caches spécifiques (les TLBs)
  - temporairement, une écriture dans cr3 les invalide
  - on parle alors de TLB flush
- les entrées Global sont conservées (sauf si écriture dans *cr*<sub>4</sub>)

## Dans la pratique, que fait un OS?

- le noyau expose sa mémoire
  - ► dans tous les espaces d'adressage
  - ► en mode supervisor, bit U=0
  - ► en mode global, bit G=1
- chaque tache possède son propre espace d'adressage
- maintenu par le noyau uniquement (sécurité)
- chaque changement de tache implique un changement d'espace d'adressage
- et une perte des caches de traduction (write cr3)
- sauf des entrées globales

# COMMENT UN OS MET À JOUR LES TABLES DE PAGES?

# Le problème

- pagination activée ⇒ toute adresse est virtuelle
- or les tables contiennent des adresses physiques (ie. celles des autres tables)
- comment lire/modifier une table quand on ne connait que son adresse physique?

## COMMENT UN OS MET À JOUR LES TABLES DE PAGES?

## Le problème

- pagination activée ⇒ toute adresse est virtuelle
- or les tables contiennent des adresses physiques (ie. celles des autres tables)
- comment lire/modifier une table quand on ne connait que son adresse physique?

## Plusieurs solutions

- identity mapping ... misérable
- correspondance linéaire virtuelle/physique (noyau linux, PAGE\_OFFSET)
- un peu plus métaphysique ... le self-mapping

#### LE PRINCIPE DU SELF-MAPPING

- une entrée du PGD est utilisée comme self-map index
- l'adresse de la table de pages à cet index est le PGD lui-meme
- conséquence : annulation d'un niveau d'indirection
- les pages finales accédées seront les tables de pages
- inconvénient : on perd 4MB d'espace virtuel

#### LE PRINCIPE DU SELF-MAPPING

- une entrée du PGD est utilisée comme self-map index
- l'adresse de la table de pages à cet index est le PGD lui-meme
- conséquence : annulation d'un niveau d'indirection
- les pages finales accédées seront les tables de pages
- inconvénient : on perd 4MB d'espace virtuel



75

## LA MÉMOIRE : PUTTING IT ALL TOGETHER





- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation: motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

### EXEMPLE D'ORDONNANCEMENT

## Le contexte

- considérons un processus (A) s'exécutant en ring 3 du mode protégé
- celui-ci est interrompu par l'apparition d'une interruption d'horloge (irq o)
- le noyau (K) en ring o traite l'interruption
- et décide d'ordonnancer un autre processus (B)

### EXEMPLE D'ORDONNANCEMENT

#### Le contexte

- considérons un processus (A) s'exécutant en ring 3 du mode protégé
- celui-ci est interrompu par l'apparition d'une interruption d'horloge (irq o)
- le noyau (K) en ring o traite l'interruption
- et décide d'ordonnancer un autre processus (B)

## Cette vue d'ensemble regroupe

- la mémoire physique
- les espaces d'adressage des processus A et B
- les mappings virtuels/physiques correspondant
- ainsi que la mécanique du mode protégé, à savoir
  - ► traitement d'une interruption
  - consultation des tables IDT/GDT, du TSS
  - ► changement de niveau de privilèges
  - mise à jour du répertoire de pages et des TLBs
  - retour d'interruption/reprise d'un processus

# EXEMPLE D'ORDONNANCEMENT : TÂCHE A EN COURS D'EXÉCUTION

# EXEMPLE D'ORDONNANCEMENT : TÂCHE A EN COURS D'EXÉCUTION



# EXEMPLE D'ORDONNANCEMENT: TRAITEMENT ARRIVÉE INTERRUPTION PAR CPU/NOYAU

# EXEMPLE D'ORDONNANCEMENT: TRAITEMENT ARRIVÉE INTERRUPTION PAR CPU/NOYAU



# EXEMPLE D'ORDONNANCEMENT : TÂCHE B PRÊTE À S'EXÉCUTER

# EXEMPLE D'ORDONNANCEMENT : TÂCHE B PRÊTE À S'EXÉCUTER



- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

# MÉCANISMES DE SÉCURITÉ HAUT NIVEAU?



# FONCTIONNALITÉS DE SÉCURITÉ ATTENDUES D'UN OS



### Grandes lignes:

- Isolation
  - Exemple: entre applications et noyau, entre les applications entre elles, etc.
- Limitation
- Gestion des erreurs

## FONCTIONNALITÉS DE SÉCURITÉ ATTENDUES D'UN OS



#### Grandes lignes:

- Isolation
  - Exemple: entre applications et noyau, entre les applications entre elles, etc.
- Limitation
- Gestion des erreurs

#### Concepts en vrac:

- Authentification
- DEP (data execution protection)
- ASIR
- Droits RWX sur les pages mémoires
- Vérification d'intégrité
- Sandboxing

## REPOSE SUR L'UTILISATION DE FONCTIONNALITÉS MATÉRIELLES



1. Vérifier le mode d'exécution du CPU

B7

- 1. Vérifier le mode d'exécution du CPU
  - ► Registre concerné : CRo.PE

B7

- 1. Vérifier le mode d'exécution du CPU
  - ► Registre concerné : CRo.PE
- 2. Si protégé, vérifier si mode paginé activé aussi

87

- 1. Vérifier le mode d'exécution du CPU
  - ► Registre concerné : CRo.PE
- 2. Si protégé, vérifier si mode paginé activé aussi
  - ► Registre concerné : CRo.PG

87

- 1. Vérifier le mode d'exécution du CPU
  - ► Registre concerné : CRo.PE
- 2. Si protégé, vérifier si mode paginé activé aussi
  - ► Registre concerné : CRo.PG
- 3. Comprendre comment est configurée la segmentation :

87

# Audit sécurité bas niveau des OS - Ebauche de méthodologie (1/3)

#### 1. Vérifier le mode d'exécution du CPU

► Registre concerné : CRo.PE

### 2. Si protégé, vérifier si mode paginé activé aussi

► Registre concerné : CRo.PG

#### 3. Comprendre comment est configurée la segmentation :

- 3.1 Où est stockée la GDT?
  - Registre concerné : GDTR
- 3.2 Quels types de descripteurs contient la GDT? Et avec quels droits?
  - Objet concerné : le champ "type" des descripteurs
- 3.3 Définit-elle des niveaux de privilèges différents?
  - Objet concerné : le champ "DPL" des descripteurs
- 3.4 Définit-elle un modèle FLAT?
  - Objet concerné : le champ "base" et "limit" des descripteurs

87

- 1. Vérifier le mode d'exécution du CPU
  - ► Registre concerné : CRo.PE
- 2. Si protégé, vérifier si mode paginé activé aussi
  - ► Registre concerné : CRo.PG
- 3. Comprendre comment est configurée la segmentation :
  - 3.1 Où est stockée la GDT?
    - Registre concerné : GDTR
  - 3.2 Quels types de descripteurs contient la GDT? Et avec quels droits?
    - Objet concerné : le champ "type" des descripteurs
  - 3.3 Définit-elle des niveaux de privilèges différents?
    - Objet concerné : le champ "DPL" des descripteurs
  - 3.4 Définit-elle un modèle FLAT?
    - Objet concerné : le champ "base" et "limit" des descripteurs
- 4. Comprendre comment est utilisée la segmentation au fil de l'exécution du système

#### 1. Vérifier le mode d'exécution du CPU

► Registre concerné : CRo.PE

## 2. Si protégé, vérifier si mode paginé activé aussi

► Registre concerné : CRo.PG

#### 3. Comprendre comment est configurée la segmentation :

- 3.1 Où est stockée la GDT?
  - Registre concerné : GDTR
- 3.2 Quels types de descripteurs contient la GDT? Et avec quels droits?
  - Objet concerné : le champ "type" des descripteurs
- 3.3 Définit-elle des niveaux de privilèges différents?
  - Objet concerné : le champ "DPL" des descripteurs
- 3.4 Définit-elle un modèle FLAT?
  - Objet concerné : le champ "base" et "limit" des descripteurs

## 4. Comprendre comment est utilisée la segmentation au fil de l'exécution du système

Registres concernés: les sélecteurs de segment (CS, DS, SS, GS, FS, ES)

5. Si activée, comprendre comment est configurée la pagination

88

### 5. Si activée, comprendre comment est configurée la pagination

- 5.1 Où sont stockés les PGD? les PTB?
  - Registre concerné: CR3
- 5.2 Y a-t-il utilisation de pages de 4Mb? 4Kb?
  - Objet concerné : champ "g" des entrées de PGD
- 5.3 Quelle correspondance entre adressage virtuel et adressage physique?
  - Objet concerné : champ "address" des entrées de PTB
- 5.4 Quels droits sur quelles plages d'adresse? Quelles restrictions d'accès aux objets (physiques) noyau à une application?
  - Objets concernés : champs "U/S" et "R/W" des entrées de PGD

88

### 5. Si activée, comprendre comment est configurée la pagination

- 5.1 Où sont stockés les PGD? les PTB?
  - Registre concerné: CR3
- 5.2 Y a-t-il utilisation de pages de 4Mb? 4Kb?
  - Objet concerné : champ "g" des entrées de PGD
- 5.3 Quelle correspondance entre adressage virtuel et adressage physique?
  - Objet concerné : champ "address" des entrées de PTB
- 5.4 Quels droits sur quelles plages d'adresse? Quelles restrictions d'accès aux objets (physiques) noyau à une application?
  - Objets concernés : champs "U/S" et "R/W" des entrées de PGD

## 6. Comprendre comment est utilisée la pagination

88

### 5. Si activée, comprendre comment est configurée la pagination

- 5.1 Où sont stockés les PGD? les PTB?
  - Registre concerné : CR3
- 5.2 Y a-t-il utilisation de pages de 4Mb? 4Kb?
  - Objet concerné : champ "g" des entrées de PGD
- 5.3 Quelle correspondance entre adressage virtuel et adressage physique?
  - Objet concerné : champ "address" des entrées de PTB
- 5.4 Quels droits sur quelles plages d'adresse? Quelles restrictions d'accès aux objets (physiques) noyau à une application?
  - Objets concernés : champs "U/S" et "R/W" des entrées de PGD

#### 6. Comprendre comment est utilisée la pagination

- 6.1 Quelle configuration noyau initiale?
- 6.2 Y a-t-il chargement d'un nouveau set de tables au basculement d'exécution entre applications?
- 6.3 Les entrées de tables sont-elles mises à jour? si oui quand et avec quels droits?
- 6.4 Qu'en est-il de la mise à jour des TLB?
  - Instructions dédiées aux caches (flush, invlg, etc.)

88

### 5. Si activée, comprendre comment est configurée la pagination

- 5.1 Où sont stockés les PGD? les PTB?
  - Registre concerné : CR3
- 5.2 Y a-t-il utilisation de pages de 4Mb? 4Kb?
  - Objet concerné : champ "g" des entrées de PGD
- 5.3 Quelle correspondance entre adressage virtuel et adressage physique?
  - Objet concerné : champ "address" des entrées de PTB
- 5.4 Quels droits sur quelles plages d'adresse? Quelles restrictions d'accès aux objets (physiques) noyau à une application?
  - Objets concernés : champs "U/S" et "R/W" des entrées de PGD

### 6. Comprendre comment est utilisée la pagination

- 6.1 Quelle configuration noyau initiale?
- 6.2 Y a-t-il chargement d'un nouveau set de tables au basculement d'exécution entre applications?
- 6.3 Les entrées de tables sont-elles mises à jour? si oui quand et avec quels droits?
- 6.4 Qu'en est-il de la mise à jour des TLB?
  - Instructions dédiées aux caches (flush, invlg, etc.)

Note : A cette étape, l'auditeur a une bonne vision de la cartographie mémoire imposée par le noyau au système entier.

88

7. Comprendre comment est configurée la gestion des interruptions

89

#### 7. Comprendre comment est configurée la gestion des interruptions

- 7.1 Où est stockée la table des descripteurs d'interruption?
  - Registre concerné: IDTR
- 7.2 Une application peut-elle modifiée ce qui est stocké à cette adresse?
- 7.3 Tous les descripteurs pointent-ils vers un handler commun?
- 7.4 Quels droits sont-ils requis pour exécuter les handlers?
  - Objet concerné : DPL des descripteurs
- 7.5 Comment sont implémentés les handlers?
  - Bonne sauvegarde des registres?
  - Bonne restauration des registres avant IRET?

09

#### 7. Comprendre comment est configurée la gestion des interruptions

- 7.1 Où est stockée la table des descripteurs d'interruption?
  - Registre concerné : IDTR
- 7.2 Une application peut-elle modifiée ce qui est stocké à cette adresse?
- 7.3 Tous les descripteurs pointent-ils vers un handler commun?
- 7.4 Quels droits sont-ils requis pour exécuter les handlers?
  - Objet concerné : DPL des descripteurs
- 7.5 Comment sont implémentés les handlers?
  - Bonne sauvegarde des registres?
  - Bonne restauration des registres avant IRET?

#### 8. Comprendre comment sont implémentés les appels systèmes

- 8.1 Via l'IDT? Via la GDT?
  - Objet concerné : Descripteurs avec DPL = 3
- 8.2 Combien y en a-t-il?
- 8.3 Pour chaque appel système, comment sont vérifiés les paramètres provenant des applications?

89

#### 7. Comprendre comment est configurée la gestion des interruptions

- 7.1 Où est stockée la table des descripteurs d'interruption?
  - Registre concerné: IDTR
- 7.2 Une application peut-elle modifiée ce qui est stocké à cette adresse?
- 7.3 Tous les descripteurs pointent-ils vers un handler commun?
- 7.4 Quels droits sont-ils requis pour exécuter les handlers?
  - Objet concerné : DPL des descripteurs
- 7.5 Comment sont implémentés les handlers?
  - Bonne sauvegarde des registres?
  - Bonne restauration des registres avant IRET?

#### 8. Comprendre comment sont implémentés les appels systèmes

- 8.1 Via l'IDT? Via la GDT?
  - Objet concerné : Descripteurs avec DPL = 3
- 8.2 Combien y en a-t-il?
- 8.3 Pour chaque appel système, comment sont vérifiés les paramètres provenant des applications?

# Note: appels systèmes == vecteur d'attaque courant pour élever ses privilèges

Si une vulnérabilité est identifiée dans l'implémentation d'un appel système, la réussite de son exploitation dépendra de la configuration mémore exposée par le noyau.

# MÉCANISMES DE SÉCURITÉ HAUT NIVEAU?



## MÉCANISMES DE SÉCURITÉ HAUT NIVEAU?



Tout noyau doit savoir profiter au maximum des mesures de sécurité proposées par le matériel!

## MÉCANISMES DE SÉCURITÉ HAUT NIVEAU?



Tout noyau doit savoir profiter au maximum des mesures de sécurité proposées par le matériel!

Tout détail mal utilisé/implémenté peut être fatal pour l'ensemble de la sécurité du système!

- 1 Introduction
- 2 La phase de démarrage
- 3 Les modes opératoires
- 4 La segmentation (en mode privilégié)
  - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation
- 5 Les niveaux de privilèges (en mode privilégié)
- 6 Les interruptions et exceptions
- 7 La pagination (en mode privilégié)
- 8 Vue d'ensemble du mode protégé
- 9 OS et sécurité bas niveau
- 10 quiz
- 11 Conclusion

- Au sein d'un système d'exploitation,
  - Le noyau possède des privilèges plus élevés que les applications.
     Le noyau possède des privilèges moins élevés que les applications.

- Au sein d'un système d'exploitation,
  - 1. Le noyau possède des privilèges plus élevés que les applications.
  - 2. Le noyau possède des privilèges moins élevés que les applications.
- Concevoir une architecture de micronoyau
  - 1. Augmente la surface d'attaque du noyau par rapport à un noyau monolithique.
  - 2. Ralentit les performances en termes de rapidité d'exécution.

)2

- Le mode par défaut de démarrage du CPU est le mode :
  - 1. SMM
  - 2. Protégé
  - 3. v8086
  - 4. Réel
  - 5. VMX
  - 6. ECX

- Le mode par défaut de démarrage du CPU est le mode :
  - 1. SMM
  - 2. Protégé
  - v8086
     Réel
  - 5. VMX
  - 6. ECX
- Quel registre contient le niveau de privilège courant?
  - 1. EIP
  - 2. CRo
  - 3. EFLAGS
  - 4. CS
  - 5. GDTR
  - 6. ESP
  - 7. TR

- La segmentation et la pagination sont des fonctionalités
  - 1. Proposées par le matériel et uniquement gérées par le matériel.
  - 2. Purement logicielles.
  - 3. Supportées par le matériel et configurables par le noyau.
  - 4. Qui existent en mode réel comme en mode protégé.

- La segmentation et la pagination sont des fonctionalités
  - 1. Proposées par le matériel et uniquement gérées par le matériel.
  - 2. Purement logicielles.
  - 3. Supportées par le matériel et configurables par le noyau.
  - 4. Qui existent en mode réel comme en mode protégé.
- En mode protégé,
  - 1. La segmentation est activée par défaut.
  - 2. La pagination est activée par défaut.

- Aujourd'hui, la segmentation est principalement utilisée pour :
  - 1. Mettre en place des niveaux de privilèges.
  - 2. Donner à chaque application un espace d'adressage de 4GB.
  - 3. Apporter de la ségrégation d'accès mémoire entre applications.

- Aujourd'hui, la segmentation est principalement utilisée pour :
  - 1. Mettre en place des niveaux de privilèges.
  - 2. Donner à chaque application un espace d'adressage de 4GB.
  - 3. Apporter de la ségrégation d'accès mémoire entre applications.
- Dans le cas d'un modèle non *flat*, avec un segment de données de taille 64, que se passe-t-il si un programme tente d'écrire à l'adresse de base du segment + 65?
  - 1. Si le programme est en ring o, il va pouvoir écrire à l'adresse demandée.
  - 2. Que le programme soit en ring o ou en ring 3, le CPU va lever une exception de type #GP.
  - 3. Si le programme est en ring 3, le CPU va lever une exception de type #PF.

#### Les exceptions

- 1. Sont une sous-partie des interruptions levées en cas de détection d'erreur par le CPU.
- 2. Sont une sous-partie des interruptions levées en cas de détection d'erreur par le noyau.
- 3. Ont pour numéro d'interruption un nombre supérieur à 32.

#### Les exceptions

- 1. Sont une sous-partie des interruptions levées en cas de détection d'erreur par le CPU.
- 2. Sont une sous-partie des interruptions levées en cas de détection d'erreur par le noyau.
- 3. Ont pour numéro d'interruption un nombre supérieur à 32.
- Lorsque l'on accède au registre CRo en ring 3,
  - 1. Il ne se passe rien de particulier.
  - 2. Le noyau lève une erreur.
  - 3. Le CPU lève une erreur.

■ Quel(s) registre(s) le CPU consulte-t-il pour traiter l'arrivée d'une interruption matérielle?

- 1. CRO
- 2. CR3
- 3. EAX4. EFLAGS
- 5. GDTR
- 6. IDTR
- 7. TR

- Quel(s) registre(s) le CPU consulte-t-il pour traiter l'arrivée d'une interruption matérielle?
  - 1. CRO
  - 2. CR3
  - 3. EAX4. EFLAGS
  - 5. GDTR
  - 6. IDTR
  - 7. TR
- Lors de l'arrivée d'une interruption matérielle, le CPU sauvegarde lui-même les registres suivants :
  - 1. CRO
  - 2. CR3
  - 3. CS
  - 4. SS
  - 5. EFLAGS
  - 6. EIP
  - 7. ESP
  - 8. IDTR
  - 9. TR
  - 10. Les registres généraux (EAX, etc.)

- Sous Linux, de combien de PGD(s) dispose un processus?
  - 1. Au moins 2, pour ségréger espace noyau et espace utilisateur.
  - 2. Un par fonctions.
  - 3. Un seul.

- Sous Linux, de combien de PGD(s) dispose un processus?
  - 1. Au moins 2, pour ségréger espace noyau et espace utilisateur.
  - 2. Un par fonctions.
  - 3. Un seul.
- Combien d'entrées de GDT sont nécessaires au minimum pour qu'un noyau puisse gérer des tâches utilisateur?
  - 1. 2
  - 2. 4
  - 3. 5
  - 4. 6

#### ■ Les TLB

- 1. Servent à accélérer la traduction d'adresse.
- 2. Sont conservés au rechargement du registre CR3.
- 3. Stockent la traduction d'adresse virtuelle en adresse physique.
- 4. Stockent la traduction d'adresse physique en adresse virtuelle.

#### Les TLB

- 1. Servent à accélérer la traduction d'adresse.
- 2. Sont conservés au rechargement du registre CR3.
- 3. Stockent la traduction d'adresse virtuelle en adresse physique.
- 4. Stockent la traduction d'adresse physique en adresse virtuelle.
- Pour mettre en place de la mémoire partagée entre deux tâches, il faut
  - 1. Utiliser le même PGD.
  - 2. Utiliser les mêmes adresses dans le champ addr des PTE.
  - 3. Utiliser les mêmes index de PTE dans les tables de page.

- - Segmentation : motivations
  - Segmentation : Définition
  - Segmentation : utilisation

- 11 Conclusion

### QUELQUES LIENS (1)

#### Architecture matérielle

- Les manuels Intel
  https://www-ssl.intel.com/content/www/us/en/processors/
  architectures-software-developer-manuals.html
- Les manuels AMD et les BIOS & Kernel Developer's Guide http:
  //developer.amd.com/resources/documentation-articles/developer-guides-manuals/
- What every programmer should know about memory, Ulrich Drepper http://www.akkadia.org/drepper/cpumemory.pdf
- Protected Mode Software Architecture, Tom Shanley

### Concepts

- Les systèmes d'exploitation conception et mise en oeuvre, Andrew Tanenbaum
- Operating System Concepts, 8th Edition, Avi Silberschatz, Peter Baer Galvin, Greg Gagne http://codex.cs.yale.edu/avi/os-book/OS8/os8c/slide-dir/

### QUELQUES LIENS (2)

### Implémentation

- Understanding the Linux Kernel, 3rd Edition, Bovet & Cesati
- Windows Internals, 6th Edition, Russinovich & Ionescu
- The Design and Implementation of the 4.4 BSD Operating System, McKusick
- UNIX Internals : The New Frontiers, Vahalia Uresh
- Lion's commentary on Unix 6th Edition
- MIT xv6 OS http://pdos.csail.mit.edu/6.828/2014/xv6/book-rev8.pdf
- Créez votre OS (Linux magazine) http://sos.enix.org/fr/SOSDownload

### VOS COMMENTAIRES

# Votre avis compte

- remarques?
- améliorations?
- manquements?
- suggestions?
- questions?