## ĐẠI HỌC QUỐC GIA TP. HÒ CHÍ MINH

TRƯỜNG ĐẠI HỌC BÁCH KHOA KHOA ĐIỆN – ĐIỆN TỬ **BỘ MÔN ĐIỆN TỬ** 

-----o0o-----



## LUẬN VĂN TỐT NGHIỆP ĐẠI HỌC

# THIẾT KẾ GAME BATTLE TANK TRÊN NỀN FPGA SỬ DỤNG DE1 BOARD

GVHD: TS. Trần Hoàng Linh

SVTH: Nguyễn Hữu Nghĩa

MSSV: 1512157

TP. HÒ CHÍ MINH, THÁNG 1 NĂM 2022

|    |                                       | CỘNG HÒA XÃ HỘI CHỦ NGHĨA VIỆT NAM |
|----|---------------------------------------|------------------------------------|
| -  | TRƯỜNG ĐẠI HỌC BÁCH KHOA              | Độc lập – Tự do – Hạnh phúc.       |
|    | ☆                                     | ☆                                  |
|    | Số:/BKĐT                              |                                    |
|    | Khoa: Điện – Điện tử                  |                                    |
|    | Bộ Môn: <b>Điện Tử</b>                |                                    |
|    | NHIỆM VỤ LUẬ                          | N VĂN TỐT NGHIỆP                   |
| 1. | HỌ VÀ TÊN:                            | MSSV:                              |
| 2. | NGÀNH: ĐIỆN TỬ - VIỄN TH              | IÔNG LỚP :                         |
| 3. | Đề tài:                               |                                    |
| 4. | Nhiệm vụ (Yêu cầu về nội dung và số   | liệu ban đầu):                     |
|    |                                       |                                    |
|    |                                       |                                    |
|    |                                       |                                    |
|    |                                       |                                    |
|    |                                       |                                    |
|    |                                       |                                    |
| 5. | Ngày giao nhiệm vụ luận văn:          |                                    |
| 6. | Ngày hoàn thành nhiệm vụ:             |                                    |
| 7. | Họ và tên người hướng dẫn:            | Phần hướng dẫn                     |
|    |                                       |                                    |
|    |                                       |                                    |
| Νộ | òi dung và yêu cầu LVTN đã được thông | qua Bộ Môn.                        |
|    | Tp.HCM, ngày tháng năm 20             |                                    |

CHỦ NHIỆM BỘ MÔN

NGƯỜI HƯỚNG DẪN CHÍNH

# PHẦN DÀNH CHO KHOA, BỘ MÔN:

| Người duyệt (châm sơ bộ): |
|---------------------------|
| Đơn vị:                   |
| Ngày bảo vệ :             |
| Điểm tổng kết:            |
| Nơi lưu trữ luận văn:     |

# LÒI CẨM ƠN

Lời đầu tiên, em xin gửi lời cảm ơn chân thành đến thầy TS. Trần Hoàng Linh, người đã đồng hành cùng em trong suốt quá trình làm luận văn. Cảm ơn thầy đã định hướng, truyền đạt những kiến thức, kinh nghiệm quý báu, cũng như luôn tận tình quan tâm, giúp đỡ em để hoàn thành luận văn.

Em cũng xin chân thành cảm ơn quý thầy cô đang giảng dạy ở khoa Điện- Điện tử trường Đại học Bách Khoa ĐHQG tp HCM. Cảm ơn thầy cô đã luôn tận tâm trong việc truyền đạt kiến thức chuyên môn cũng như những chia sẻ kinh nghiệm quý giá để chúng em trang bị đủ tri thức bước vào đời. Cảm ơn nhũng món quà tri thức vô giá giúp em biết mình còn nhỏ bé đến thế nào để em tiếp tục cố gắng.

Cảm ơn trường Đại học Bách Khoa đã cho em một môi trường học tập và rèn luyện. Bên cạnh vốn kiến thức chuyên môn mà em đã có được, quan trọng hơn hết, đó là em đã học thêm được nhiều bài học quý giá về cách học tập, kỹ năng sống và rèn luyện tinh thần. Cảm ơn những mùa bài tập lớn, mùa thi, những bài thí nghiệm và cả những chương trình, chiến dịch tình nguyện của trường đã nuôi lớn tâm trí em từng ngày. Cảm ơn những kỉ niệm gắng bó với mái trường này, em sẽ không bao giờ có thể trải qua lần nữa.

Cảm ơn những người bạn đã cùng tôi đi qua năm tháng ở Bách Khoa, những người bạn sống cùng, học cùng. Những người bạn đã dang đôi tay giúp đỡ khi tôi cần, chong đèn cùng tôi hoàn thành bài tập. Những người bạn đi cùng tôi hay không còn bên cạnh tôi nữa. Cảm ơn các bạn.

Con cảm ơn ba mẹ đã hi sinh để con được đến trường, được học tập. Cảm ơn ba mẹ đã không quản ngại khó khăn nuôi dạy con nên người. Ba mẹ đã luôn yêu thương, dành mọi thứ tốt nhất, tạo mọi điều kiện để con theo đuổi ước mơ, chấp cho con đôi cách bay xa tận chân trời. Những năm xa nhà giúp con thêm yêu và quý trọng tình cảm gia đình, tình yêu thương của ba mẹ.

Lời cuối cùng, em kính chúc quý thầy cô trường Đại học Bách Khoa dồi dào sức khỏe, đạt được nhiều thành công trong cuộc sống và sự nghiệp, cũng như luôn giữ ngọn lửa đam mê trong nghiên cứu và giảng dạy.

Tp. Hồ Chí Minh, ngày 06 tháng 01 năm 2022 Sinh viên

# TÓM TẮT LUẬN VĂN

Luận văn này trình bày về quá trình thiết kế ra một hệ thống trò chơi có tên gọi là battle tank, trò chơi này là một trò chơi điện tử bắn súng đa hướng.

Người chơi điều khiển xe tăng, phải tiêu diệt xe tank của đối phương bằng mọi cách có thể, đồng thời cố gắng sống sót khỏi xe tăng của địch. Diện tích của trò chơi gói gọn trong một màn hình.

Có hai chế độ chơi là: chơi với người và chơi đơn. Với chế độ chơi với người: xe tăng của cả hai xuất hiện ở hai góc xa nhau và ai tới ba điểm trước sẽ thắng.

Với chế độ chơi đơn. Máy sẽ chuyển động tự do và bắn mọi hướng. Người chơi cố gắng sinh tồn và tiêu diệt máy.

Đồng thời trò chơi có nhạc nền và địa hình kèm theo. Với địa hình có các dạng như tường gạch ( có thể bị phá hủy bằng đạn xe tăng), thép ( không thể bị phá hủy bằng bất cứ gì), sông( đạn có thể đi qua nhưng xe tăng thì không).

Người chơi điều khiển xe tank và các tương tác có thể có thông qua bàn phím hoặc switch trên kit DE1.

# MỤC LỤC

| 1. | G.   | IÓI TH  | IIỆU                                  | 1  |
|----|------|---------|---------------------------------------|----|
|    | 1.1  | Tổn     | g quan                                | 1  |
|    | 1.   | 1.1 FP0 | GA là gì.                             | 1  |
|    | 1.   | 1.2 Lịc | ch sử ra đời fpga                     | 2  |
|    | 1.   | 1.3     | Úng dụng.                             | 3  |
|    | 1.   | 1.4     | Tổng quan về verilog.                 | 3  |
|    | 1.2  | Tìnl    | h hình nghiên cứu trong và ngoài nước | 3  |
|    | 1.3  | Nhi     | ệm vụ luận văn                        | 4  |
|    | 1.   | 3.1     | Yêu cầu                               | 4  |
|    | 1.   | 3.2     | Kết quả cần đạt được                  | 4  |
| 2  | L    | Ý THU   | JYÉT                                  | 4  |
|    | 2.1  | Lý t    | thuyết phần cứng.                     | 4  |
|    | 2.   | 1.1     | Board DE1.                            | 4  |
|    | 2.   | 1.2     | PS/2 Keyboard.                        | 8  |
|    | 2.   | 1.3     | VGA                                   | 10 |
|    | 2.   | 1.4     | SD. CARD                              | 14 |
|    | 2.   | 1.5     | AUDIO CODEC                           | 20 |
|    | 2.2  | Lý t    | thuyết vẽ hình và di chuyển.          | 25 |
|    | 2.   | 2.1Vê 2 | xe tăng và viên đạn                   | 25 |
|    | 2.   | 2.2 Vẽ  | hình nền                              | 25 |
|    | 2.   | 2.3 Vẽ  | map                                   | 25 |
| 3  | Tl   | HIẾT K  | KÉ VÀ THỰC HIỆN PHẦN CỨNG             | 25 |
| 4  | . ገ  | THIẾT   | KÉ VÀ THỰC HIỆN PHẦN MỀM              | 29 |
|    | 4.1  | Soc     | đồ khối tổng quát:                    | 29 |
|    | 4.2. | Khối K  | EYBOARD                               | 30 |
|    | 4.3. | Khối S  | D card                                | 33 |

| 4.4. Khối PLL và giảm tần số                     | 38                           |
|--------------------------------------------------|------------------------------|
| 4.5. Khối vẽ                                     | Error! Bookmark not defined. |
| 4.6. Khối trung tâm                              | 38                           |
| 4.7 Khối FIFO                                    | 39                           |
| 4.8 Khối vẽ xe tăng và viên đạn và map           | 40                           |
| 4.8.1 Sơ đồ điều hướng xe tăng                   | 40                           |
| 4.8.2 Tình trạng xe tăng                         | 42                           |
| 4.8.3 Sơ đồ điều hướng viên đạn                  | 44                           |
| 4.8.4 Tình trạng viên đạn                        | 46                           |
| 4.8.5 Hiển thị trên map và hình nền thông báo    | 47                           |
| 4.9 Khối Audio.                                  | 47                           |
| 4.9.1 Khối I2C                                   | 47                           |
| 4.9.2 Khối phát nhạc.                            | 48                           |
| 4.10 Khối VGA                                    | 49                           |
| 4.11 Khối hiển thị                               | 50                           |
| 5. KẾT QUẢ THỰC HIỆN                             | 52                           |
| 5.1 Kết quả biên dịch                            | 52                           |
| 5.2 Kết quả khi chạy chương trình                | 53                           |
| 6. KẾT LUẬN VÀ HƯỚNG PHÁT TRIỀN                  | 54                           |
| 6.1 Cách thực hiện chương trình                  | 54                           |
| 6.2 Kết luận                                     | 55                           |
| 6.3 Hướng phát triển                             | 55                           |
| 7. TÀI LIỆU THAM KHẢO                            | 55                           |
| 8. PHŲ LŲC                                       | 56                           |
| 8.1 Chuyển từ file ảnh sang định dạng mif        | 56                           |
| 8.2 Chuyển dữ liệu file nhạc vào thẻ nhớ SD card |                              |
| 8 3 Một số bảng tra lệnh và số liệu              |                              |

| 8.3.1     | Bảng lệnh SD card6  | 2 |
|-----------|---------------------|---|
| 8.3.2 Bản | ng cấu hình WM87316 | 5 |

# DANH SÁCH HÌNH MINH HỌA

| Hình | 2.1 BOARD DE1                                     | 5        |
|------|---------------------------------------------------|----------|
| Hình | 2.2 Sơ đồ khối DE1 Board 6                        | 5        |
| Hình | 2.3 Cổng PS/2                                     | 3        |
| Hình | 2.4 Khung truyền dữ liệu PS/2                     | )        |
| Hình | 2.5 Mã tương ứng của từng phím10                  | )        |
| Hình | 2.6 Sơ đồ chân VGA10                              | )        |
| Hình | 2.7 Nguyên lý hiển thị                            | <u>)</u> |
| Hình | 2.8 VGA Horizontal Timing                         | 3        |
| Hình | 2.9 Chức năng của sd card15                       | ;        |
| Hình | 2.10: Mô phỏng sơ đồ khối điều khiển của thẻ SD16 | 5        |
| Hình | 2.11 Sơ đồ chân SD card17                         | 7        |
| Hình | 2.12 Cấu hình tín hiệu SPI                        | 7        |
| Hình | 2.13 Cấu trúc câu lệnh SD card                    | 3        |
| Hình | 2.14 Tín hiệu phản hồi R119                       | )        |
| Hình | 2.15 Sơ đồ khối âm thanh21                        | L        |
| Hình | 2.16 Pin Audio Codec                              | L        |
| Hình | 2.17 I2C protocol                                 | <u>)</u> |
| Hình | 2.18 Tín hiệu ACK23                               | 3        |
| Hình | 2.19 Gói thông tin được gửi đi23                  | 3        |
| Hình | 2.20 Chế độ Left Justified Mode24                 | ļ        |
| Hình | 3.1 Sơ đồ kết nối phần cứng27                     | 7        |
| Hình | 3.2 Các tín hiệu chính trong phần cứng28          | 3        |
| Hình | 4.1 Sơ đồ khối tổng quát30                        | )        |
| Hình | 4.2 Các tín hiệu khối Keyboard31                  | L        |
| Hình | 4.3 Sơ đồ giải thuật khối Keyboard33              | 3        |

| Hình | 4.4 Các tín hiệu khối SD card.                    | 33 |
|------|---------------------------------------------------|----|
| Hình | 4.5 Sơ đồ giải thuật khởi động SD card.           | 36 |
| Hình | 4.6 Sơ đồ giải thuật khối đọc đơn khối SD card    | 38 |
| Hình | 4.7 Tín hiệu chính khối trung tâm                 | 38 |
| Hình | 4.8 Khối FIFO                                     | 39 |
| Hình | 4.9 Điều hướng xe tăng                            | 40 |
| Hình | 4.10 Sơ đồ các va chạm có thể có của xe tăng.     | 43 |
| Hình | 4.11 Sơ đồ điều hướng viên đạn.                   | 46 |
| Hình | 4.12 Các va chạm có thể có của viên đạn           | 46 |
| Hình | 4.13 Một số các vật thể trên map                  | 47 |
| Hình | 4.14 Các tín hiệu khối phát nhạc                  | 48 |
| Hình | 4.15 Sơ đồ điều khiển các tín hiệu điều khiển VGA | 49 |
| Hình | 4.16 Sơ đồ điều khiển hiển thị trên màn hình      | 52 |
| Hình | 5.1 Kết quả biên dịch.                            | 52 |
| Hình | 5.2 RTL schematic.                                | 53 |
| Hình | 5.3 Màn hình trò chơi.                            | 54 |
| Hình | 8.1 Tạo file wav từ chương trình Audacity         | 60 |
| Hình | 8.2 Tạo file nhạc ghi vào SD card.                | 61 |

# DANH SÁCH BẢNG SỐ LIỆU

| Bảng 2.1 Mô tả chân VGA         | 11 |
|---------------------------------|----|
| Bảng 2.2 VGA Horizontal Timing  | 13 |
| Bảng 2.3 VGA Vertical timing    | 14 |
| Bảng 2.4 Một số lệnh cơ bản     | 20 |
| Bảng 2.5 Gán chân trên kit DE1  | 22 |
| Bảng 2.6 Các thanh ghi cấu hình | 24 |
| Bảng 8.1 Một số lệnh SD card    | 62 |
| Bảng 8.2 Một số lệnh SD card    | 63 |
| Bảng 8.3 Một số lệnh SD card    | 64 |
| Bảng 8.4 Cấu hình Audio         | 65 |
| Bảng 8.5 Cấu hình Audio         | 66 |
| Bảng 8.6 Cấu hình Audio         | 67 |
| Bảng 8.7 Cấu hình Audio         | 68 |
| Bảng 8.8 Cấu hình Audio         | 69 |

# 1. GIỚI THIỆU.

#### 1.1 Tổng quan.

#### 1.1.1 FPGA là gì.

Field-programmable gate array (FPGA) là một loại mạch tích hợp cỡ lớn dùng cấu trúc mảng phần tử logic mà người dùng có thể lập trình được. Chữ field ở đây muốn chỉ đến khả năng tái lập trình "bên ngoài" của người sử dụng, không phụ thuộc vào dây chuyền sản xuất phức tạp của nhà máy bán dẫn. Vi mạch FPGA được cấu thành từ các bộ phận:

- Các khối logic cơ bản lập trình được (logic block).
- Hệ thống mạch liên kết lập trình được.
- Khối vào/ra (IO Pads).
- Phần tử thiết kế sẵn khác như DSP slice, RAM, ROM, nhân vi xử lý...

So sánh FPGA với ASIC và các vi mạch bán dẫn khác:

ASIC (Application-Specific Integrated Circuit) là một vi mạch IC được thiết kế dành cho một ứng dụng cụ thể.

FPGA cũng được xem như một loại vi mạch bán dẫn chuyên dụng ASIC, nhưng nếu so sánh FPGA với những ASIC đặc chế hoàn toàn hay ASIC thiết kế trên thư viện logic thì FPGA không đạt được mức độ tối ưu như những loại này, và hạn chế trong khả năng thực hiện những tác vụ đặc biệt phức tạp, tuy vậy FPGA ưu việt hơn ở chỗ có thể tái cấu trúc lại khi đang sử dụng, công đoạn thiết kế đơn giản do vậy chi phí giảm, rút ngắn thời gian đưa sản phẩm vào sử dụng.

Còn nếu so sánh với các dạng vi mạch bán dẫn lập trình được dùng cấu trúc mảng phần tử logic như PLA, PAL, CPLD thì FPGA ưu việt hơn các điểm:

- Tác vụ tái lập trình của FPGA thực hiện đơn giản hơn.
- Khả năng lập trình linh động hơn.
- Kiến trúc của FPGA cho phép nó có khả năng chứa khối lượng lớn cổng logic.
   (logic gate), so với các vi mạch bán dẫn lập trình được có trước nó.

Thiết kế hay lập trình cho FPGA được thực hiện chủ yếu bằng các ngôn ngữ mô tả phần cứng HDL như VHDL, Verilog, AHDL, các hãng sản xuất FPGA lớn như Xilinx, Altera thường cung cấp các gói phần mềm và thiết bị phụ trợ cho quá trình thiết kế, cũng có một số các hãng thứ ba cung cấp các gói phần mềm kiểu này như Synopsys, Synplify... Các gói phần mềm này có khả năng thực hiện tất cả các bước của toàn bộ quy trình thiết kế IC chuẩn với đầu vào là mã thiết kế trên HDL (còn gọi là mã RTL).

#### 1.1.2 Lịch sử ra đời fpga.

FPGA được thiết kế đầu tiên bởi Ross Freeman, người sáng lập công ty Xilinx vào năm 1984, kiến trúc mới của FPGA cho phép tích hợp số lượng tương đối lớn các phần tử bán dẫn vào 1 vi mạch so với kiến trúc trước đó là CPLD. FPGA có khả năng chứa tới từ 100.000 đến hàng vài tỷ cổng logic, trong khi CPLD chỉ chứa từ 10.000 đến 100.000 cổng logic; con số này đối với PAL, PLA còn thấp hơn nữa chỉ đạt vài nghìn đến 10.000.

CPLD được cấu trúc từ số lượng nhất định các khối SPLD (Simple programable devices, thuật ngữ chung chỉ PAL, PLA). SPLD thường là một mảng logic AND/OR lập trình được có kích thước xác định và chứa một số lượng hạn chế các phần tử nhớ đồng bộ (clocked register). Cấu trúc này hạn chế khả năng thực hiện những hàm phức tạp và thông thường hiệu suất làm việc của vi mạch phụ thuộc vào cấu trúc cụ thể của vi mạch hơn là vào yêu cầu bài toán.

Kiến trúc của FPGA là kiến trúc mảng các khối logic, khối logic, nhỏ hơn nhiều nếu đem so sánh với một khối SPLD, ưu điểm này giúp FPGA có thể chứa nhiều hơn các phần tử logic và phát huy tối đa khả năng lập trình của các phần tử logic và hệ thống mạch kết nối, để đạt được mục đích này thì kiến trúc của FPGA phức tạp hơn nhiều so với CPLD.

Một điểm khác biệt với CPLD là trong những FPGA hiện đại được tích hợp nhiều những bộ logic số học đã sơ bộ tối ưu hóa, hỗ trợ RAM, ROM, tốc độ cao, hay các bộ nhân cộng (multication and accumulation, MAC), thuật ngữ tiếng Anh là DSP slice dùng cho những ứng dụng xử lý tín hiệu số DSP.

Ngoài khả năng tái cấu trúc vi mạch toàn cục, một số FPGA hiện đại còn hộ trợ tái cấu trúc cục bộ, tức là khả năng tái cấu trúc một bộ phận riêng lẻ trong khi vẫn đảm bảo hoạt động bình thường cho các bộ phận khác.

#### 1.1.3 Úng dụng.

Úng dụng của FPGA bao gồm: xử lý tín hiệu số DSP, các hệ thống hàng không, vũ trụ, quốc phòng, tiền thiết kế mẫu ASIC (ASIC prototyping), các hệ thống điều khiển trực quan, phân tích nhận dạng ảnh, nhận dạng tiếng nói, mật mã học, mô hình phần cứng máy tính...

Do tính linh động cao trong quá trình thiết kế cho phép FPGA giải quyết lớp những bài toán phức tạp mà trước kia chỉ thực hiện nhờ phần mềm máy tính, ngoài ra nhờ mật độ cổng logic lớn FPGA được ứng dụng cho những bài toán đòi hỏi khối lượng tính toán lớn và dùng trong các hệ thống làm việc theo thời gian thực.

#### 1.1.4 Tổng quan về verilog.

Verilog, được tiêu chuẩn hóa thành IEEE 1364, là ngôn ngữ mô tả phần cứng (hardware description language, viết tắt: HDL) được sử dụng để mô hình hóa các hệ thống điện tử. Nó được sử dụng phổ biến nhất trong thiết kế và xác minh các mạch kỹ thuật số ở trừu tượng mức chuyển thanh ghi. Nó cũng được sử dụng trong việc xác minh các mạch tương tự và mạch tín hiệu hỗn hợp, cũng như trong thiết kế các mạch di truyền. Vào năm 2009, tiêu chuẩn Verilog (IEEE 1364-2005) đã được hợp nhất vào tiêu chuẩn system verilog, tạo ra tiêu chuẩn IEEE 1800-2009. Kể từ đó, Verilog chính thức là một phần của ngôn ngữ SystemVerilog. Phiên bản hiện tại là tiêu chuẩn IEEE 1800-2017.

#### 1.2 Tình hình nghiên cứu trong và ngoài nước.

Hiên tại trong nước và trên thế giới có rất nhiều nghiên cứu được thực hiện trên kit DE. Các loại giao tiếp cơ bản như PS/2, VGA, cùng nhiều ứng dụng khác được thực hiện trên kit DE. Về việc thực hiện mô phỏng ứng dụng paint trên FPGA đa phần sử dụng NIOS II và ngôn ngữ C. Trong luận văn này sẽ thực hiện game battle tank đơn giản hoàn toàn bằng ngôn ngữ Verilog trên kit DE1.

#### 1.3 Nhiệm vụ luận văn.

#### 1.3.1 Yêu cầu

Thực hiện các giao tiếp trên kit DE1:

- Giao tiếp bàn phím PS/2.
- Giao tiếp VGA.
- Giao tiếp SD Card.
- Giao tiếp module âm thanh WM8731.

#### 1.3.2 Kết quả cần đạt được.

Thiết kế cần đạt được:

- Xe tăng chạy bình thường.
- Đạn đi bình thường.
- Tuân theo luât chơi có sẵn.
- Nhạc nền ổn.
- Màn hình hiện thị đúng những gì mong muốn.

## 2 LÝ THUYẾT.

### 2.1 Lý thuyết phần cứng.

#### 2.1.1 Board DE1.

Board DE1 được mô tả bởi hình sau:



Hình 2.1 BOARD DE1.

DE1 Board có nhiều tính năng cho phép thực hiện được nhiều ứng dụng.

#### Phần cứng DE1:

- 1. Altera Cyclone® II 2C20 FPGA device.
- 2. Altera Serial Configuration device EPCS4.
- 3. 512-Kbyte SRAM.
- 4. 8-Mbyte SDRAM.
- 5. 4-Mbyte Flash memory.
- 6. SD Card socket.
- 7. 4 pushbutton switches.
- 8. 10 toggle switches.
- 9. 10 red user LEDs.
- 10. 8 green user LEDs.
- 11. 50-MHz oscillator, 27-MHz oscillator and 24-MHz oscillator for clock sources.
- 12. 24-bit CD-quality audio CODEC with line-in, line-out, and microphone-in jacks.

- 13. VGA DAC (4-bit resistor network) with VGA-out connector.
- 14. RS-232 transceiver and 9-pin connector.
- 15. PS/2 mouse/keyboard connector.
- 16. Two 40-pin Expansion Headers with resistor protection.
- 17. Powered by either a 7.5V DC adapter or a USB cable.

Sơ đồ khối DE1 Board:



Hình 2.2 Sơ đồ khối DE1 Board

Chi tiết về các khối trong hình.

- Cyclone II 2C20 FPGA.
  - o 18,752 Les.
  - o 52 M4K RAM blocks.
  - o 240K total RAM bits.
  - o 26 embedded multipliers.
  - o 4 PLLs.
  - o 315 user I/O pins.
  - o FineLine BGA 484-pin package.
- Serial Configuration device and USB Blaster circuit.
  - o Altera's EPCS4 Serial Configuration device.
  - o On-board USB Blaster for programming and user API control.
  - o JTAG and AS programming modes are supported.
- SRAM.
  - 512-Kbyte Static RAM memory chip.

o Organized as 256K x 16 bits.

#### - SDRAM.

- 8-Mbyte Single Data Rate Synchronous Dynamic RAM memory chip.
- Organized as 1M x 16 bits x 4 banks.
- Flash memory.
  - o 4-Mbyte NOR Flash memory.
  - o 8-bit data bus.
- SD card socket.
  - Provides SPI mode for SD Card access.
- Pushbutton switches.
  - o 4 pushbutton switches.
  - o Debounced by a Schmitt trigger circuit.
  - Normally high; generates one active-low pulse when the switch is pressed.
- Toggle switches.
  - o 10 toggle switches for user inputs.
  - A switch causes logic 0 when in the DOWN (closest to the edge of the DE1 board) position and logic 1 when in the UP position.
- Clock inputs.
  - o 50-MHz oscillator.
  - o 27-MHz oscillator.
  - o 24-MHz oscillator.
  - SMA external clock input.
- Audio CODEC.
  - o Wolfson WM8731 24-bit sigma-delta audio CODEC.
  - o Line-level input, line-level output, and microphone input jacks.
  - o Sampling frequency: 8 to 96 KHz.
  - Applications for MP3 players and recorders, PDAs, smart phones, voice recorders, etc.
- VGA output.
  - o Uses a 4-bit resistor-network DAC.
  - o With 15-pin high-density D-sub connector.
  - O Supports up to 640x480 at 60-Hz refresh rate.

- Serial ports.
  - o One RS-232 port.
  - One PS/2 port.
  - o DB-9 serial connector for the RS-232 port.
  - PS/2 connector for connecting a PS2 mouse or keyboard to the DE1 board.
- Two 40-pin expansion headers.
  - 72 Cyclone II I/O pins, as well as 8 power and ground lines, are brought out to two 40-pin expansion connectors.
  - 40-pin header is designed to accept a standard 40-pin ribbon cable used for IDE hard drives.
  - Resistor protection is provided.

#### 2.1.2 PS/2 Keyboard.

#### 2.1.2.1 Chuẩn PS/2.

Chuột PS/2 sử dụng chuẩn giao tiếp PS/2. PS/2 là loại cổng 6 chân dùng để kết nối bàn phim và chuột với hệ thống máy tính. Tên của nó xuất phát từ IBM Personal System/2 là hãng sản xuất máy tính cá nhân.

Sơ đồ chân và mô tả:



Hình 2.3 Cổng PS/2

Sơ đồ chân:

Pin 1 +DATA Data

Pin 2 Not connected

Pin 3 GND Ground

Pin 4 Vcc +5 V DC at 275 mA

Pin 5 +CLK Clock

Pin 6 Not connected

Dữ liệu được truyền nối tiếp bit theo khung truyền 11 bit gồm.

- 1 bit start mức thấp.
- 8 bit dữ liệu.
- 1 stop bit mức cao.
- 1 parity kiểm tra lẻ.



Hình 2.4 Khung truyền dữ liệu PS/2

#### 2.1.2.2 Giao tiếp với bàn phím

Để có thể thu lại được dữ liệu thay vì phải thiết kế một bộ lấy mẫu ta sẽ dùng một mạch dò sườn xuống của tín hiệu ps2\_clk làm điểm tham khảo. Đầu vào của mạch bao gồm tín hiệu ps2\_data và ps2\_clk nhận từ keyboard, tín hiệu clock của host, một tín hiệu reset của hệ thống. Đầu ra của mạch sẽ là 8 bit dữ liệu và một tín hiệu có mã mới.

Mã của các phím khác nhau trong bàn phím như sau:



Hình 2.5 Mã tương ứng của từng phím

#### 2.1.3 VGA.

Video Graphics Array (VGA) là một bộ điều khiển màn hình và tiêu chuẩn đồ họa đi cùng với nó, được giới thiệu năm 1987 bởi IBM cùng dòng máy tính cá nhân PS/2.VGA là trở thành tiêu chuẩn chung tối thiểu mà hầu như mọi phần cứng đồ họa PC.

Sơ đồ chân và mô tả:



Hình 2.6 Sơ đồ chân VGA.

| Pin | Signal         | Description                                       | Connection  |
|-----|----------------|---------------------------------------------------|-------------|
| 1   | R              | analog red, 0-0.7V                                | DAC output  |
| 2   | G              | analog green, 0-0.7V or 0.3-1V (if sync-on-green) | DAC output  |
| 3   | В              | analog blue, 0-0.7V                               | DAC output  |
| 4   | EDID Interface | function varies depending on standard used        | no connect  |
| 5   | GND            | general                                           | GND         |
| 6   | GND            | for R                                             | GND         |
| 7   | GND            | for G                                             | GND         |
| 8   | GND            | for B                                             | GND         |
| 9   | no pin         | or optional +5V                                   | no connect  |
| 10  | GND            | for h_sync and v_sync                             | GND         |
| 11  | EDID Interface | function varies depending on standard used        | no connect  |
| 12  | EDID Interface | function varies depending on standard used        | no connect  |
| 13  | h_sync         | horizontal sync, 0V/5V waveform                   | FPGA output |
| 14  | v_sync         | vertical sync, 0V/5V waveform                     | FPGA output |
| 15  | EDID Interface | function varies depending on standard used        | no connect  |

Bảng 2.1 Mô tả chân VGA

• Hiển thị:



Hình 2.7 Nguyên lý hiển thị

Để hiển thị hình ảnh trên màn hình VGA, bộ điều khiển VGA phải tạo ra tín hiệu thời gian thích hợp cho định dạng hiển thị VGA nhất định. Mỗi định dạng hiển thị có một bộ thông số thời gian khác nhau và mạch điều khiển VGA có thể tạo ra các màn hình với các định dạng khác nhau bằng cách thay đổi tín hiệu thời gian. Tín hiệu định thời cho định dạng màn hình VGA 640 × 480. Định dạng này hiển thị 640 cột dọc, 480 dòng ngang và tổng số 307.200 pixel (640 cột × 480 dòng). Mỗi pixel trên màn hình có thể được tham chiếu bằng tọa độ x, y của nó trong đó x là cột (bắt đầu từ 0 ở bên trái và tăng dần khi di chuyển sang phải) và y là dòng (bắt đầu từ 0 ở trên cùng và tăng dần di chuyển xuống).

• Đồng hồ pixel.

Thông số thời gian quan trọng nhất của bộ điều khiển VGA là tốc độ xung nhịp pixel. Tốc độ đồng hồ pixel xác định tốc độ hiển thị các pixel. Tốc độ xung nhịp pixel cho định dạng  $640 \times 480$  là 25~MHz. Tất cả các tín hiệu thời gian khác đều bắt nguồn từ đồng hồ pixel này.

#### • VGA Horizontal Timing

Bộ điều khiển VGA phải tạo ra tín hiệu "Đồng bộ hóa theo chiều ngang" (được gọi là HS). Tín hiệu đồng bộ ngang là một tín hiệu định kỳ cho biết màn hình bắt đầu một đường ngang mới, tần suất của đường ngang và thời gian mà màn hình sẽ được để trống. Tín hiệu đồng bộ ngang (giống như tín hiệu đồng bộ dọc) bao gồm *bốn* pha như thể hiện trong hình bên dưới.



Hình 2.8 VGA Horizontal Timing

| Scanline part Pixels |     | Time [µs]        |
|----------------------|-----|------------------|
| Visible area         | 640 | 25.422045680238  |
| Front porch          | 16  | 0.63555114200596 |
| Sync pulse           | 96  | 3.8133068520357  |
| Back porch           | 48  | 1.9066534260179  |
| Whole line           | 800 | 31.777557100298  |

Bång 2.2 VGA Horizontal Timing

Bốn giai đoan này như sau:

- Thời gian hiển thị (T disp ): Đây là thời gian mà màn hình VGA hiển thị các pixel trên một đường ngang. HS phải cao trong giai đoạn này. (640pixel).
- Front Porch (T<sub>fp</sub>): Đây là thời gian sau khoảng thời gian hiển thị mà ở đó bắt đầu phản hồi. HS cũng phải cao trong giai đoạn này. (16 pixel).

- **Xung đồng bộ**  $(T_{pw})$ : Đây là xung đồng bộ hóa trong đó tín hiệu HS ở mức thấp. (96 pixel).
- Back Porch  $(T_{bp})$ : Giai đoạn cuối cùng là backporch. Tín hiệu HS phải cao trong giai đoạn này.(48 pixel).

Tín hiệu HS phải liên tục tuần tự qua cả bốn giai đoạn này. Tổng của bốn giai đoạn này là 800 pixel đồng hồ .

#### • VGA Vertical timing

Tín hiệu đồng bộ dọc cho biết màn hình kết thúc toàn bộ khung hình. Giống như tín hiệu đồng bộ ngang, tín hiệu đồng bộ dọc bao gồm bốn giai đoạn sau: thời gian hiển thị, hiên trước, xung đồng bộ và hiên sau.

| Frame part   | Lines | Time [ms]         |
|--------------|-------|-------------------|
| Visible area | 480   | 15.253227408143   |
| Front porch  | 10    | 0.31777557100298  |
| Sync pulse   | 2     | 0.063555114200596 |
| Back porch   | 33    | 1.0486593843098   |
| Whole frame  | 525   | 16.683217477656   |

Bång 2.3 VGA Vertical timing

#### 2.1.4 SD. CARD

SD Card (Secure Digital Card) là một định dạng thẻ nhớ được sử dụng để lưu trữ dữ liệu chủ yếu dùng trên các thiết bị di động. Thẻ nhớ hoặc thẻ flash điện tử là một loại bộ nhớ được sử dụng để lưu trữ nội dung kỹ thuật số. Thẻ nhớ được sử dụng trong nhiều thiết bị điện tử như máy ảnh kỹ thuật số, máy mp3, tự điển điện tử, máy tính xách tay, máy điện thoại di động vv...Thể nhớ có kích thước nhỏ gọn dùng để nghi lại và có thể giữ lại dữ liệu khi không có điện.

SD Card, hay còn gọi là thẻ SD, được sản xuất và phát triển dựa trên các tiêu chuẩn kỹ thuật của hiệp hội thẻ SD (SDA). SDA được thành lập ngày 28/1/2000 bởi các tập đoàn Matsushita, Panasonic, SanDisk, Nintendo, Toshiba...).

Định dạng thẻ SD được chia làm 4 loại gồm: Hiệu suất tiêu chuẩn SDSC – Standard Capacity; Hiệu suất cao SDHC – High Capacity; Hiệu suất mở rộng SDXC - eXtended Capacity (SDXC); và loại thẻ kết hợp đầu vào/đầu ra với chức năng lưu trữ dữ liệu SDIO – input/output. Bốn định dạng này được được thiết kế dựa trên Ba hình thức, kích thước là: SD (tiêu chuẩn thông thường), miniSD (hình thức nhỏ hơn SD) và microSD (hình thức rất nhỏ). Tuy nhiên, định dạng thẻ SDXC không có hình thức mini còn định dạng SDIO không có hình thức micro.

SD là những thẻ nhớ tích hợp cao, bộ nhớ flash với khả năng truy cập ngẫu nhiên và nối tiếp. Nó có thể truy cập thông qua một giao diện chuyên dụng nối tiếp tối ưu hóa cho việc truyền dữ liệu nhanh và đáng tin cậy. Những thẻ SD là hoàn toàn tương thích với những tiêu chuẩn mới của người dùng, được gọi là hệ thống SD Card tiêu chuẩn xác định trong đặc tả kỹ thuật hệ thống thẻ SD. Hệ thống SD là một loạt hệ thống lưu trữ mới dựa trên sự đổi mới công nghệ bán dẫn. Nó đã được phát triển để cung cấp một bộ lưu trữ rẻ tiền vừa cơ học mạnh mẽ cho các úng dụng đa phương tiện của người tiêu dùng.



Hình 2.9 Chức năng của sd card

Thẻ SD tiêu chuẩn hoạt động ở phạm vi cung cấp điện từ 2,7-3,3V.

Bộ vi xử lý, bộ nhớ flash điều khiển (xóa, đọc, viết và kiểm soát lỗi) được tích hợp bên trong thẻ nhớ. Dữ liệu được chuyển giữa các thẻ nhớ và bộ điều khiển máy chủ lưu trữ tại đơn vị của mỗi khối 512 byte trong mặc định. Cấu trúc của thẻ SD bao gồm giao diện vi xử lý và giao diện bộ nhớ.



Hình 2.10: Mô phỏng sơ đồ khối điều khiển của thẻ SD

Thẻ SD được điều khiển bởi 6 dòng tín hiệu nằm trên giao diện thẻ: CMD, CLK, DAT0, DAT1, DAT2, DAT3 thông qua giao diện xử lý và điều khiển để truy xuất nội dung trong ô nhớ.



Hình 2.11 Sơ đồ chân SD card

SD Card có 2 chuẩn giao tiếp: SD Protocol và SPI Protocol.

- SD Protocol: Sử dụng chân CMD để truyền lệnh và nhận phản hồi, chân
   DAT0 nhận dữ liệu ở chế độ 1 bit hay DAT0 DAT3 nhận dữ liệu ở chế độ 4
   bit.
- SPI Protocol: Sử dụng chân CMD để truyền lệnh, chân DAT0 nhận phản hồi
   và dữ liệu, DAT3 đóng vai trò như chân chip select (CS).

Thẻ SD hoạt động ở hai chế độ tốc độ. Tốc độ đồng hồ chế độ mặc định là 0-25MHz.

Trong luận văn này sử dụng chuẩn SPI để giao tiếp với SD Card. Chế độ đọc đơn khối.

#### Chế độ SPI:

- Cấu hình tín hiệu SPI:



Hình 2.12 Cấu hình tín hiệu SPI

 SPI Serial Peripheral Interface là một chuẩn truyền thông nối tiếp đồng bộ dùng để chuyền dữ liệu.

- Giao thức SPI thường được sử dụng On Board hoặc các đường tín hiệu ngắn. Tốc độ của SPI khá cao thường phụ thuộc vào tốc độ xung truyền vào bộ SPI.
- Giao thức SPI là dao thức dạng Master –Slave trong đó Master giữ quyền điều khiển xung Clock và chọn Slave nào giao tiếp với mình.
- Bus SPI bao gồm 4 đường tín hiệu:
  - o MOSI (Master Out Slave In): Đường truyền tín hiệu từ Master đến Slave
  - o MISO (Master In Slave Out): Đường truyền tín hiệu từ Slave đến Master
  - o CLK (Serial Clock): Đường phát xung đồng hồ được điều khiển bởi Master
  - CS (Chip Select): Đường chọn chip giao tiếp với Master, được kéo xuống 0 khi được chọn
- Nguyên lý hoạt động như sau:
  - Khi muốn truyền nhận dữ liệu tới các Slave, đầu tiên Master kéo đường CS kết nối từ Master tới Slave đó xuống 0.
  - Gửi xung Clock, tương ứng với mỗi Clock sẽ gửi DATA trên chân MOSI tại thời điểm Clock ở mức cao (hoặc thấp tùy người lập trình)
  - Slave cũng có thể gửi ngược lại DATA tại chân MISO tới Master
  - Sự truyền nhận dữ liệu là liên tục nên SPI thường có tốc độ rất cao.
- Một lệnh hợp lệ bao gồm 48 bits (6 bytes).
  - Hai bit bắt đầu ("01").
  - o Theo sau là 6 bits lệnh.
  - Tiếp là 32 bits đối số.
  - Cuối cùng 7 bits CRC.
  - Kết thúc là bit stop (1).



Hình 2.13 Cấu trúc câu lênh SD card

- Quá trình gửi bắt đầu bằng cách đặt bit trên MOSI và chuyển đổi tín hiệu SD\_CLK từ 0 sang 1 rồi từ 1 về 0. Sau đó lần lượt từ bit từ hai cho đến khi hoàn thành 1 lệnh hoàn chỉnh.

18

- Khi nhận được lệnh sd sẽ xử lý. Để phản hồi một lệnh thẻ SD yêu cầu tín hiệu CLK chuyển đổi trong ít nhất 8 chu kỳ và MOSI phải ở mức cao để chờ phản hồi. Thời lượng tùy vào từng lệnh Hầu hết lệnh phản hồi dạng 8-bit
- Để giao tiếp với thẻ SD, phải đặt vào chế độ SPI. Đặt MOSI và CS ở mức cao trong ít 74 chu kỳ. Sau đó gửi CMD0: 0x40000000095.
- Đây là lệnh reset, thẻ sẽ phản hồi bằng 8 bits trên MISO. Nếu lệnh thành công ta sẽ nhận được (0000001)<sub>2</sub>.



Hình 2.14 Tín hiệu phản hồi R1

- Để nhận được tín hiệu liên tục chuyển đổi SD\_CLK. Dòng MISO dữ liệu đồng thời
   MOSI ở mức cao và CS mức thấp.
- Ở trạng thái nhàn rỗi (in idle state): Thẻ ở trạng thái không hoạt động và đang chạy quá trình khởi tạo.
- Đặt lại xóa (erase reset): Một trình tự xóa đã bị xóa trước khi thực thi vì không có trình tự xóa lệnh đã được nhận.
- Lênh không hợp lê (illegal command): Mã lênh không hợp lê đã được phát hiện.
- Lỗi CRC giao tiếp (com CRC error): Kiểm tra CRC của lệnh cuối cùng không thành công.
- Lỗi trình tự xóa (erase\_seq\_error): Xảy ra lỗi trong chuỗi lệnh xóa.
- Lỗi địa chỉ (address error): Địa chỉ bị lệch, không khóp với độ dài khối đã được sử dụng trong yêu cầu.
- Lỗi tham số (parameter error): Đối số của lệnh (ví dụ: địa chỉ, độ dài khối) nằm ngoài phạm vi cho phép cho thẻ này.
- Dạng tín hiệu phản hồi R2, R3 xem phần tài liệu tham khảo.
- Đọc đơn khối dữ liệu từ thẻ nhớ:
  - Gói dữ liệu (data token): Các lệnh đọc có truyền dữ liệu đi kèm với chúng. Dữ liệu được truyền qua data token. Tất cả các byte dữ liệu được truyền MSB.
  - O Data token dài từ 4 đến 515 byte và có định dạng sau:

- Byte đầu tiên (0xFE): Bắt đầu block.
- Bytes 2-513: Gói dữ liệu.
- Hai bytes cuối CRC (Xác minh CRC không bắt buộc trong SPI).

#### - Một số lệnh SD Card:

| Mã lệnh | Ký hiệu              | Mô tả                                                                                           |
|---------|----------------------|-------------------------------------------------------------------------------------------------|
| CMD0    | GO_IDLE_STATE        | Reset the ve trang that idle                                                                    |
| CMD1    | SEND_OP_CODE         | Yêu câu thẻ gửi nội dung thông tin của Operating<br>Condition Regiters                          |
| CMD8    | SEND_EXT_CSD         | Yêu cầu thẻ gửi thông tin các thanh ghi CSD(Card<br>Specific Data) dưới dạng block dữ liệu.     |
| CMD9    | SEND_CSD             | Yêu cầu thẻ gửi thông tin cụ thể của thanh ghi CSD.                                             |
| CMD10   | SEND_CID             | Yêu cầu gửi các thông tin CID(Card Information Data).                                           |
| CMD12   | STOP_TRANSMISSION    | Ngưng trao đổi dữ liệu                                                                          |
| CMD16   | SET_BLOCKLEN         | Thiết lập độ lớn tính theo byte của một block dữ liệu,<br>giá trị mặc này được lưu trong CSD    |
| CMD17   | READ_SINGLE_BLOCK    | Đọc một block dữ liệu                                                                           |
| CMD18   | READ_MULTIPLE_BLOCK  | Đọc nhiều block đữ liệu. Số lượng block được thiết<br>lập bởi lệnh CMD23                        |
| CMD23   | SET_BLOCK_COUNT      | Thiết lập số lượng block đữ liệu để ghi hoặc đọc.                                               |
| CMD24   | WRITE_BLOCK          | Ghi một block dữ liệu.                                                                          |
| CMD25   | WRITE_MULTIPLE_BLOCK | Ghi nhiều block dữ liệu. Số lượng block được thiết lập<br>bởi lệnh CMD23                        |
| MD55    | APP_CMD              | Thông báo cho thẻ nhớ lệnh tiếp theo là lệnh riêng của<br>ứng dụng chứ không phải là lệnh chuẩn |

Bảng 2.4 Một số lệnh cơ bản

#### 2.1.5 AUDIO CODEC

- Tín hiệu âm thanh có thể coi như là một điện áp.
- Âm thanh phát ra trên đầu Line out của DE1 BOARD.
- Sơ đồ khối cơ bản:

\_



Hình 2.15 Sơ đồ khối âm thanh

- Chi tiết Pin trên DE1 Board:



Hình 2.16 Pin Audio Codec

| Signal Name | FPGA Pin No. | Description                  |
|-------------|--------------|------------------------------|
| AUD_ADCLRCK | PIN_A6       | Audio CODEC ADC LR Clock     |
| AUD_ADCDAT  | PIN_B6       | Audio CODEC ADC Data         |
| AUD_DACLRCK | PIN_A5       | Audio CODEC DAC LR Clock     |
| AUD_DACDAT  | PIN_B5       | Audio CODEC DAC Data         |
| AUD_XCK     | PIN_B4       | Audio CODEC Chip Clock       |
| AUD_BCLK    | PIN_A4       | Audio CODEC Bit-Stream Clock |
| I2C_SCLK    | PIN_A3       | I2C Data                     |
| I2C_SDAT    | PIN_B3       | I2C Clock                    |

Bảng 2.5 Gán chân trên kit DE1

- Ta giao tiếp với audio thông qua I2C với hai chân I2C\_SCLK và I2C\_SDAT.
- Sau khi khởi tạo thành công ta có thể truyền âm thanh qua giao diện âm thanh kỹ thuật số.
- Ta dùng chế độ two-wire, slave mode với các chân AUD\_XCK,AUD\_BCLK,
   I2C\_SCLK được cấp từ bên ngoài.
- I2C protocol:



Hình 2.17 I2C protocol

- Quá trình truyền dữ liệu bằng bit START(S) khi SDIN kéo xuống thấp trong khi
   SCLK ở mức cao.
- o Sau đó SDIN đặt bit được truyền trong khi SCLK thấp .
- o Dữ liệu lấy mẫu khi SCLK tăng.
- Khi quá trình thành công bit STOP được gửi bằng cách cho SDIN kéo lên khi SCLK
   ở mức cao.
- o SDIN được thay đổi trên cạnh rơi và được bắt trên cạnh lên của SCLK.
- o Sau mỗi 8 bit dữ liệu một bit "ACK" được truyền.



Hình 2.18 Tín hiệu ACK.

- 2-Wire Interface
- o Thiết bị hoạt động như một thiết bị phụ.
- WM8731 có một trong hai địa chỉ phụ được chọn bằng cách thiết lập trạng thái của PIN CSB.
- o ADDR[6:0] là địa chỉ phụ (0011010)<sub>2.</sub>
- o R/W is '0'.
- o B[15:9] là địa chỉ thanh ghi.
- B[8:0] là dữ liệu thanh ghi.



Hình 2.19 Gói thông tin được gửi đi.

- Một số lệnh thiết lập

| REGISTER | В  | В  | В  | В   | В  | В  | В | B8           | B7           | В6           | B5              | B4          | B3             | B2       | B1       | B0        |
|----------|----|----|----|-----|----|----|---|--------------|--------------|--------------|-----------------|-------------|----------------|----------|----------|-----------|
|          | 15 | 14 | 13 | 12  | 11 | 10 | 9 |              | -            |              |                 |             |                |          | -        |           |
| R0 (00h) | 0  | 0  | 0  | 0   | 0  | 0  | 0 | LRIN<br>BOTH | LIN<br>MUTE  | 0            | 0               |             | •              | LINVOL   |          |           |
| R1 (02h) | 0  | 0  | 0  | 0   | 0  | 0  | 1 | RLIN<br>BOTH | RIN<br>MUTE  | 0            | 0               |             |                | RINVOL   |          |           |
| R2 (04h) | 0  | 0  | 0  | 0   | 0  | 1  | 0 | LRHP<br>BOTH | LZCEN        |              |                 | LHPVOL      |                |          |          |           |
| R3 (06h) | 0  | 0  | 0  | 0   | 0  | 1  | 1 | RLHP<br>BOTH | RZCEN        |              | RHPVOL          |             |                |          |          |           |
| R4 (08h) | 0  | 0  | 0  | 0   | 1  | 0  | 0 | 0            | SIDE         | ATT          | SIDETONE        | DACSEL      | BY PASS        | INSEL    | MUTE MIC | MIC BOOST |
| R5 (0Ah) | 0  | 0  | 0  | 0   | 1  | 0  | 1 | 0            | 0            | 0            | 0               | <b>HPOR</b> | DACMU          | DEE      | MPH      | ADC HPD   |
| R6 (0Ch) | 0  | 0  | 0  | 0   | 1  | 1  | 0 | 0            | PWR<br>OFF   | CLK<br>OUTPD | OSCPD           | OUTPD       | DACPD          | ADCPD    | MICPD    | LINEINPD  |
| R7 (0Eh) | 0  | 0  | 0  | 0   | 1  | 1  | 1 | 0            | BCLK<br>INV  | MS           | LRSWAP          | LRP         | LRP IWL FORMAT |          | RMAT     |           |
| R8 (10h) | 0  | 0  | 0  | 1   | 0  | 0  | 0 | 0            | CLKO<br>DIV2 | CLKI<br>DIV2 | SR BOSR USB/NOR |             |                | USB/NORM |          |           |
| R9 (12h) | 0  | 0  | 0  | 1   | 0  | 0  | 1 | 0            | 0            | 0            | 0               | 0           | 0              | 0        | 0        | ACTIVE    |
| R15(1Eh) | 0  | 0  | 0  | 1   | 1  | 1  | 1 | RESET        |              |              |                 |             |                |          |          |           |
|          |    |    | AD | DRE | SS |    |   |              |              |              |                 | DATA        |                |          |          |           |

Bảng 2.6 Các thanh ghi cấu hình.

- Tương quan giá trị của AUD\_BCLK, AUD\_DALRCK và AUD\_DACDAT:
  - o Chế độ sử dụng trong đề tài Left Justified Mode



Hình 2.20 Chế độ Left Justified Mode

- o DACLRC tích cạnh lên mỗi 1/fs.
- BCLK tích cạnh xuống số lần bằng số bit mỗi lần lấy mẫu âm thanh cho mỗi kênh
   (Ví dụ: 16 bits mỗi mẫu thì BCLK = 1/fs\*32).
- o Bits của mẫu tín hiệu ở mỗi lần BCLK tích cạnh lên.

\_

## 2.2 Lý thuyết vẽ hình và di chuyển.

#### 2.2.1Vẽ xe tăng và viên đạn.

- Xe tăng và viên đạn là những vật thể chuyển động trên màn hình theo thời gian.
- Muốn hiển thị chính xác xe tăng và viên đạn cần có file ROM để lưu trước chính xác vị trí từng điểm ảnh của xe tăng và viên đạn để hiển thị.
- Ở đây ta chọn xe tăng và viên đạn là các khối có hình vuông và hình chữ nhận để dễ
   lập trình.
- Khi màn hình quét đến địa chỉ của xe tăng hoặc viên đạn cần vẽ thì địa chỉ trong file ROM cũng tăng theo để có giá trị chính xác từng điểm ảnh hiển thị lên màn hình.
- Địa chỉ giá trị lưu trong file ROM chỉ tăng lên khi địa chỉ quét tiến vào vùng giới hạn
   xe tăng hoặc viên đạn cho trước để có thể hiển thị đúng.
- Khi chuyển động ta phải cập nhật vị trí của xe tăng và viên đạn liên tục để có thể vẽ chính xác.

#### 2.2.2 Vẽ hình nền.

- Tương tự như vẽ xe tăng và viên đạn ta cũng cần một file ROM để lưu giá trị từng bit màu để hiển thị.

#### 2.2.3 Vẽ map.

- Tương tự vẽ hình nền ta cũng cần một file ROM để lưu giá trị của các vật thể trên map.
- Vì bộ nhớ DE1 có hạn nên ta sẽ không lưu cả map để tiết kiệm bộ nhớ.
- Ta dùng file ROM để lưu hình ảnh các vật thể trên map để khi màn hình quét đến thì sẽ hiển thị chính xác vật thể đó.
- Ngoài ra ta tạo một file RAM để lưu các vị trí của các vật thể đó. Nên sẽ tiết kiệm dữ liệu đồng thời vẫn đảm bảo cơ chế game được tiến hành đúng như mong đợi.

# 3 THIẾT KẾ VÀ THỰC HIỆN PHẦN CỨNG

- Yêu cầu:
  - o Hiển thị được kết quả trên màn hình có độ phân giải 640x480.

- o Giao tiếp được với DE1 BOARD và bàn phím để tương tác.
- Bộ nhớ đủ để thực hiện các thao tác.
- o Giáo tiếp với các ngoại vi còn lại.
- Lý do chọn kit DE1:
  - o Có giao tiếp PS/2.
  - Có cổng kết VGA để hiển thị với màn hình 640x480.
  - Có giao tiếp với module âm thanh.
  - o Lập trình được với ngôn ngữ Verilog.
  - Có cổng giao tiếp với SD card.
- Uu và nhược điểm:
  - o Ưu điểm.
    - Có đầy đủ yêu cầu đáp ứng.
    - Dễ dàng sử dụng ngôn ngữ verilog.
    - Nguồn tài liệu hướng dẫn sử dụng dễ kiếm.
    - Được làm quen cơ bản ở trường học.
  - Nhược điểm.
    - Giá thành cao.

Sơ đồ phần cứng tổng quát:



Hình 3.1 Sơ đồ kết nối phần cứng.

#### Sơ đồ nối chân chi tiết:



Hình 3.2 Các tín hiệu chính trong phần cứng.

#### Giải thích các tín hiệu:

- VGA\_HS(horizonal sync): tín hiệu quét ngang.
- VGA\_VS(vertical sync): tín hiệu quét dọc.
- VGA\_BLANK: không sử dụng.
- VGA\_SYNC: tín hiệu đồng bộ hiển thị.
- VGA\_R, VGA\_G, VGA\_B: các tín hiệu màu, 4 bit mỗi màu đỏ, xanh lá, xanh dương.
- PS2 CLK: xung clock đồng bộ tín hiệu giữa kit và bàn phím.
- PS2\_DAT: tín hiệu nhận được từ bàn phím.
- SD Card bao gồm các tín hiệu:

- SD\_CLK: xung clock đồng bộ tín hiệu giữa thẻ nhớ và kit (ảnh hưởng trực tiếp đến tốc độ truyền dữ liệu).
- SD\_CMD: tín hiệu gửi lệnh từ kít đến thẻ nhớ.
- SD\_DAT: dữ liệu phản hồi từ thẻ nhớ đến kit.
- SD\_DAT3: trong trường hợp này đóng vai trò như tín hiệu cho phép truy cập(chip enable).
- I2C\_SDAT: đường truyền để gửi và nhận dữ liệu.
- I2C SCLK: đường mang tín hiệu xung nhịp.
- AUD\_DACDAT: dữ liệu DAC.
- AUD\_BCLK: xung nhịp điều khiển từng bit dữ liệu DAC..
- AUD\_DACLRCK: xung nhịp điều khiển tần số lấy mẫu...
- AUD\_XCK: xung nhịp điều khiển chip.

# 4. THIẾT KẾ VÀ THỰC HIỆN PHẦN MỀM.

## 4.1 Sơ đồ khối tổng quát:



Hình 4.1 Sơ đồ khối tổng quát.

- Chương trình gồm các khối chính.
  - Khối KEYBOARD: tín hiệu từ bàn phím.
  - Khối AUDIO: thực hiện việc phát nhạc.
  - Khối VGA\_main: thực hiện việc hiển thị.
  - Khối SD\_CARD: thực hiện việc đọc dữ liệu từ thẻ SD.
  - Khối CENTER: điều khiển chương trình chạy.
  - Khối gamescreen,gamescreen2: thực hiện việc điều khiển trò chơi dựa trên các tín hiệu nhận vào từ bàn phím.
  - Khối colorization: thực hiện việc tô màu.
  - Khối vga\_640x480: thực hiện việc điều khiển việc quét tín hiệu trên màn hình.
  - Khối lostscreen, firstscreen: hiển thị màn hình thông báo kết quả.

### 4.2. Khối KEYBOARD.

• Khối Keyboard:



Hình 4.2 Các tín hiệu khối Keyboard

- Khối Keyboard: thực hiện giao tiếp với bàn phím.
  - o Giải thích các chân tín hiệu.
    - Clk: xung nhịp hệ thống 50MHz.
    - Kclk: xung clock từ bàn phím.
    - Kdata: data từ bàn phím.
    - Menu,play1,play2,up1,up2,down1,down2,left1,left2,right1,right2: các tín hiệu ngõ ra từ bàn phím.
- Sơ đồ giải thuật:



Hình 4.3 Sơ đồ giải thuật khối Keyboard.

#### 4.3. Khối SD card

• Sơ đồ khối sd card tổng quát như sau:



Hình 4.4 Các tín hiệu khối SD card.

- Giải thích các chân tín hiệu:
  - o SD\_DAT: dữ liệu nhận từ thẻ nhớ.
  - O SD\_CMD: gửi lệnh cho thẻ nhớ.
  - SD\_DAT3: chân cho phép của thẻ nhớ.
  - o SD\_CLK: phát xung clk 25Mhz cho thẻ nhớ.
  - Address: địa chỉ bắt đầu bài hát.

- o Address\_end : địa chỉ kết thúc bài hát.
- Usedw: cho biết số thanh ghi có trong fifo.
- Fifo\_out: chân bộ fifo.
- SW[2]: bắt đầu lại bài hát.
- o KEY[0]: reset hệ thống.
- o Read\_ena: cho phép đọc từ thẻ nhớ (khi fifo không đầy).
- o Clk25: cung cấp xung 25Mhz.
- Sơ đồ giải thuật:
  - o Khởi động SD\_card.



Hình 4.5 Sơ đồ giải thuật khởi động SD card.

Đọc đơn khối từ SD card.



Hình 4.6 Sơ đồ giải thuật khối đọc đơn khối SD card

### 4.4. Khối PLL và giảm tần số

- Khối PLL: chức năng tạo xung clock: 18,432 Mhz cho giao tiếp với audio module.
- Giảm tần số: chức năng tạo xung clock: 25Mhz cho giao tiếp với VGA và SD card.
- Khối PLL được tích hợp sẵn trên DE1.

## 4.5. Khối trung tâm

- Khối trung tâm được hiển thị như sau



Hình 4.7 Tín hiệu chính khối trung tâm.

- Giải thích các yếu tố khối tác động:
  - + Reset: Để khởi động lại hệ thống.
  - + CLOCK\_50, CLOCK\_27: xung clock của hệ thống.
  - + SD\_card: Nhận các tín hiệu từ SD\_card.
  - + Keyboard: Nhận các tín hiệu từ bàn phím.
  - + SWITCH: Nhận các tín hiệu từ switch.
  - + SCREEN: chọn ảnh nào để hiện thị lên màn hình
  - + AUD: chọn bài hát để phát.

- + VGA: điều khiển màn hình hiển thị chính xác những gì cần.
- + PLL: cung cấp xung clock phù hợp cho các thiết bị hoạt động.

#### 4.6. Khối FIFO



Hình 4.8 Khối FIFO.

- Giải thích các chân cu thể:
  - O Data: dữ liệu đưa vào fifo.
  - O Wrreq: chân cho phép ghi vào fifo luôn cho phép.
  - O Wrelk: xung clock cho lúc ghi vào fifo.
  - o Wrusedw: cho biết số thanh ghi có trong fifo.
  - o Rdreq: chân cho phép đọc ra từ fifo.
  - o Rdclk: xung clock cho lúc đọc ra từ fifo.
  - o Aclr: ngõ reset.
  - o Rdempty: cho biết fifo có rỗng hay không.
  - O Q: dữ liệu ngõ ra fifo.
- Ta thiết lập:
  - o FiFO xung ghi chạy ở clock hệ thống.
  - Khi thông báo có byte\_available = 1 mới ghi vào fifo một lần, wrreq chỉ như một xung vì ta chỉ muốn ghi một lần vào fifo một thanh ghi.
  - Đảm bảo fifo không bao giờ đầy bằng cách thiết lập read\_ena của SD
     CARD mức thấp khi số lượng thanh ghi trong fifo vượt quá một mức nhất định.

 Đọc từ fifo với tần số bằng với tần số lấy mẫu của âm thanh được chọn để tín hiệu được liền mạch .

# 4.7. Khối vẽ xe tăng và viên đạn và map.

4.7.1 Sơ đồ điều hướng xe tăng.



Hình 4.9 Điều hướng xe tăng.

- Mẫu xe tăng:

+ Bên đỏ





+ Bên xanh





- Cách vẽ theo hướng:
  - Khi tọa độ quét vào tọa độ xe tăng thì địa chỉ trong ROM tăng dần đọc ra bit màu cần hiện. Cứ thế đến khi vẽ hết xe tăng rồi lặp lại.
  - o Đối với các hướng lên và trái thì địa chỉ bắt đầu từ 0.
  - Riêng với hướng xuống và phải để tiết kiệm bộ nhớ ta thiết kế xe tăng đối xứng từ đó các hướng phải và xuống chỉ cần địa ngược địa chỉ có trong ROM.
- Nhận biết vật cản để cản trở di chuyển
  - o Ta dựa vào file RAM để biết được tọa độ vật cản
  - Căn cứ vào vị trí tương đối của xe tăng để đọc bốn hướng của xe tăng từ
     RAM xem có vật cản hay không nếu có thì ngăn di chuyển.
  - Nếu có bắn phá thì địa chỉ trong RAM sẽ được cập nhật tình trạng từ đó xe tăng có thể đi qua các vật cản đã bị phá hủy.
- Điều khiển tốc độ xe tăng:
  - Để kiểm soát tốc độ ta cần dùng một bộ đếm.
  - Để khi bộ đếm hoàn thành một chu kỳ thì mới được phép tăng 1 pixel khi di chuyển.
  - o Viên đạn cũng tương tự như vậy.

#### 4.7.2 Tình trạng xe tăng.



Hình 4.10 Sơ đồ các va chạm có thể có của xe tăng.

4.7.3 Sơ đồ điều hướng viên đạn



Hình 4.11 Sơ đồ điều hướng viên đạn.

#### 4.7.4 Tình trạng viên đạn



Hình 4.12 Các va chạm có thể có của viên đạn.

#### 4.7.5 Hiển thị trên map và hình nền thông báo

- Để tiết kiệm bộ nhớ khi hiện các hình nền thông báo ta chỉ cần lưu hình có độ phân giải 160x120 rồi dùng một thanh ghi bỏ 2 bit thấp của các tín hiệu quét như vậy ta sẽ có hình mới có độ phân giải 640x480 đủ để hiển thị cả màn hình.
- Còn đổi với map như đã trình bày phần lý thuyết thì ta chỉ cần dùng bộ nhớ ROM để lưu trữ các hình hiển thị trên map và bộ nhớ RAM để hiển thị các vị trí muốn hiển thị để tiết kiệm bộ nhớ.
- Riêng việc hiển thị hình ảnh động như nước ta dùng hai bộ nhớ ROM lưu hai hình thái của nước từ đó cứ sau mỗi khoảng thời gian bằng nhau ta hiện lần lượt một trong hai hình ảnh đó từ đó sẽ tạo ra cảm giác nước chuyển động



Hình 4.13 Một số các vật thể trên map.

- Môt số gơi ý thêm như: cỏ, băng ..v..v
- Để hiển thị được các hình ảnh ta dùng Matlab để chuyển từ file ảnh sang file mif.
   Đoạn code tham khảo ở phần phụ lục.

#### 4.8. Khối Audio.

#### 4.8.1 Khối I2C.

- Khối I2C giống với phần lý thuyết đã trình bày phía trên.
- Ta chọn các thiết lập sau cho hệ thống.

- + Left headphone out.
- + Right headphone out.
- + Analogue Audio Path Control.
- + Digital Audio Path Control.
- + Power Down Control.
- + Digital Audio Interface Format.
- + Sampling Control.
- + Active Control.

#### 4.8.2 Khối phát nhạc.

- Khối điều khiển phát nhạc như sau:



Hình 4.14 Các tín hiệu khối phát nhạc.

- Giải thích các chân của khối:
  - + Clock ref: có tần số 18.432Mhz từ bô PLL đầu ra chân AUD XCK.
  - + Reset\_n: chân reset khối.
  - + Clk50: xung clock hệ thống 50Mhz.
  - + Fifo\_rd\_dat[15:0]: tín hiệu âm thanh được đọc ra từ fifo.
  - + Dacdat: đầu ra cho chân AUD\_DACDAT.
  - + Bclk: đầu ra cho chân AUD\_BCLK.
  - + Rdclk: xung clock cung cấp cho chân điều khiển đọc của FIFO.
  - + Dacelk: đầu ra cho chân AUD\_DACLRCK.
- Với các thiết lập như lý thuyết để bộ điều khiển hoạt động như mong muốn ta chọn âm thanh được phát ra ở tần số lấy mẫu là 8KHz, hai kênh, nhạc 16 bits.
  - + AUD BCLK: 256Khz.

- + AUD\_XCK: 18.432 MHz.
- $+ \ AUD\_LRCK: 8Khz.$

### 4.9. Khối VGA

• Khối điều khiển VGA có so đồ giải thuật như sau:



Hình 4.15 Sơ đồ điều khiển các tín hiệu điều khiển VGA.

- Xung clock điều khiển khối Vga có xung clock bằng 25 Mhz.
- VGA\_BLANK luôn bằng 1.
- VGA\_SYNC luôn bằng 0.

# 4.10. Khối hiển thị

Khối hiển thị có sơ đồ như sau:



Hình 4.16 Sơ đồ điều khiển hiển thị trên màn hình.

Tùy theo bàn phím ấn phím nào thì màn hình sẽ hiển thị phần đã quy định sẵn đó.

# 5. KẾT QUẢ THỰC HIỆN

# 5.1 Kết quả biên dịch

| Flow Summary                       |                                                 |
|------------------------------------|-------------------------------------------------|
| Flow Status                        | Successful - Mon Jan 03 15:52:03 2022           |
| Quartus II 64-Bit Version          | 13.0.1 Build 232 06/12/2013 SP 1 SJ Web Edition |
| Revision Name                      | tankmap                                         |
| Top-level Entity Name              | tankmap                                         |
| Family                             | Cyclone II                                      |
| Device                             | EP2C20F484C7                                    |
| Timing Models                      | Final                                           |
| Total logic elements               | 16,990 / 18,752 ( 91 % )                        |
| Total combinational functions      | 16,868 / 18,752 ( 90 % )                        |
| Dedicated logic registers          | 1,741 / 18,752 ( 9 % )                          |
| Total registers                    | 1741                                            |
| Total pins                         | 45 / 315 ( 14 % )                               |
| Total virtual pins                 | 0                                               |
| Total memory bits                  | 191,488 / 239,616 ( 80 % )                      |
| Embedded Multiplier 9-bit elements | 0/52(0%)                                        |
| Total PLLs                         | 1/4(25%)                                        |
|                                    |                                                 |
|                                    |                                                 |
|                                    |                                                 |

Hình 5.1 Kết quả biên dịch.

# 5.2 Kết quả khi chạy chương trình

- RTL:



Hình 5.2 RTL schematic.

- Màn hình trò chơi:



Hình 5.3 Màn hình trò chơi.

# 6. KÉT LUẬN VÀ HƯỚNG PHÁT TRIỂN

## 6.1 Cách thực hiện chương trình

- Gắn thẻ nhớ đã có sẵn bài hát vào kit.
- Kết nối với bàn phím, màn hình, loa, dây nguồn
- Bật nguồn kit DE1 rồi chạy chương trình.
- Hướng dẫn trò chơi
  - + ESC để trở về menu, F1 để chơi đôi, F2 để chơi đơn
  - + Player 1: W S A D để di chuyển SPACE để bắn

- + Player 2: I J K L để di chuyển ENTER để bắn (chơi đơn thì player 2 không thể điều khiển).
  - + Khi đã có kết quả nhấn ESC hoặc F1 hoặc F2 để có thể bắt đầu ván mới
  - + SW[9], SW[8] để chọn bài hát, SW[7] để reset nhạc.
- + SW[4:3] để chọn map với chế độ chơi đơn và SW[2:1] để chọn map chế độ chơi đôi

### 6.2 Kết luận

- Sau khi thực hiện đề tài em đã hiểu hơn về lập trình bằng ngôn ngữ phần cứng.
- Các yêu cầu ban đầu đề ra em đều hầu như đáp ứng được. khiến trò chơi vận hành theo như mong muốn, hình ảnh hiển thị chính xác, âm thanh nghe ổn.
- Đề tài sử dụng toàn bộ bằng ngôn ngữ verilog.
- Đã giải quyết được khó khăn ban đầu về bộ nhớ.

# 6.3 Hướng phát triển

- Tuy đã hoàn thành cơ bản nhưng vẫn có khả năng cải thiện thêm như
  - o Map đa dạng hơn nhiều cơ chế hơn.
  - Xe tăng địch có khả năng phát hiện và đuổi theo .
  - Có thêm nhiều chế đô hơn.
  - Thêm các chế độ nâng cấp
  - o Hệ thống chạy mượt mà hơn
  - Tự động nạp lại map khi kết thúc trò chơi.

# 7. TÀI LIỆU THAM KHẢO

[1] Pong P.Chu "FPGA prototyping by Verilog examples," Xilinx SpartanTM-3 version, Hoboken, New Jersey, John Wiley& Sons, 1959.

- [2] FPGA4 STUDENT, "Tic Tac Toe Game in Verilog and LogiSim". <a href="https://www.fpga4student.com/2017/06/tic-tac-toe-game-in-verilog-and-logisim.html">https://www.fpga4student.com/2017/06/tic-tac-toe-game-in-verilog-and-logisim.html</a>.
- [3] "DE1 development and education board user manual",[Online].

  <a href="https://cs.colby.edu/courses/F21/cs232-labs/DE1\_User\_Manual.pdf">https://cs.colby.edu/courses/F21/cs232-labs/DE1\_User\_Manual.pdf</a>.
- [4] "Portable Internet Audio CODEC with Headphone Driver and Programmable Sample Rates", [Online] <a href="https://www.mouser.com/datasheet/2/76/WM8731\_v4.9-532414.pdf">https://www.mouser.com/datasheet/2/76/WM8731\_v4.9-532414.pdf</a>.
- [5] "A Strategical Approach for Implementing Digital Games on FPGA",[Online]. <a href="https://turcomat.org/index.php/turkbilmat/article/download/5037/4212/9359">https://turcomat.org/index.php/turkbilmat/article/download/5037/4212/9359</a>.
- [6] "Lecture 12: SPI and SD cards",[Online].

  <a href="http://www.dejazzer.com/ee379/lecture">http://www.dejazzer.com/ee379/lecture</a> notes/lec12 sd card.pdf.
- [7] Xgsomebra, "Tank-battle-1.0",2017[Online], <a href="https://github.com/XGsombra/Tank-Battle-1.0/stargazers">https://github.com/XGsombra/Tank-Battle-1.0/stargazers</a>.
- [8] "How to use MMC/SDC", [Online]. <a href="http://elm-chan.org/docs/mmc/mmc\_e.html">http://elm-chan.org/docs/mmc/mmc\_e.html</a>.
- [9] "24-bit audio CODEC",[Online]
  <a href="http://media.ee.ntu.edu.tw/personal/pcwu/dclab/dclab\_09.pdf">http://media.ee.ntu.edu.tw/personal/pcwu/dclab/dclab\_09.pdf</a>.

#### 8. PHU LUC

## 8.1 Chuyển từ file ảnh sang định dạng mif

Ta dùng matlab để chuyển sang file mif

function [outfname, rows, cols] = bmp2mif(infile, outfname, numrows, numcols)

```
img = imread(infile);
imgresized = imresize(img, [numrows numcols]);
[rows, cols, rgb] = size(imgresized);
```

```
imgscaled = imgresized/16 - 1;
imshow(imgscaled*16);
fid = fopen(outfname,'w');
fprintf(fid,'-- %3ux%3u 12bit image color values\n\n',rows,cols);
fprintf(fid, 'WIDTH = 12; \n');
fprintf(fid, DEPTH = \%4u; \n\n', rows*cols);
fprintf(fid,'ADDRESS_RADIX = UNS;\n');
fprintf(fid, 'DATA\_RADIX = UNS; \n\n');
fprintf(fid,'CONTENT BEGIN\n');
count = 0;
for r = 1:rows
  for c = 1:cols
    red = uint16(imgscaled(r,c,1));
    green = uint16(imgscaled(r,c,2));
    blue = uint16(imgscaled(r,c,3));
    color = red*(256) + green*16 + blue;
     fprintf(fid,'%4u : %4u;\n',count, color);
    count = count + 1;
  end
end
fprintf(fid, 'END;');
fclose(fid);
        Hoặc
%read the image
%I = imread('memscreen 40x40.png');
I = imread('screen.png');
imshow(I);
```

```
%Extract RED, GREEN and BLUE components from the image
R = I(:,:,1);
G = I(:,:,2);
B = I(:,:,3);
% make the numbers to be of double format for
R = double(R);
G = double(G);
B = double(B);
% Raise each member of the component by appropriate value.
R = R*7/255; % 8 bits -> 3 bits
G = G*7/255; % 8 bits -> 3 bits
B = B*3/255; % 8 bits -> 2 bits
%tranlate to integer
R = uint8(R); % float -> uint8
G = uint8(G);
B = uint8(B);
% minus one cause sometimes conversion to integers rounds up the numbers wrongly
%R = R-1; % 3 bits -> max value is 111 (bin) -> 7 (dec)(hex)
%G = G-1;
%B = B-1; % 11 (bin) -> 3 (dec)(hex)
% shift bits and construct one Byte from 3 + 3 + 2 bits
G = bitshift(G, 2); \% 3 \ll G (shift by 3 bits)
R = bitshift(R, 5); \% 6 \ll B (shift by 6 bits)
COLOR = R+G+B;
                      % R + 3 << G + 6 << B
%save variable COLOR to a file in HEX format for the chip to read
fileID = fopen ('mem_screen.mif', 'w');
for j = 1:size(COLOR, 1)
for i = 1:size(COLOR, 2)
```

```
color_out = COLOR(j,i);
  % for mouse icon begin
  % {
  if color_out == 182
    color_out = 0;
  elseif color_out == 255
    color_out = 17;
  elseif color_out == 0
    color_out = 16;
  end
  if color_out == 0
  fprintf (fileID, '%x', color_out);
  end
  % }
   % {
  addr = (j-1)*size(COLOR, 2) + i-1;
  % }
  % for mouse icon end
  fprintf (fileID, '%x\n', color_out); % COLOR (dec) -> print to file (hex)
end
end
% COLOR (dec) -> print to file (hex)
% save variable COLOR to a file in HEX format for the chip to read
% fileID = fopen ('Mickey.list', 'w');
% fprintf (fileID, '%x\n', COLOR); % COLOR (dec) -> print to file (hex)
fclose (fileID);
%translate to hex to see how many lines
COLOR\_HEX = dec2hex(COLOR);
```

### 8.2 Chuyển dữ liệu file nhạc vào thẻ nhớ SD card

- Muốn chuyển từ file nhạc mp3 tải trên mạng ta phải dùng phần mềm có tên là
   Audacity để chuyển từ file nhạc mp3 sang dịnh dạng wav với các thông số
   như sau:
  - o Tải chương trình trên https://www.audacityteam.org/download
  - o Nhạc Mono
  - o 16 bit PCM
  - o Tần số lấy mẫu 8Khz



Hình 8.1 Tạo file way từ chương trình Audacity.

- Tiếp đó là tải file nhạc vào thẻ nhớ ta dùng phần mềm HxD tải ở <a href="https://mh-nexus.de/en/downloads.php?product=HxD20">https://mh-nexus.de/en/downloads.php?product=HxD20</a>
- Sau đó ta mở file nhạc wav vừa tạo rồi copy đoạn mã hex trên ghi đè lên SD card
- Lưu ý tránh ghi đè lên vùng boot của SD card



Hình 8.2 Tạo file nhạc ghi vào SD card.

# 8.3 Một số bảng tra lệnh và số liệu

## 8.3.1 Bảng lệnh SD card

| CMD<br>INDEX | SPI<br>Mode | Argument            | Resp            | Abbreviation            | Command Description                                                                                    |
|--------------|-------------|---------------------|-----------------|-------------------------|--------------------------------------------------------------------------------------------------------|
| CMD0         | Yes         | None                | R1              | GO_IDLE_STATE           | Resets the SD Card                                                                                     |
| CMD1         | Yes         | None                | R1              | SEND_OP_COND            | Activates the card's initialization process.                                                           |
| CMD2         | No          |                     |                 |                         |                                                                                                        |
| CMD3         | No          |                     |                 |                         |                                                                                                        |
| CMD4         | No          |                     |                 |                         |                                                                                                        |
| CMD5         |             |                     |                 | Reserved                |                                                                                                        |
| CMD6         |             |                     |                 | Reserved                |                                                                                                        |
| CMD7         | No          |                     |                 |                         |                                                                                                        |
| CMD8         |             |                     |                 | Reserved                |                                                                                                        |
| CMD9         | Yes         | None                | R1              | SEND_CSD                | Asks the selected card to send its card-specific data (CSD).                                           |
| CMD10        | Yes         | None                | R1              | SEND_CID                | Asks the selected card to send its card identification (CID).                                          |
| CMD11        | No          |                     |                 |                         |                                                                                                        |
| CMD12        | Yes         | None                | R1b             | STOP<br>_TRANSMISSION   | Forces the card to stop transmission during a multiple block read operation.                           |
| CMD13        | Yes         | None                | R2              | SEND_STATUS             | Asks the selected card to send its status register.                                                    |
| CMD14        | No          |                     |                 |                         |                                                                                                        |
| CMD15        | No          |                     |                 |                         |                                                                                                        |
| CMD16        | Yes         | [31:0] block length | R1              | SET_BLOCKLEN            | Selects a block length (in bytes) for all following block commands (read & write).1                    |
| CMD17        | Yes         | [31:0] data address | R1              | READ_SINGLE<br>_BLOCK   | Reads a block of the size selected by the<br>SET_BLOCKLEN command. <sup>2</sup>                        |
| CMD18        | Yes         | [31:0] data address | R1              | READ_MULTIPLE<br>_BLOCK | Continuously transfers data blocks from card to host until interrupted by a STOP_                      |
| CMD19        |             | '                   |                 | Reserved                | •                                                                                                      |
| CMD20        | No          |                     |                 |                         |                                                                                                        |
| CMD21        |             |                     |                 |                         |                                                                                                        |
| CMD23        |             |                     |                 | Reserved                |                                                                                                        |
| CMD24        | Yes         | [31:0] data address | R1 <sup>3</sup> | WRITE_BLOCK             | Writes a block of the size selected by the<br>SET_BLOCKLEN command. <sup>4</sup>                       |
| CMD25        | Yes         | [31:0] data address | R1              | WRITE_MULTIPLE_BLOCK    | Continuously writes blocks of data until a stop transmission token is sent (instead of 'start block'). |

Bảng 8.1 Một số lệnh SD card.

| CMD                | SPI  | Argument                                      | Resp | Abbreviation                | Command Description                                                                                                                                                                                        |  |  |  |
|--------------------|------|-----------------------------------------------|------|-----------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| INDEX              | Mode | , agament                                     | поор | 71001011011                 | Communa Secon puon                                                                                                                                                                                         |  |  |  |
| CMD26              | No   |                                               |      |                             |                                                                                                                                                                                                            |  |  |  |
| CMD27              | Yes  | None                                          | R1   | PROGRAM_CSD                 | Programming of the programmable bits of the CSD.                                                                                                                                                           |  |  |  |
| CMD28 <sup>1</sup> | Yes  | [31:0] data address                           | R1b  | SET_WRITE_PROT              | If the card has write protection features, this command sets the write protection bit of the addressed group. The properties of write protection are coded in the card specific data (WP_GRP_SIZE).        |  |  |  |
| CMD29 <sup>4</sup> | Yes  | [31:0] data address                           | R1b  | CLR_WRITE_PROT              | If the card has write protection features, this command clears the write protection bit of the addressed group.                                                                                            |  |  |  |
| CMD30              | Yes  | [31:0] write protect<br>data address          | R1   | SEND_WRITE_<br>PROT         | If the card has write protection features, this command asks the card to send the status of the write protection bits. <sup>2</sup>                                                                        |  |  |  |
| CMD31              |      |                                               |      | Reserved                    |                                                                                                                                                                                                            |  |  |  |
| CMD32              | Yes  | [31:0] data address                           | R1   | ERASE_WR_BLK_START<br>_ADDR | Sets the address of the first write block to be erased.                                                                                                                                                    |  |  |  |
| CMD33              | Yes  | [31:0] data address                           | R1   | ERASE_WR_BLK_END<br>_ADDR   | Sets the address of the last write block in a continuous range to be erased.                                                                                                                               |  |  |  |
| CMD34              |      |                                               |      | Reserved                    |                                                                                                                                                                                                            |  |  |  |
| CMD37              |      |                                               |      |                             |                                                                                                                                                                                                            |  |  |  |
| CMD38              | Yes  | [31:0] don't care*                            | R1b  | ERASE                       | Erases all previously selected write blocks.                                                                                                                                                               |  |  |  |
| CMD39              | No   |                                               |      |                             |                                                                                                                                                                                                            |  |  |  |
| CMD40              | No   |                                               |      |                             |                                                                                                                                                                                                            |  |  |  |
| CMD41<br>CMD54     |      |                                               |      | Reserved                    |                                                                                                                                                                                                            |  |  |  |
| CMD55              | Yes  | [31:0] stuff bits                             | R1   | APP_CMD                     | Notifies the card that the next command is an application specific command rather than a standard command.                                                                                                 |  |  |  |
| CMD56              | Yes  | [31:0] stuff bits<br>[0]: RD/WR. <sup>3</sup> | R1   | GEN_CMD                     | Used either to transfer a Data Block to the card or to get a Data Block from the card for general purpose/application specific commands. The size of the Data Block is defined with SET_BLOCK_LEN command. |  |  |  |
| CMD57              |      | Reserved                                      |      |                             |                                                                                                                                                                                                            |  |  |  |
| CMD58              | Yes  | None                                          | R3   | READ_OCR                    | Reads the OCR register of a card.                                                                                                                                                                          |  |  |  |
| CMD59              | Yes  | [31:1] don't care*<br>[0:0] CRC option        | R1   | CRC_ON_OFF                  | Turns the CRC option on or off. A '1' in the CRC option bit will turn the option on, a '0' will turn it off.                                                                                               |  |  |  |
| CMD60-63           |      |                                               |      | No                          |                                                                                                                                                                                                            |  |  |  |

Bảng 8.2 Một số lệnh SD card.

| CMD<br>INDEX           | SPI Mode | Argument                                     | Resp | Abbreviation               | Command Description                                                                                                                              |
|------------------------|----------|----------------------------------------------|------|----------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------|
| ACMD6                  | No       |                                              |      |                            |                                                                                                                                                  |
| ACMD13                 | Yes      | [31:0] stuff bits                            | R2   | SD_STATUS                  | Send the SD Card status. The status fields are given in Table 4-21                                                                               |
| ACMD17                 |          |                                              |      | Reserved                   |                                                                                                                                                  |
| ACMD18                 | Yes      | -                                            | -    |                            | Reserved for SD security applications1                                                                                                           |
| ACMD19<br>to<br>ACMD21 |          |                                              |      | Reserved                   |                                                                                                                                                  |
| ACMD22                 | Yes      | [31:0] stuff bits                            | R1   | SEND_NUM_WR_BLOCKS         | Send the numbers of the well-written (without errors) blocks. Responds with 32bit+CRC data block.                                                |
| ACMD23                 | Yes      | [31:23] stuff bits<br>[22:0]Number of blocks | R1   | SET_WR_BLK_<br>ERASE_COUNT | Set the number of write blocks to be pre-erased before writing (to be used for faster Multiple Block WR command). "1"=default (one wr block)(2). |
| ACMD24                 |          |                                              |      | Reserved                   |                                                                                                                                                  |
| ACMD25                 | Yes      | -                                            | -    |                            | Reserved for SD security applications1                                                                                                           |
| ACMD26                 | Yes      | -                                            | -    | -                          | Reserved for SD security applications1                                                                                                           |
| ACMD38                 | Yes      | -                                            | -    | -                          | Reserved for SD security applications1                                                                                                           |
| ACMD39<br>to<br>ACMD40 |          |                                              |      | Reserved                   |                                                                                                                                                  |
| ACMD41                 | Yes      | None                                         | R1   | SEND_OP_<br>COND           | Activates the card's initialization process.                                                                                                     |
| ACMD42                 | Yes      | [31:1] stuff bits<br>[0]set_cd               | R1   | SET_CLR_CARD_<br>DETECT    | Connect[1]/Disconnect[0] the 50KOhm pull-up resistor on CD/DAT3 (pin 1) of the card. The pull-up may be used for card detection.                 |
| ACMD43<br><br>ACMD49   | Yes      | -                                            | -    | -                          | Reserved for SD security applications. <sup>1</sup>                                                                                              |
| ACMD51                 | Yes      | [31:0] staff bits                            | R1   | SEND_SCR                   | Reads the SD Configuration Register (SCR).                                                                                                       |

Bảng 8.3 Một số lệnh SD card.

# 8.3.2 Bảng cấu hình WM8731

| REGISTER<br>ADDRESS              | BIT | LABEL           | DEFAULT            | DESCRIPTION                                                                                                                                                                                                  |
|----------------------------------|-----|-----------------|--------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0000000<br>Left Line In          | 4:0 | LINVOL[4:0]     | 10111<br>( 0dB )   | Left Channel Line Input Volume<br>Control<br>11111 = +12dB 1.5dB steps down<br>to 00000 = -34.5dB                                                                                                            |
|                                  | 7   | LINMUTE         | 1                  | Left Channel Line Input Mute to ADC<br>1 = Enable Mute<br>0 = Disable Mute                                                                                                                                   |
|                                  | 8   | LRINBOTH        | 0                  | Left to Right Channel Line Input Volume and Mute Data Load Control 1 = Enable Simultaneous Load of LINVOL[4:0] and LINMUTE to RINVOL[4:0] and RINMUTE 0 = Disable Simultaneous Load                          |
| 0000001<br>Right Line In         | 4:0 | RINVOL[4:0]     | 10111<br>( 0dB )   | Right Channel Line Input Volume<br>Control<br>11111 = +12dB1.5dB steps down<br>to 00000 = -34.5dB                                                                                                            |
|                                  | 7   | RINMUTE         | 1                  | Right Channel Line Input Mute to<br>ADC<br>1 = Enable Mute<br>0 = Disable Mute                                                                                                                               |
|                                  | 8   | RLINBOTH        | 0                  | Right to Left Channel Line Input Volume and Mute Data Load Control 1 = Enable Simultaneous Load of RINVOL[4:0] and RINMUTE to LINVOL[4:0] and LINMUTE 0 = Disable Simultaneous Load                          |
| 0000010<br>Left Headphone<br>Out | 6:0 | LHPVOL<br>[6:0] | 1111001<br>( 0dB ) | Left Channel Headphone Output<br>Volume Control<br>1111111 = +6dB<br>1dB steps down to<br>0110000 = -73dB<br>0000000 to 0101111 = MUTE                                                                       |
|                                  | 7   | LZCEN           | 0                  | Left Channel Zero Cross detect<br>Enable<br>1 = Enable<br>0 = Disable                                                                                                                                        |
|                                  | 8   | LRHPBOTH        | 0                  | Left to Right Channel Headphone<br>Volume, Mute and Zero Cross Data<br>Load Control<br>1 = Enable Simultaneous Load of<br>LHPVOL[6:0] and LZCEN to<br>RHPVOL[6:0] and RZCEN<br>0 = Disable Simultaneous Load |

Bảng 8.4 Cấu hình Audio

| REGISTER<br>ADDRESS                       | BIT | LABEL           | DEFAULT            | DESCRIPTION                                                                                                                                                                                |
|-------------------------------------------|-----|-----------------|--------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0000011<br>Right<br>Headphone Out         | 6:0 | RHPVOL<br>[6:0] | 1111001<br>( 0dB ) | Right Channel Headphone Output<br>Volume Control<br>1111111 = +6dB<br>1dB steps down to<br>0110000 = -73dB<br>0000000 to 0101111 = MUTE                                                    |
|                                           | 7   | RZCEN           | 0                  | Right Channel Zero Cross detect<br>Enable<br>1 = Enable<br>0 = Disable                                                                                                                     |
|                                           | 8   | RLHPBOTH        | 0                  | Right to Left Channel Headphone Volume, Mute and Zero Cross Data Load Control 1 = Enable Simultaneous Load of RHPVOL[6:0] and RZCEN to LHPVOL[6:0] and LZCEN 0 = Disable Simultaneous Load |
| 0000100<br>Analogue Audio<br>Path Control | 0   | MICBOOST        | 0                  | Microphone Input Level Boost<br>1 = Enable Boost<br>0 = Disable Boost                                                                                                                      |
|                                           | 1   | MUTEMIC         | 1                  | Mic Input Mute to ADC  1 = Enable Mute  0 = Disable Mute                                                                                                                                   |
|                                           | 2   | INSEL           | 0                  | Microphone/Line Input Select to ADC<br>1 = Microphone Input Select to ADC<br>0 = Line Input Select to ADC                                                                                  |
|                                           | 3   | BYPASS          | 1                  | Bypass Switch 1 = Enable Bypass 0 = Disable Bypass                                                                                                                                         |
|                                           | 4   | DACSEL          | 0                  | DAC Select<br>1 =Select DAC<br>0 = Don't select DAC                                                                                                                                        |
|                                           | 5   | SIDETONE        | 0                  | Side Tone Switch 1 = Enable Side Tone 0 = Disable Side Tone                                                                                                                                |
|                                           | 7:6 | SIDEATT[1:0]    | 00                 | Side Tone Attenuation<br>11 = -15dB<br>10 = -12dB<br>01 = -9dB<br>00 = -6dB                                                                                                                |

Bảng 8.5 Cấu hình Audio

| REGISTER<br>ADDRESS | BIT | LABEL      | DEFAULT | DESCRIPTION                                    |
|---------------------|-----|------------|---------|------------------------------------------------|
| 0000101             | 0   | ADCHPD     | 0       | ADC High Pass Filter Enable                    |
| Digital Audio       |     |            |         | 1 = Disable High Pass Filter                   |
| Path Control        |     |            |         | 0 = Enable High Pass Filter                    |
|                     | 2:1 | DEEMP[1:0] | 00      | De-emphasis Control                            |
|                     |     |            |         | 11 = 48kHz                                     |
|                     |     |            |         | 10 = 44.1kHz                                   |
|                     |     |            |         | 01 = 32kHz                                     |
|                     |     |            |         | 00 = Disable                                   |
|                     | 3   | DACMU      | 1       | DAC Soft Mute Control                          |
|                     |     |            |         | 1 = Enable soft mute                           |
|                     |     |            |         | 0 = Disable soft mute                          |
|                     | 4   | HPOR       | 0       | Store dc offset when High Pass Filter disabled |
|                     |     |            |         | 1 = store offset                               |
|                     |     |            |         | 0 = clear offset                               |
| 0000110             | 0   | LINEINPD   | 1       | Line Input Power Down                          |
| Power Down          |     |            |         | 1 = Enable Power Down                          |
| Control             |     |            |         | 0 = Disable Power Down                         |
|                     | 1   | MICPD      | 1       | Microphone Input an Bias Power<br>Down         |
|                     |     |            |         | 1 = Enable Power Down                          |
|                     |     |            |         | 0 = Disable Power Down                         |
|                     | 2   | ADCPD      | 1       | ADC Power Down                                 |
|                     |     |            |         | 1 = Enable Power Down                          |
|                     |     |            |         | 0 = Disable Power Down                         |
|                     | 3   | DACPD      | 1       | DAC Power Down                                 |
|                     |     |            |         | 1 = Enable Power Down                          |
|                     |     |            |         | 0 = Disable Power Down                         |
|                     | 4   | OUTPD      | 1       | Outputs Power Down                             |
|                     |     |            |         | 1 = Enable Power Down                          |
|                     |     |            |         | 0 = Disable Power Down                         |
|                     | 5   | OSCPD      | 0       | Oscillator Power Down                          |
|                     |     |            |         | 1 = Enable Power Down                          |
|                     |     |            |         | 0 = Disable Power Down                         |
|                     | 6   | CLKOUTPD   | 0       | CLKOUT power down                              |
|                     |     |            |         | 1 = Enable Power Down                          |
|                     |     |            |         | 0 = Disable Power Down                         |
|                     | 7   | POWEROFF   | 1       | POWEROFF mode                                  |
|                     |     |            |         | 1 = Enable POWEROFF                            |
|                     |     |            |         | 0 = Disable POWEROFF                           |

Bảng 8.6 Cấu hình Audio

| REGISTER<br>ADDRESS                             | BIT | LABEL          | DEFAULT | DESCR                                                                                                                                   | RIPTION                                                                                                      |
|-------------------------------------------------|-----|----------------|---------|-----------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------|
| 0000111<br>Digital Audio<br>Interface<br>Format | 1:0 | FORMAT[1:0]    | 10      | Audio Data Format  11 = DSP Mode, fr. packed words  10 = I <sup>2</sup> S Format, M justified  01 = MSB-First, lef  00 = MSB-First, rig | ame sync + 2 data                                                                                            |
|                                                 | 3:2 | IWL[1:0]       | 10      | Input Audio Data B<br>11 = 32 bits<br>10 = 24 bits<br>01 = 20 bits<br>00 = 16 bits                                                      | it Length Select                                                                                             |
|                                                 | 4   | LRP            | 0       | 0 = MSB is availab                                                                                                                      | DAC data when  DAC data when  in I <sup>2</sup> S mode)  ect (in DSP mode  le on 2nd BCLK  ACLRC rising edge |
|                                                 | 5   | LRSWAP         | 0       | DAC Left Right Clo<br>1 = Right Channel<br>0 = Right Channel                                                                            | DAC Data Left                                                                                                |
|                                                 | 6   | MS             | 0       | Master Slave Mode<br>1 = Enable Master<br>0 = Enable Slave M                                                                            | Mode                                                                                                         |
|                                                 | 7   | BCLKINV        | 0       | Bit Clock Invert<br>1 = Invert BCLK<br>0 = Don't invert BC                                                                              | ELK                                                                                                          |
| 0001000<br>Sampling<br>Control                  | 0   | USB/<br>NORMAL | 0       | Mode Select<br>1 = USB mode (25<br>0 = Normal mode (                                                                                    |                                                                                                              |
|                                                 | 1   | BOSR           | 0       | Base Over-Samplin USB Mode 0 = 250fs 1 = 272fs                                                                                          | Normal Mode<br>0 = 256fs<br>1 = 384fs                                                                        |
|                                                 | 5:2 | SR[3:0]        | 0000    | ADC and DAC san<br>See USB Mode an<br>Sample Rate section                                                                               | d Normal Mode                                                                                                |
|                                                 | 6   | CLKIDIV2       | 0       | Core Clock divider 1 = Core Clock is 0 = Core Clock is                                                                                  | MCLK divided by 2                                                                                            |
|                                                 | 7   | CLKODIV2       | 0       | CLKOUT divider set<br>1 = CLOCKOUT is<br>divided by 2<br>0 = CLOCKOUT is                                                                | Core Clock                                                                                                   |

Bảng 8.7 Cấu hình Audio

| REGISTER<br>ADDRESS       | BIT | LABEL  | DEFAULT   | DESCRIPTION                                                     |
|---------------------------|-----|--------|-----------|-----------------------------------------------------------------|
| 0001001<br>Active Control | 0   | ACTIVE | 0         | Activate Interface 1 = Active 0 = Inactive                      |
| 0001111<br>Reset Register | 8:0 | RESET  | not reset | Reset Register<br>Writing 00000000 to register resets<br>device |

Bảng 8.8 Cấu hình Audio

------HÉT------