# 独自ベクトル処理機能を備えたプロセッサ向け 自動ベクトル化コンパイラの開発

永池 晃太朗 † 大津 金光 † 横田 隆史 † 小島 駿 † † 宇都宮大学工学部情報工学科

## 1 はじめに

画像認識等のデータ並列性の高い処理の高速化には SIMD 命令による処理が効果的である.しかし,SIMD 命令による処理は同時演算数を変更する場合,同時に機械語コードを作り直す必要がある.そこで我々は機械語コードの変更なしに同時並列演算数を変更することができる,データ並列処理のためのスケーラブルなベクトル処理機能を備えたベクトル拡張付き RISC-Vを開発している[1].

我々のベクトル拡張付き RISC-V は , ARM のベクトル拡張である ARM SVE[2] を参考に組込み向けに RISC-V[3] をベクトル拡張したものである . これにより , 機械語コードが同時演算数に依存しないスケーラブルなベクトル拡張を実現したが , これに対応したコンパイラがない .

この問題に対して,既存の RISC-V コンパイラをベースとして,我々のベクトル拡張に対応した自動ベクトル化コンパイラを開発する手段を検討する.

# 2 ベクトル拡張付き RISC-V

我々のベクトル拡張付き RISC-V は RISC-V 命令 セットで定義されている 4 つのカスタム命令のための オペコード領域のうち 2 つを利用しており,1 つをベクトルロード・ストア命令,もう一方をベクトル演算命令とベクトル制御命令に使用している.

ベクトル演算命令は、プレディケート付き演算、プレディケートなし演算命令、即値による演算命令に分けられる、演算命令は、算術論理演算命令、乗除算命令、ベクトルレジスタの各要素の総和を求める命令やアドレス計算の際に用いるインデックスレジスタを生成する命令からなる、プレディケート付き演算命令ではプレディケートレジスタによるベクトルマスク制御を行う、

ベクトル制御命令はプレディケート演算命令とベクトル長操作命令に分けられる.プレディケート演算命令は,プレディケートレジスタ同士の論理演算を行う.これにより柔軟なベクトルマスク制御を行う.ベクトル長操作命令は,スカラレジスタに対しベクトル長を足す等の命令がある.ベクトル制御命令によってスケーラブルなベクトル処理を実現している.

レジスタの構成は, v0 から v31 のベクトルレジス



図 1: コード生成の流れ

タ,  $\rm vp0$  から  $\rm vp7$  のプレディケートレジスタ,  $\rm vp8$  から  $\rm vp15$  のベクトル長レジスタ,  $\rm x0$  から  $\rm x31$  の汎用レジスタとなっている.

# 3 LLVM コンパイラ基盤

コンパイラの開発にはコンパイラ基盤である LLVM[4] を用いる.コンパイラ基盤はコンパイラの 各機能がモジュール化されており,機能の再利用が行 いやすくなっている.そのため, LLVM で提供されて いる各種モジュールを利用することで、独自機能部分 の実装に集中することができる.また,LLVMには自 動ベクトル化機能が備わっており、入力ソースコード の繰り返し処理をベクトル化された LLVM IR に変換 する.ベクトル化された LLVM IR では,処理対象の 全データへ演算を行うためにベクトル演算を繰り返し た後に余剰分のデータを逐次処理によって演算を行う. その LLVM IR からパターンマッチングにより各ター ゲットへのベクトル命令への変換などが行われる.ベ クトル拡張付き RISC-V は RISC-V を拡張しているた め, LLVM の RISC-V コンパイラとしての機能を再利 用してコンパイラの開発を行う.

なお,使用するLLVMのバージョンは13.0.0である. LLVM はソースコードから中間表現である LLVM IR に変換を行うフロントエンド, LLVM IR からアセンブリコード生成を行うバックエンドからなる.本研究では独自命令生成のためにバックエンドに対して変更を加える.

バックエンドにおけるコード生成について,処理の流れとパスを図 1 に示す.パスとは LLVM における LLVM IR 等のコードに対して最適化や変換を行うものである.SelectionDAG フェーズでは SelectionDAGISel パスによって LLVM IR をDAG(Directed Acyclic Graph) 形式へと変換し,DAGのパターンマッチングによるノードの置き換えによる単純化,共通部分削除などの最適化,ターゲット命令への変換の順に行い MachineCode 形式を出力する.SelectoinDAG は一つのノードが一つの LLVM IR 命令に対応し,命令やデータの依存関係を表すグラフである.MachineCode 形式はターゲットが使用する実際の命令を持った形式で SSA(Static Single Assignment) 形式である.SSA 形式では各変数が一度のみ代入される.

Development of automatic vectorization compiler for processors with original vector processing function.

<sup>&</sup>lt;sup>†</sup>Kotaro Nagaike, <sup>†</sup>Kanemitsu Ootsu, <sup>†</sup>Takashi Yokota, <sup>†</sup>Shun Kojima,

Department of Information Science, Faculty of Engineering, Utsunomiya University (†)

### 図 2: 命令フォーマットの定義

図 3: 命令の定義

MachineCode では命令のオペランドを仮想レジスタを用いて SSA 形式で表現している . MachineCode は MachinefunctionPass によって SSA ベースの最適化を行い , 命令への物理レジスタの割当を行う . レジスタの割当を行った後は仮想レジスタによる SSA 形式ではなく , オペランドに実際のレジスタを用いた形式となっている .

MC Layer 形式はアセンブリコードに近い形式で, 命令とオペランドの情報を持つ. AsmPrinter パスで アセンブリコード, オブジェクトコードを出力する際 の中間表現として用いられる.

以上の LLVM バックエンドでの処理はレジスタ情報,命令フォーマットや命令のニーモニック等の情報に従って行われ,その情報は LLVM におけるターゲットマシン情報記述のためのドメイン固有言語である Table Gen を用いて記述する.

#### 4 LLVM における独自命令の生成機能の実装

ベクトル拡張付き RISC-V 命令の定義のために,図2のようなクラスを定義する.クラス RVInstVVMIQS はベクトル要素同士を演算する命令であるベクトル加算等の命令用のフォーマットとして定義する.各命令フォーマットは 32bit の命令フィールドを定義している基本クラス RVInst を継承する形で命令によって異なるフォーマットを定義する.

命令の定義は命令フォーマットのクラスを継承し、エンコードの値やニーモニックを指定して行う.命令の定義を図3に示す.図3のVALUVVMIQSクラスは命令定義の際に同じ定義の繰り返しを防ぐために定義する.同様の入出力レジスタを持つ命令はこのクラ

```
:
vle32.v v8, (t0) #ベクトルロード
vle32.v v16, (a3) #ベクトルロード
vadd.w v8, v16, v8 #ベクトル加算
vse32.v v8, (a4) #ベクトルストア
:
```

図 4: 生成されたアセンブリコード

スをインスタンス化する際に命令の文字列と命令選択 に用いるための 12-14 ビットの値の指定を行う.

配列加算のプログラムからアセンブリコードを生成した結果の一部を図4に示す、vadd.wが我々のベクトル拡張命令のベクトル加算命令である、しかし、ロード・ストア命令については RISC-V の V 拡張の命令のままである、

現在ベクトル拡張付き RISC-V のベクトル命令の内,ベクトル演算命令のプレディケートなし,即値による演算命令の実装が完了している.しかし,ロード・ストア命令等が未実装である.それらの命令ではプレディケートレジスタを用いており,新たにプレディケートレジスタの定義を必要とする.また,現在の LLVM IR はベクトル演算の繰り返しと逐次処理によるベクトル処理を行っている.そのため,我々のベクトル拡張のプレディケート付き命令を効果的に利用できない.

## 5 おわりに

本稿では,自動でベクトル化された独自のベクトル 拡張付き RISC-V 命令アセンブリコードを得るための LLVM バックエンドの実装を行った.

今後の課題として、ベクトルロード・ストア命令等の未実装の命令生成の実現が挙げられる.現在実装済みの命令は命令の定義等で実装が可能であった.しかし、未実装の命令については現在のベクトル化されたLLVM IR からの生成が困難であると考えられる.そのため、レジスタの定義に加え、LLVM IR の生成を行うフロントエンドの変更が必要である. 謝辞

本研究は一部 JSPS 科研費 20K11726 の援助による.

#### 参考文献

- Yoshiki Kimura, et al.: "Proposal of Scalable Vector Instruction Set for Embedded RISC-V Processor," Proc. 2019 Seventh International Symposium on Computing and Networking Workshops (CANDARW), Vol.1, pp.435-439, 2019.
- [2] Nigel Stephens, et al.: "The ARM Scalable Vector Extension," IEEE Micro, Vol.37, No.2, pp.26-39, 2017.
- [3] Andrew Waterman, Krste Asanovi: "The RISC-V Instruction Set Manual Volume I: Unprivileged ISA, Document Version 2.2," 2017.
- [4] Chris Lattner, Vikram Adve: "LLVM: A Compilation Frame-work for Lifelong Program Analysis Transformation," Proc. 2004 International Symposium on Code Generation and Optimization (CGO 04), pp.75-86, 2004.