





# آزمایشگاه مدارهای منطقی و معماری کامپیوتر

(سال تحصیلی ۲۱-۰۰، نیمسال اول)

## پروژه چهارم: پیادهسازی حافظه

هدف از انجام این پروژه آشنایی با دو نوع پرکاربرد از حافظهها شامل حافظه RAM و FIFO میباشد. به این منظور نیاز است که این حافظهها با استفاده از دو روش HDL و Core Generator پیادهسازی شوند.

## ۱. پیاده سازی RAM:

این نوع از حافظه به منظور ذخیرهسازی دادههایی که نیاز به خواندن و نوشتن با دسترسی تصادفی دارند، مورد استفاده قرار می گیرد. در این قسمت باید یک RAM که دارای ۲۵۶ خانه ۱۰ بیتی است را طراحی کنید.

## a. پیادهسازی با استفاده از کد HDL.

در این ساختار با هر کلاک یک داده ۱۰ بیتی با توجه به آدرسی که پایه Addr مشخص می کند، در صورت یک بودن پایههای EN, WE نوشته می شود.

entity این ساختار به شکل زیر قابل تعریف است:

```
ENTITY FIFO IS
PORT (Din
                       :IN
                              std_logic_vector(9 DOWNTO 0);
                               std logic vector(7 DOWNTO 0);
       Addr
                       :IN
       RST, EN, WE
                       :IN
                               std_logic
       CLK
                       : IN
                               std_logic
       DOut
                       :OUT
                              std_logic_vector(9 DOWNTO 0);
      );
END FIFO;
```

**b.** پیادهسازی با استفاده از **b.** 

### ۲. پیاده سازی FIFO:

این نوع از حافظه به منظور ذخیرهسازی دادههایی که نیاز به خواندن و نوشتن با دسترسی ترتیبی دارند، مورد استفاده قرار می گیرد. در این قسمت باید یک FIFO که دارای ۲۵۶ خانه ۱۰ بیتی است را طراحی کنید.

## a. ییادهسازی با استفاده از کد HDL .a

در این ساختار با هر کلاک و در صورت یک بودن پایه فعالسازی (RD\_EN)، یک داده ۱۰ بیتی از FIFO خوانده شده و در صورت یک بودن پایه WR\_EN یک داده ۱۰ بیتی در FIFO نوشته می شود. این FIFO خوانده شده و در صورت یک شدن، محتویات تمام خانههای FIFO برابر صفر خواهد شد.

entity این ساختار به شکل زیر تعریف شده است:

```
ENTITY FIFO IS
PORT (Din
                       :IN
                               std_logic_vector(9 DOWNTO 0);
                               std_logic
       RST
                       :IN
       RD_EN, WR_EN:IN
                               std_logic
       Empty, Full
                       :OUT
                               std_logic
       CLK
                       :IN
                               std_logic
       DOut
                       :OUT
                              std_logic_vector(9 DOWNTO 0);
      );
END FIFO:
```

**b.** پیادهسازی با استفاده از **b.** 

#### ٣. گزارش:

گزارش باید شامل توضیحاتی راجع به پروژه، شرح کد مدار توصیف شده و تمامی موارد خواسته شده در قسمتهای قبل باشد و همچنین در قالب مشخص شده برای گزارشها آماده شود. همچنین لازم است که مقایسهای میان پیادهسازی های HDL و پیادهسازی های با استفاده از Core Generator از لحاظ میزان منابع مصرفی انجام شود.

موفق باشيد