# Môn học: TT Thiết kế hệ thống và Vi mạch tích hợp

GVHD: Trần Thị Quỳnh Như

| Danh sách thành viên: |          |  |  |  |
|-----------------------|----------|--|--|--|
| Họ và Tên             | MSSV     |  |  |  |
| Nguyễn Thanh Phú      | 22119211 |  |  |  |
| Trần Thủy Tiên        | 22119238 |  |  |  |
| Vũ Mai Liên           | 22119194 |  |  |  |

# Thiết kế đồng hồ số có điều chỉnh giờ phút

# 1 - Sơ đồ khối tổng quát (Top-model / level 0)



# 2 - Khối đếm giây

Sơ đồ khối



Bảng mô tả trạng thái đếm

| INPUT       |              | OUTPUT   |       |              |              |
|-------------|--------------|----------|-------|--------------|--------------|
| SEC_<br>SET | SEC_<br>INCR | SEC_CLK  | CARRY | SECOND [7:4] | SECOND [3:0] |
| 0           | х            | Х        | 0     | 0            | 0            |
| 0           | Х            | <b>↑</b> | 0     | 0            | 1            |
| 0           | Х            | <b>↑</b> | 0     | 0            | 2            |
| 0           | х            | 1        | 0     | 0            | 3            |
| 0           | Х            | 1        | 0     |              |              |
| 0           | Х            | <b>↑</b> | 0     | 5            | 8            |
| 0           | Х            | <b>↑</b> | 0     | 5            | 9            |
| 0           | Х            | <b>↑</b> | 1     | 0            | 0            |
| 0           | Х            | <b>↑</b> | 0     | 0            | 1            |
| 0           | Х            | <b>↑</b> | 0     | 0            | 2            |
| 1           | <b>↑</b>     | Х        | 0     | 0            | 3            |
| 1           | 1            | Х        | 0     |              |              |
| 1           | 1            | Х        | 0     | 5            | 8            |
| 1           | 1            | Х        | 0     | 5            | 9            |

| S | 1 | Х | 0 | 0 | 0 |
|---|---|---|---|---|---|
| 1 | 1 | Х | 0 | 0 | 1 |
| 1 | 1 | Х | 0 | 0 | 2 |
| 1 | 1 | Х | 0 | 0 | 3 |
| 1 | 1 | Х | 0 |   |   |

```
SECOND_CONTROL.v
                     `timescale 1ns / 1ps
                    module SECOND CONTROL (
                         input SEC_CLK, // 1 pos-edge = +1second
                         input SEC INCR,// 1 pos-edge = +1second
                         input SEC_SET, // LOW: (Count CLK) - HIGH: Set-up (Count INCR)
                         output reg CARRY,
                         output reg[7:0] SECOND // BCD display <SECOND/10><SECOND%10>
                    );
                        initial begin
                             SECOND = 8'H30;
                             CARRY = 0;
                         end
                         wire triger;
                         assign __triger = (SEC_CLK & ~SEC_SET) | (SEC_INCR & SEC_SET);
                         always @( posedge __triger ) begin
                             // reset CARRY
                            CARRY = 0;
                             // do nothin'
                             if(SECOND[3:0] == 9) begin
                                 // reset x1
                                 SECOND[3:0] = 0;
                                 if(SECOND[7:4] == 5)begin
                                     // reset x10
                                     SECOND[7:4] = 0;
                                     // reset\set CARRY flag
                                     if(SEC_SET == 0)
                                         CARRY = 1;
                                     else
                                        CARRY = 0;
                                 end
```

```
TEST SECOND.v
                   `timescale 1ns / 1ps
                   `include "SECOND_CONTROL.v"
                   module TEST SECOND;
                      // Inputs
                      reg SEC CLK;
                      reg SEC INCR;
                      reg SEC SET;
                      // Outputs
                      wire CARRY;
                      wire [7:0] SECOND;
                      integer i;
                      // Instantiate the Unit Under Test (UUT)
                      SECOND CONTROL uut (
                          .SEC_CLK(SEC_CLK),
                          .SEC INCR(SEC INCR),
                          .SEC_SET(SEC_SET),
                          .CARRY (CARRY),
                          .SECOND (SECOND)
                      );
                      initial begin
                          // Initialize Inputs
                          SEC CLK = 0; SEC INCR = 0; SEC SET = 0;
                          SEC SET = 0;
                          for( i = 0; i < 175; i=i+1) begin</pre>
                              #5 SEC_CLK = ~SEC_CLK; #5 SEC_INCR = ~SEC_INCR;
                              #5 SEC_CLK = ~SEC_CLK; #5 SEC_INCR = ~SEC_INCR;
```



Đếm theo xung CLK (Đếm tự động, có CARRY)



Đếm theo cạnh lên INCR (điều chỉnh thủ công, không có CARRY)

### 3 - Khối đếm phút



### Bảng mô tả trạng thái đếm

| INPUT       |              |          | OUTPUT |              |              |  |
|-------------|--------------|----------|--------|--------------|--------------|--|
| MIN_<br>SET | MIN_<br>INCR | MIN_CLK  | CARRY  | MINUTE [7:4] | MINUTE [3:0] |  |
| 0           | х            | х        | 0      | 0            | 0            |  |
| 0           | х            | <b>↑</b> | 0      | 0            | 1            |  |
| 0           | х            | <b>↑</b> | 0      | 0            | 2            |  |
| 0           | х            | 1        | 0      | 0            | 3            |  |
| 0           | х            | <b>↑</b> | 0      |              |              |  |
| 0           | х            | 1        | 0      | 5            | 8            |  |
| 0           | х            | 1        | 0      | 5            | 9            |  |
| 0           | х            | 1        | 1      | 0            | 0            |  |
| 0           | х            | 1        | 0      | 0            | 1            |  |
| 0           | х            | <b>↑</b> | 0      | 0            | 2            |  |
| 1           | <b>↑</b>     | х        | 0      | 0            | 3            |  |
| 1           | <b>↑</b>     | х        | 0      |              |              |  |
| 1           | <b>↑</b>     | х        | 0      | 5            | 8            |  |
| 1           | <b>↑</b>     | х        | 0      | 5            | 9            |  |
| S           | <b>↑</b>     | х        | 0      | 0            | 0            |  |
| 1           | 1            | х        | 0      | 0            | 1            |  |
| 1           | 1            | х        | 0      | 0            | 2            |  |
| 1           | 1            | х        | 0      | 0            | 3            |  |
| 1           | 1            | Х        | 0      |              |              |  |

```
input MIN SET, // LOW: (Count CLK) - HIGH: Set-up (Count
INCR)
    output reg CARRY,
    output reg[7:0] MINUTE // BCD display <MINUTE/10><MINUTE%10>
);
   initial begin
       MINUTE = 8'H30;
        CARRY = 0;
    end
    wire __triger;
    assign __triger = (MIN_CLK & ~MIN_SET) | (MIN_INCR &
MIN SET);
    always @( posedge __triger ) begin
        // reset CARRY
        CARRY = 0;
        // do nothin'
        if(MINUTE[3:0] == 9) begin
            // reset x1
            MINUTE[3:0] = 0;
            if(MINUTE[7:4] == 5)begin
                // reset x10
                MINUTE[7:4] = 0;
                // reset\set CARRY flag
                if (MIN SET == 0)
                    CARRY = 1;
                else
                    CARRY = 0;
            end
            else begin
                // inscrease x10
                MINUTE[7:4] = MINUTE[7:4] + 1;
            end
        end
        else begin
            // increase x1
            MINUTE[3:0] = MINUTE[3:0] + 1;
        end
    end
endmodule
```

```
TEST_MINUTE.v
                 `timescale 1ns / 1ps
                 `include "MINUTE CONTROL.v"
                 module TEST MINUTE;
                     reg MIN_CLK;
                     reg MIN INCR;
                     reg MIN_SET;
                     wire CARRY;
                     wire [7:0] MINUTE;
                     MINUTE CONTROL uut (
                         .MIN_CLK(MIN_CLK),
                         .MIN INCR(MIN INCR),
                         .MIN_SET (MIN_SET),
                         .CARRY (CARRY),
                         .MINUTE (MINUTE));
                     initial begin
                         // Initialize Inputs
                         MIN CLK = 0;
                         forever #5 MIN_CLK=~MIN_CLK;
                     end
                     initial begin
                         MIN INCR = 0; #2;
                         forever #5 MIN INCR=~MIN INCR;
                     end
                     initial begin
                         MIN SET = 1;
                         forever #400 MIN SET=~MIN SET;
                     end
                 endmodule
```



Đếm theo cạnh lên INCR (điều chỉnh thủ công, không có CARRY)



Đếm theo xung CLK (Đếm tự động, có CARRY)

## 4 - Khối đếm giờ



Bảng mô tả trạng thái đếm

| INPUT        |               |              | OUTPUT |            |            |  |
|--------------|---------------|--------------|--------|------------|------------|--|
| HOUR<br>_SET | HOUR<br>_INCR | HOUR_<br>CLK | CARRY  | HOUR [7:4] | HOUR [3:0] |  |
| 0            | Х             | Х            | 0      | 0          | 0          |  |
| 0            | Х             | 1            | 0      | 0          | 1          |  |
| 0            | х             | 1            | 0      | 0          | 2          |  |
| 0            | Х             | 1            | 0      | 0          | 3          |  |
| 0            | Х             | 1            | 0      |            |            |  |
| 0            | Х             | <b>↑</b>     | 0      | 2          | 2          |  |
| 0            | Х             | <b>↑</b>     | 0      | 2          | 3          |  |
| 0            | Х             | <b>↑</b>     | 1      | 0          | 0          |  |
| 0            | Х             | 1            | 0      | 0          | 1          |  |
| 0            | Х             | 1            | 0      | 0          | 2          |  |
| 1            | 1             | Х            | 0      | 0          | 3          |  |
| 1            | 1             | Х            | 0      |            |            |  |

| 1 | 1        | Х | 0 | 2 | 2 |
|---|----------|---|---|---|---|
| 1 | 1        | Х | 0 | 2 | 3 |
| S | <b>↑</b> | Х | 0 | 0 | 0 |
| 1 | <b>↑</b> | х | 0 | 0 | 1 |
| 1 | 1        | Х | 0 | 0 | 2 |
| 1 | 1        | Х | 0 | 0 | 3 |
| 1 | 1        | Х | 0 |   |   |

```
HOUR_CONTROL.v
                  `timescale 1ns / 1ps
                  module HOUR CONTROL(
                      input HOUR_CLK, // 1 pos-edge = +1hour
                      input HOUR INCR,// 1 pos-edge = +1hour
                      input HOUR_SET, // LOW: (Count CLK) - HIGH: Set-up (Count INCR)
                      output reg CARRY,
                      output reg[7:0] HOUR // BCD display <HOUR/10><HOUR%10>
                  );
                      initial begin
                          HOUR = 8'H07;
                          CARRY = 0;
                      end
                      wire __triger;
                      assign triger = (HOUR CLK & ~HOUR SET) | (HOUR INCR & HOUR SET);
                      always @( posedge triger ) begin
                          // reset CARRY
                          CARRY = 0;
                          // do nothin'
                          if(HOUR[3:0] == 4) begin
                              // reset x1
                              HOUR[3:0] = 0;
                              if(HOUR[7:4] == 2)begin
                                  // reset x10
                                  HOUR[7:4] = 0;
                                  // reset\set CARRY flag
                                  if(HOUR_SET == 0)
                                      CARRY = 1;
                                  else
```

```
TEST_HOUR.v
                   `timescale 1ns / 1ps
                   `include "HOUR_CONTROL.v"
                   module TEST_HOUR;
                       reg HOUR CLK;
                       reg HOUR INCR;
                       reg HOUR SET;
                       wire CARRY;
                       wire [7:0] HOUR;
                       HOUR CONTROL uut (
                           .HOUR_CLK (HOUR_CLK),
                           .HOUR INCR (HOUR INCR),
                           .HOUR SET (HOUR SET),
                            .CARRY (CARRY),
                            .HOUR (HOUR));
                       initial begin
                           HOUR CLK = 0;
                           forever #5 HOUR_CLK=~HOUR_CLK;
                       end
                       initial begin
                           HOUR INCR = 0; #2;
                           forever #5 HOUR INCR=~HOUR INCR;
                       end
                       initial begin
                           HOUR SET = 1;
                           forever #300 HOUR_SET=~HOUR_SET;
                       end
                   endmodule
```



Đếm theo cạnh lênh INCR (Điều chỉnh thủ công)



Đếm theo xung CLK (Đếm tự động)

### 5 - Khối đồng hồ 3 ngõ vào chọn chế độ (Giờ + Phút + Giây)



### Bảng mô tả trạng thái đếm

| SET_HOUR | SET_MIN | SET_SEC | HOUR      | MINUTE    | SECOND   |
|----------|---------|---------|-----------|-----------|----------|
| 0        | 0       | 0       | Đếm/CLK   | Đếm/CLK   | Đếm/CLK  |
| х        | х       | 1       | Không đổi | Không đổi | Đếm/INCR |
| х        | 1       | 0       | Không đổi | Đếm/INCR  | Đếm/CLK  |
| 1        | 0       | 0       | Không đổi | Đếm/CLK   | Đếm/CLK  |

### Đếm/CLK:

- + Đếm lên MOD60, theo xung cạnh lên CLK với SECOND;
- + Đếm lên MOD60, theo xung cạnh lên CARRY của SECOND với MINUTE;
- + Đếm lên MOD60, theo xung cạnh lên CARRY của MINUTE với HOUR. Đếm/INCR:
- + Đếm theo xung INCR.

```
CLOCK_CONTROL.v
                  `timescale 1ns / 1ps
                  `include "SECOND CONTROL.v"
                  `include "MINUTE CONTROL.v"
                  `include "HOUR_CONTROL.v"
                  module CLOCK_CONTROL(
                     input CLOCK CLK,
                     input SET SEC,
                     input SET MIN,
                     input SET HOUR,
                     input INCR,
                     output [7:0] SECOND,
                     output [7:0] MINUTE,
                     output [7:0] HOUR,
                     output CARRY
                  );
                     wire _sec_carry, _min_carry;
                     SECOND_CONTROL sec_ctl(
                         .SEC_CLK(CLOCK_CLK),
                         .SEC INCR(INCR),
                         .SEC SET (SET SEC),
                         .CARRY( sec carry),
                         .SECOND (SECOND)
                     );
                     MINUTE CONTROL min ctl(
                         .MIN CLK( sec carry),
                          .MIN INCR(INCR),
```

```
.MIN_SET(SET_MIN),
.CARRY(_min_carry),
.MINUTE(MINUTE)
);

HOUR_CONTROL hour_ctl(
.HOUR_CLK(_min_carry),
.HOUR_INCR(INCR),
.HOUR_SET(SET_HOUR),
.HOUR(HOUR),
.CARRY(CARRY)
);

endmodule
```

```
TEST_CLOCK_C
              `timescale 1ns / 1ps
ONTROL.v
              `include "CLOCK.v"
              module TEST CLOCK CONTROL;
                 // Inputs
                 reg CLOCK CLK;
                 reg SET SEC;
                 reg SET MIN;
                 reg SET HOUR;
                 reg INCR;
                 // Outputs
                 wire [7:0] SECOND;
                 wire [7:0] MINUTE;
                 wire [7:0] HOUR;
                 wire CARRY;
                 // Instantiate the Unit Under Test (UUT)
                 CLOCK CONTROL uut (
                      .CLOCK CLK(CLOCK_CLK),
                      .SET SEC(SET SEC),
                      .SET MIN(SET MIN),
                      .SET HOUR (SET HOUR),
                      .INCR (INCR),
                      .SECOND (SECOND),
                      .MINUTE (MINUTE),
                      .HOUR (HOUR),
                      .CARRY (CARRY)
                 );
```

```
initial begin
     // Initialize Inputs
     CLOCK CLK = 0;
     SET_SEC = 0; SET_MIN = 0; SET_HOUR = 0;
     INCR = 0;
     // Add stimulus here
     SET_SEC = 0; SET_MIN = 0; SET_HOUR = 0;
     #375;
     SET HOUR = 0;
     #375;
     SET SEC = 0; SET MIN = 1; SET HOUR = 0;
     #375;
     SET SEC = 0; SET MIN = 0; SET HOUR = 1;
     #375;
  end
  initial begin
     forever begin
        #5 CLOCK_CLK = ~ CLOCK_CLK;
     end
  end
  initial begin
     forever begin
       #7 INCR = \sim INCR;
     end
  end
endmodule
```



Đếm theo cạnh lên của CLK (Chế độ bình thường)



Đếm theo cạnh lên của INCR (Chế độ điều chỉnh giây)



Đếm theo cạnh lên của INCR (Chế độ điều chỉnh phút)



Đếm theo cạnh lên của INCR (Chế độ điều chỉnh giờ)

### 6 - Khối chọn chế độ chỉnh sửa



### Bảng mô tả trạng thái đếm

| I | RST | O[2:0] |
|---|-----|--------|
| х | 1   | 000    |
| 1 | 0   | 001    |
| 1 | 0   | 010    |
| 1 | 0   | 100    |
| 1 | 0   | 000    |

### Verilog HDL

```
CHOOSE.v
             `timescale 1ns / 1ps
             module CHOOSE(
               input I, // 1 pos-edge = shift-left x1
                input RST,
                output reg [2:0] O // Initial state O = 0;
                initial begin
                 0 = 0;
               end
                always @(posedge I) begin
                   if(RST == 1) begin
                       0 = 0;
                   end
                    else begin
                       if(O == 0)
                          0 = 1;
                       else
                         0 = 0 << 1;
                    end
                end
             endmodule
```

```
TEST_CHOOSE.v \ \timescale 1ns / 1ps \ \tinclude "CHOOSE.v" \ \ \text{module TEST_CHOOSE;}
```

```
// Inputs
  reg I;
  reg RST;
  // Outputs
  wire [2:0] O;
  CHOOSE uut (
      .I(I),
      .RST(RST),
      .0(0)
  );
  initial begin
     I = 0;
      RST = 0;
     #10;
  end
  initial begin
     forever #5 I = ~I;
  end
endmodule
```



### 7 - Khối đồng hồ một ngõ vào chọn chế độ

### Sơ đồ khối



### Bảng trạng thái

| CLOCK<br>_SET | CLOCK<br>_INCR | CLOCK<br>_CLK | HOUR<br>[7:0] | MINUTE<br>[7:0] | SECOND<br>[7:0] | CARRY                                     |
|---------------|----------------|---------------|---------------|-----------------|-----------------|-------------------------------------------|
| 0             | х              | 1             | UP/CLK        | UP/CLK          | UP/CLK          | 0<br>(1 - khi<br>HOUR<br>đếm từ<br>23->0) |
| <b>↑</b>      | 1              | х             | NC            | NC              | UP/INCR         | 0                                         |
| 1             | 1              | х             | NC            | UP/INCR         | UP/CLK          | 0                                         |
| 1             | 1              | Х             | UP/INCR       | UP/CLK          | UP/CLK          |                                           |
| <u> </u>      | X              | 1             | UP/CLK        | UP/CLK          | UP/CLK          | 0<br>(1 - khi<br>HOUR<br>đếm từ<br>23->0) |

(Điều khiện: thứ tự chuyển trạng thái từ cột đầu tiên đến cột thứ ba) UP/CLK:

- + Đếm lên MOD60, theo xung cạnh lên CLK với SECOND;
- + Đếm lên MOD60, theo xung cạnh lên CARRY của SECOND với MINUTE;
- + Đếm lên MOD60, theo xung cạnh lên CARRY của MINUTE với HOUR. UP/INCR:
- + Đếm theo xung INCR.

#### NC:

+ Không đổi trạng thái.

### Verilog HDL

```
`timescale 1ns / 1ps
CLOCK
FPGA.v
              `include "CLOCK.v"
              `include "CHOOSE.v"
              module CLOCK_FPGA(
                 input CLOCK CLK, CLOCK SET, CLOCK INCR,
                 output CARRY,
                 output [7:0] MINUTE, SECOND, HOUR
              );
                 wire [2:0] _set;
                 CHOOSE choose(.I(CLOCK SET), .RST(GND), .O( set));
                 CLOCK_CONTROL clock_ctl(
                     .CLOCK CLK(CLOCK CLK),
                     .SET SEC( set[0]),
                     .SET_MIN(_set[1]),
                     .SET HOUR( set[2]),
                     .INCR (CLOCK_INCR),
                     .SECOND (SECOND),
                     .MINUTE (MINUTE),
                     . HOUR (HOUR),
                      .CARRY (CARRY)
                 );
              endmodule
```

```
TEST_CLOCK
_FPGA.v

`include "CLOCK_FPGA.v"
module TEST_CLOCK_FPGA;

// Inputs
reg CLOCK_CLK;
reg CLOCK_SET;
reg CLOCK_INCR;

// Outputs
wire CARRY;
wire [7:0] MINUTE;
wire [7:0] SECOND;
```

```
wire [7:0] HOUR;
  // Instantiate the Unit Under Test (UUT)
  CLOCK FPGA uut (
       .CLOCK_CLK(CLOCK_CLK),
      .CLOCK_SET (CLOCK_SET),
      .CLOCK_INCR(CLOCK_INCR),
      .CARRY (CARRY),
      .MINUTE (MINUTE),
      .SECOND (SECOND),
      .HOUR (HOUR)
  );
  initial begin
      // Initialize Inputs
      CLOCK_CLK = 0;
      CLOCK SET = 0;
      CLOCK INCR = 0;
      // Wait 100 ns for global reset to finish
      #200;
      #10 CLOCK SET = 1; #10 CLOCK SET = 0;
      #100;
      #10 CLOCK SET = 1; #10 CLOCK SET = 0;
      #10 CLOCK_SET = 1; #10 CLOCK_SET = 0;
      #200;
      #10 CLOCK_SET = 1; #10 CLOCK_SET = 0;
  end
  initial begin
      #5
      forever #10 CLOCK INCR = ~CLOCK INCR;
  end
  initial begin
      forever #10 CLOCK_CLK = ~CLOCK CLK;
  end
endmodule
```



Chế độ đếm bình thường, theo xung CLK.



Chế độ điều chỉnh giây, theo xung INCR (Xung pos-edge CLOCK\_SET thứ nhất)



Chế độ chỉnh phút, theo xung INCR (Xung pos-edge CLOCK\_SET thứ hai)



Chế độc chỉnh giờ, theo xung INCR (Xung pos-edge CLOCK\_SET thứ ba)



Hoạt động ở chế độ bình thường theo xung CLK (Xung pos-edge CLOCK\_SET thứ tư)

### 8 - Khối chia tần số

Sơ đồ khối



```
FREQ_DIV.v
            `timescale 1ns / 1ps
           `include "FREQ DIV.v"
           module FREQ DIV(
              input I_CLK,
              input M,
              output reg O_CLK
           );
               reg [31:0] COUNT;
               initial begin
                  COUNT = 0;
                  O CLK = O;
               end
               always @(negedge I_CLK) begin
                    if(M == 1) begin
                           if( COUNT == 12 000 000 ) begin
                               O CLK = ~O CLK;
                               COUNT = 0;
```

# 9 - Khối giao tiếp bảng mạch mở rộng TM1638



```
TM1638.v
            /* TM1638 driver
            Author: Mr. Son
            input clock: tested for 200KHz ( 50H - free counter ->
            bit 5
            */
            module TM1638(
                input wire [7:0] led , // 8 leds
                input wire [3:0]
            seg7, seg6, seg5, seg4, seg3, seg2, seg1, seg0 ,//4 bit data for
            cathode commond LED
                input clkinput,
                output reg clk,
                output reg stb,
                output reg dio
            );
                /* Hex-Digit to seven segment LED decoder
                Author: Mr. Son
                */
                function [7:0] sseg;
                    input [3:0] hex;
                    begin
                        case (hex)
                             4'h0: sseg[7:0] = 8'b01111111;
                             4'h1: sseg[7:0] = 8'b0000110;
                             4'h2: sseg[7:0] = 8'b1011011;
                             4'h3: sseg[7:0] = 8'b1001111;
                             4'h4: sseg[7:0] = 8'b1100110;
                             4'h5: sseg[7:0] = 8'b1101101;
                             4'h6: sseg[7:0] = 8'b11111101;
                             4'h7: sseg[7:0] = 8'b0000111;
                             4'h8: sseg[7:0] = 8'b11111111;
                             4'h9: sseg[7:0] = 8'b1101111;
                             4'hA: sseq[7:0] = 8'b1110111;
                             4'hB: sseg[7:0] = 8'b11111100;
                             4'hC: sseg[7:0] = 8'b1011000;
                             4'hD: sseg[7:0] = 8'b1011110;
                             4'hE: sseq[7:0] = 8'h40; // dau tru
                             default : sseg[7:0] = 8'b0000000; // 4'hF
                        endcase
                    end
                endfunction
```

```
integer cs = 0;
    integer i ;
    reg [7:0] command1 =8'h40, command2 =8'hC0, command3
=8'h8F;
    wire [127:0] leddata; // 1,3,5,7,9,11,13,15: single
led; 0,2,4,6,8,10,12,14: seg LED (common cathode)
    reg [127:0] leddatahold;
    assign leddata[0*8+7:0*8+0] = sseg(seg0);
    assign leddata[2*8+7:2*8+0] = sseg(seg1);
    assign leddata[4*8+7:4*8+0] = sseq(seq2);
    assign leddata[6*8+7:6*8+0] = sseg(seg3);
    assign leddata[8*8+7:8*8+0] = sseg(seg4);
    assign leddata[10*8+7:10*8+0] = sseg(seg5);
    assign leddata[12*8+7:12*8+0] = sseg(seg6);
    assign leddata[14*8+7:14*8+0] = sseg(seg7);
    assign leddata[1*8+7:1*8+0] = led[0];
    assign leddata[3*8+7:3*8+0] = led[1];
    assign leddata[5*8+7:5*8+0] = led[2];
    assign leddata[7*8+7:7*8+0] = led[3];
    assign leddata[9*8+7:9*8+0] = led[4];
    assign leddata[11*8+7:11*8+0] = led[5];
    assign leddata[13*8+7:13*8+0] = led[6];
    assign leddata[15*8+7:15*8+0] = led[7];
    initial begin
        clk = 1;
        stb = 1 ;
        dio = 0;
    end
    always @(posedge clkinput)
    begin
        if (cs==0)begin
            stb = 0; // initial tm1638
            command1 =8'h40; command2 =8'hC0;command3
=8'h8F;
            leddatahold=leddata ;
        end
        else if ((cs >= 1) && (cs <= 16))
            begin
                dio = command1[0];
                clk = \sim clk;
            if (clk) command1=command1>>1 ;
        end
```

```
else if (cs==17)
            stb = 1; // stop tm1638
        else if (cs==18)
            stb = 0; // ready to send the second command
        // send second command
        else if ((cs >= 19) \&\& (cs <= 34))
            begin
                dio = command2[0];
                clk = \sim clk;
                if (clk) command2=command2>>1 ;
            end
        else if ((cs >= 35) & (cs <= 290))
        begin
                dio = leddatahold[0];
                clk = \sim clk;
                if (clk) leddatahold=leddatahold>>1;
        end
        else if (cs==291)
            stb = 1; // stop tm1638 for end of data
        else if (cs==292)
            stb = 0; // ready to send the third command
        // send last command
        else if ((cs >= 293) && (cs <= 308))
            begin
                dio = command3[0];
                clk = \sim clk;
                if (clk) command3=command3>>1 ;
            end
        else if (cs==309)
            stb = 1; // End
        else if (cs==310)
            cs = -1; //repeat
        // update cs
        cs=cs+1;
    end
endmodule
```

# 10- Khối tổng quát (Top-model / level 0)

### Sơ đồ khối



```
CLOCK
_FINAL.v

include "CLOCK_FPGA.v"
include "FREQ_DIV.v"
include "TM1638.v"

module CLOCK_FINAL(
    input _50MHz_CLK, CLOCK_SET, CLOCK_INCR,
    output clk,
    output stb,
    output dio
);
wire VCC, GND;

wire _transfer_freq_0;
```

```
wire counter freq 1;
   wire [3:0] LED7SEG_0, LED7SEG_1, LED7SEG_2,
              LED7SEG 3, LED7SEG 4, LED7SEG 5,
              LED7SEG 6, LED7SEG 7;
   wire [7:0] LED;
   wire [7:0] __minute, __second, __hour;
   FREQ DIV
transfer fd(.I CLK( 50MHz CLK), .M(GND), .O CLK( transfer freq
_0));
  FREQ DIV
counter fd1(.I CLK( 50MHz CLK),.M(VCC),.O CLK( counter freq
1));
   TM1638 tm1638(
      .led(LED),
       .seq0(LED7SEG 0),
       .seg1 (LED7SEG 1),
       .seg2(LED7SEG 2),
       .seg3(LED7SEG_3),
       .seg4(LED7SEG 4),
       .seg5(LED7SEG 5),
       .seg6(LED7SEG 6),
       .seg7(LED7SEG 7),
       .clkinput( transfer freq 0),
       .clk(clk),
       .stb(stb),
       .dio(dio)
   );
   CLOCK FPGA clock fpga (
       .CLOCK CLK( counter freq 1),
       .CLOCK SET (CLOCK SET),
       .CLOCK INCR (CLOCK INCR),
       .SECOND( second),
       .MINUTE(__minute),
       .HOUR ( hour)
   );
   assign LED = 8'B1010 1010;
   assign LED7SEG_0 = __hour[7:4] ;
   assign LED7SEG 1 = hour[3:0] ;
   assign LED7SEG 2 = 4'H0E;
   assign LED7SEG_3 = __minute[7:4];
   assign LED7SEG 4 = minute[3:0];
   assign LED7SEG_5 = 4'h0E;
   assign LED7SEG_6 = __second[7:4];
   assign LED7SEG 7 = second[3:0];
```

```
assign VCC = 1;
assign GND = 0;
endmodule
```