# 特权同学 SDRAM-测试程序程序分析

知识点: sdram 控制器, 时序约束, 测试文件

第一部分: 基本模块

Sdram 测试包括外部数据产生模块, fifo 模块, sdram 控制器, uart-RS232 传输模块。 Sdram 控制器模块分块三块: 控制模块, 命令模块, 数据传输模块

#### 具体来说,

- 1. 为什么要用 FIFO 模块呢?是因为外部数据与 SDRAM 控制器接收的速率不匹配,外部数据产生速率是 FPGA 系统时钟(25MHz),而 SDRAM 是 100MHz;同样,把 SDRAM 中数据通过串口传输出到上位机时,也会有一个速率匹配问题,所以就有两个 FIFO,其中一个写 FIFO,一个读 FIFO。
- 2. Sdram 控制器中控制模块完成初始化,自刷新,读写控制。命令模块有两个状态机,一个是初始化状态,另一个是工作状态。

第二部分: 各个部分详解

1. Sdram 控制模块

输入引脚有: 读、写请求,

输出引脚有:写应答(表明正在写),读应答,忙信号(表明正在工作),初始状态,工作状态,计数时钟(用于定义时间段,与数据传输模块紧密联系)

因为要用到好多时间参数,就直接建立一个参数文件。这个参数文件不是一个模块,所以不能用 module endmodule 来表示,里面所有参数有`define 来开始,只是最后命名为.v 文件。要用这个文件参数必须要前面加个"`"。`define end\_trp cnt\_clk\_r==TRP\_CLK,其中cnt\_clk\_r与控制模块中cnt\_clk\_r一致。(这点是新学的)

初始化过程分为 200us 等待, 所有 L-band 预充电, 8 个预刷新, 模式寄存器设置。

| //                                                                                                 |
|----------------------------------------------------------------------------------------------------|
| //上电后 200us 计时,计时时间到,则 done_200us=1                                                                |
| //                                                                                                 |
| reg[14:0] cnt_200us;                                                                               |
| always @ (posedge clk or negedge rst_n)                                                            |
| if(!rst_n) cnt_200us <= 15'd0;                                                                     |
| else if(cnt_200us < 15'd20_000) cnt_200us <= cnt_200us+1'b1; //计数                                  |
| assign done_200us = (cnt_200us == 15'd20_000); //条件满足则 done_200us=1,此后一直保持高电平,因为计数器保持不变,这不同于一个脉冲信号 |
| //                                                                                                 |
| //SDRAM 的初始化操作状态机                                                                                  |
| //                                                                                                 |

主要分析一个<mark>这个时间是怎么计算的?</mark>这个时间计算相当于用一个计时开关,这个开关就是cnt\_rst\_n(低电平计数器复位)。在参数文件中,`define end\_trp cnt\_clk\_r= =TRP\_CLK 。cnt\_clk\_r 在启动时就一直递增,而达到 TRP\_CLK 时,也就是 end\_trp 成立,完成标志,关闭开关 cnt rst n.

always @ (posedge clk or negedge rst\_n)
if(!rst\_n) cnt\_clk\_r <= 9'd0; //计数寄存器复位
else if(!cnt\_rst\_n) cnt\_clk\_r <= 9'd0; //计数寄存器清零

else cnt clk r <= cnt clk r+1'b1; //启动计数延时

//计数器控制逻辑

always @ (init\_state\_r or work\_state\_r or cnt\_clk\_r) begin case (init\_state\_r)

'I NOP: cnt rst  $n \le 1b0$ ;

`I\_PRE: cnt\_rst\_n <= (TRP\_CLK != 0);//预充电延时计数启动

`I\_TRP: cnt\_rst\_n <= (`end\_trp)? 1'b0:1'b1; //预充电计数正好是 TRP\_CLK, 计数结束, 清零计数器

//-----

//15us 计时,产生自刷新请求。//每 60ms 全部 4096 行存储区进行一次自刷新,一行刷新时间 是 15us,这是一直在循环

//(存储体中电容的数据有效保存期上限是 64ms)

//-----

这怎么与行选通配合呢? 应该是在 15us 内进行了一次行有效跳转。

刷新操作分为两种:自动刷新(AR)和自刷新(self refresh,SR),不论是何种刷新方式,都不需要外部提供行地址信息,因为这是一个内部的自动操作。对于 AR,SDRAM 内部有一个行地址生成器(也叫刷新计数器)用来自动的依次生成行地址。由于刷新是针对一行中所有存储体进行,所以无需列寻址。由于刷新是涉及到所有 L-Bank,因此,在刷新过程中,所有的 L-Bank 都停止工作,占用 N(PC133 为 9)个时钟后就可以进行正常的工作状态。

SR 则主要用于休眠模式低功耗状态下的数据保存,这方面最著名的应用就是 STR (Suspend to RAM, 休眠挂起于内存)。在发出 AR 命令时,将 CKE 置于无效状态,就进入了 SR 模式,此时不再依靠系统时钟工作,而是根据内部的时钟进行刷新操作。在 SR 期间除了 CKE 之外的所有外部信号都是无效的 (无需外部提供刷新指令),只有重新使 CKE 有效才能退出自刷新模式并进入正常操作状态。

AR 与 SR 的区别, 外在表现:自动刷新 CKE 始终保持有效(置高),而自动刷新是 CKE 前一个时钟为高,后一个时钟为低。本源程序用的就是 AR。内在表现:自动刷新就是需要 CPU 提供刷新的时钟,自刷新就是 SDRAM 芯片自己刷新,不需要 CUP 提供刷新的时钟

如果要对同一L-Bank 的另一行进行寻址,就要将原来工作的行关闭,重新发送行/列地址,L-Bank 关闭现有的工作行,准备打开新行的操作就是预充电(precharge)。预充电可以通过命令控制(需要提供 L-Bank 的地址),也可以通过设置 A10(置高)来让芯片在每次读写操

作之后自动进行预充电。

自刷新与预充电的区别? 自刷新是对所有的行,而且不需要提供行地址信息。预充电是对指 定的行(工作的行,工作的列)进行。具体如下图



reg[10:0] cnt\_15us;//计数寄存器 always @ (posedge clk or negedge rst\_n) if(!rst\_n) cnt\_15us <= 11'd0;

else if(cnt\_15us < 11'd1499) cnt\_15us <= cnt\_15us+1'b1; // 60ms(64ms)/4096=15us 循 环 计数,这是一个脉冲信号,高电平只保留一个时钟周期

else cnt 15us <= 11'd0;

//每 15us 就产生一个自刷新求,sdram\_ref\_ack 是自刷新工作指示 always @ (posedge clk or negedge rst\_n)

if(!rst n) sdram ref req <= 1'b0;

else if(cnt\_15us == 11'd1498) sdram\_ref\_req <= 1'b1; //产生自刷新请求 else if(sdram ref ack) sdram ref req <= 1'b0; //已响应自刷新

assign sdram\_ref\_ack = (work\_state\_r == `W\_AR); // SDRAM 自刷新应答信号

//-----

//SDRAM 的读写以及自动刷新操作状态机

//-----

读写控制信号是在完成初始化后进行的,自刷新与自动刷新不一样,它是手动操作(这种想法是错误的,它们都是自动操作),每隔 15us 产生一个刷新请求,自刷新优先级高于读写操作,这个很好理解,要是超过这个时间,信息就会丢失。读写开始状态是行有效,根据命令进行读写。读写后都有一个等待时间进行预充电以便进行下一次读写操作。为什么这里没有预充电操作呢? 这是因为本源程序使用的是自动预充电(A10 置高),所以这里就只用一个等待就行。

```
reg[3:0] work_state_r; // SDRAM 读写状态
reg sys r wn; // SDRAM 读/写控制信号
```

case (work\_state\_r)

`W\_RD: work\_state\_r <= (`end\_tread) ? `W\_RWAIT:`W\_RD; // 后 面 需 要添加一个读完成后的预充电等待状态

`W\_RWAIT: work\_state\_r <= (`end\_trwait) ? `W\_IDLE:`W\_RWAIT;
// SDRAM 写数据状态

`W\_WRITE: work\_state\_r <= `W\_WD;

`W\_WD: work\_state\_r <= (`end\_twrite) ? `W\_TDAL:`W\_WD;
`W TDAL: work state r <= (`end\_tdal) ? `W IDLE:`W TDAL;</pre>

// SDRAM 自动刷新状态

`W\_AR: work\_state\_r <= (TRFC\_CLK == 0) ? `W\_IDLE:`W\_TRFC;

`W\_TRFC: work\_state\_r <= (`end\_trfc) ? `W\_IDLE:`W\_TRFC;

 $default: \quad work\_state\_r <= `W\_IDLE;$ 

endcase

end

assign sdram\_busy = (sdram\_init\_done && work\_state\_r == `W\_IDLE) ? 1'b0:1'b1; // SDRAM 忙标志位,在进行初始化也是工作的一部分。

// define end\_twrite cnt\_clk\_r == TWRITE\_CLK-2(为 6),这就好理解下面这些数字 是怎么来,也就是在写没完成时就就指示在写。

## // define end tread cnt clk r == TREAD CLK+2(为 10)

assign sdram\_rd\_ack = (work\_state\_r == `W\_RD) & (cnt\_clk\_r > 9'd1) & (cnt\_clk\_r < 9'd10); //读 SDRAM 响应信号

assign sys\_dout\_rdy = (work\_state\_r == `W\_RD && `end\_tread); // SDRAM 数据输出完成标志

#### 2. Sdram 命令控制模块

这个比较简单,只是利用命令。注意只有上电初始化时使时钟使 CKE 为无效(复位为0),其它命令 CKE 均置 1.在模式寄存器设置(MRS)时,<mark>设置突发长度为 8,即是一次读或写均是 8Words.</mark>

assign {sdram\_cke,sdram\_cs\_n,sdram\_ras\_n,sdram\_cas\_n,sdram\_we\_n} = sdram\_cmd\_r; //SDRAM 控制信号命令

`define CMD INIT //上电初始化命令端口 5'b01111 `define CMD NOP 5'b10111 // NOP COMMAND `define CMD ACTIVE 5'b10011 // ACTIVE COMMAND `define CMD READ 5'b10101 // READ COMMADN `define CMD\_WRITE 5'b10100 // WRITE COMMAND `define CMD B STOP 5'b10110 // BURST **STOP** `define CMD PRGE 5'b10010 // PRECHARGE

`define CMD A REF 5'b10001 // AOTO REFRESH, CKE=1 为自动刷新

| 命令名(功能)                  | CS# | RAS# | CAS# | WE# | DQM | 地址线    | DQs |
|--------------------------|-----|------|------|-----|-----|--------|-----|
| 命令禁止 (NOP)               | н   | X    | Х    | Х   | X   | Х      | Х   |
| 无操作 (NOP)                | L   | Н    | Н    | H   | X   | х      | X   |
| 有效/活动(使指定L-Bank中的指定行有效)  | L   | L    | H (5 | Н   | X   | Bank/行 | ×   |
| 读取(从指定L-Bank中的指定列开始读取数据) | L   | н    | L    | H   | UH  | Bank/列 | X   |
| 写入(从指定L-Bank中的指定列开始写入数据) | L   | н    | L    | L   | UH  | Bank/列 | 有效  |
| 突发传输终止                   | L   | н    | н    | L   | Х   | х      | 活动  |
| 预充电(关闭指定或全部L-Bank中的工作行)  | L   | L    | н    | L   | Х   | 相应编码   | ×   |
| 自动刷新或自刷新(后者进入自刷新模式)      | ι   | L    | L    | н   | X   | х      | Х   |
| 模式寄存器加载 (写入)             | L   | L    | L    | ι   | Х   | 操作码    | X   |
| 写允许/输出允许                 | -   | -    | -    | -   | L   | -      | 有效  |
| 写禁止/输出屏蔽(High-Z)         | -   | -    | -    |     | ∄H  | -      | 屏蔽  |

#### 3. Sdram 数据传输模块

难点在于 sdram\_datar 的控制。由于 sdram\_data 是双向口,故要有一个方向控制位,也就是 当作为输入口时,输出就是高阻,同理,当作为输出口时,输入就为高阻。

//将待写入数据送到 SDRAM 数据总线上

always @ (posedge clk or negedge rst n)

if(!rst n) sdr dlink  $\leq$  1'b0;

else if((work\_state == `W\_WRITE) | (work\_state == `W\_WD)) sdr\_dlink <= 1'b1; else sdr\_dlink <= 1'b0;

assign sdram data = sdr dlink ? sdr din:16'hzzzz; //此时作为输入端口

不可能再同样定义一个 sdr\_dlink\_out,然后再用 assign 语句赋值,这样不对的,不能对同一个信号进行两次赋值

## //将数据从 SDRAM 读出

always @ (posedge clk or negedge rst n)

if(!rst n) sdr dout <= 16'd0; //突发数据读寄存器复位

else if((work\_state ==  $W_RD$ ) & (cnt\_clk > 9'd0) & (cnt\_clk < 9'd10))

sdr\_dout <= sdram\_data; //连续读出 256B 的 16bit 数据存储到 rdFIFO 中????

assign sys\_data\_out = sdr\_dout;

### 4. rdfifo 模块(这是个难点)

因为要把 SDRAM 数读出去,需要一个 rdfifo,我们刚分析完 sdram,,紧接着分析 rdfifo 这样好理解些。其实把 SDRAM 中的数读出,就是把读出的数写入到 rdfifo 中去,故写时钟就是 sdram 的工作频率,也就是 100MHz,。分析一下 rdfifo 中写请求,为什么接 sdram\_rd\_ack呢? 其实分析一下原理就知道了,这个过程是把 SDRAM 中的数读出,把读出的数写入到 rdfifo 中去,故 sdram 正在读出时,就把这个信号启动 rdfifo 写请求,就一直写。

注意比较为什么不把 sdram\_rd\_req 作为启动信号?前者是一高电平,后者是一个脉冲,只保持一个时钟的高电平。(也解释不通呀!??)

第二点要注意的是使用写使用量(wrusedw)经过运算得到输出控制信号(没有有full,empty 标志信号),而不是用 rdusedw.这两个有什么区别吗?区别在于 wusedw 表示当前

fifo 已经被使用了多少 word(就是深度),而 rdusedw 表示当前 fifo 还有多少 word 可供读取(好像感觉一样哦,都表示当前有多少个),只是表达的侧重点不同,我知道的一个区别是它们同步的时钟不同,前者与写时钟同步。

关于 wrusedw 与 rdusedw 再多讲一点,我们就以一个例子来讲,例如,设置 fifo 有 16 个 word,假设现在只写不读,当 wrusedw 等于是 15 时,fifo 已经写满,此时若继续写入数据,则 wrusedw 在下一个有效时钟边沿到来时,wrused 会等于 0,,而不是保持 15 不变。Rdused 也是一样的,当为 0 时还读,下一个时刻 rdusedw 为 15,而不是保持 0 不变。

```
rdfifo

uut_rdfifo(

.data(sys_data_out),

.rdclk(clk_25m),

.rdreq(rdf_rdreq),

.wrclk(clk_100m),

.wrreq(sdram_rd_ack),

.q(rdf_dout),

.wrusedw(rdf_use)

);
```

//Syswr done 是产生数据完成标志。与 syswr done 的关系怎么理解? 写地址完成了,

只要 sdram 处在在读状态 (要读了), 就开始处于读地址状态 (读地址从 0 开始递增)

assign sdram\_rd\_req = ((rdf\_use <= 9'd256) & syswr\_done); //sdram 写入完成且FIFO 半空(256 个 16bit 数据)即发出读 SDRAM 请求信号(<mark>这样理解错了)</mark>

我们暂且不考虑 syswr\_done 的影响。Wrusedw 开始为 0,就启动 sdram 读请求,Sdram 马上进入在读状态,启动 rdfifo 的写请求,8 个一次的数据进入 rdfifo 中(sdram 突发读长度为 8),当 rdfifo 写入大于 256 时,sdram 就不读了,随后 rdfifo 也不写了。

Rdfifo 中读请求信号来自于串口发送模块的 fifo232\_rdreq, | 串口发送开始时就启动 fifo232\_rdreq, (这中间时间要打几拍,取上升沿),即启动 rdfifo 读请求。简单地理解是,串口发送准备好了,就打开 rdfido 的读操作。

#### 5. wrfifo 模块

分析完了 rdfifo,分析 wrfifo 就比较简单了,sdram 要在写状态时,就启动 wrfifo 读请求,把 wrfifo 的数输入到 sdram 中。

```
wrfifo

uut_wrfifo(

.data(wrf_din),

.rdclk(clk_100m),

.rdreq(sdram_wr_ack),

.wrclk(clk_25m),

.wrreq(wrf_wrreq),

.q(sys_data_in),

.wrusedw(wrf_use)

);
```

assign sdram\_wr\_req = ((wrf\_use >= 9'd8) & ~syswr\_done); //FIFO (8 个 16bit 数据)即发出写 SDRAM 请求信号

Wrfifo 中写请求信号来自于数据产生 datagene 模块的 wrf wrreq

## 6. 数据产生模块

问题: 1.输入引脚用 sdram\_rd\_ack,有什么作用? 启动把产生的数读出去(读地址就行)
2.系统写完成 syswr\_done 有什么作用? 对两个 fifo 的控制

```
//系统读 SDRAM 响应信号,作为 rdFIFO 的输写有效信号,这
input sdram rd ack;
里捕获它的下降沿作为读地址自增加标志位
reg sdr rdackr1,sdr rdackr2;
//捕获 sdram rd ack 下降沿标志位
always @(posedge clk or negedge rst_n)
       if(!rst_n) begin
               sdr rdackr1 <= 1'b0;
               sdr rdackr2 <= 1'b0;
           end
       else begin
               sdr rdackr1 <= sdram rd ack;
               sdr rdackr2 <= sdr rdackr1;</pre>
           end
wire neg_rdack = ~sdr_rdackr1 & sdr_rdackr2;
//-----
//上电 500us 延时等待 sdram 就绪
reg[13:0] delay; //500us 延时计数器
always @(posedge clk or negedge rst n)
   if(!rst n) delay \leq 14'd0;
   else if(delay < 14'd12500) delay <= delay+1'b1;//后来一直保持 12500 不变
wire delay done = (delay == 14'd12500); //500us 延时结束.25MHz
//每 640ns 写入 8 个 16bit 数据到 sdram? sdram 一次写请求就写进 8words,地址自动增加
//上电后所有地址写入完毕时间需要不到 360ms 时间?2^19*640ns=336ms
reg[5:0] cntwr; //写 sdram 定时计数器
always @(posedge clk or negedge rst n)
   if(!rst n) cntwr \leq 6'd0;
   else if(delay_done) cntwr <= cntwr+1'b1;
//-----
always @(posedge clk or negedge rst_n)
   if(!rst n) addr \leq 19'd0;
```

else if(!wr\_done && cntwr == 6'h3f) addr <= addr+1'b1;// <mark>写地址每个产生时间为 0.5us\*64=32us,这是错误的</mark>,这是理解错了 delay\_doney 为脉冲信号,它其实是一个前 0.5us 为低电平,后来一直保持高电平。所以写一个地址需要时间为 10ns\*64=640ns

else if(wr done && neg rdack) addr <= addr+1'b1; //读地址产生

assign moni\_addr = {addr,3'b000}; //这里体会到只写一个地址达到的效果是可以写 8 个地址, 这与 SDRAM 突发写长度为 8

当地址为 19'h7ffff,下一时钟采集到 wr\_done=1,不进行地址加 1,此到等到 sdram 正在读(要读),地址加 1 重新回到零了,然后读地址从零开始递增。

```
always @(posedge clk or negedge rst_n)
    if(!rst_n) wr_done <= 1'b0;
    else if(addr == 19'h7ffff) wr done \leq= 1'b1;
assign syswr done = wr done;
//写 sdram 请求信号产生,即 wrfifo 的写入有效信号
写地址时间每个是 64*10ns,而写入的数据是在第 50ns~120 之间
always @(posedge clk or negedge rst_n)
    if(!rst n) wrf wrreqr <= 1'b0;
    else if(!wr done) begin //上电 0.5ms 延时完成
        if(cntwr == 6'h05) wrf wrregr <= 1'b1; //写请求信号产生
        else if(cntwr == 6'h0d) wrf_wrreqr <= 1'b0; //请求信号撤销 8
    end
always @(posedge clk or negedge rst_n)
    if(!rst n) wrf dinr \leq 16'd0;
    else if(!wr_done && ((cntwr > 6'h05) && (cntwr <= 6'h0d))) begin //上电 0.5ms 延时完成
            wrf dinr <= wrf dinr+1'b1; //写入数据递增,<mark>其实是模块中产生的数,是要读</mark>
出去的
        end
```

第四部分:时序分析(这点难点) 本例程在 Quarters 9.0 中运行时,出现不满足时序。