# UNIVERSIDAD NACIONAL DE CÓRDOBA Facultad de Ciencias Exactas, Físicas y Naturales



# ARQUITECTURA DE COMPUTADORAS

Trabajo Práctico Final Pipeline procesador MIPS simplificado

# COLLANTE, Gerardo QUINTEROS CASTILLA, Nicolás

Profesor: Ing. RODRÍGUEZ, Martín

3 de agosto de 2020

# $\mathbf{\acute{I}ndice}$

| 1.         | Intr | oducción                                 | 3  |
|------------|------|------------------------------------------|----|
| 2.         | Rea  | uerimientos                              | 3  |
|            |      | Etapas                                   | 3  |
|            |      | Instrucciones                            | 3  |
|            | 2.3. | Riesgos                                  | 3  |
|            | 2.4. |                                          | 4  |
|            | 2.4. | 01105                                    | 4  |
| 3.         | Ens  | amblador                                 | 4  |
| 4.         | Eta  | pas o módulos principales                | 4  |
|            | 4.1. | IF                                       | 4  |
|            |      | 4.1.1. INCR                              | 4  |
|            |      | 4.1.2. MUX                               | 4  |
|            |      | 4.1.3. PC                                | 4  |
|            |      | 4.1.4. MEM                               | 4  |
|            |      | 4.1.5. IF_ID                             | 5  |
|            |      | 4.1.6. Esquemático general e I/O         | 5  |
|            | 4.2. | 1 0 /                                    | 5  |
|            |      | 4.2.1. REG                               | 6  |
|            |      | 4.2.2. CONTROL                           | 6  |
|            |      | 4.2.3. S-EXTEND                          | 8  |
|            |      | 4.2.4. ID EX                             | 8  |
|            |      | 4.2.5. Esquemático general e I/O         | 8  |
|            | 4.3. | EX                                       | 9  |
|            | т.о. | 4.3.1. ALU CONTROL                       | 9  |
|            |      | 4.3.2. ADDER                             | 10 |
|            |      |                                          | 10 |
|            |      |                                          | 10 |
|            |      |                                          | -  |
|            |      | 4.3.5. BOTTOM_MUX                        | 10 |
|            |      | 4.3.6. EX_MEM                            | 10 |
|            |      | 4.3.7. FORWARD_MUX_A                     | 10 |
|            |      | 4.3.8. FORWARD_MUX_B                     | 10 |
|            |      | 4.3.9. Esquemático general e I/O         | 11 |
|            | 4.4. | FORWARDING UNIT                          | 12 |
|            |      | 4.4.1. Condiciones de peligro            | 12 |
|            |      | 4.4.2. BOTTOM_MUX                        | 13 |
|            |      | 4.4.3. Esquemático general e I/O         | 13 |
|            | 4.5. | MEM                                      | 14 |
|            |      | 4.5.1. D_MEM                             | 14 |
|            |      | $4.5.2$ . MEM_WB                         | 14 |
|            |      | $4.5.3$ . AND_Gate                       | 14 |
|            |      | 4.5.4. Esquemático general e I/O         | 15 |
|            | 4.6. | WB                                       | 16 |
|            |      | 4.6.1. Esquemático general e I/O $\dots$ | 16 |
| <b>5</b> . | Con  | clusiones                                | 16 |

| 3. | Αpέ  | ndices | ;           |      |  |  |  |  |  |  |  |  |  |  |
|----|------|--------|-------------|------|--|--|--|--|--|--|--|--|--|--|
|    | 6.1. | Modo   | de uso      | <br> |  |  |  |  |  |  |  |  |  |  |
|    |      | 6.1.1. | Compilación |      |  |  |  |  |  |  |  |  |  |  |
|    |      | 6.1.2. | Clean       | <br> |  |  |  |  |  |  |  |  |  |  |
|    |      | 613    | Eiecución   |      |  |  |  |  |  |  |  |  |  |  |

UNC - FCEFyN

# 1. Introducción

Con el nombre de MIPS (siglas de *Microprocessor without Interlocked Pipeline Stages*) se conoce a toda una familia de microprocesadores de arquitectura RISC (*Reduced Instruction Set Computer*) desarrollados por *MIPS Technologies*.

En este trabajo práctico se solicita implementar en el lenguaje de descripción de hardware Verilog (usado para modelar sistemas electrónicos usualmente) el pipeline del procesador MIPS.

# 2. Requerimientos

# 2.1. Etapas

Se solicita implementar las siguientes etapas del procesador:

- 1. IF  $(Instruction\ Fetch)$ : búsqueda de la instrucción en la memoria del programa.
- 2. ID  $(Instruction\ Decode)$ : decodificación de la instrucción y lectura de registros.
- 3. EX (Execute): ejecución de la instrucción propiamente dicha.
- 4. MEM (Memory Access): lectura o escritura desde/hacía la memoria de datos.
- 5. WB (Write Back): escritura de resultados en los registros.

#### 2.2. Instrucciones

Se solicita implementar las siguientes instrucciones:

- R-Type: SLL, SRL, SRA, SLLV, SRLV, SRAV, ADDU, SUBU, AND, OR, XOR, NOR, SLT
- I-Type: LB, LH, LW, LWU, LBU, LHU, SB, SH, SW, ADDI, ANDI, ORI, XORI, LUI, SLQTI, BEQ, BNE, J, JAL
- J-Type: JR, JALR

# 2.3. Riesgos

El procesador debe tener soporte para los siguientos tipos:

- Estructurales: se producen cuando dos instrucciones tratan de utilizar el mismo recurso en el mismo ciclo.
- Datos: se intenta utilizar un dato antes de que esté preparado. Mantenimiento del orden estricto de lecturas y escrituras.
- Control: intentar tomar una decisión sobre una condición todavía no evaluada.

Por tanto se deberá implementar una unidad de cortocircuitos y una unidad de detección de riesgos.

#### 2.4. Otros

El programa a ejecutar debe ser cargado en la memoria de programa mediante un archivo ensamblado, por tanto debe crearse un ensamblador.

# 3. Ensamblador

# 4. Etapas o módulos principales

Se realizará una breve descripción de cada una de las etapas del procesador.

# 4.1. IF

La etapa de *Instruction Fetch* corresponde a la búsqueda de la instrucción a la memoria para posteriormente ejecutarla.



Imagen 1: Esquemático del stage IF.

#### 4.1.1. INCR

Incrementa el valor del PC.

# 4.1.2. MUX

Este módulo a través del selector decide cual será el próximo valor del PC, en función a la operación realizada en el

# 4.1.3. PC

Asigna el valor al PC, además lo envía a INCR y MEM.

#### 4.1.4. MEM

El módulo posee un arreglo de instrucciones que fueron cargadas previamente, entonces el PC sirve como índice para obtener la instrucción.

# 4.1.5. IF\_ID

Es el buffer de salida, por tanto en el próximo flanco positivo de clk, se cargaran los valores haciendo avanzar la instrucción al siguiente stage. Recordemos que en el momento que la instrucción se encuentra disponible en algún buffer de salida también lo está para el siguiente stage.

# 4.1.6. Esquemático general e I/O



Imagen 2: Módulo IF.

En función al contador del programa (PC) se decide cual será la próxima instrucción leída desde memoria.

#### **Entradas**

- EX\_MEM\_NPC: valor de PC obtenido desde ADDER (ver sección 4.3.2) en EX.
- PCSrc: selector de PC.

#### Salidas

- IF\_ID\_IR: instrucción.
- IF\_ID\_NPC: valor del PC.

# 4.2. ID

La etapa de  ${\it Instruction~Decode}$  corresponde a la decodificación de la instrucción.



Imagen 3: Esquemático del stage ID.

#### 4.2.1. REG

Es el módulo encargado de almacenar los valores en lo que sería equivalente a la memoria RAM. Para ello se vale de un arreglo de 32 posiciones de 32 bits cada uno.

Para la lectura de valores, *i.e.*, A y B se indexa con rs y rt respectivamente. Sin embargo para escribir en la memoria es necesario que regwrite esté en alto, y así en el *rise edge* del clk se escribirán los datos de writedata en la pocisión indexada por rd.

# 4.2.2. CONTROL

Nos permite controlar los futuros stages a través de líneas de control que serán EX, M y WB respectivamente, en función del opcode de la instrucción.

Cada línea de control tiene una función especifica que se define en la siguiente Tabla 1.

| Señal    | 0                            | 1                            |
|----------|------------------------------|------------------------------|
| RegDst   | El número de registro des-   | El número de registro des-   |
|          | tino para el registro Write  | tino para el registro Write  |
|          | viene del campo rd.          | viene del campo rt.          |
| RegWrite | Nada.                        | El registro Write es escri-  |
|          |                              | to con el valor del registro |
|          |                              | WriteData.                   |
| ALUSrc   | El segundo operando de la    | El segundo operando de la    |
|          | ALU viene de Read data       | ALU es el sign-extended,     |
|          | 2.                           | los 16 bits más bajos de la  |
|          |                              | instrucción.                 |
| PCSrc    | El PC es reemplazado por la  | El PC es reemplazado por la  |
|          | salida del sumador que cal-  | salida del sumador que cal-  |
|          | cula PC+4.                   | cula la rama objetivo.       |
| MemRead  | Nada.                        | El contenido de datos de me- |
|          |                              | moria indexado por la direc- |
|          |                              | ción de entrada es puesto en |
|          |                              | la salida de Read Data.      |
| MemWrite | Nada.                        | El contenido de datos de me- |
|          |                              | moria indexado por la direc- |
|          |                              | ción de entrada es reempla-  |
|          |                              | zado por el valor de Write   |
|          |                              | Data.                        |
| MemtoReg | El valor que alimenta al re- | El valor que alimenta al re- |
|          | gistro Write Data viene      | gistro Write Data viene      |
|          | de la ALU.                   | desde la memoria de datos.   |

Tabla 1: Función de cada señal de control.

Básicamente consiste en la implementación de un circuito combinacional de la Tabla 2.

| Inctmi   | ation                                   |   |        |          |           | Líneas d  | e control de et | tapa de acceso a MEM | Líneas de control de la etapaWB |   |  |  |
|----------|-----------------------------------------|---|--------|----------|-----------|-----------|-----------------|----------------------|---------------------------------|---|--|--|
| Institut | Instruction RegDst ALUOp1 ALUOp0 ALUSrc |   | Branch | Mem-Read | Mem-Write | Reg-Write | Memto-Reg       |                      |                                 |   |  |  |
| R-format | 000000                                  | 1 | 1      | 0        | 0         | 0         | 0               | 0                    | 1                               | 0 |  |  |
| lw       | 100011                                  | 0 | 0      | 0        | 1         | 0         | 1               | 0                    | 1                               | 1 |  |  |
| sw       | 101011                                  | х | 0      | 0        | 1         | 0         | 0               | 1                    | 0                               | x |  |  |
| beq      | 000100                                  | х | 0      | 1        | 0         | 1         | 0               | 0                    | 0                               | X |  |  |

Tabla 2: Control de líneas

#### 4.2.3. S-EXTEND

Incrementa el tamaño de la instrucción de 16bits a 32bits, replicando el bit de mayor orden en [31:16].

# 4.2.4. ID\_EX

 $\it Buffer$  de salida encargado de cargar los valores para la siguiente etapa, recordemos que se activa por  $\it rise$  edge de clk.

# 4.2.5. Esquemático general e I/O

El módulo DECODE nos provee funcionalidades para decodificar una instrucción, leer y escribir en RAM y finalmente controlar otras etapas a través de líneas de control.



Imagen 4: Módulo ID.

#### **Entradas**

- IF\_ID\_Instr: instrucción proveniente de IF.
- IF\_ID\_NPC: valor del PC.
- MEM\_WB\_Writedata: dato a escribir en memoria.
- MEM\_WB\_Writereg: posición donde se escribirá el dato.
- RegWrite: habilitación de escritura.

#### Salidas

- EX, M, WB: líneas de control.
- IR: instrucción.
- NPC: valor del contador de programa.
- instruot\_1511: rd.
- instruot\_2016: rt.
- instruot\_2521: rs.
- rdatalout: A.
- rdata2out: B.

# 4.3. EX



Imagen 5: Esquemático del  $stage\ {\tt EX}.$ 

# 4.3.1. ALU\_CONTROL

Este módulo nos es útil para controlar la operación ejecutada por la ALU. Para esta labor utiliza EX[2:1] y el *opcode* que equivale a IR[31:26], entradas de la Tabla 3 a implementar.

| Opcode       | ALUOp | Operación de la instrucción | Campo funct | Acción deseada de ALU | Entrada de control ALU |
|--------------|-------|-----------------------------|-------------|-----------------------|------------------------|
| LW           | 00    | load word                   | XXXXXX      | add                   | 0010                   |
| SW           | 00    | store word                  | XXXXXX      | add                   | 0010                   |
| Branch equal | 01    | branch equal                | XXXXXX      | substract             | 0110                   |
| R-type       | 10    | add                         | 100000      | add                   | 0010                   |
| R-type       | 10    | substract                   | 100010      | substract             | 0110                   |
| R-type       | 10    | and                         | 100100      | and                   | 0000                   |
| R-type       | 10    | or                          | 100101      | or                    | 0001                   |
| R-type       | 10    | set on less than            | 101010      | set on less than      | 0111                   |

Tabla 3: Tabla de control de ALU

#### 4.3.2. ADDER

Retorna como salida el valor actual del PC al de la instrucción, lo que posiblemente si se dan las condiciones sea el nuevo valor del PC.

#### 4.3.3. ALU\_MUX

La FU (Forwarding Unit) es la encargada de los controles de peligros así como también la encargada de decidir los valores que operará la ALU ya que A está definida por FORWARD\_MUX\_A y B si bien se define por sel (EX[0]), b es provisto por FORWARD\_MUX\_B.

Esto se explica en mayor detalle en la sección 4.4.

# 4.3.4. ALU

La ALU es capaz de ejecutar las operaciones de suma, resta, and, or y si A < B entonces 1, sino 0.

Además provee un cable zero para las operaciones de rama.

#### 4.3.5. BOTTOM\_MUX

Este módulo puede consultarse en la Sección 4.4.2.

# 4.3.6. EX\_MEM

Buffer de salida del módulo.

#### 4.3.7. FORWARD\_MUX\_A

Consultar Tabla 4.

# 4.3.8. FORWARD\_MUX\_B

Consultar Tabla 5.

# 4.3.9. Esquemático general e I/O



Imagen 6: Módulo EX.

#### **Entradas**

- EX, M, W: líneas de control.
- NPC: valor del PC.
- IR: instrucción.
- forward: entradas a los multiplexores de forwarding.
- instrout\_1511: rd.
- instrout\_2016: rt.
- mem\_alu\_result: resultado inmediato de la ALU.
- rdata: valores obtenidos desde ID.
- rdata: valor de WB.

# Salidas

- add\_result: resultado de adder.
- alu\_result: resultado inmediato de la ALU.
- five\_bit\_muxout: si se dan las condiciones, rd.
- $\blacksquare$  m\_cltout y wb\_ctlout: líneas de control.
- zero: útil para rama.
- rdata2out: valor desde forward\_mux\_a.

#### 4.4. FORWARDING UNIT

En determinadas ocasiones en una etapa necesitamos un dato que aún no se ha terminado de procesar en otra, o quizás si pero aún el dato no ha sido guardado. Esto puede llevar a lo que se denomina parada o *stall* del *pipeline*, ya que necesitamos uno o más ciclos de reloj para obtener el dato. Esto acomete contra nuestro objetivo de rendimiento, por tanto necesitamos una manera de combatirlo.

Esto significa *e.g.* que cuando una instrucción intenta usar un registro en su etapa EX, una instrucción anterior intenta escribir en su etapa WB, pero en realidad necesitamos los valores como entradas a la ALU más que en memoria.

# 4.4.1. Condiciones de peligro

#### Peligro EX

```
if(EX/MEM.RegWrite and (EX/MEM.RegisterRd != 0)
and (EX/MEM.RegisterRd = ID/EX.RegisterRs)) ForwardA = 10
if(EX/MEM.RegWrite) and (EX/MEM.RegisterRd != 0)
and (EX/MEM.RegisterRd = ID/EX.RegisterRt)) ForwardB = 10
```

#### Peligro MEM

```
if (MEM/WB.RegWrite && (MEM/WB.RegisterRd != 0)
& not(EX/MEM.RegWrite & (EX/MEM.RegisterRd != 0)
& (EX/MEM.RegisterRd != ID/EX.RegisterRs))
& (MEM/WB.RegisterRd = ID/EX.RegisterRs)) ForwardA = 01
if (MEM/WB.RegWrite & (MEM/WB.RegisterRd != 0)
& not(EX/MEM.RegWrite & (EX/MEM.RegisterRd != 0)
& (EX/MEM.RegisterRd != ID/EX.RegisterRt))
& (MEM/WB.RegisterRd = ID/EX.RegisterRt)) ForwardB = 01
```

Estas condiciones serán implementadas a través de dos multiplexores, ForwardA y ForwardB.

| ForwardA | Source | Primer operando de la ALU                          |
|----------|--------|----------------------------------------------------|
| 00       | ID/EX  | Viene del archivo registro.                        |
| 10       | EX/MEM | Es adelantado desde el resultado previo de la ALU. |
| 01       | MEM/WB | Es adelantado desde la memoria de datos o un       |
|          |        | resultado anterior de la ALU (MemToReg decide      |
|          |        | en WB).                                            |

Tabla 4: Tabla del mux ForwardA.

| ForwardB | Source | Segundo operando de la ALU                                                                 |
|----------|--------|--------------------------------------------------------------------------------------------|
| 00       | ID/EX  | Viene del archivo registro.                                                                |
| 10       | EX/MEM | Es adelantado desde el resultado previo de la ALU.                                         |
| 01       | MEM/WB | Es adelantado desde la memoria de datos o un resultado anterior de la ALU (MemToReg decide |
|          |        | en WB).                                                                                    |

Tabla 5: Tabla del mux ForwardB.

# 4.4.2. BOTTOM\_MUX

Este módulo es útil para obtener rd en el  $\mathit{buffer}$  EX\_MEM, debido a que utiliza como selector a EX[3] que equivale a RegDst. Cuando este valor es 1, entonces selecciona rd como salida del multiplexor.

Esto también es beneficioso porque esta condición conlleva que Reg-Write este habilitado por tanto se escribirá, como observamos en la Tabla 2.

# 4.4.3. Esquemático general e I/O



Imagen 7: Esquemático del módulo FU.

# Entradas

- ex\_mem\_wb[1] = EX/MEM.RegWrite
- five\_bit\_mux\_out = EX/MEM.RegisterRd
- mem\_Write\_reg = MEM/WB.RegisterRd
- mem\_wb\_wb[1] = MEM/WB.RegWrite
- rs = ID/EX.RegisterRs
- rt = ID/EX.RegisterRt

Salidas: las respectivas entradas a cada uno de los multiplexores ubicados en el stage EX.

- forward\_a\_sel
- forward\_b\_sel

#### 4.5. MEM



Imagen 8: Esquemático del stage MEM.

# 4.5.1. D\_MEM

Equivale a la memoria ROM, posee un arreglo de 128 posiciones de 32 bits cada una.

Su funcionamiento es sencillo, Address funciona como índice del arreglo y tanto para leer como para escribir debemos setear los valores MemWrite como MemRead respectivamente como vimos en la Tabla 1.

# 4.5.2. MEM\_WB

Buffer de salida del stage.

# 4.5.3. AND\_Gate

Realiza la operación M[2]&&zero, (recordemos que M[2] es branch en la Tabla 2) obteniendo la salida PCSrc que luego será útil para decidir en el mux de IF cúal será el próximo PC.

# 4.5.4. Esquemático general e I/O



Imagen 9: Módulo MEM.

#### Entradas

- ALU\_result\_in: resultado de la ALU.
- MemRead: M[1].
- MemWrite: M[0].
- Write\_Data: rdata2out.
- Write\_reg\_in: rd (EX[3]=1) o rt.
- control\_wb\_in: línea de control.
- m\_ctlout: M[2].
- zero: proviene desde la ALU.

# Salidas

- PCSrc: selector de mux en IF.
- Read\_data: datos leídos.
- mem\_ALU\_results = ALU\_result\_in
- mem\_Write\_reg = Write\_reg\_in
- mem\_control\_wb = control\_wb\_in

# 4.6. WB



Imagen 10: Esquemático del stage WB.

El funcionamiento de este módulo es muy simple, básicamente decide a través del selector MemtoReg (Tabla 1) si WriteData será el valor leído desde memoria o el resultado de la ALU.

# 4.6.1. Esquemático general e I/O



Imagen 11: Módulo WB.

#### **Entradas**

- ALUResult: resultado de la ALU.
- MemtoReg: mem\_control\_wb[0].
- ReadData: datos desde la memoria.

## Salidas

■ WriteData: datos para ID y EX.

# 5. Conclusiones

NAQV

El trabajo en si mismo no presentaba una dificultad demasiado alta, sin embargo su desarrollo fue retrasado debía a que determinados pasos requerían modificaciones del *linker* o agregar determinadas librerías que no estaban en el proyecto en un primer momento. Pero una vez que se sorteados estos obstáculos el desarrollo fue mucho más veloz.

Fue una grata experiencia para adquirir roce con el desarrollo de sistemas operativos de tiempo real, se comprobó su funcionamiento y su potencial para las áreas para la cual ha sido desarrollada esta tecnología.

# 6. Apéndices

# 6.1. Modo de uso

#### 6.1.1. Compilación

Para compilar el proyecto es necesario abrir la consola en el directorio so2-tp4-rtos-GeraCollante y ejecutar el comando make.

#### 6.1.2. Clean

make clean

#### 6.1.3. Ejecución

 $\label{lem:contex} \mbox{qemu-system-arm -machine lm} 3s811evb - \mbox{cpu cortex-m} 3 - \mbox{kernel gcc/RTOSDemo.axf -serial stdio}$