### Corso di Architettura degli Elaboratori e Laboratorio (M-Z)

# Struttura base del processore

### Nino Cauli



Dipartimento di Matematica e Informatica

## Processore (CPU)



- È un CIRCUITO ELETTRONICO INTEGRATO (chip) con il ruolo di CERVELLO del calcolatore
- Capace di caricare ed eseguire le ISTRUZIONI ELEMENTARI necessarie per eseguire i PROGRAMMI
- Esempi di istruzioni elementari: operazioni aritmetiche, operazioni logiche, confronti, salti incondizionati e condizionati.



## **Processore (CPU)**



- L'UNITÀ ARITMETICA-LOGICA (ALU) esegue le operazioni aritmetiche e logiche necessarie ad eseguire le istruzioni
- CIRCUITI DI CONTROLLO generano i bit di controllo per gestire il funzionamento della CPU
- BANCO DI REGISTRI: blocco di memoria contenente i registri generici della CPU
- PC e IR: registri che contengono rispettivamente l'indirizzo della prossima istruzione e l'istruzione in esecuzione
- GENERATORE DI INDIRIZZI: aggiorna il contenuto di PC
- INTERFACCIA PROCESSORE MEMORIA gestisce il trasferimento di dei dati tra memoria e CPU



## Banco di registri



- Blocco di memoria piccolo e veloce
- Consiste in vari registri con un circuito per l'accesso in scrittura e lettura
- Lettura contemporanea di 2 registri (porte di uscita A e B) e scrittura di un singolo registro (porta di ingresso C)
- Due ingressi per gli indirizzi di lettura (Indirizzo A, Indirizzo B) e uno per l'indirizzo di scrittura (Indirizzo C)
- Per realizzare la lettura simultanea di due registri esistono due metodi:
  - Singolo banco di registri con percorsi dati e circuiti di accesso duplicati
  - Due copie del banco di registri, una per A e l'altra per B



### ALU



- Esegue le operazioni aritmetiche e logiche quali somma, sottrazione, AND, OR, XOR, etc.
- 2 porte di input (InA e InB) rappresentanti gli operandi i ingresso
- 1 uscita contenente il risultato dell'operazione
- Un collegamento semplificato tra ALU e Banco di registri è mostrato in figura
- Gli ingressi dell'ALU sono collegati ai registri di uscita A e B
- Un MUX è usato per scegliere se passare un valore immediato come secondo operando



### Generatore di indirizzi delle istruzioni



- Circuito usato per generare l'indirizzo della prossima istruzione da inserire nel PC
- Un sommatore è usato sia per incrementare PC di una parola (4 byte) e sia per sommargli uno spiazzamento nel caso di salto
- MuxINC seleziona che tipo di incremento effettuare
- MuxPC seleziona se aggiornare PC con l'incremento calcolato o con un indirizzo specifico (chiamata a sottoprogramma)
- Il registro temporaneo PC-Temp è usato per salvare il valore di PC da inserire nel LR durante una chiamata a sottoprogramma



## Esecuzione di un istruzione



- Per eseguire un'istruzione, il processore deve eseguire i seguenti 3 passi:

  - 2. Incremento di PC di 4 unità (prossima istruzione): PC ← [PC] + 4
  - 3. Esecuzione dell'istruzione prelevata
- I primi due passi vengono chiamati fase di prelievo (FETCH PHASE)
- Il terzo passo è chiamato fase di esecuzione (EXECUTION PHASE)
- Durante la fase di esecuzione si possono svolgere diverse azioni: lettura/scrittura da/in una locazione di memoria, lettura da registri, esecuzione di operazioni aritmetiche e logiche, etc.

### Istruzioni di caricamento



## **Load R5, X(R7)**

- 1. Prelievo dell'istruzione ed incremento del PC
- 2. Decodifica dell'istruzione e lettura del contenuto del registro R7
- 3. Calcolo dell'indirizzo effettivo
- 4. Lettura dell'operando sorgente dalla memoria
- 5. Caricamento dell'operando nel registro di destinazione R5

# Istruzioni di aritmetiche e logiche



### Add R3, R4, R5

- 1. Prelievo dell'istruzione ed incremento del PC
- 2. Decodifica dell'istruzione e lettura dei contenuti dei registri sorgenti R4 e R5
- 3. Calcolo della somma [R4] + [R5]
- 4. Caricamento del risultato nel registro di destinazione R3

# Istruzioni di immagazzinamento



## Store R6, X(R8)

- 1. Prelievo dell'istruzione ed incremento del PC
- 2. Decodifica dell'istruzione e lettura dei registri R6 e R8
- 3. Calcolo dell'indirizzo effettivo X + [R8]
- 4. Immagazzinamento del contenuto di R6 nella locazione di memoria X + [R8]

### Passi simili



### **Load R5, X(R7)**

- Prelievo dell'istruzione ed incremento del PC
- Decodifica dell'istruzione e lettura del contenuto del registro R7
- 3. Calcolo dell'indirizzo effettivo
- 4. Lettura dell'operando sorgente dalla memoria
- 5. Caricamento dell'operando nel registro di destinazione R5

### Add R3, R4, R5

- Prelievo dell'istruzione ed incremento del PC
- 2. Decodifica dell'istruzione e lettura dei contenuti dei registri sorgenti R4 e R5
- 3. Calcolo della somma [R4] + [R5]
- 4. Nessuna azione
- 5. Caricamento del risultato nel registro di destinazione R3

## Store R6, X(R8)

- Prelievo dell'istruzione ed incremento del PC
- 2. Decodifica dell'istruzione e lettura dei registri R6 e R8
- 3. Calcolo dell'indirizzo effettivo X + [R8]
- Immagazzinamento del contenuto di R6 nella locazione di memoria X + [R8]
- 5. Nessuna azione

# Organizzazione a cinque stadi



- Tutte le operazioni possono essere eseguite in 5 stadi distinti (saltandone alcuni nel caso sia necessario):
- 1. Preleva un istruzione e incrementa il contatore del programma
- 2. Decodifica l'istruzione e leggi registri dal banco dei registri
- 3. Esegui un'operazione dell'ALU
- 4. Leggi o scrivi dati in memoria
- 5. Scrivi il risultato nel registro di destinazione



## Hardware per elaborazione dati



- Per temporizzare il trasferimento di dati nel circuito del processore si usa un segnale di clock
- Se volessimo calcolare il risultato in un solo stadio, un ciclo di clock dovrebbe essere lungo a sufficienza per effettuare tutti i passi dell'istruzione
- Possiamo dividere il circuito combinatorio in più circuiti più semplici in cascata (uno per stadio), inserendo registri temporanei tra uno stadio e l'altro
- Questa struttura si adatta a funzionare in pipeline





## Datapath (percorso dati)



#### Stadio 2:

 Le porte di uscita A e B del banco di registri vengono copiate nei registri temporanei RA e RB

#### Stadio 3:

- RA viene usato come primo ingresso dell'ALU
- MuxB sceglie RB o un valore immediato come secondo ingresso
- Il risultato dell'ALU viene copiato in RZ
- RB viene copiato in RM

#### Stadio 4:

- Se necessario l'indirizzo in RZ viene mandato all'interfaccia processore memoria
- Se necessario I dati in RM vengono salvati in memoria
- MuxY sceglie se salvare su RY il risultato di un'operazione, dei dati della memoria o l'indirizzo di rientro da sottoprogramma

#### Stadio 5:

Il contenuto di RY viene salvato nel Banco dei registri



# Prelievo delle istruzioni (Stadio 1)



- Per prelevare un'istruzione dalla memoria, MuxMA sceglie se mandare l'indirizzo in RZ o quello in PC all'interfaccia processore/memoria
- L'istruzione da caricare è salvata nel registro IR
- L'istruzione viene decodificata dai circuiti di controllo e i bit corrispondenti al valore immediato vengono passati a MuxB



### Prelievo ed esecuzione Add



### Add R3, R4, R5

- 1. Indirizzo di memoria ← [PC], Leggi memoria, IR ← Dati da memoria, PC ← [PC] + 4
- 2. Decodifica istruzione, RA ← [R4], RB ← [R5]

3. 
$$RZ \leftarrow [RA] + [RB]$$



### Prelievo ed esecuzione Load



### **Load R5, X(R7)**

- 1. Indirizzo di memoria ← [PC], Leggi memoria, IR ← Dati da memoria, PC ← [PC] + 4
- 2. Decodifica istruzione, RA ← [R7]
- 3.  $RZ \leftarrow [RA] + X$
- 4. Indirizzo di memoria ← [RZ], Leggi memoria, RY ← Dati memoria
- 5. R5 ← [RY]



### Prelievo ed esecuzione Store



### Store R6, X(R8)

- 1. Indirizzo di memoria ← [PC], Leggi memoria, IR ← Dati da memoria, PC ← [PC] + 4
- 2. Decodifica istruzione, RA ← [R8], RB ← [R6]
- 3.  $RZ \leftarrow [RA] + X, RM \leftarrow [RB]$
- Indirizzo di memoria ← [RZ], Dati per memoria ← [RM], scrivi memoria
- 5. Nessuna azione



### Prelievo ed esecuzione Branch



### **Branch CICLO**

- 1. Indirizzo di memoria ← [PC], Leggi memoria, IR ← Dati da memoria, PC ← [PC] + 4
- 2. Decodifica istruzione
- 3. PC ← [PC] + Spiazzamento salto
- 4. Nessuna azione
- 5. Nessuna azione



## Prelievo ed esecuzione Branch\_if



## Branch\_if\_[R5]=[R6] CICLO

- 1. Indirizzo di memoria ← [PC], Leggi memoria, IR ← Dati da memoria, PC ← [PC] + 4
- 2. Decodifica istruzione, RA ← [R5], RB ← [R6]
- 3. Confronta [RA] e [RB], Se [RA] = [RB] allora PC ← [PC] + Spiazzamento salto
- 4. Nessuna azione
- 5. Nessuna azione



## Prelievo ed esecuzione Call\_Register



### Call\_Register R9

- 1. Indirizzo di memoria ← [PC], Leggi memoria, IR ← Dati da memoria, PC ← [PC] + 4
- 2. Decodifica istruzione, RA ← [R9]
- 3. PC-Temp  $\leftarrow$  [PC], PC  $\leftarrow$  [RA]
- 4. RY ← [PC-Temp]
- 5. RL ← [RY]



### Prelievo ed esecuzione Return



### Return

- 1. Indirizzo di memoria ← [PC], Leggi memoria, IR ← Dati da memoria, PC ← [PC] + 4
- 2. Decodifica istruzione, RA ← [LR]
- 3. PC ← [RA]
- 4. Nessuna azione
- 5. Nessuna azione



### Attesa della memoria



- Non sempre gli accessi alla memoria possono essere eseguiti in un ciclo di clock
- Se il dato o l'istruzione da prelevare non si trovano nella cache, l'esecuzione deve bloccarsi al passo corrente fintanto che l'operazione di memoria richiesta non è stata eseguita
- Ad operazione di memoria eseguita viene generato il segnare MFC (memory function completed)
- Il circuito di controllo interrompe l'esecuzione dell'istruzione finché MFC non diventa uguale a
- L'attesa di MFC avviene nel primo passo di ogni istruzione (prelievo istruzione dalla memoria) e nel passo 4 delle istruzioni di load e store