### 0.0.1. Классификация ЭВМ

- 1. Классификация ЭВМ по назначению
  - а. Общего назначения
    - Супер ЭВМ
    - Минисупер ЭВМ
    - Мэйнфреймы
    - Серверы
    - Рабочие станции
    - ΠΚ
    - Ноутбуки
    - Портативные компьютеры
    - ...
  - б. Специализиованные
- 2. Классификация ЭВМ по структуре
  - а. Однопроцессорные
  - б. Многопроцессорные
- 3. Классификация ЭВМ по режимам работы
  - а. Однопрограммные
  - б. Мультипрограммные
  - в. Мультипрограммные в составе систем
  - г. ЭВМ в системах реального времени
- Классификация ЭВМ по количеству потоков данных и команл
  - а. ЭВМ с одним потоком команд и одним потоком данных (ОКОД, SISD)
  - ЭВМ с одним потоком команд и многими потоками данных (ОКМД, SIMD)
  - в. ЭВМ с многими потоками команд и многими потоками данных (МКОД, MISD)
  - г. ЭВМ с многими потоками команд и многими потоками данных (МКМД, МІМD)

# 0.0.2. Архитектура сложных программируемых логических устройств (CPLD)



SPLD – Simple Programmable Logic Devices

**PAL** (англ. Programmable Array Logic) — программируемый массив (матрица) логики. В СССР PLA и PLM не различались и обозначились как ПЛМ. Разница между ними состоит в доступности программирования внутренней структуры (матриц) ПЛМ.

 $\mathbf{MC}$  – Memory complex

Технология устройств CPLD (complex programmable logic device)

- технология программируемых логических устройств со сложностью, занимающей диапазон примерно между PAL (Programmable Array Logic) и FPGA (Field-programmable gate array), и с сочетанием их архитектурных особенностей.

СРLD состоят из блоков логических вентилей, объединенных программируемой коммутационной матрицей. Современные СРLD, как правило, являются электрически перепрограммируемыми и сохраняют логическую структуру после отключения питания. Отсюда понятно, что FPGA даже в некотором смысле являются более "программируемыми", чем СРLD.

Общие особенности технологии CPLD с PAL:

- 1. Энергонезависимая конфигурационная память. В отличие от большинства FPGA, внешний конфигурационный чип ROM не требуется, и CPLD может функционировать немедленно сразу после системного запуска (включения).
- 2. Для многих CPLD-устройств, маршрутизация устроена так, что ограничивает большинство логических блоков в возможности подключения их к каналам ввода/вывода через внешние штырьки. Этим самым уменьшаются возможности по сокращению использования внутренней памяти микросхем и многоуровневой логики. Однако это ограничение уже не характерно для больших и более новых семейств CPLD.

Особенности, общие у CPLD с FPGA:

- 1. Большое количество доступных логических устройств. CPLDs обычно имеют от тысяч до десятков тысяч логических устройств, что позволет им обрабатывать данные от умеренно сложных устройств. PAL обычно имеют по несколько сотен логических устройств (в лучшем случае), в то время как в FPGA могут располагать ими в количествах от десятков тысяч до нескольких миллионов.
- 2. Возможно программирование более гибкой и сложной логики, чем простейшие выражения типа суммы произведений. Это обеспечивается возможностью проводить более сложные пути связи между макроячейками устройства, и встроенной специализированной логикой для осуществления различных стандартных функций, типа арифметики целого числа.

### 0.0.3. Основные характеристики ЭВМ

- Эффективность
- Производительность
- Надежность
- Стоимость
- Энергопотребление

Общий коэффициент потребления

$$\label{eq:constraints} \mathfrak{I} = \frac{P}{C_{\mathfrak{I}BM} + C_{\mathfrak{I}\kappa cnn}} \quad \mathfrak{I}' = \frac{P}{C_{\mathfrak{I}BM}} \quad \mathfrak{I}_n = \frac{PK_n}{C_{\mathfrak{I}BM} + C_{\mathfrak{I}\kappa cnn}}$$

где  $\Theta$  — общий коэффициент эффективности, P — производительность,  $C_{\Theta BM}$  — стоимость  $\Theta BM$ ,  $C_{\Re KCR,A}$  — стоимость эксплуатации,  $\Theta'$  — эффективность без учета эксплуатационных издержек,  $\Theta_n$  — эффективность с учетом эксплуатационной надежности.  $C_{\Theta BM} \gg C_{\Re KCR,A}$ 

# 0.0.4. Программируемые вентильные матрицы (FPGA)





Figure 4: Spartan-3 I/O Banks (top view)

### CLB - Configurable Logic Blocks

Программируемая пользователем вентильная матрица (ППВМ, FPGA) – полупроводниковое устройство, которое может быть сконфигурировано производителем или разработчиком после изготовления; отсюда название: «программируемая пользователем». ППВМ программируются путём изменения логики работы принципиальной схемы, например, с помощью исходного кода на языке проектирования (типа VHDL), на котором можно описать эту логику работы микросхемы. ППВМ является одной из архитектурных разновидностей программируемых логических интегральных схем (ПЛИС).

ППВМ могут быть модифицированы практически в любой момент в процессе их использования. Они состоят из конфигурируемых логических блоков, подобных переключателям с множеством входов и одним выходом (логические вентили или gates). В цифровых схемах такие переключатели реализуют базовые двоичные операции AND, NAND, OR, NOR и XOR. В большинстве современных микропроцессоров функции логических блоков фиксированы и не могут модифицироваться. Принципиальное отличие ППВМ состоит в том, что и функции блоков, и конфигурация соединений между ними могут меняться с помощью специальных сигналов, посылаемых схеме. В некоторых специализированных интегральных схемах (ASIC) используются логические матрицы, аналогичные ППВМ по структуре, однако они конфигурируются один раз в процессе производства, в то время как ППВМ могут постоянно перепрограммироваться и менять топологию соединений в процессе использования. Однако, такая гибкость требует существенного увеличения количества транзисторов микросхемы.

### 0.0.5. Прямой, обратный и дополнительный коды

**Прямой код** – способ представления двоичных чисел с фиксированной запятой в компьютерной арифметике. Главным образом используется для записи положительных чисел.

**Обратный код** — метод вычислительной математики, позволяющий вычесть одно число из другого, используя только операцию сложения над натуральными числами. Обратный k-разрядный двоичный код положительного целого числа состоит из одноразрядного кода знака (двоичной цифры 0), за которым следует k-1-разрядное двоичное представление модуля числа (обратный код положительного числа совпадает с прямым кодом).

Дополнительный код — наиболее распространённый способ представления отрицательных целых чисел в компьютерах. Он позволяет заменить операцию вычитания на операцию сложения и сделать операции сложения и вычитания одинаковыми для знаковых и беззнаковых чисел, чем упрощает архитектуру ЭВМ. Дополнительный код отрицательного числа можно получить инвертированием модуля двоичного числа (первое до-

полнение) и прибавлением к инверсии единицы (второе дополнение), либо вычитанием числа из нуля. Дополнительный код (дополнение до 2) двоичного числа получается добавлением 1 к младшему значащему разряду его дополнения до 1.

# 0.0.6. Классификация запоминающих устройств по способу доступа и по назначению

### По способу доступа

- Адресные ЗУ
  - 1. Постоянные ЗУ, ПЗУ
  - 2. ЗУ с произвольным доступом
- Ассоциативные ЗУ
  - 1. Полностью ассоциативные
  - 2. Ассоциативные ЗУ с прямым размещением
  - 3. Наборно-ассоциативные ЗУ
- Последовательные ЗУ
  - 1. FIFO
  - 2. LIFO
  - 3. Файловые
  - 4. Циклические

### По назначению



# 0.0.7. Комбинационные схемы и цифровые автоматы

Комбинационные схемы – это схемы, у которых выходные сигналы  $Y=(y_1,y_2,\ldots,y_m)$  в любой момент дискретного времени однозначно определяются совокупностью входных сигналов  $X=(x_1,x_2,\ldots,x_n)$ , поступающих в тот же момент времени t. Реализуемый в КС способ обработки информации называется комбинационным потому, что результат обработки зависит только от комбинации входных сигналов и формируется сразу при поступлении входных сигналов. Поэтому одним из достоинств комбинационных схем является их высокое быстродействие. Преобразование информации однозначно описывается логическими функциями вида Y=f(X).

Логические функции и соответствующие им комбинационные схемы подразделяют на регулярные и нерегулярные структуры. Регулярные структуры предполагают построение схемы

таким образом, что каждый из ее выходов строится по аналогии с предыдущими. В нерегулярных структурах такая аналогия отсутствует.

В практике проектирования ЭВМ накоплен огромный опыт по синтезу различных схем. Многие регулярные структуры положены в основу построения отдельных ИС малой и средней степени интеграции или отдельных функциональных частей БИС и СБИС. Из регулярных комбинационных схем наиболее распространены дешифраторы, шифраторы, схемы сравнения, комбинационные сумматоры, коммутаторы и др.

**Автомат** – это пример устройства, реакция которого зависит не только от входа, но и от того что было раньше, то есть от состояния в предыдущий момент времени.

Компьютер – пример цифрового автомата. Он обладает памятью, которая хранит его состояние. В зависимости от состояния компьютер выполняет то или иное действие. Синоним термину «цифровой автомат» - «конечный автомат». Первый термин подчеркивает, что автомат работает с цифрами, то есть конечными наборами символов, второй – что его память конечна

«Цифровой автомат» устройство, которые реализуют действий над числами. Это сумматоры, умножители, делители.

Отличия цифрового автомата от конечного автомата общего вида состоят в следующем:

- он предназначен для представления чисел и выполнения операций над ними
- в нем на самом первом этапе, этапе синтеза одноразрядного или многоразрядного сумматора, решается проблема гонок (порождаемых задержками)
- цифровой автомат имеет погрешность представления погрешность, которая возникает при представлении счетных или несчетных числовых систем из-за ограниченного количества разрядов и памяти. Отличия реализованной операции от арифметической в особо важных случаях выражаются дополнительными сигналами: переполнением, сигналом «машинного нуля»
- цифровой автомат слишком сложен для автоматического синтеза.

### 0.0.8. Обобщенная схема адресного ЗУ



### 0.0.9. Проектирование комбинационных схем

Проектируем с помощью карт Карно

### 0.0.10. Обобщенная схема ассоциативного ЗУ



### 0.0.11. Прямое и обратное включение р-п перехода



# 0.0.12. Обобщенная схема последовательного ЗУ



### 0.0.13. Биполярный транзистор



Электроны через открытый эмиттерный переход попадают в базу. Рекомбинация электронов в базе (1-5 % электронов) определяет ток базы. Под действием поля запертого перехода электроны переносятся в коллектор.

Режимы работы биполярного транизистора

- Активный режим (эмиттерный переход открыт, коллекторный переход закрыт).
- Отсечка (эмиттерный переход закрыт коллекторный переход закрыт).
- Насыщение (эмиттерный переход открыт, коллекторный переход открыт)
- Инверсное включение (эмиттерный

 $|_{6}{<<}|_{9}, |_{\kappa}{=}\alpha|_{9}{+}|_{\kappa0}, |_{\kappa0}{-}$  обратный ток коллектора I<sub>κ</sub>=I<sub>3</sub>-I<sub>6</sub>= αI<sub>3</sub>, α=0,95...0,98 - коэффициент

# переход закрыт, коллекторный переход открыт).

A[0..n-1] передачи тока эмиттера

# 0.0.14. Организация запоминающих массивов адресных ЗУ



A[1..n] 3Я БУС Слово данных

Количество выходов дешифратора равно количеству слов в памяти (2<sup>n</sup>)

Структура применима только для малоразмерных ЗУ

### 0.0.15. Схема с общей базой



Схема с общей базой

малоприменима из-за Кы

Входные в выходные токи и напряжения Івых= Ік. Uвых= ІкRн Івх= Іэ, Uвх= Uэб

Uкб=Ек- Ивых= Ек- ІкRн

Коэффициент усиления по току:

$$K_{16} := \frac{\Delta I_{\text{BbIX}}}{\Delta I_{\text{BX}}} = \frac{\Delta I_{\text{K}}}{\Delta I_{\text{3}}} = \alpha$$

Коэффициент усиления по напряжению

$$K_{\mbox{$U$}\mbox{$0$}} := \frac{\Delta U_{\mbox{$BLNX$}}}{\Delta U_{\mbox{$BX$}}} = \frac{\Delta I_{\mbox{$BLNX$}} R_{\mbox{$H$}}}{\Delta I_{\mbox{$BX$}} R_{\mbox{$BX$},\mbox{$0$}}} = \frac{\alpha \, R_{\mbox{$H$}}}{R_{\mbox{$BX$},\mbox{$0$}}} = \frac{\Delta U_{36}}{\Delta I_{3}}$$

Коэффициент усиления по мощности:

$$K_{P6} = K_{U6} \cdot K_{I6} = \frac{R_{H}}{R_{BX 6}}$$

### 0.0.16. Расслоение памяти

Метод расслоения памяти применяется для увеличения скорости доступа к основной (оперативной) памяти. В обычном случае во время обращения к какой-то одной из ячеек модуля основной памяти никакие другие обращения к памяти производиться не могут. При расслоении памяти соседние по адресам ячейки размещаются в различных модулях памяти, так что появляется возможность производить несколько обращений одновременно. Например, при расслоении на два направления ячейки с нечетными адресами оказываются в одном модуле памяти, а с четными - в другом. При простых последовательных обращениях к основной памяти ячейки выбираются поочередно. Таким образом, расслоение памяти позволяет обращаться сразу к нескольким ячейкам, поскольку они относятся к различным модулям памяти.

Микросхемы памяти часто объединяются в банки или модули, содержащие фиксированное число слов, причем только к одному из этих слов банка возможно обращение в каждый момент времени.

# Блочное разделение адреса



# Циклическое разделение адреса



### Блочно-циклическое разделение адреса

| Банк [0] | ] [ | Банк [і-1] |
|----------|-----|------------|
| 3M [0]   |     | 3M [1]     |
| 0        |     | 1          |
| 2        |     | 3          |
| 4        |     | 5          |
|          |     |            |
| n-1      |     | n          |

Блочно-циклический способ обеспечивает возможность пакетной передачи и ускоряет доступ при кучности адресов

### Пример разделения адреса в SDRAM (PIII)

|    | Ст | арш<br>но | меј | oa | ть |    |    |  |   | Hon | иер | СТ | рок | и |   |   |   |     |    | Нов<br>бан |    |    | ча | сть | н | шая<br>эме<br>эца | ра |   |   | еще<br>пак<br>16 б | ете | , |   |
|----|----|-----------|-----|----|----|----|----|--|---|-----|-----|----|-----|---|---|---|---|-----|----|------------|----|----|----|-----|---|-------------------|----|---|---|--------------------|-----|---|---|
| 31 |    |           |     |    |    | 25 | 24 |  |   |     |     |    |     |   |   |   |   |     | 13 | 12         | 11 | 10 |    |     |   |                   |    | 4 | 3 |                    |     | 0 | 1 |
| 11 | -  | - 1       | ١   |    |    |    |    |  | 1 |     | 1   | -  | - 1 |   | 1 | Ι | 1 | - 1 |    | П          |    |    | ı  |     | 1 | - 1               |    |   |   |                    |     |   | l |

### 0.0.17. Схема с общим эмиттером



Іб=2мА

Вывод: Все коэффициенты больше, чем у схемы с общей базой

Входные в выходные токи и напряжения: Івых= Ік, Uвых= ІкRн IBX= I6. UBX= Ua6

Коэффициент передачи тока: β=10...100

$$\beta = \frac{\Delta I_K}{\Delta I_6} = \frac{\alpha}{1 - \alpha}$$

Коэффициент усиления по току:

$$\mathrm{K_{I_{3}}} \coloneqq \frac{\Delta I_{\mathrm{BMX}}}{\Delta I_{\mathrm{BX}}} = \frac{\Delta I_{K}}{\Delta I_{6}} = \beta \hspace{0.5cm} \alpha = 0,98 {\rightarrow} \beta = 50$$

Коэффициент усиления по напряжению:

$$\boldsymbol{K}_{\boldsymbol{U}_{\boldsymbol{3}}} := \frac{\Delta \boldsymbol{U}_{\boldsymbol{B}\boldsymbol{b}\boldsymbol{X}}}{\Delta \boldsymbol{U}_{\boldsymbol{B}\boldsymbol{X}}} = \frac{\Delta \boldsymbol{I}\boldsymbol{K}\,\boldsymbol{R}_{\boldsymbol{H}}}{\Delta \boldsymbol{I}_{\boldsymbol{6}}\,\boldsymbol{R}_{\boldsymbol{B}\boldsymbol{X}}} = \frac{\boldsymbol{\beta}\,\boldsymbol{R}_{\boldsymbol{H}}}{\boldsymbol{R}_{\boldsymbol{B}\boldsymbol{X}}} \qquad \boldsymbol{R}_{\boldsymbol{B}\boldsymbol{X}} = \frac{\Delta \boldsymbol{U}_{\boldsymbol{3}}\boldsymbol{\epsilon}}{\Delta \boldsymbol{I}_{\boldsymbol{6}}}$$

Коэффициент усиления по мощности:

$$\mathbf{K}_{\mathbf{p_3}} = \mathbf{K}_{\mathbf{U_3}} \cdot \mathbf{K}_{\mathbf{I_3}} = \frac{\mathbf{R}_{\mathbf{H}} \cdot \boldsymbol{\beta}^2}{\mathbf{R}_{\mathbf{p_W}}}$$

# 0.0.18. Запоминающая ячейка статической памяти



### 0.0.19. Схема с общим коллектором



Вывод Схема с ОК используется для усиления по мощности

Входные и выходные токи и напряжения Івых= Іэ, Ивх=Ивых+Иэб

Коэффициент усиления по току:

$$K_{TK} := \frac{\Delta I_{BMX}}{\Delta I_{DY}} = \frac{\Delta I_{K} + \Delta I_{6}}{\Delta I_{6}} = \beta + 1$$

Коэффициент усиления по напряжению:

$$K_{IJ_K} = 1$$

Коэффициент усиления по мощности:

$$\mathbf{R}_{_{\mathbf{BX}}} = \frac{\Delta \mathbf{U}_{\mathbf{BX}}}{\Delta \mathbf{I}_{_{\mathbf{BX}}}} = \frac{\Delta \mathbf{U}_{\mathbf{36}} + \Delta \mathbf{I}_{\mathbf{3}} \, \mathbf{R}_{_{\mathbf{H}}}}{\Delta \mathbf{I}_{\mathbf{6}}} \quad \Delta \mathbf{I}_{\mathbf{3}} = \, \boldsymbol{\beta} \! \cdot \! \Delta \mathbf{I}_{\mathbf{6}}$$

$$K_{p_K} = K_{U_{\mathfrak{I}}} \cdot K_{I_{\mathfrak{I}}} = \beta$$

# 0.0.20. Запоминающая ячейка с двухкоординатной выборкой и двухпортовой выборкой

### Запоминающая ячейка с двухкоординатной выборкой



### Запоминающая ячейка двухпортовой выборкой



### 0.0.21. Полевой транзистор с управляющим р-nпереходом

Полевой транзистор с управляющим р-п-переходом При меньшении  $U_{\text{sw}}$  ( $U_{\text{sw}} > 0$ ) обедненный слой увеличивается



### 0.0.22. Микросхема статической памяти



# 0.0.23. Полевой транзистор с изолированным затвором

### Полевой транзистор с изолированным затвором



Канал может быть заранее изготовлен благодаря внедрению примеси (транзистор со встроенным каналом) или может образовываться при некотором Uзи

### 0.0.24. Диаграмма работы статической памяти



### 0.0.25. Представление информации физическими сигналами

# Потенциальный способ



- В качестве аналогов значений 0 и 1 используются два различных свойства сигнала
- значение напряжения или тока при потенциальном способе:
- наличие или отсутствие импульса при импульсном.
- фаза сигнала при фазовом
- способе;

### Импульсный способ



Сигнал переходит из одного состояния в другое с некоторым запаздыванием задержкой

### 0.0.26. запоминающая ячейка динамической памяти

?????

Система логических элементов - функционально полный набор логических элементов, объединяемых общими электрическими, конструктивными и технологическими параметрами и использующих одинаковый способ представления информации и одинаковый тип межэлементных связей



### Статические характеристики цифровых интегральных схем

- Входная характеристика: зависимость входного тока I<sub>вх</sub> от входного
- Передаточная характеристика: зависимость выходного напряжения Uвых от входного Цвх
- Выходная характеристика: зависимость выходного тока Івых от выходного напряжения Цвь

### 0.0.27. Системы логических элементов

### 0.0.28. Статические параметры цифровых интегральных схем

- Напряжение логической единицы: U1 - Напряжение логического нуля: U
- Пороговое напряжение: U<sub>пор</sub> - Входной ток логической единицы: Івх
- Входной ток логического нуля: I<sub>вх</sub>о
- Выходной ток логической единицы: І<sub>вых</sub>
- Выходной ток логического нуля: I<sub>вых</sub>о - Логический перепад: dU<sub>л</sub>=U<sub>1</sub>-U<sub>0</sub>
- Входное сопротивление: R<sub>вх</sub> Выходное сопротивление: R<sub>вых</sub>
- Мощность потребления в состоянии логического нуля: P<sub>п</sub><sup>0</sup>
- Мощность потребления логической единицы: P<sub>n</sub>1
- . Средняя мощность потребления: Р<sub>п</sub>ф
- Напряжение источника питания: U<sub>ип</sub>
- Диапазон рабочей температуры:
- $t_{\text{min}\dots}t_{\text{max}}$  Коэффициент объединения по входу:
- К<sub>об</sub> Коэффициент разветвления по выходу: Краз

# 0.0.29. Процесс считывания в DRAM

t 1.0 0



# 0.0.30. Принцип действия усилителя-регенератора





При 0≤ $U_{\text{вх}}$ < $U_{\text{nopn}}$  Т2 закрыт, а Т1 открыт. Uвых=U1. При  $U_{nopn} < U_{вx} = U^1 T2$  открыт, а T1 закрыт.  $U_{\text{вых}}=U^{0}$ .

# 0.0.31. Логический элемент И-НЕ серии ТТЛ





# 0.0.34. Микросхема динамической памяти



0.0.33. Базовый логический элемент серии КМДП

# 0.0.32. Контроллер динамической памяти



### 0.0.35. Процесс создания микросхем

- 1. Подготовка полупроводниковых пластин кремния:
- Шлифовка
- Полировка
- Химическое травление





- 2. Формирование на пластинах структуры микросхем:
- Формирование областей с требуемым типом проводимости
- и удельным сопротивлением
- Создание проводников соединений
- Создание резисторов и конденсаторов

### 3. Сборка и контроль

- Первичный групповой контроль Разрезание на микросхемы
- Установка в корпуса, монтаж выводов и герметизация
- Индивидуальный контроль микросхем



### 0.0.36. Диаграмма работы DRAM памяти



t<sub>RCD</sub> - RAS to CAS Delay.

t<sub>CAC</sub> - CAS Delay.

### Нанесение тонких пленок:

процесс создания проводников соединений, резисторов, конденсаторов и изоляции между элементами и проводниками.

нанесение на кремниевую пластину сплошной металлической пленки

### Фотолитография:

процесс формирования отверстий в масках, создаваемых на поверхности пластины, предназначенных для легирования, травления, окисления, напыления и других операций





# 0.0.37. Основные технологические процессы для создания полупроводниковых микросхем

### Термическая диффузия примесей:

внедрение атомов легирующего элемента в кристаллическую решетку полупроводника для образования области с противоположным по отношению кисходному материалу типом





### Ионное легирование:

внедрение примесей в поверхностный слой пластины или эпитаксиальной пленки путем бомбардировки ионами примесей





n+

### Последовательность формирования диффузионно-планарной структуры



### Эпитаксия:

процесс осаждения атомарного кремния на монокристаллическую кремниевую пластину, при котором получают пленку.

продолжающую структуру пластины



.....

Пленка диоксида кремния SiO<sub>2</sub>

### Термическое окисление:

процесс, позволяющий получить на поверхности кремниевых пластин пленку диоксида кремния

Травление: процесс удаления поверхностного слоя не механическим, а химическим путем





# Последовательность формирования КМДП структуры



# 0.0.38. Диаграмма работы SDRAM памяти





# 0.0.39. Триггеры: RS-триггер, Т-триггер, D-триггер, ЈК-триггер

### Триггеры

Триггер – логический элемент, который может находиться в одном из двух устойчивых состояний.

S, J – входы установки триггера в «1».

R, K – входы установки триггера в «0».

Т – счетный вход триггера.

D – информационный вход триггера D

С – вход синхронизации

Q – прямой выход триггера

Q – инверсный выход триггера

Триггеры

- по логике:

RS, D, T, JK

- по способу приема:

Асинхронные,

Синхронные,

Одноступенчатые,

Двухступенчатые

Одноступенчатый асинхронный RS-триггер







# ЈК-триггер



| J(t) | K(t) | Q(t+1) | Режим            |
|------|------|--------|------------------|
| 0    | 0    | Q(t)   | Хранение         |
| 0    | 1    | 0      | Установка<br>«0» |
| 1    | 0    | 1      | Установка<br>«1» |
| 1    | 1    | Q(t)   | Инверсия         |

## Одноступенчатый синхронный RS-триггер





Двухступенчатый синхронный RS-триггер





RS-триггер на основе JKтриггера



Синхронный Т-триггер на основе ЈК-триггера



D-триггер на основе JKтриггера



Асинхронный Т-триггер на основе ЈК-триггера



### 0.0.40. Способы повышения производительности RAM

- Синхронизация
- Конвейеризация
- Пакетный режим обмена
- Ускорение реверса шины
- Чередование банков при обращении по последовательным адресам
- Удвоение скорости

### 0.0.41. Регистры

Регистром называется устройство, предназначенное для запоминания слова, а также для выполнения над словом некоторых логических преобразований. Операции, выполняемые регистром:

- Сброс (установка в 0)
- Прием слова (запись)
- Выдача слова (чтение)
- Сдвиг слова (сдвиг вправо, влево, циклический сдвиг)
- Преобразование параллельного кода в последовательный
- Поразрядные логические операции

### Условное обозначение универсального регистра



### Схема сдвигового регистра



### 0.0.42. Структура ПЗУ (ROM) (слева)

### 0.0.43. Счетчики (справа и далее)

Счетчиком называется узел ЭВМ, предназначенный для подсчета входных сигналов.

Модуль счета: число возможных состояний счетчика. Классификация счетчиков.

По способу счета: суммирующие, вычитающие, реверсивные. По модулю счета: двоичные, десятичные, . . .

По способу распространения переноса: с параллельным переносом, с последовательным переносом, с групповой структурой. По способу синхронизации: асинхронные, синхронные.

По режиму работы: для подсчета входных сигналов, для деления частоты.



### Счетчик с последовательным переносом



### Диаграмма работы (прямой счет)

| _   | DIGITAL ANALYSIS                        |  |
|-----|-----------------------------------------|--|
| CLK |                                         |  |
| Q1  |                                         |  |
| as  |                                         |  |
| 03  |                                         |  |
| 04  |                                         |  |
|     |                                         |  |
|     | 3.00 2.00 4.00 6.00 8.00 10.0 12.0 14.0 |  |
|     |                                         |  |

# Счетчик с параллельным переносом



### Диаграмма работы

|     | 52021112 111112/525                     |
|-----|-----------------------------------------|
| CLK |                                         |
| Q1  |                                         |
| ٥2  |                                         |
| 03  |                                         |
| Q4  |                                         |
|     | 8.88 2.88 4.88 5.88 8.88 18.8 12.8 14.8 |

### 0.0.44. Методы повышение надежности ЗУ

Контроль по четности/нечетности  $P_{4} = d_{0} \oplus d_{1} \oplus d_{2} \oplus d_{3} \oplus d_{4} \oplus d_{5} \oplus d_{6} \oplus d_{7}$ ,  $P_{4} = \overline{P}_{4}$ Пример: D = 10010100, количество единиц = 3,  $P_{4} = d_{0} \oplus d_{1} \oplus d_{2} \oplus d_{3} \oplus d_{4} \oplus d_{5} \oplus d_{6} \oplus d_{7} = 1, P_{4} = \overline{P}_{4} = 0$ При чтении новое Р' сравнивается Р и если Р'⊕ Р = 1, то обнаружена ошибка.

### Код Хэмминга



 $P'_{A}=1, P'_{B}=0, P'_{C}=0 => Нарушен информационный$ бит А∩В/С

Результат проверок по коду Хэмминга – синдром:  $S = \{p_1 \oplus p_2 \}$  $p_1', p_2 \oplus p_2', p_3 \oplus p_3'$  }. Код Хэмминга позволяет обнаружить и исправить единичную ошибку и обнаружить двойную.

- Если S=0, то ошибок не обнаружено
- Если в синдроме одна единица, то ошибка в одном корректирующем разряде (не исправляется)
- Если в синдроме несколько единиц, то он указывает на ошибочный информационный разряд
- При добавлении общего контрольного разряда ( $p = d_0 \oplus$  $d_1 \oplus d_2 \oplus d_3 \oplus p_0 \oplus p_1 \oplus p_2$ ) (не исправляется)

### Пример для 4-х разрядных информационных слов

Корректирующие разряды размещены в позициях 2 и контролируют разряды с двоичным номером, содержащим 21.



# 0.0.45. Методы построение счетчиков с произвольным модулем счета

# Построение счетчиков с произвольным модулем счета Метод управляемого сброса

Построить счетчик с модулем счета М=9. Состояния счетчика 0..М-1,0.



### Метод модификации связей

Построить счетчик с модулем счета М=7. Состояния счетчика 0,2,3..7,0,2... (состояние «1» пропущено).

### Таблица функционирования счетчика

|      | 04.4)  | Функции возбуждения |    |    |    |    |    |  |  |  |  |  |
|------|--------|---------------------|----|----|----|----|----|--|--|--|--|--|
| Q(t) | Q(t+1) | J2                  | K2 | J1 | K1 | JO | K0 |  |  |  |  |  |
| 000  | 010    | 0                   | х  | 1  | х  | 0  | х  |  |  |  |  |  |
| 010  | 011    | 0                   | х  | х  | 0  | 1  | х  |  |  |  |  |  |
| 011  | 100    | 1                   | х  | х  | 1  | х  | 1  |  |  |  |  |  |
| 100  | 101    | х                   | 0  | 0  | х  | 1  | х  |  |  |  |  |  |
| 101  | 110    | х                   | 0  | 1  | х  | х  | 1  |  |  |  |  |  |
| 110  | 111    | х                   | 0  | х  | 0  | 1  | х  |  |  |  |  |  |
| 111  | 000    | х                   | 1  | х  | 1  | х  | 1  |  |  |  |  |  |

# Минимизация функций возбуждения





 $\overline{Q}0$ 







### Схема счетчика



# 0.0.46. Характеристики, влияющие на эффективность кэш-памяти

- емкость кэша
- размер строки кэша блок информации, который отображается за 1 операцию обмена между ОП и кэшем
- способ отображения ОП на кэш-память
- алгоритм замещения информации в заполненной кэшпамяти
- алгоритм согласования содержимого ОП и кэша
- число уровней кэш-памяти

### 0.0.47. Дешифраторы

Дешифратором называется комбинационная схема, преобразующая код, подаваемый на входы, в сигнал на одном из выходов.



# Произвольная загрузка (Fully associated cache memory, FACM).



# Наращивание размерности дешифратог



### Прямое размещение.

Адрес строки однозначно определяется по тегу (i = t mod k).

|     | K | ЭШ     |          |     |     | ОП     |        |
|-----|---|--------|----------|-----|-----|--------|--------|
|     |   |        |          | (   | )   | 1      | 2      |
| 0   | 1 | Данные | <b>-</b> | Дан | ные | Данные | Данные |
|     | 0 | Данные |          | Дан | ные | Данные | Данные |
|     | - | -      |          | Дан | ные | Данные | Данные |
|     | - | -      |          | Дан | ные | Данные | Данные |
|     | - | -      |          | Дан | ные | Данные | Данные |
|     | 2 | Данные | <b>—</b> | Дан | ные | Данные | Данные |
| k-1 | 1 | Данные |          | Дан | ные | Данные | Данные |
|     |   |        |          | (   | )   |        | n-1    |
|     |   | 0      | n-1 0    | k-1 |     |        |        |
|     |   | Тег    | Стр      | ока | Сме | ещение |        |

0.0.48. Кэш с произвольной загрузкой и прямым размещением

### 0.0.49. Мультиплексоры

Мультиплексором называется комбинационная схема, осуществляющая передачу сигнала с одной из входных информационных линий на выход.



# Наращивание размерности



### 0.0.50. Наборно-ассоциативный кэш



### 0.0.51. Сумматоры

Сумматором называется узел ЭВМ, выполняющий арифметическое сложение кодов чисел.

$$\begin{split} S_i &= a_i b_i c_{i-1}^{-} \ \ U \ a_i b_i c_{i-1}^{-} \ \ U \ a_i b_i c_{i-1}^{-} \ \ U \ a_i b_i c_{i-1}^{-} \\ c_i &= a_i b_i c_{i-1}^{-} \ \ U \ a_i \overline{b}_i c_{i-1}^{-} \ \ U \ \overline{a}_i b_i c_{i-1}^{-} \ \ U \ a_i b_i c_{i-1}^{-} \ \ U \ a_i c_{i-1}^{-} \ \ U \ b_i c_{i-1}^{-} \end{split}$$

Полусумматор выполняет арифметическое сложение кодов двух чисел.



Сумматор выполняет арифметическое сложение кодов двух чисел с учетом переноса в младший разряд.





# Схема сумматора с условным переносом

