# Универзитет у Крагујевцу Факултет инжењерских наука



# Семинарски рад из предмета:

Основи рачунарске технике 2

### Тема:

Симулација таксиметра на "Spartan 3E FPGA" плочи

Студенти: Никола Самарџић 562/2015 Анђела Благојевић 558/2015 Предметни професор: Александар Пеулић

Крагујевац 2017.

# Симулација таксиметра на "Spartan 3E FPGA" плочи

# Садржај:

| Увод                            | 3  |
|---------------------------------|----|
| Архитектура                     | 4  |
| Особине                         | 4  |
| Извор напајања                  | 5  |
| Клок                            | 5  |
| Кориснички I/O                  | 6  |
| Улази: Прекидачи и тастери      | 6  |
| Излазне LED дидоде              | 7  |
| Излази: Седмо-сегментни дисплеј | 7  |
| USB Порт                        | 8  |
| Меморија                        | 9  |
| Пројектни задатак               | 10 |
| Реализација пројектног задатка  | 11 |
| Закључак                        | 15 |
| Литература                      |    |

# Увод

У овом пројекту разматраћемо архитектуру "Nexys 2 Spartan 3E FPGA" плоче, као и пример практичне примене исте помоћу Xilinx софтверског алата.

Тема семинарског рада је таксиметар, који је реализован помоћу верилога. Износ који муштерија треба да плати приказан је на седмо-сегментном дисплеју, паљењем прекидача таксиметар инкрементира вредност, уз кашњење од 2.5 секунде, почевши од 60 (што је старт у таксију), гашењем прекидача вредност престаје да се инкрементира и то је вредност коју муштерија треба да плати. Помоћу дугмета "reset" седмо-сегментни дисплеј приказује вредност од 60, чиме је такси спреман да прими нову муштерију и одвезе је на жељену дестинацију. Недостатак пројекта је то што таксиметар мери време вожње, не пређени пут током исте.

"Spartan 3E FPGA<sup>1</sup>" породица је специфично дизајнирана како би задовољила потребе великог обима потрошача, својом ниском ценом и применом. "Spartan 3E" наставља успех раније "Spartan 3" фамилије повећавајући обим логичких кола по I/O, приметно смањујући цену по логичкој ћелији. Нове особине побољшавају преформанце исте, као и трошак конфигурације. Нова "Spartan-3E FPGA" побољшања дају већу функционалност породици и повећава њену доступност ниским ценама, чиме поставља нови стандард у својој индустрији.

-

<sup>&</sup>lt;sup>1</sup> FPGA (Field-Programmable Gate Array) представља интегрисано коло чија се унутрашња структура може конфигурисати од стране крајњег корисника.

# Архитектура

### Особине

- 500K-gate Xilinx Spartan 3E FPGA
- USB2-базирано на FPGA конфигурацији и брзом преносу података(користећи бесплатан Adept Suite софтвер)
- USB-напајање
- 16MB Micron PSDRAM i 16MB Intel StrataFlash ROM
- Xilinx Platform Flash за трајну FPGA конфигурацију
- Ефикасан прекидачки извор напајања
- 50МНz осцилатор, плус место за други осцилатор
- 60 FPGA I/O повезаних на проширене конекторе (брзи Hirose FX2 конектор са 43 сигнала і 4 2x6 Pmod конектора)
- 8 LED диода, Четвороцифарни седмо-сегментни дисплеј, 4 тастера, 8 прекидача

Nexys2 доноси водеће технологије платформом коју свако може користити да би стекао искуство у дигиталном дизајну. Nexys2 плоча је компатибилна са свим верзијама Xilinx ISE алата, укључујући бесплатан WebPack. Сада свако може изградити праве дигиталне системе по цени мањој од цене уџбеника.



### Извор напајања

"Nexys2" плоча се може напајати помоћу USB кабла, 2.1 милиметарским зидним прикључком или батеријом. "Power select" блоком, који се налази на плочи, бирамо извор напајања. USB кола се увек напајају USB каблом, уколико није прикључен USB кабал, USB коло остаће без напајања.



Магистрала за извор напајња користи регулатор од 3.3 волта, који снабдева целу плочу. Неким уређајима је потребан додати извор од 2.5V, 1.8 V или 1.2 V, поред главног од 3.3V, и ти додатни извори су направљени помоћу регулатора који користе главни извор од 3.3V. Примарни извори се генеришу помоћу ефикасних прекидачких регулатора, који користе Линеарну технологију. Ови регулатори не само да користе ефикасно снагу USB-а, већ дозвољавају да Nexys2, уз помоћ батерије, ради дуже.

Укупна струја плоче зависи од FPGA конфигурације , фреквенције осцилатора, и спољних веза. У струјним колима са отприлике 20 000 повезаних улазних кола, са осцилатором фреквенције од 50MHz, и свим диодама упаљеним, "тече" струја од 200mA уколико је извор 1.2 волта, 50mA за извор од 2.5 волта и 100mA за извор од 3.3 волта. Струја ће се повећати ако су већа кола конфигурисана у FPGA, и ако су спољне плоче прикључене.

### Клок

Nexys2 плоча укључује осцилатор од 50MHz и место за други осцилатор. Клок сигнали из осцилатора повезани су са глобалним улазним пиновима клока на FPGA како би могли да користе слободне клок блокове на FPGA. Клок **synthesizers** (звани DLL, или кашњење

закључане петље) пружа могућност управљања клоком који укључују двоструки или четвороструки унос фреквенције, дељењем улазне фреквенције било којим бројем(integer), и дефинише прецизне фазе и односе кашњења између различитих клок сигнала.



### Кориснички І/О

Nexys2 плоча садржи више улазних и излазних уређаја, као и портове за податке. Такође, дозвољава имплементирање многих других дизајнова, без употребе других компоненти.



## Улази: Прекидачи и тастери

Четири тастера и осам прекидача служе као улази логичких кола. Улаз тастера је на почетку логичка "0", његово стање се мења у логичку "1" притискањем истог. Прекидачи генеришу константу "1" или "0", што зависи од њиховог положаја. Тастери и прекидачи користе серијске отпорнике као заштиту од кратког споја.



#### Излазне LED дидоде

Осам LED диода обезбеђено је за излазе кола. LED аноде покрећу се преко FPGA преко отпорника од  $390\Omega$ , тако да ће логичка '1' на излазу осветлити са струјом од 3-4mA. Девета LED диода представља укључење LED, док десета LED диода представља индикатор статуса програмирања FPGA.

#### Излази: Седмо-сегментни дисплеј

Nexys2 плоча садржи четвороцифрену аноду седмо-сегментног LED дисплеја. Свака од четири цифре се састоји од седам сегмената, са убаченим LED-ом. LED-ови сегмента се могу одвојено осветлити (упалити), тако да сваки, од 128 шаблона, може приказати, паљењем или гашењем одређених сегмената. Од 128 шаблона, 10 који одговарају природним бројевима су најкориснији.

Аноде седам LED-ова, које формирају сваку цифру, спојени су у заједничку аноду, али LED катоде остају раздвојене. Сигнал заједничке аноде је доступан преко четири "digit enable" улазна сигнала. Катоде сличних сегмената повезане су, на сва четири дисплеја, у седам чворова кола, означених са СА до СG. Ових седам сигнала катода доступни су као улази за четвороцифрени дисплеј.



Како би свака од четири цифре светлела константно (или бар да тако делује људском оку), свака од четири цифре треба да се пали једном у интервалу од 1 до 16 ms, што значи да фреквенција њиховог паљења треба бити у опсегу од 1 KHz до 60 Hz. На пример, за фрекевенцују од 60Hz, цео дисплеј би се палио (гасио) на 16 ms, тј. свака цифра би се осветлила на сваку четвртину циклуса, или 4 ms.

### **USB** Порт

Nexys2 укључује USB2 порт високе брзине који се базира на Cypress CY7C68013A USB контролеру. USB порт се може користити за програмирање на плочи Xilinx уређаја, и извршава пренос података брзином 38Mbytes/sec, и то обезбеђује напајање плоче. Програмирање се постиже са бесплатним Digilent Adept Suite софтвером. Преношење података се може извршити користећи Adept софтвер, или прилагођеним корисничким софтвером који је написан користећи Digilent API за приступ Nexys2 USB конекцији.



USB порт такође може да напаја Nexys2 плочу ако је изабрани извор напајања "USB". USB спецификација омогућава да прикључени уређаји не користе више од 100mA док то не захтевају, након тога се може извући до 500mA. Када се први пут повеже на USB, Nexys2 плоча захтева 500mA, потом активира прекидач транзистор за повезивање USB кабла за главну магистралу извора напајања. Nexys2 плоча обично узима око 300mA са USB кабла, и треба водити рачуна о томе да се не извуче више од 500 mA (посебно када се користе периферне плоче).

### Меморија

Nexys2 плоча има екстерне RAM и ROM уређаје. Екстерни RAM је "128Mbit Micron M45W8MW16 Cellular RAM pseudo-static DRAM" уређај организован као 8 Мбајта х 16 битова. Може да ради као типични асинхрони SRAM са пиши и бриши циклусом од 70 ns, или као асинхрона меморија са магистралом од 80 MHz. Када функционише као асинхрони SRAM, "Cellular" RAM аутоматски "рифрешује" (освежава) унутрашње DRAM низове, дозвољавајући поједностављени дизајн меморијског контролера у FPGA. Када ради у синхроном маниру, могућ је непрекидан трансфер до 80 MHz.

Екстерни ROM је "128Mbit Intel TE28F128J3D75-110 StrataFlash" уређај, организован као 8 Мбајта x 16 битова. Садржи 128 блокова, који се могу појединачно брисати, и садржи циклус од 110 ns за читање. Садржи 32-битни "пиши" бафер, којим се може писати са циклусом од 70 ns, и 32-битни бафер се може пренети на флеш низ за 218 us.



Оба уређаја деле заједничку 16-битну магистралу података и 24-битну адресну магистралу. Ћелијски RAM адресира помоћу битова, користећи сигнале вишег и нижег бита (MT-UB и MT-LB), али StrataFlash је конфигурисан за само 16 битне операције. "Output enable (OE)" и "write enable (WE)" сигнале имају оба уређаја, али сваки уређај има посебне "chip enable (CE)" сигнале. Поред тога, ћелијски RAM има клок (MT-CLK), чекање (MT-WAIT), адресу валидности (MT-ADV) и "control register enable (MT\_CRE)" сигнале који су на

# Симулација таксиметра на "Spartan 3E FPGA" плочи

располагању FPGA за употребу код синхроног трансфера, StrataFlash има "reset" (RP#) и "status" (STS) сигнале усмерене на FPGA.

# Пројектни задатак

Дакле, као што је наведено у уводу, овај пројекат се бави реализацијом таксиметра у софтверском алату Xilinx, конкретније *Verilog-y*. Таксиметар ради по принципу штоперице, разлика је у томе што он своје одбројавање почиње од 60 (што је цена старта таксија) и инкрементирање има кашњење од 2.5 секунди, за разлику од штоперице која, јелте, има кашњење од 1 секунде. То је уједно и недостатак нашег таксиметра, јер реалан таксиметар вредност мери у односу на пређени пут, не узимајући у обзир само временски интервал вожње. Дакле, идеја је да паљењем прекидача почиње инкрементирање, гашењем истог добијамо коначни износ, који треба платити. Након завршене вожње, притискањем тастера тј. *button-а* број се ресетује назад на 60. Вредност, коју муштерија треба да плати, приказана је на седмо-сегментном дисплеју.



## Реализација пројектног задатка

Први проблем на који смо наишли током реализације, јесте увођење колико-толико тачног кашњења. Одокативном методом смо одредили да то буде 2.5 секунде (та вредност нам делује као најтачнија). С обзиром да Nexys2 плоча има осцилатор (клок) од 50MHz, што значи да се циклус клока понови 50 милиона пута у временском интервалу од 1 секунде. Како бисмо направили одговарајуће кашњење, помножили смо фреквенцију осцилатора са 2.5:

```
50000000×2.5 = 125000000
```

Овиме смо одредили до којег броја треба да "иде" наш бројач. Коришћењем "assembler" програмског језика, тј. калкулатора који је уграђен у њему, добили смо вредност бројача у бинарном бројевном систему и избројали број битова тог броја, што је 27. Дакле, притискањем тастера "reset" бројач треба да се врати на 0, исти исход добија се ако бројач изброји до 125000000, у било ком другом случају он се инкрементира.

```
always @ (posedge clk or posedge reset)

begin

if (reset)

brojac <= 0;

else if (brojac == 125000000) //ako stigne do max dozvoljene vrednosti, resetuj ga

brojac <= 0;

else if(start) //pocni da brojis, kad prekidac start dodje u stanje viseg bita

brojac <= brojac + 1;

end
```

Седмо-сегментни дисплеј није у могућности да вишецифрене бројеве посматра као целину, што значи да смо сваку јединицу, десетицу, стотину или хиљаду морали да представимо као појединачну цифру, како би дисплеј могао да је учита. Те појединачне цифре смо складиштили у посебним регистрима, који су се инкрементирали до броја 9, када би достигли тај број, ресетовали би се на 0, и тада би се инкрементирање наставило на следећем регистру. Тиме када одброји до 9, дисплеј ће показивати 10, а не "А".

```
50 always @ (posedge clk or posedge reset)
51 begin
52 if (reset)
53 begin
     reg_d0 <= 0;
      reg_d1 <= 6;
                    // start u taxiju, 60 dinara
     reg_d2 <= 0;
56
57
     reg d3 <= 0;
58
59
   else if (click) //inkrementiraj na svaki click
60
61
     begin
     if(reg_d0 == 9) //xxx9 - kad dodjes do 9, vrati na 0
62
     begin //if 1
63
64
      reg d0 <= 0;
65
      if (reg_d1 == 9) //xx99
      begin // if_2
67
       reg_d1 <= 0;
68
        if (reg_d2 == 5) //x599
69
       begin //if 3
70
71
         reg d2 <= 0;
        if(reg_d3 == 9) //9599
72
         reg d3 <= 0;
73
74
        else
75
         reg_d3 <= reg_d3 + 1;
76
       end
77
      else //else 3
78
        reg_d2 <= reg_d2 + 1;
79
       end
80
      else //else 2
81
       reg d1 <= reg d1 + 1;
82
83
      else //else 1
85
      reg_d0 <= reg_d0 + 1;
86
87
     end
88 end
```

Као што се види у коду изнад, притискањем тастера ресет, цифре се ресетују на број "60" (старт таксија).

У линији кода,

```
48 assign click = ((brojac == 125000000)?1'b1:1'b0);
```

увођењем нове жице *click* "преварили" смо *Verilog*. Кад год би бројач одбројао до 125000000 жица би добила вредности логичке јединице, у супротном логичке нуле.

Касније у коду *click* се понаша као тастер, иако то није, и тиме "одобрава" инкрементирање.

Следећи проблем био је како представити све претходно наведено на седмо-сегментном дисплеју. Раније је напоменуто да цифре на дисплеју треба толико брзо да се крећу да људско око такву промену не запази. Ту улогу добио је нови бројач, под називом *counter*.

```
93 reg [18:0]count; // 18-bitni brojac kako bi posmatrac stekao utisak da displej sve vreme radi
 94
                    // ne da se pali/gasi
 95
                     // pri frekvenciji ~ 1000Hz stice se takav utisak
96
 97 always @ (posedge clk or posedge reset)
98 begin
     if (reset)
99
       count <= 0;
100
101
      else
      count <= count + 1;
102
103 end
```

Цифре седмо-сегментног дисплеја треба посматрати појединачно, не као целину. Када би бројач одбројавањем стигао до последња два бита почео би редом да укључује сваки од дисплеја, толиком брзином да посматрачу делује као да све четири раде истовремено.

```
108 always @ (*)
109 begin
110
       case(count[18:17])  // kada brojac stigne do poslednje 2 cifre, pali odredjene cifre displeja
111
       2'b00 :
112
113
        begin
        sseg = reg_d0;
                               // prva cifra
114
         an_temp = 4'b1110;
reg_dp = 1'b1;
                                 // upaljena
115
116
117
        end
118
119
       2'b01:
       begin
120
        sseg = reg_d1;  // druga ci
an_temp = 4'b1101;  // upaljena
                              // druga cifra
121
122
         reg_dp = 1'b1;
123
124
        end
125
126
       2'b10:
127
        // treca cifra
128
129
130
131
        end
132
       2'b11:
133
134
         begin
         sseg = reg d3;
                            // cetvrta cifra
135
         an_temp = 4'b0111; // upaljena reg_dp = 1'b1;
136
137
138
        end
       endcase
139
140 end
141 assign an = an_temp;
```

#### Коришћењем табеле,

|   | Segments Inputs |   |   |   |   |   | 7 Segment Display Output |
|---|-----------------|---|---|---|---|---|--------------------------|
| а | b               | С | d | e | f | g |                          |
| 0 | 0               | 0 | 0 | 0 | 0 | 1 | 0                        |
| 1 | 0               | 0 | 1 | 1 | 1 | 1 | 1                        |
| 0 | 0               | 1 | 0 | 0 | 1 | 0 | 2                        |
| 0 | 0               | 0 | 0 | 1 | 1 | 0 | 3                        |
| 1 | 0               | 0 | 1 | 1 | 0 | 0 | 4                        |
| 0 | 1               | 0 | 0 | 1 | 0 | 0 | 5                        |
| 0 | 1               | 0 | 0 | 0 | 0 | 0 | 6                        |
| 0 | 0               | 0 | 1 | 1 | 1 | 1 | 7                        |
| 0 | 0               | 0 | 0 | 0 | 0 | 0 | 8                        |
| 0 | 0               | 0 | 0 | 1 | 1 | 0 | 9                        |

реализовали смо седмо-сегментни дисплеј, помоћу case-a.

```
143 reg [6:0] sseg temp;
144 always @ (*)
145 begin
146 case (sseg)
       0 : sseg temp = 7'b1000000; // 0 na displeju
147
148
       1 : sseg temp = 7'b1111001; // 1 na displeju
       2 : sseg_temp = 7'b0100100; // 2 na displeju
3 : sseg_temp = 7'b0110000; // 3 na displeju
4 : sseg_temp = 7'b0011001; // 4 na displeju
149
150
151
       5 : sseg temp = 7'b0010010; // 5 na displeju
152
       6 : sseg temp = 7'b0000010; // 6 na displeju
153
       7 : sseg temp = 7'b1111000; // 7 na displeju
154
155
156
       8 : sseg temp = 7'b00000000; // 8 na displeju
       9 : sseg temp = 7'b0010000; // 9 na displeju
157
       endcase
158
159 end
160 assign {g, f, e, d, c, b, a} = sseg_temp;
161 assign dp = reg dp; // dp- dot pointer, manipulisanje tackama na displeju
162
```

# Закључак

У овом пројекту приказана је реална симулација таксиметра. Наш таксиметар функционише по принципу правог, укључивањем прекидача креће одбројавање рачуна, искључивањем истог добија се коначан исход који треба платити. Пројекат је примењив у пракси, искључујући наведени недостатак.

# Литература

- 1. <a href="http://simplefpga.blogspot.rs">http://simplefpga.blogspot.rs</a>
- 2. <a href="https://www.xilinx.com/support/documentation/data-sheets/ds312.pdf">https://www.xilinx.com/support/documentation/data-sheets/ds312.pdf</a>
- 3. <a href="https://reference.digilentinc.com/reference/programmable-logic/nexys-2/reference-manual">https://reference.digilentinc.com/reference/programmable-logic/nexys-2/reference-manual</a>
- 4. <a href="https://reference.digilentinc.com/reference/programmable-logic/nexys-2/reference-manual">https://reference.digilentinc.com/reference/programmable-logic/nexys-2/reference-manual</a>
- 5. http://www.electronicshub.org/seven-segment-displays/