

# Микропроцессорные устройства обработки сигналов

Лекция L09 «Конвейеризация и распараллеливание»

http://vykhovanets.ru/course67/

# Ядро микропроцессора



# Буфер команд



#### Кэш команд



- Cache тайник (кэш)
- CACLR Cash Clear (флаг очистки).
- CAEN Cash Enable (флаг разрешения).
- CAFRZ Cash Freeze (флаг замораживания).

# Кэш прямого отображения



- Тад признак
- Set набор данных, место в кэш-памяти
- RD, WR Чтение или запись в кэш-память (направление пересылки данных и тегов)

#### Ассоциативная кэш-память



С5501, С5502 – ассоциативная кэш-память с двумя наборами

#### C5510 -

- а) режим ассоциативной кэш-памяти с двумя наборами
- б) режим кэшпамяти с прямым отображением

#### Очередь команд



- Загрузка 32-битных слов в конец очереди.
- Сдвиг команд в буфере к началу очереди.
- Передача первых 6 байт в декодер команд.
- Хранение локальных блоков повторения (до 128 байт).
- Очистка буфера при ветвлениях в программе (переходы, вызов и возврат подпрограмм, прерывания)

#### Заполнение очереди

```
printf("\n%04x T0", test);
                                                   78h
                                                   70h
        ec31be002c14 AMAR *(#02c14h),XAR3
02399D:
                                                    68h
        a931002a49
                      MOV *(#02a49h),AR1
0239A3:
                                                   60h
                      MOV XAR3,dbl(*SP(#00h))
0239A8:
        eb00b5
                                                   58h
                      MOV AR1,*SP(#02h)
0239AB: c904
                                                   58h
0239AD: 6c023e64
                      CALL printf
                                                   48h
        TEST_execute(led_test, "LEDs", 1); */
                                                   40h
0239B1:
        3c14
                      MOV #1,T0
                                             Указатель
                      MOV #2 << #16,AC0
                                             записи
0239B3: 7a00020a
                                                   30h 6c023e6e
0239B7: ec318e002c1e AMAR *(#02c1eh),XAR0
                                                   28h 31be002c24eb00b5
                      OR #03e11h,AC0,AC0
0239BD: 7e3e1100
                                                   20h 7e3e110008ff7dec
0239C1:
        08ff7d
                      CALL TEST_execute
                                                   18h 020aec318e002c1e
        printf("\n***ALL Tests Passed***\n"); */
                                                   10h 6c023e643c147a00
0239C4:
        ec31be002c24 AMAR *(#02c24h),XAR3
                                                   08h 002a49eb00b5c904
                                                   00h ec31be002c14a931
0239CA:
        eb00b5
                      MOV XAR3,dbl(*SP(#00h))
                      CALL printf ...
0239CD: 6c023e64
                                                        Чтение до 6 байт и
                                                      сдвиг на длину команд
```

## Декодер команд



- Получение 6 байт кода для декодирования команды и определения ее размера.
- Передача команд другим устройствам.
- Выявление и декодирование команд, которые могут выполнятся параллельно.
- Передача устройствам непосредственных данных.
- Передача длины команды для сдвига очереди команд.

# Конвейеризация



# Конвейер выборки

Предвыборка 1 (PF1) Предвыборка 2 (PF2) Выборка (F) Предекодирование (PD)

- PF1 Prefetch 1 (выдача адреса на шину РАВ)
- PF2 Prefetch 2 (ожидание устройства памяти)
- F Fetch (получение данных и запись в очередь)
- PD Predecode (предварительное декодирование команды в очереди: определение начала и окончания, обнаружение параллельности)

# Конвейеризация выборки



```
/* printf("\n%04x T0", test); */
02399D: ec31be002c14 AMAR *(#02c14h),XAR3 ; 100 %
0239A3: a931002a49 MOV *(#02a49h),AR1 ; 75 %
0239A8: eb00b5 MOV XAR3,dbl(*SP(#00h)) ; 50 %
0239AB: c904 MOV AR1,*SP(#02h) ; 25 %
0239AD: 6c023e64 CALL printf ... ; 0 %
```

# Конвейер выполнения

 
 Дкодирование (D)
 Адресация (AD)
 Доступ 1 (AC1)
 Доступ 2 (AC2)
 Чтение (R)
 Выполнение (X)
 Запись + (W)

- D Decode (декодирование команды)
- AD Address (вычисление адреса)
- AC1 Access 1 (доступ 1)
- AC2 Access 2 (доступ 2)
- R Read (чтение)
- X Execute (выполнение)
- W Write (запись в регистры)
- **W+** Write (запись в память)

# Декодирование команды (D)

Дкодиро-Доступ 2 Адресация Доступ 1 Выполне-Чтение Запись Запись+ вание (D) (AD) (AC1) (AC2)(R) (VV)(VV+)ние (X)

- Чтение 6 байт из буфера команд
- Декодирование одной или двух команд
- Передача команд устройствам
- Чтение режимов адресации:
   CPL режима адресации компилятора;
   ARMS режим косвенной адресации;
   ARxLC, CDPLC циклическая адресация.

# Вычисление адреса(AD)

Адресация Доступ 1 Доступ 2 Чтение Выполне-Запись Дкодиро-Запись+ (AC2) вание (D) (AD) (AC1) (R) **ние (X)** (VV)(VV+)

- Чтение регистров, используемых для адресации операндов
- Вычисление адреса операнда выполнение операции ALU устройства адресации
- Выполнение префиксной операции адресации модификация регистров
- Вычисление условий ветвления и перезагрузка конвейера при ветвлении, вызове подпрограммы, прерывании)

# Доступ (АС1 и АС2)

 
 Дкодирование (D)
 Адресация (AD)
 Доступ 1 (AC1)
 Доступ 2 (AC2)
 Чтение (R)
 Выполнение (X)
 Запись (W)
 Запись+ (W+)

 АС1 – передача адреса операнда на соответствующую шину адреса (ВАВ, САВ, DAВ)

• AC2 – ожидание данных из памяти один такт

# Чтение (R)

Адресация Доступ 1 Доступ 2 Чтение Выполне-Дкодиро-Запись Запись+ (R) (VV+)вание (D) (AD) (AC1) (AC2)**ние (X)** (W)

- Считывание данных из памяти или отображаемых в память регистров (магистрали данных ВВ, СВ, DВ)
- Чтение регистров устройства адресации, участвующих в операции обработки данных
- Вычисление условий для условных операций обработки данных

# Выполнение (Х)

| Дкодиро-  | Адресация | Доступ 1 | Доступ 2 | Чтение | Выполне- | Запись | Запись+ |
|-----------|-----------|----------|----------|--------|----------|--------|---------|
| вание (D) | (AD)      | (AC1)    | (AC2)    | (R)    | ние (X)  | (W)    | (W+)    |

- Чтение и модификация регистров, участвующих в операции, кроме регистров, отображаемых в память (изменение регистров операционного устройства)
- Чтение и модификация отдельных бит (устройство битовых операций DB\_BIT)
- Установка условий по результату операции обработки данных

# Запись (W и W+)

Доступ 1 Доступ 2 Адресация Чтение Выполне-Запись Дкодиро-Запись+ (R) (VV+)вание (D) (AD) (AC1) (AC2) (VV) ние (X)

- W Запись данных в регистры, отображаемые в память, регистры периферийных устройств или начало записи данных в ячейку памяти
- W+ Завершение записи данных в ячейку памяти

#### Конвейеризация выполнения

|                                                    |                                                |                                       |      |                         |                                           |                                                                           | •                                                    |                                       | _          |                                              |                                                   |         |      |              |    |
|----------------------------------------------------|------------------------------------------------|---------------------------------------|------|-------------------------|-------------------------------------------|---------------------------------------------------------------------------|------------------------------------------------------|---------------------------------------|------------|----------------------------------------------|---------------------------------------------------|---------|------|--------------|----|
| AADD                                               | D                                              | AD                                    | AC1  | AC2                     | R                                         | Х                                                                         | W                                                    | VV+                                   |            | •                                            | аботка<br>олнен                                   |         | • •  |              |    |
| MO                                                 | V TO                                           | D                                     | AD   | AC1                     | AC2                                       | R                                                                         | Х                                                    | W                                     | W+         |                                              |                                                   | vio noi | мапд | <b>0</b> 4 1 | ı  |
| ľ                                                  | X VON                                          | KAR0                                  | D    | AD                      | AC1                                       | AC2                                                                       | R                                                    | X                                     | W          | W+                                           |                                                   |         |      |              |    |
|                                                    |                                                | MOV                                   | AC0  | D                       | AD                                        | AC1                                                                       | AC2                                                  | R                                     | X          | W                                            | W+                                                |         |      |              |    |
|                                                    |                                                |                                       | MC   | )V #0                   | D                                         | AD                                                                        | AC1                                                  | AC2                                   | R          | X                                            | W                                                 | W+      |      | _            |    |
|                                                    |                                                | /                                     | AMAR | *(#02                   | bcch)                                     | D                                                                         | AD                                                   | AC1                                   | AC2        | R                                            | Х                                                 | W       | W+   |              |    |
|                                                    |                                                |                                       |      | ı                       | MOV >                                     | KAR3                                                                      | D                                                    | AD                                    | AC1        | AC2                                          | R                                                 | Х       | W    | W+           |    |
|                                                    |                                                |                                       |      |                         | MOV                                       | ' *SP(#                                                                   | #0ah)                                                | D                                     | AD         | AC1                                          | AC2                                               | R       | Х    | W            | W+ |
| 02394<br>02394<br>02394<br>02394<br>02394<br>02395 | 13: c4<br>15: eb<br>18: eb<br>1B: eb<br>1E: eb | 14<br>01085<br>00c08<br>31600<br>31be | 002b | MC<br>MC<br>MC<br>CC AN | OV TO<br>OV XA<br>OV AO<br>OV #0<br>MAR * | 5-13,S<br>),*SP(<br>AR0,d<br>C0,dbl<br>),*SP(<br>(#02b<br>AR3,d<br>5P(#03 | #0ah<br>bl(*Sl<br>l(*SP(<br>#0bh)<br>cch),<br>bl(*Sl | P(#08<br>(#06h)<br>)<br>XAR3<br>P(#00 | )) ´´<br>} | ; 87<br>; 75<br>; 62<br>; 50<br>; 37<br>; 25 | 00 %<br>7,5 %<br>5,0 %<br>2,5 %<br>7,5 %<br>5,0 % |         |      |              |    |

MOV AR1,\*SP(#02h) 023959: c904 ; 0 % MOV dbl(\*SP(#08h)),XAR3 02395B: ed10bf

MOV XAR3,dbl(\*SP(#04h)) 02395E: eb08b5

# Перезагрузка конвейера

- Команды условных переходов ВСС
- Команда безусловного перехода В
- Команда вызова подпрограммы **CALL**
- Программное прерывание **INTR**
- Внешние прерывания по сигналу **INT0**, **INT1**
- Внутренние немаскируемые прерывания по сигналу **NMI**
- Сброс процессора по сигналу **RESET** или командой программного сброса **RESET**

#### Конфликты записи до чтения



# Конфликты доступа



 При параллельном выполнении команд забота о предотвращении конфликтов в конвейере ложится на компилятор (на программиста)

#### Независимые устройства



#### Виды параллелизма

- Встроенный (нет бита параллельности E) MPY \*AR0, \*CDP, AC0 ; 1-й умножитель :: MPY \*AR1, \*CDP, AC1 ; 2-й умножитель
- Пользовательский (бит E во 2-ой команде)
   ADD AC0, AC1 ; АЛУ D-блока
   XOR AR2, CDP ; АЛУ А-блока, E=1
- Комбинированный (бит E в 3-ей команде) MPY \*AR3+, \*CDP+, AC0 ; 1-й умножитель :: MPY \*AR4+, \*CDP+, AC1 ; 2-й умножитель | MOV #5, AR1 ; РФ А-блока, E=1
- Двойной доступ (доступ к памяти, нет E)
   MOV \*AR-, AC1 ; CAB/BB, DAB/DB
   MOV \*CDP+, AC2 ; BAB/BB

#### Флаг параллельности

#### 0010001E FSSSFDDD

#### MOV src, dst

| RPTCC k8, cond                     |   |
|------------------------------------|---|
| RETCC cond                         |   |
| BCC L8, cond                       |   |
| B L16                              |   |
| CALL L16                           |   |
| RPT k16                            |   |
| RPTB pmad                          |   |
| AND ACx << #SHIFTW[, ACy]          |   |
| OR ACx << #SHIFTW[, ACy]           |   |
| XOR ACx << #SHIFTW[, ACy]          |   |
| ADD ACx << #SHIFTW, ACy            |   |
| SUB ACx << #SHIFTW, ACy            |   |
| SFTS ACx, #SHIFTW[, ACy]           |   |
| SFTSC ACx, #SHIFTW[, ACy]          |   |
| SFTL ACx, #SHIFTW[, ACy]           |   |
| EXP ACx, Tx                        |   |
| MANT ACx, ACy<br>:: NEXP ACx, Tx   |   |
| BCNT ACx, ACy,TCx, Tx              |   |
| MAXDIFF ACx, ACy, ACz, ACw         |   |
| DMAXDIFF ACx, ACy, ACz, ACw, TRNx  | ( |
| MINDIFF ACx, ACy, ACz, ACw         |   |
| DMINDIFF ACx, ACy, ACz, ACw, TRNx  |   |
| CMP[U] src RELOP dst, TCx          |   |
| CMPAND[U] src RELOP dst, TCy, TCx  |   |
| CMPAND[U] src RELOP dst, !TCy, TCx |   |
| CMPOR[U] src RELOP dst, TCy, TCx   |   |
|                                    |   |

CMPOR[U] src RELOP dst, !TCy, TCx

| ROL BitOut, src, BitIn, dst             |
|-----------------------------------------|
| ROR BitIn, src, BitOut, dst             |
| AADD TAx, TAy                           |
| AMOV TAx, TAy                           |
| ASUB TAx, TAy                           |
| AADD P8, TAx                            |
| AMOV P8, TAx                            |
| ASUB P8, TAx                            |
| AADD TAx, TAy                           |
| AMOV TAx, TAy                           |
| ASUB TAx, TAy                           |
| AADD P8, TAx                            |
| AMOV P8, TAx                            |
| ASUB P8, TAx                            |
| AADD XACsrc, XACdst                     |
| AMOV XACsrc, XACdst ASUB XACsrc, XACdst |
| AADD XACsrc, XACdst                     |
| AMOV XACsrc, XACdst                     |
| ASUB XACsrc, XACdst                     |
| MOV k7, DPH                             |
| MOV k9, PDP                             |
| MOV k12, BK03                           |
| MOV k12, BK47                           |
| MOV k12, BKC                            |
| MOV k12, CSR                            |
| MOV k12, BRC0                           |
| MOV k12, BRC1                           |

| AND k8, src, dst           |
|----------------------------|
| OR k8, src, dst            |
| XOR k8, src, dst           |
| MPYK[R] K8, [ACx,] ACy     |
| MACK[R] Tx, K8, [ACx,] ACy |
| NOP                        |
| MOV src, dst               |
| ADD [src,] dst             |
| SUB [src,] dst             |
| AND src, dst               |
| OR src, dst                |
| XOR src, dst               |
| MAX [src,] dst             |
| MIN [src,] dst             |
| ABS [src,] dst             |
| NEG [src,] dst             |
| NOT [src,] dst             |
| PSH src1, src2             |
| POP dst1, dst2             |
| MOV k4, dst                |
| MOV -k4, dst               |
| ADD k4, dst<br>SUB k4, dst |
| MOV HI(ACx), TAx           |
| SFTS dst, #-1              |
| SFTS dst, #1               |
| MOV SP, TAx                |

MOV SSP, TAX

```
MOV CDP, TAX
MOV BRC0, TAX
MOV BRC1, TAX
MOV RPTC, TAX
BCLR k4, ST0_55
BSET k4, ST0_55
BCLR k4, ST1_55
BSET k4, ST1 55
BCLR k4, ST2 55
BSET k4, ST2_55
BCLR k4, ST3_55
BSET k4, ST3 55
RPT CSR
RPTADD CSR, TAX
RPTADD CSR, k4
RPTSUB CSR, k4
RET
BL7
RPTBLOCAL pmad
RPT k8
AADD K8,SP
SFTL dst, #1
SFTL dst, #-1
POP dst
POP dbl(ACx)
PSH src
PSH dbl(ACx)
POPBOTH xdst
```

PSHBOTH xsrc

MOV TAX, HI(ACX) MOV TAX, SP MOV TAX, SSP MOV TAX, CDP MOV TAX, CSR MOV TAx, BRC1 MOV TAx, BRC0 ADD[R]V [ACx,] ACy SQA[R] [ACx,] ACy SQS[R] [ACx,] ACy MPY[R] [ACx,] ACy SQR[R] [ACx,] ACy ROUND [ACx,] ACy SAT[R] [ACx,] ACy MAC[R] ACx, Tx, ACy[, ACy] MAS[R] Tx, [ACx,] ACy MPY[R] Tx, [ACx,] ACy MAC[R] ACy, Tx, ACx, ACy ADD ACx << Tx, ACy SUB ACx << Tx, ACv SFTCC ACx, TCx SFTL ACx, Tx[, ACy] SFTS ACx, Tx[, ACy] SFTSC ACx, Tx[, ACy] SWAP()

#### Условия параллелизма

- Суммарная длина двух команд не более 6 байт;
- Задано параллельное выполнение двух команд (например, Е бит в коде первой или второй команды);
- Нет конфликта ресурсов (шин, регистров, устройств, регистров, ячеек памяти), используемых двумя командами;
- Нет команд, запрещенных для параллельного выполнения (INTR, TRAP, RESET).

# Внутренние шины



## Правила распараллеливания 1

- Нельзя распараллелить команды с непосредственными данными длиной 16 бит и более (увеличивают длину команд)
- Нельзя распараллеливать команды ветвления с полным адресом перехода P24 (BCC, CALLCC), команды прерывания (INTR, TRAP) и команду сброса (RESET)
- Ограничено использование квалификаторов команд (xxx.CR –циклическая адресация, xxx.LR линейная адресация)

## Правила распараллеливания 2

- В одной фазе конвейера не может выполняться чтение и запись одной и той же ячейки или регистра.
- Команды модификации указателя стека не могут выполняться вместе с другими командами, его изменяющими.
- Могут распараллеливаться только те команды, которые реализуются различными устройствами: A, D, P.
- Не могут распараллеливаться две команды, реализуемые Р-блоком

# Правила распараллеливания 3

- Могут распараллеливаться команды, которые используют различные блоки устройства D (сдвигатель, два умножителя, АЛУ)
- Не распараллеливаются обращения в пространство ввода-вывода (port) или к отображаемым в память регистрам (mmap)

Параллельные операции

|                     | A-unit ALU | A-unit Swap | A-unit Load | A-unit Store | D-unit ALU | D-unit Shifter | D-unit MAC | D-unit Load | D-unit Store | D-unit Shift, Store | D-unit Swap | P-unit Control | P-unit Load | P-unit Store |
|---------------------|------------|-------------|-------------|--------------|------------|----------------|------------|-------------|--------------|---------------------|-------------|----------------|-------------|--------------|
| A-unit ALU          | Х          |             |             |              |            |                |            |             |              |                     |             |                |             |              |
| A-unit Swap         |            | Х           |             |              |            |                |            |             |              |                     |             |                |             |              |
| A-unit Load         |            |             |             |              |            |                |            |             |              |                     |             |                |             |              |
| A-unit Store        |            |             |             |              |            |                |            |             |              |                     |             |                |             |              |
| D-unit ALU          |            |             |             |              | Х          | Х              | Х          |             |              |                     |             |                |             |              |
| D-unit Shifter      |            |             |             |              | Х          | Х              | Х          |             |              | Х                   |             |                |             |              |
| D-unit MAC          |            |             |             |              | Х          | Х              | Х          |             |              |                     |             |                |             |              |
| D-unit Load         |            |             |             |              |            |                |            |             |              |                     |             |                |             |              |
| D-unit Store        |            |             |             |              |            |                |            |             |              |                     |             |                |             |              |
| D-unit Shift, Store |            |             |             |              |            | Х              |            |             |              | Х                   |             |                |             |              |
| D-unit Swap         |            |             |             |              |            |                |            |             |              |                     | Х           |                |             |              |
| P-unit Control      |            |             |             |              |            |                |            |             |              |                     |             | Х              |             |              |
| P-unit Load         |            |             |             |              |            |                |            |             |              |                     |             |                |             |              |
| P-unit Store        |            |             |             |              |            |                |            |             |              |                     |             |                |             |              |

## Процесс распараллеливания



#### Примеры распараллеливания 1

- Чтение и запись регистров MOV \*AR2, AC1 || MOV BRC0, \*AR3
- Операции устройств А и D
   ADD T0, AR1
   MOV HI(saturate(AC1<<1)), \*AR2</li>
- Операции различных блоков устройства D MOV HI(saturate(AC1<<1)), \*AR2 || ADD AC1, AC2

#### Примеры распараллеливания 2

- Операции устройств Р и D || MAC \*AR1+, \*AR3, AC0 RTPLOCAL label
- Команды с внутренней параллельностью ADD dual(\*AR2), AC0, AC1
  || MOV AC2, dbl(\*AR6); dbl 32 бита (EB,FB); dual двойной доступ к памяти DARAM
- Команды ветвления
   XCC label, T0 == #0; ветвление и конвейере
   MOV #0, AR0
- label:

## Трассировка данных

