7 novembre 2011

# BE Électronique Numérique, 2ème séance

### Réalisation de F et G: Utilisation d'une LUT 4

Comme nous l'avions fait pour D et E, on câble F et G de la manière suivante :

F = 0b0000000010001110 = 0x008E

G = 0b0011000010000011 = 0x3083

#### Simulation du décodeur

On commence par intégrer tout les composants précédement synthétisés dans un seul schéma :



Puis on associe les différents ports à l'aide de PlanAhead :

```
4 NET "A" LOC = L18;

5 NET "B" LOC = F18;

6 NET "C" LOC = D17;

7 NET "D" LOC = D16;

8 NET "E" LOC = G14;

9 NET "F" LOC = J17;

10 NET "G" LOC = H14;
```

Et enfin on fait commuter les différentes entrées dans le fichier VHDL:

```
tb : PROCESS(e1,e2,e4,e8)

BEGIN

E1 <= not E1 after 10 ns;

E2 <= not E2 after 20 ns;

E4 <= not E4 after 40 ns;

E8 <= not E8 after 80 ns;

END PROCESS;
```

On obtient alors la simulation suivante sous ISim:



On note ici un problème sur les sorties D et E. Après Débuggage, on se rend compte qu'il fallait inverser les entrées sur les démultiplexeurs (E1 correspond à S0 et pas à S3).

On relance la simulation:



PÉTILLAT Vincent & SAUREL Guilhem: BE Électronique Numérique, 2ème séance

## Gestion du point

Le point est activé quand H17 est activé (c'est l'afficheur 7 segments qui correspond à l'unité des heures), et désactivé sinon. Or les afficheurs 7 segments sont activés par un niveau logique 0. Son équation logique est donc, en utilisant les noms des pates sur la carte Nexys 2, C17=/H17, ou en utilisant la désignation des composants, DP=/AN1.

### Implémentation sur la carte

On décide d'afficher le compteur sur le dernier afficheur 7 segments, donc on pose AN0=0 et AN1=AN2=AN3=DP=1.



De plus, pour pouvoir voir les chiffres defiller, notre fichier VHDL Test Bench n'est plus valable, donc on route les switch de la carte sur les entrées de notre algorithme.

```
1 NET "A" LOC = L18;
2 NET "B" LOC = F18;
3 NET "C" LOC = D17;
4 NET "D" LOC = D16;
  NET "E" LOC = G14;
   NET "F" LOC = J17;
7 NET "G" LOC = H14;
8 NET "ANO" LOC = F17;
9 NET "AN1" LOC = H17;
10 NET "AN2" LOC = C18;
11 NET "AN3" LOC = F15;
12 NET "P" LOC = C17;
13 NET "E1" LOC = R17;
14 NET "E2" LOC = N17;
15 NET "E4" LOC = L13;
16 NET "E8" LOC = L14;
```

On constate alors sur la carte un certain nombre de bugs :

| Numéro   | 5 | 6 | 7 | В | D | E | F |
|----------|---|---|---|---|---|---|---|
| En trop  | b | b |   | b |   | a | b |
| En moins | a |   | a |   | a |   |   |

On recommence donc les équations logiques pour a et b :

$$a = E_{1} \overline{E_{2}} \overline{E_{4}} \overline{E_{8}} + E_{1} \overline{E_{2}} E_{4} E_{8} + \overline{E_{1}} \overline{E_{2}} E_{4} \overline{E_{8}} + E_{1} E_{2} \overline{E_{4}} E_{8}$$

$$b = \overline{E_{1}} E_{2} E_{4} \overline{E_{8}} + E_{1} \overline{E_{2}} E_{4} \overline{E_{8}} + E_{1} E_{2} E_{8} + \overline{E_{1}} E_{4} E_{8}$$

Et après quelques autres corrections sur les LUT, tout fonctionne.