# ミニマルアルバイト 課題

東京都市大学 野田慶太

## 課題内容

1. 抵抗ラダー、キャパシタタイプ14bitDAC回路設計、シミュレーション →キャパシタタイプを担当

TOOL:回路設計⇒Xschem、シミュレーション⇒NGSPICE

目標仕様:変換速度 10MSPS

入力·出力信号情報 VDD:3.3V±10%

Vrefh:VDD

din[13:0]:VIL=VDDx0.2, VIH=VDD\*0.8, trise=tfall=1ns

Vrefl:VSS

dout:Vrefh/16384 x din(バイナリ値)

VSS:0V

din⇒dout出力遅延時間:90ns max

| din[14'h0000]         |        | din[14'h3fff] |          | din[14'h1fff]     |           | din[14'h0fff]   |            | din[14'h1111] |            |
|-----------------------|--------|---------------|----------|-------------------|-----------|-----------------|------------|---------------|------------|
|                       |        |               |          |                   |           |                 |            |               |            |
| 不定                    | dout=0 | 不定            | dout=3.3 | 不定                | dout=1.75 | 不定              | dout=0.875 | 不定            | dout=0.879 |
| $\longleftrightarrow$ | <90ns  | $\leftarrow$  | <90ns    | $\hookrightarrow$ | <90ns     | <del>&lt;</del> | → <90ns    | ↔             | <90ns      |
|                       | 100ns  |               | 100ns    |                   | 100ns     |                 | 100ns      |               | 100ns      |

## 回路構成

#### C=10fF





D130

D120

<u>D1</u>0

<u>D0</u>0

## スイッチについて

C=10fF



# シミュレーション結果

Sim条件:VDD=3.3V VSS=0V CLKの周期=100ns



## 結果について

```
measurements for Transient Analysis

14h0000 = -1.263550e-03
14h3fff = 3.294641e+00
14h1fff = 1.646664e+00
14h0fff = 8.226363e-01
14h1111 = 8.776947e-01
```

| din[14'h0000]         |        | din[14'h3fff] |          | din[14'h1fff]     |                       | din[14'h0fff]   |                                  | din[14'h1111]     |                         |
|-----------------------|--------|---------------|----------|-------------------|-----------------------|-----------------|----------------------------------|-------------------|-------------------------|
|                       |        |               |          |                   |                       |                 |                                  |                   |                         |
| 不定                    | dout=0 | 不定            | dout=3.3 | 不定                | dout=1 <del>.75</del> | 不定              | dout=0 <del>.87</del> 5          | 不定                | dout=0 <del>.87</del> 9 |
| $\longleftrightarrow$ | <90ns  | ↔             | <90ns    | $\hookrightarrow$ | <90 <b>ds.65</b>      | <del>&lt;</del> | → <9 <b>0</b> 9 <sub>8</sub> 825 | <del>&gt; -</del> | <90 <b>Q</b> s.88(      |
|                       | 100ns  |               | 100ns    |                   | 100ns                 |                 | 100ns                            |                   | 100ns                   |

シミュレーションの値と理論値では、 $3\sim5mV$ 程度の誤差がある。DAC出力の理論値との差は $\pm(1/2)$ LSBでなくてはならない。14bitなので、LSB= $3.3/2^14=0.0002014$ V=0.2mVよって、許容誤差は $\pm0.1m$ Vである。

そのため、まだ14bitの精度が実現できているとは言えない。

原因考察:・容量が小さすぎて寄生容量の影響を受けている

・スイッチのオン抵抗がキャパシタによって違うため

(全ての出力が小さくなっているので、歪みは少ない可能性?)