## Laboratorio de Arquitectura e Ingeniería de Computadores

PRÁCTICA II

# Planificación Estática de Instrucciones

Ingeniería de Computadores

Pedro Barquín Ayuso Miguel Ballesteros García 1.- Aplicar desenrollado y reordenación a un bucle que calcula el producto escalar de dos vectores de 64 componentes en doble precisión. Estudiar qué factor de desenrollado es el máximo posible, teniendo en cuenta los recursos de la arquitectura DLX (concretamente, el número de registros disponibles).

```
.data
vector1:
         vector2:
         .double 0
res:
.text
ini:
    addi
         r5,r0,64 ;contador
         r2,r0,r0 ;resultado
    sub
    ld
         f24, res(r0);
    add
         r1,r0,r0;
bucle:
    ld
         f0,vector1(r1);
         f2, vector2(r1);
    ld
    ld
         f6,vector1+8(r1);
         f8, vector2+8(r1);
    ld
         f12, vector1+16(r1);
    ld
         f14, vector2+16(r1);
    ld
    ld
         f18, vector1+24(r1);
         f20, vector2+24(r1);
    multd f4,f0,f2;
    multd f10,f6,f8;
multd f16,f12,f14;
multd f22,f18,f20;
    addd
         f24, f24, f4;
        f24,f24,f10;
    addd
    addd
        f24, f24, f16;
    addd
        f24,f24,f22;
    sub
         r5,r5,4;
    add
         r1,r1,32;
    bnez
         r5, bucle;
    sd
         res(r0),f24;
    #6
trap
```

#### HARDWARE:

\_\_\_\_

Memoria: 65536 bytes, distribuida en 16 bancos.

Unidades escalares en Coma Flotante

1 unidad(es) de suma/resta, latencia = 2 ciclos 1 unidad(es) de división, latencia = 19 ciclos 1 unidad(es) de multiplicación, latencia = 5 ciclos

Unidades vectoriales

1 unidad(es) de suma/resta, latencia = 6 ciclos 1 unidad(es) de división, latencia = 20 ciclos 1 unidad(es) de multiplicación, latencia = 7 ciclos 1 unidad(es) de carga/almac., latencia = 12 ciclos 1 unidad(es) logica(s), latencia = 1 ciclos

2/1 puertos de lectura/escritura en los regs. vectoriales

#### CONTADORES DE CICLOS:

CONTADORED DE CICEOD

Ciclos de parada por dependencias:

Entre instr. escalares = 0 Entre instr. de coma flotante = 240 Entre instr. vectoriales = 0

Tiempo de ejecución del programa = 565 ciclos

#### INSTRUCCIONES DE SALTO:

\_\_\_\_\_

Total 16, tomados 15 (93.75%), no tomados 1 (6.25%)

#### OPERACIONES PENDIENTES:

\_\_\_\_\_

ninguna.

Registro vectorial: 0 1 2 3 4 5 6 7 puertos Lectura: 0 0 0 0 0 0 0 0 0 0 0 puertos Escritura: 0 0 0 0 0 0 0 0

#### INSTRUCCIONES EJECUTADAS:

OPERACIONES ENTERAS

| ADD<br>AND<br>BFPT<br>JALR<br>LD<br>LHU<br>MOVFP2I<br>OR | 1<br>0<br>0<br>0<br>129<br>0 | ADDI<br>ANDI<br>BNEZ<br>JR<br>LF<br>LW<br>MOVI2FP<br>ORI | 17<br>0<br>16<br>0<br>0<br>0 | ADDU<br>BEQZ<br>J<br>LB<br>LH<br>MOVD<br>MOVI2S<br>RFE | 0<br>0<br>0<br>0<br>0<br>0 | ADDUI<br>BFPF<br>JAL<br>LBU<br>LHI<br>MOVF<br>MOVS2I<br>SB | 0 0 0 0 0 0 0 |
|----------------------------------------------------------|------------------------------|----------------------------------------------------------|------------------------------|--------------------------------------------------------|----------------------------|------------------------------------------------------------|---------------|
| SD<br>SEOUI                                              | 16<br>0                      | SEQ<br>SF                                                | 0                            | SEQI<br>SGE                                            | 0                          | SEQU<br>SGEI                                               | 0             |
| SGEU                                                     | ŏ                            | SGEUI                                                    | ŏ                            | SGT                                                    | ŏ                          | SGTI                                                       | ŏ             |
| SGTU                                                     | 0                            | SGTUI                                                    | 0                            | SH                                                     | 0                          | SLE                                                        | 0             |
| SLEI                                                     | 0                            | SLEU                                                     | 0                            | SLEUI                                                  | 0                          | SLL                                                        | 0             |
| SLLI                                                     | 0                            | SLT                                                      | 0                            | SLTI                                                   | 0                          | SLTU                                                       | 0             |
| SLTUI                                                    | 0                            | SNE                                                      | 0                            | SNEI                                                   | 0                          | SNEU                                                       | 0             |
| SNEUI                                                    | 0                            | SRA                                                      | 0                            | SRAI                                                   | 0                          | SRL                                                        | 0             |
| SRLI                                                     | 0                            | SUB                                                      | 1                            | SUBI                                                   | 16                         | SUBU                                                       | 0             |
| SUBUI                                                    | 0                            | SW                                                       | 0                            | TRAP                                                   | 1                          | XOR                                                        | 0             |
| XORI                                                     | 0                            | NOP                                                      | 0                            |                                                        |                            |                                                            |               |

Número total de op. enteras = 197

|                                                                                   | OPERACIONES EN COMA FLOTANTE                                             |                                                               |                                                           |  |  |  |  |  |
|-----------------------------------------------------------------------------------|--------------------------------------------------------------------------|---------------------------------------------------------------|-----------------------------------------------------------|--|--|--|--|--|
| ADDD 64 CVTF2D 0 DIV 0 EQD 0 GTD 0 LTD 0 MULTF 0 SUBD 0 Número total de           | ADDF 0 CVTF2I 0 DIVD 0 EQF 0 GTF 0 LTF 0 MULTU 0 SUBF 0 op. en coma flor | CVTD2F 0 CVT12D 0 DIVF 0 GED 0 LED 0 MULT 0 NED 0 tante = 128 | CVTD2I 0 CVTI2F 0 DIVU 0 GEF 0 LEF 0 MULTD 64 NEF 0       |  |  |  |  |  |
| OPERACIONES VECTORIALES                                                           |                                                                          |                                                               |                                                           |  |  |  |  |  |
| ADDSV 0 DIVSV 0 LVI 0 MULTSV 0 SEQV 0 SGTV 0 SLTV 0 SUBV 0 SVWS 0 Número total de | ADDV 0 DIVV 0 LVWS 0 MULTV 0 SGESV 0 SLESV 0 SNESV 0 SUBVS 0             | CVI 0 DIVVS 0 MOVF2S 0 POP 0 SGEV 0 SLEV 0 SNEV 0 SV 0        | CVM 0 LV 0 MOVS2F 0 SEQSV 0 SGTSV 0 SLTSV 0 SUBSV 0 SVI 0 |  |  |  |  |  |
| Número total de<br>Número total de                                                | operaciones<br>ciclos                                                    | = 325<br>= 565                                                |                                                           |  |  |  |  |  |

Sabiendo que el sistema DLX tiene 32 registros, por lo tanto al trabajar en doble precisión (8bytes) solo disponemos de 16 registros dobles. Al trabajar con vectores de 64 componentes y tener dos vectores (Vector1 y Vector2) tenemos un total de 124 componentes por lo que el mejor factor de desenrollado del código seria de 16, lo cual es 124/8=16 iteraciones. Usamos 8 registros en coma flotante, doble, para cargar 4 datos de cada unos de los vectores, utilizamos 4 registros mas para guardar los resultados de las multiplicaciones y un último registro para guardar el resultado final dado que el enunciado pide el producto escalar de los dos vectores.

2.- Aplicar desenrollado y reordenación a un bucle que analiza un vector A de 77 componentes y pone un 1 en cada componente de otro vector B si la componente correspondiente de A tiene valor 0 y un 0 en cualquier otro caso. Analizar el desenrollado óptimo del bucle.

```
vectora:
.text
ini:
          addi
                   r1,r0,77 ;
          add
                   r2,r0,r0 ;
bucle:
                   r12.vectora(r2);
r13.vectora+4(r2)
r14.vectora+8(r2)
r15.vectora+12(r2)
r16.vectora+16(r2)
r17.vectora+20(r2)
r18.vectora+24(r8)
          lw
          lw
          lw
                   r19,r12,#0
r20,r13,#0
r21,r14,#0
r22,r15,#0
r23,r16,#0
r24,r17,#0
          seq
          seq
          seq
          seq
          seq
          seq
          seq
                   r25,r18,#0
                   r1,r1,7
          sub
                    vectorb(r2),r19
          sw
                   vectorb(r2),r19
vectorb+4(r2),r20
vectorb+8(r2),r21
vectorb+12(r2),r22
vectorb+16(r2),r23
vectorb+20(r2),r24
vectorb+24(r2),r25
          SW
          sw
          SW
         addi
                   r2,r2,28;
                   r1.bucle :
         bnez
          nop
          trap
                    #6
```

#### HARDWARE:

\_\_\_\_\_

Memoria: 65536 bytes, distribuida en 16 bancos.

Unidades escalares en Coma Flotante

1 unidad(es) de suma/resta, latencia = 2 ciclos 1 unidad(es) de división, latencia = 19 ciclos 1 unidad(es) de multiplicación, latencia = 5 ciclos

Unidades vectoriales

1 unidad(es) de suma/resta, latencia = 6 ciclos 1 unidad(es) de división, latencia = 20 ciclos 1 unidad(es) de multiplicación, latencia = 7 ciclos 1 unidad(es) de carga/almac., latencia = 12 ciclos 1 unidad(es) logica(s), latencia = 1 ciclos

2/1 puertos de lectura/escritura en los regs. vectoriales

#### CONTADORES DE CICLOS:

\_\_\_\_\_

Ciclos de parada por dependencias:

Entre instr. escalares = 0 Entre instr. de coma flotante = 0 Entre instr. vectoriales = 0

Tiempo de ejecución del programa = 278 ciclos

#### INSTRUCCIONES DE SALTO:

\_\_\_\_\_

Total 11, tomados 10 (90.91%), no tomados 1 (9.09%)

vectorb+0x9c: vectorb: vectorb+0xa0: vectorb+0x4: 0 vectorb+0xa4: 0 vectorb+0x8: Π vectorb+0xa8: vectorb+0xc: vectorb+0x10: vectorb+0xac: 0 vectorb+0xb0: 1 vectorb+0x14: 0 vectorb+0xb4: vectorb+0x18: 0 vectorb+0x1c: 0 vectorb+0xb8: 0 vectorb+0x20: vectorb+0xbc: 0 0 vectorb+0x24: vectorb+0xc0: 1 vectorb+0x28: 0 vectorb+0xc4: 1 0 vectorb+0x2c: Π vectorb+0xc8: Π vectorb+0x30: vectorb+0xcc: 0 vectorb+0x34: 0 vectorb+0xd0: 0 vectorb+0x38: 1 0 vectorb+0xd4: vectorb+0x3c: 0 vectorb+0xd8: 1 vectorb+0x40: 0 vectorb+0xdc: 0 vectorb+0x44: 0 vectorb+0xe0:vectorb+0x48: 0 0 vectorb+0xe4: vectorb+0x4c: 0 vectorb+0xe8: 0 vectorb+0x50: vectorb+0xec: 1 vectorb+0x54: vectorb+0xf0: 0 vectorb+0x58: vectorb+0xf4: vectorb+0x5c: 0 vectorb+0xf8: vectorb+0x60: 1 0 vectorb+0xfc vectorb+0x64: vectorb+0x100: 1 0 vectorb+0x68: 0 vectorb+0x104: vectorb+0x6c: n vectorb+0x108: 0 vectorb+0x70: 0 vectorb+0x10c: 0 vectorb+0x74: 1 vectorb+0x110: vectorb+0x78: vectorb+0x114: 0 vectorb+0x7c: Π vectorb+0x118: 0 vectorb+0x80: vectorb+0x11c: Π vectorb+0x84: 0 vectorb+0x120: Ω vectorb+0x88: vectorb+0x124: 0 vectorb+0x8c: 0 vectorb+0x128: vectorb+0x90: vectorb+0x12c: vectorb+0x94:  $\bar{0}$  vectorb+0x130: vectorb+0x98:

En este caso el factor de desenrollado del bucle es de 7, 77/7=11 iteraciones, utilizamos 7 registros para almacenar 7 valores del vector, utilizamos el comando **seq** para poner a 1 los componentes del vector b si la componentes correspondiente de a tiene valor 0, y 0 en el caso contrario. Guardamos los resultados obtenidos en el vector b.

### 3.- Aplicar desenrollado y reordenación a un bucle que calcula la suma de las componentes de un vector A de 100 componentes.

```
.data
vector1:
                   .word 1,1,1,1,1,1,1,1,1,1
                    .word 1,1,1,1,1,1,1,1,1,1
                    .word 1,1,1,1,1,1,1,1,1,1
                   .word 1,1,1,1,1,1,1,1,1,1
                   .word 1,1,1,1,1,1,1,1,1,1
                   .word 1,1,1,1,1,1,1,1,1,1
                   .word 1,1,1,1,1,1,1,1,1,1
                   .word 1,1,1,1,1,1,1,1,1,1
                   .word 1,1,1,1,1,1,1,1,1,1
                   .word 1,1,1,1,1,1,1,1,1,1
                   .word 0
resultado:
.text
                   addi r1, r0, #10
ini:
                   addi r2, r0, #0
                   lw r12, vector1(r2)
bucle:
                   lw r13, vector1+4(r2)
                   lw r14, vector1+8(r2)
lw r15, vector1+12(r2)
                   lw r16, vector1+16(r2)
                   lw r17, vector1+20(r2)
lw r18, vector1+24(r2)
lw r19, vector1+28(r2)
                   lw r20, vector1+32(r2)
                   lw r21, vector1+36(r2)
lw r22, vector1+40(r2)
                   subi r1, r1, #1
                   add r23, r23, r12
                   add r23, r23, r13
add r23, r23, r14
                   add r23, r23, r15
                   add r23, r23, r16
                   add r23, r23, r17
add r23, r23, r18
                                    r18
                   add r23, r23, r19
                   add r23, r23, r20
                   add r23, r23, r21
                   bnez r1, bucle
                   sw resultado(r0), r23
                   addi r2, r2, #40
trap #6
```

#### HARDWARE:

\_\_\_\_\_

Memoria: 65536 bytes, distribuida en 16 bancos.

Unidades escalares en Coma Flotante

1 unidad(es) de suma/resta, latencia = 2 ciclos 1 unidad(es) de división, latencia = 19 ciclos 1 unidad(es) de multiplicación, latencia = 5 ciclos

Unidades vectoriales

1 unidad(es) de suma/resta, latencia = 6 ciclos 1 unidad(es) de división, latencia = 20 ciclos 1 unidad(es) de multiplicación, latencia = 7 ciclos 1 unidad(es) de carga/almac., latencia = 12 ciclos 1 unidad(es) logica(s), latencia = 1 ciclos

2/1 puertos de lectura/escritura en los regs. vectoriales

#### CONTADORES DE CICLOS:

Ciclos de parada por dependencias:

Entre instr. escalares = 0 Entre instr. de coma flotante = 0 Entre instr. vectoriales = 0

Tiempo de ejecución del programa = 244 ciclos

#### INSTRUCCIONES DE SALTO:

\_\_\_\_\_

Total 10, tomados 9 (90.00%), no tomados 1 (10.00%)

### ExaminarOT(resultado 1d ) - Exaot.tmp

resultado: 100

Para este ejercicio el factor de desenrollado es de 10 , lo que es 100/10=10, almacenamos las 10 primeras componentes en los registros, para después ir realizando la suma de una en una hasta completar el ciclo y guardar el resultado en el vector resultado.