#### **Memoria TOP SYSTEM**

En este apartado se crea el modulo top\_system en el cual esta incluido el modulo cnt\_epp, con este modulo se pretende simular completamente la funcionalidad de dicho componente y una vez verificado se volcara a la placa para su comprobación final.

Las entradas y salidas de este apartado son las citadas a continuación ademas se especifica el tipo de dato que son y si son de entrada o de salida:

```
CLK : in std_logic;

RST : in std_logic;

ASTRB : in std_logic;

DSTRB : in std_logic;

DATA : inout std_logic_vector(7 downto 0);

PWRITE : in std_logic;

PWAIT : out std_logic;

SWITCHES_I : in std_logic_vector(7 downto 0);

PSH_BUTTON:in std_logic;

LEDS_O : out std_logic_vector (7 downto 0));
```

Señales auxiliares utilizadas en el programa para poder realizar las interconexiones entre las distintas partes del los componentes:

```
signal DIR ,DIR_REG, DATO, DATO_REG, DATO_RD : std_logic_vector (7 downto 0); signal DIR_VLD, DATO_VLD, CE_RD : std_logic;
```

Se ha de especificar el componente que hemos utilizado dentro del sistema para poder usarlo de no ser así el sistema no funcionara.

Para su implementación dentro del archivo adjunto entregado por el profesor se ha de realizar el circuito descrito en la imagen adjunta a continuación.

Los dos circuitos con? Corresponden a lo descrito en el siguiente apartado:

- El bloque controlado con la señal *PSH\_BUTTON* permite seleccionar que información se visualiza en los LEDS de forma que con un nivel bajo se selecciona la dirección registrada y con un alto el dato registrado.
- El bloque al que tiene conectado los 8 switches de la placa (puerto *SWITCHES\_I*) deberá llevarlos a la entrada *DATO\_RD* del componente *cnt\_epp* cuando se realice un ciclo de lectura en la posición 32HEX.



### Circuitos Digitales con explicación

Presente en: top\_system

**Función**: Su funcionamiento es el de elegir una de las dos entradas y pasarla a los leds para ello se utiliza el botón psh button en cual selecciona a nivel bajo la dirección y a nivel alto el dato



Presente en: top system

**Función**: Su función es la de almacenar en su salida el contenido de la entrada ya sea DATO o DIR, estos se consigue cuando se realiza un pulso de reloj y CE esta activo para cada uno de ello (DIR\_VLD o DATO\_VLD), al cumplirse esta condición se almacena en la salida el contenido de ese momento en la entrada permaneciendo ahí hasta la próxima vez que se cumpla la condición.



Presente en: top system

**Función**: La finalidad de este circuito es la de transferir el contenido de SWITCHES\_I a DATO\_RD cuando se cumpla la condición y durante cierto periodo de tiempo, para ello primero ha de cumplir que en DIR se encuentre el valor x"32" para que pueda continuar, de ser así si la señal CD\_RD esta activa entonces permite el paso del contenido de SWITCHES\_I para que sea copiado en DATO\_RD, si no se cumplen las condiciones anteriores se transmite la señal aux que contiene "00000000" como información.



#### **Top System Code**

```
library ieee;
use ieee.std logic 1164.all;
entity top system1 is
 port(
          : in std logic;
  CLK
       : in std logic;
  RST
  ASTRB : in std logic;
  DSTRB : in std logic;
          : inout std logic vector(7 downto 0);
  DATA
  PWRITE : in std logic;
  PWAIT : out std logic;
  SWITCHES_I : in std logic vector(7 downto 0);
  PSH BUTTON: in std logic;
  LEDS O : out std logic vector (7 downto 0));
end top system1;
architecture rtl of top system1 is
signal DIR, DIR REG, DATO, DATO REG, DATO RD : std logic vector (7 downto 0);
 signal DIR VLD, DATO VLD, CE RD: std logic;
begin -- rtl
 DUT: entity work.cnt epp
  port map (
   CLK
          => CLK,
   RST => RST,
   ASTRB => ASTRB,
   DSTRB => DSTRB,
   DATA => DATA,
   PWRITE => PWRITE,
   PWAIT => PWAIT,
   DATO RD => DATO RD,
   CE RD \Rightarrow CE RD,
   DIR => DIR,
   DIR VLD => DIR VLD,
   DATO \Rightarrow DATO,
   DATO VLD => DATO VLD);
 --DIR REG biestabale que almacena la información de la dir cada DIR VLD
 process (CLK, RST)
 begin
 if RST='0' then
   DIR REG \leq (others \Rightarrow '0');
 elsif (CLK'event and CLK='1') then
   if DIR VLD = '1' then
    DIR REG <= DIR;
   end if:
 end if;
 end process;
```

```
--DATO REG biestable que almacena la información de la dir cada DATO REG
 process (CLK, RST)
 begin
 if RST='0' then
   DATO REG \leq (others \Rightarrow '0');
 elsif (CLK'event and CLK='1') then
   if DATO VLD = '1' then
     DATO REG <= DATO;
   end if;
 end if;
 end process;
--Multiplexor que en función de el estado de PSH BUTTON elige DATO REG o DIR REG
LEDS O <= DATO REG WHEN PSH BUTTON ='1' ELSE DIR REG;
 -- Transfiere el contenido de SWITCHES_I a DATO_RD cuando es el ciclo de lectura x32
 process (DIR, CE RD, SWITCHES I) is
 begin
  if DIR=x"32" and CE RD='1' then
   DATO RD <= SWITCHES I;
   DATO RD \leq (others \Rightarrow '0');
  end if;
 end process;
end rtl;
```

#### **TestBench**

Una vez creado el código en base a los circuitos digitales que queremos implementar, pasamos a la creación del testbench de este apartado, para verificar su correcto funcionamiento para ello creamos el archivo top\_system\_tb en el cual implementamos toda la lógica necesaria para poder simular el comportamiento del componente, hemos de incluir el archivo epp\_device para poder probar correctamente su funcionamiento, el archivo cnt\_epp no es necesario declararlo ya que esta incluido en el propio top\_system.

En el archivo epp\_device se ha forzado la dir x"32" para verificar una de sus funciones no se añade el código ya que es el mismo que en el apartado cnt\_epp

El código TestBench con todos los datos seria el citado a continuación:

```
library ieee;
use ieee.std logic 1164.all;
        .....
entity top system1 tb is
end entity top system1 tb;
architecture top system1 of top system1 tb is
 -- component ports
 signal CLK : std logic := '0';
 signal RST : std logic := '0';
 signal ASTRB : std logic := '1';
 signal DSTRB : std logic := '1';
 signal DATA : std logic vector(7 downto 0);
 signal PWRITE : std logic := '1';
              : std logic;
 signal PWAIT
 signal SWITCHES I: std logic vector(7 downto 0) := x"30";
 signal PSH BUTTON: std logic:='0';
 signal LEDS O : std logic vector (7 downto 0);
begin -- architecture top system1
 -- component instantiation
 DUT: entity work.top system1
  port map (
   CLK
           => CLK
   RST
           => RST,
   ASTRB => ASTRB
   DSTRB => DSTRB.
   DATA => DATA
   PWRITE => PWRITE,
   PWAIT => PWAIT.
   SWITCHES I \Rightarrow SWITCHES I,
```

```
PSH_BUTTON => PSH_BUTTON,
LEDS_O => LEDS_O);

epp: entity work.epp_device
port map (

DATA => DATA,
PWRITE => PWRITE,
DSTRB => DSTRB,
ASTRB => ASTRB,
PWAIT => PWAIT);

PSH_BUTTON <= not PSH_BUTTON after 1000 ns;
-- clock generation
CLK <= not CLK after 5 ns;
RST <= '0', '1' after 25 ns;
```

end architecture top\_system1;

En el programa hemos de obtener algo parecido a lo mostrado en la imagen para que su funcionamiento sea el correcto.

```
top_system1_tb - top_system1 (top_system1_tb.vhd)

DUT - top_system1 - rtl (top_system1.vhd)

DUT - cnt_epp - rtl (cnt_epp.vhd)

pp - epp_device - sim (epp_device.vhd)
```

#### Simulación Funcional



Una vez analizados los datos obtenidos de las gráficas y comparados con los de la practica si los resultados son satisfactorios podemos continuar con el siguiente paso.

#### Simulación Temporal

Después de verificar que los ciclos son correctos pasamos a realizar la simulación temporal para ello seguimos los paso explicados en clase:

- Realizamos en el apartado de implementación el Post&Place and Route
- Cambiamos a la ventana de simulación
- Elegimos Post-Rute en el desplegable
- Chequeamos la síntesis del código
- Realizamos la simulación temporal en la cual se tienen en cuenta los retardos de las puertas lógicas y del resto de los componentes

Diagrama de simulación temporal con 3 ciclos de escritura y 1 de lectura:



Una vez analizados los datos obtenidos de las gráficas y comparados con los de la practica si los resultados son satisfactorios podemos continuar con el siguiente paso.

# Recursos Utilizados

| Slice Logic Utilization                | Used    | Available | Utilization                           |
|----------------------------------------|---------|-----------|---------------------------------------|
| Number of Slice Registers              |         | 6 54,576  | 1,00%                                 |
| Number used as Flip Flops              |         | 6         | ,                                     |
| Number used as Latches                 |         | 0         |                                       |
| Number used as Latch-thrus             |         | 0         |                                       |
| Number used as AND/OR logics           |         | 0         |                                       |
| Number of Slice LUTs                   | 3       | 6 27,288  | 1,00%                                 |
| Number used as logic                   |         | 8 27,288  | 1,00%                                 |
| Number using O6 output only            |         | 8         | ,                                     |
| Number using O5 output only            |         | 0         |                                       |
| Number using O5 and O6                 |         | 0         |                                       |
| Number used as ROM                     |         | 0         |                                       |
| Number used as Memory                  |         | 0 6,408   | 0,00%                                 |
| Number used exclusively as route-thrus |         | 8         | ,                                     |
| Number with same-slice register load   |         | 8         |                                       |
| Number with same-slice carry load      |         | 0         |                                       |
| Number with other load                 |         | 0         |                                       |
| Number of occupied Slices              | 1       | 4 6,822   | 1,00%                                 |
| Number of MUXCYs used                  |         | 0 13,644  | 0,00%                                 |
| Number of LUT Flip Flop pairs used     | 3       | 6         | ,                                     |
| Number with an unused Flip Flop        |         | 0 36      | 27,00%                                |
| Number with an unused LUT              |         | 0 36      |                                       |
| Number of fully used LUT-FF pairs      | 2       | 6 36      | · · · · · · · · · · · · · · · · · · · |
| Number of unique control sets          |         | 3         | ,                                     |
| Number of slice register sites lost    |         |           |                                       |
| to control set restrictions            |         | 4 54,576  | 1,00%                                 |
| Number of bonded IOBs                  | 3       | 1 218     | 14,00%                                |
| Number of RAMB16BWERs                  |         | 0 116     | 0,00%                                 |
| Number of RAMB8BWERs                   |         | 0 232     | 0,00%                                 |
| Number of BUFIO2/BUFIO2_2CLKs          |         | 0 32      | 0,00%                                 |
| Number of BUFIO2FB/BUFIO2FB_2CLKs      |         | 0 32      | 0,00%                                 |
| Number of BUFG/BUFGMUXs                |         | 1 16      | 6,00%                                 |
| Number used as BUFGs                   |         | 1         |                                       |
| Number used as BUFGMUX                 |         | 0         |                                       |
| Number of DCM/DCM_CLKGENs              |         | 0 8       | 0,00%                                 |
| Number of ILOGIC2/ISERDES2s            |         | 0 376     | 0,00%                                 |
| Number of IODELAY2/IODRP2/IODRP2_MCBs  |         | 0 376     | 0,00%                                 |
| Number of OLOGIC2/OSERDES2s            |         | 0 376     | 0,00%                                 |
| Number of BSCANs                       |         | 0 4       | 0,00%                                 |
| Number of BUFHs                        |         | 0 256     | 0,00%                                 |
| Number of BUFPLLs                      |         | 0 8       | 0,00%                                 |
| Number of BUFPLL_MCBs                  |         | 0 4       | 0,00%                                 |
| Number of DSP48A1s                     |         | 0 58      | 0,00%                                 |
| Number of ICAPs                        |         | 0 1       | 0,00%                                 |
| Number of MCBs                         |         | 0 2       | 0,00%                                 |
| Number of PCILOGICSEs                  |         | 0 2       | 0,00%                                 |
| Number of PLL_ADVs                     |         | 0 4       | 0,00%                                 |
| Number of PMVs                         |         | 0 1       | 0,00%                                 |
| Number of STARTUPs                     |         | 0 1       | 0,00%                                 |
| Number of SUSPEND_SYNCs                |         | 0 1       | 0,00%                                 |
| Average Fanout of Non-Clock Nets       | 01/02/7 | 6         |                                       |

#### Generación del archivo a descargar en placa

Una vez comprobado que la simulación temporal es correcta pasamos a añadir al programa el archivo top\_system1.uucf en el cual se especifican cuales son los puertos que se usan y a que salida o entrada corresponden en la placa. Quedando igual que en la imagen.

Después generamos el archivo.bit el cual sera el descargado en la placa para su posterior testeo final



#### <u>Top\_system.ucf Code</u>

# NET "CLK" LOC = "L15"; # onBoard USB controller NET "ASTRB" LOC = "B9"; NET "DSTRB" LOC = "A9": NET "PWRITE" LOC = "C15"; NET "PWAIT" LOC = "F13"; NET "DATA<0>" LOC = "A2"; NET "DATA<1>" LOC = "D6": NET "DATA<2>" LOC = "C6"; NET "DATA<3>" LOC = "B3"; NET "DATA<4>" LOC = "A3"; NET "DATA<5>" LOC = "B4"; NET "DATA<6>" LOC = "A4"; NET "DATA<7>" LOC = "C5"; # onBoard Pushbuttons NET "PSH BUTTON" LOC = "F5"; NET "RST" LOC = "T15": # onBoard LEDS

## NET "PSH\_BUTTON" LOC = "F5" NET "RST" LOC = "T15"; # onBoard LEDS NET "LEDS\_O<0>" LOC = "U18"; NET "LEDS\_O<1>" LOC = "M14"; NET "LEDS\_O<2>" LOC = "N14"; NET "LEDS\_O<3>" LOC = "L14"; NET "LEDS\_O<4>" LOC = "M13"; NET "LEDS\_O<5>" LOC = "D4"; NET "LEDS\_O<6>" LOC = "P16"; NET "LEDS\_O<7>" LOC = "N12";

# # onBoard SWITCHES NET "SWITCHES\_I<0>" LOC = "A10"; NET "SWITCHES\_I<1>" LOC = "D14"; NET "SWITCHES\_I<2>" LOC = "C14"; NET "SWITCHES\_I<3>" LOC = "P15"; NET "SWITCHES\_I<4>" LOC = "P12"; NET "SWITCHES\_I<5>" LOC = "R5"; NET "SWITCHES\_I<6>" LOC = "T5"; NET "SWITCHES\_I<6>" LOC = "T5"; NET "SWITCHES\_I<7>" LOC = "E4";

#### Descarga y test en placa Top\_system

Para este apartado una vez generado el archivo .bit hemos de ir al ordenador del profesor en el cual se encuentra instalado el programa para volcar los datos a la placa para su posterior prueba.



En el programa cargamos en la parte de la izquierda las direcciones de donde queremos leer la información que en este caso la información se encuentra almacenada en los swich de la placa, pero solo puede ser leída si se elige la dirección x32 el resto no leen nada

En el caso de la imagen superior cuando leemos la dirección x32 mostrada en los leds nos muestra el contenido de los swich que es x5A



Y en la parte de la derecha podemos insertar una dirección de escritura la cual se mostrara en los leds cuando se pulse el botón que se a definido para alternar la información entre la dirección de lectura y la de escritura en este caso la dirección introducida es xF0.

