### REALIZZAZIONE DI SISTEMI DI ELABORAZIONE NUMERICA DEI SEGNALI

#### CARATTERISTICHE DEGLI ALGORITMI E DEI SISTEMI DI ELABORAZIONE NUMERICA DEI SEGNALI

Operazione tipica dei sistemi di elaborazione numerica dei segnali: somma di prodotti

FIR - Convoluzione discreta

IIR - Equazione alle differenze

**DFT - Dalla definizione** 

FFT - Farfalla

- Caratteristiche tipiche (che in particolare li differenziano dagli algoritmi e sistemi generali di elaborazione dei dati)
  - Necessità di molti calcoli di tipo ripetitivo e limitato
  - Indipendenza dai dati del tipo di operazioni da eseguire (tipic. no 'if')
  - Esecuzione in tempo reale, in modo da produrre il risultato prima della disponibilità dei dati successivi

Di conseguenza, anche se un calcolatore "general purpose" può essere impiegato per realizzare sistemi di elaborazione numerica dei segnali (per esempio nella loro simulazione o in fase di progetto e di messa a punto), <u>è più adatto l'impiego di architetture HW/SW specifiche</u>

#### ELEMENTI DI VALUTAZIONE DELLA COMPLESSITA' REALIZZATIVA



- Parametri per la valutazione della complessità
- f<sub>c</sub>, frequenza di campionamento
- M, numero di moltiplicazione (reali) per campione di uscita
- A, numero di addizioni (reali) per campione di uscita
- B<sub>i</sub>, numero di bit dei campioni di ingresso
- B<sub>u</sub>, numero di bit dei campioni in uscita
- B<sub>c</sub>, numero di bit dei coefficienti
- B<sub>m</sub>, numero di bit dei risultati intermedi
- N<sub>c</sub>, numero dei coefficienti
- N<sub>m</sub>, numero delle celle di ritardo (memorie)

- Scelta degli operatori elementari
- L'unità aritmetica deve essere capace di eseguire almeno:

Mf<sub>c</sub> moltiplicazioni/s

Af<sub>c</sub> addizioni/s

 Le memorie devono avere una capacità di almeno:

N<sub>c</sub> B<sub>c</sub> bit per i coefficienti

N<sub>m</sub> B<sub>m</sub> bit per i risultati intermedi

#### Moltiplicatore parallelo



f <sub>CLK</sub> moltiplicazioni/s

#### **MAC** (Multiplier - Accumulator)

In un ciclo esegue il prodotto di due numeri e lo somma al contenuto della sua memoria.

Particolarmente adatti per realizzare somme di prodotti (dopo I cicli con I n. tot. di somme di prodotti)



#### <u>Memorie</u>

Coefficienti (fissi): ROM, PROM, EPROM

Risultati: RAM, Registri a scorrimento

Tempi di accesso: Compatibili con le

operazioni di lettura,

scrittura e trasferimento

eseguite dall'algoritmo

#### Circuiti ausiliari

**Arrotondamento:** 

si somma un "1" nella posizione del primo bit da eliminare e si tronca il risultato

Circuiti di controllo:

porte logiche, flip-flop, contatori, registri

# DIGITAL SIGNAL PROCESSOR (DSP)

Possono essere considerati dei microprocessori con un'architettura HW/SW particolarmente adatta alla realizzazione degli algoritmi e sistemi di elaborazione numerica dei segnali. Esistono con aritmetica in virgola fissa e in virgola mobile.

#### **Architettura Harvard**



 Separazione memoria programma, memoria dati e memoria coefficienti

- Contemporaneamente:
  - esecuzione istruzione
  - caricamento e decodifica istruzione successiva
  - operazione di I/O (quando necessaria)

# PARAMETRI PER LA VALUTAZIONE DELLA COMPLESSITA' REALIZZATIVA

#### Parametri primari

- Numero di moltiplicazioni al secondo
- Numero di addizioni al secondo

#### Parametri secondari

- Dimensione delle memorie
- Complessità circuiteria di controllo (più difficile da valutare quantitativamente prima della realizzazione)

# Obiettivo: scegliere algoritmo e architettura di sistema con la minore complessità

#### **Osservazione**

I parametri precedenti sono significativi per realizzazioni HW a componenti discreti e HW/SW (DSP).

Per realizzazioni specifiche (ASIC-Application Specific Integrated Circuit) mediante circuiti VLSI (Very Large Scale Integration) sono importanti anche altre considerazioni come: modularità, quantità e lunghezza delle interconnessioni, area silicio ecc.

# REALIZZAZIONE MEDIANTE ARITMETICA DISTRIBUITA

## Prendiamo come esempio una sezione IIR del II ordine

$$y(n) = a_0 x(n) + a_1 x(n-1) + a_2 x(n-2) - b_1 y(n-1) - b_2 y(n-2)$$

Ingresso e uscita rappresentati in virgola fissa, forma frazionaria e in complemento a 2 con B bit

$$x(n) = \sum_{i=0}^{B-1} 2^{-i} x_i(n)$$

con 
$$x_0(n) = 0$$
 o -1 a seconda del segno di  $x(n)$   
 $x_i(n) = 0$  o 1 per i  $\neq 0$ 

$$y(n) = \sum_{i=0}^{B-1} 2^{-i} [a_0 x_i(n) + a_1 x_i(n-1) + a_2 x_i(n-2) - b_1 y_i(n-1) - b_2 y_i(n-2)]$$

$$A_i$$

Le quantità  $A_i$  assumono  $2^5 = 32$  possibili valori. Possono essere rappresentate a  $B_{ij}$  bit.



E. Del Re - Elaborazione Numerica dei Segnali

- RS registri a scorrimento (B bit)
- Dati in forma seriale a partire dal bit meno significativo
- I bit di posto i-esimo sono l'indirizzo della cella di memoria che contiene il valore A<sub>i</sub>
- Le quantità A<sub>i</sub> sono traslate e accumulate all'uscita della memoria e dopo B operazioni è ottenuto y(n), quantizzato ai B bit

#### Clock del sistema: Bf<sub>c</sub>



E. Del Re - Elaborazione Numerica dei Segnali

- Ingresso seriale a B bit
- Uscita (seriale o parallela) a B<sub>u</sub> bit
- Parole della memoria a B<sub>11</sub> bit
- Memora di 2<sup>N</sup> celle di B<sub>u</sub> bit
- Fattore limitante: dimensione della memoria per valori di N medio-alti

#### **OBIETTIVO DI PROGETTO**

 Progettare e realizzare un sistema di ENS con la minore complessità realizzativa

#### Come?

- Scelta della f<sub>c</sub>
- Minimizzare la quantità di operazioni aritmetiche (in particolare le molt.)
- Ridurre la memoria necessaria