# QUESTION #1 (1 point) Vrai ou faux avec justifications

a) OSIntExit() est utilisé dans les interruptions matérielles alors que OSSched() est utilisé dans les interruptions logicielles. Les deux appellent OSPrioGetHighest() et OSIntCtxSw.

Faux OSIntCtxSw n'est pas appelée par OSSched()

b) Lorsqu'on utilise II=2 dans un accélérateur matériel conçu avec Vivado HLS, on doit s'attendre à diviser par 2 les ressources et la performance par rapport à II=1 atteint.

Vrai pour la performance mais pour les ressources je ne dirais pas toujours. Par exemple on a vu que pour 8 ou 16 bits il est préférable de contrôler les ressources avec ARRAY PARTITION block factor. Donc globalement Faux.

## **QUESTION #2 (6 points) Architecture RISC**

Soit la boucle de traitement suivante sur des doubles de 64 bits<sup>1</sup>:

```
for(i = 200; i > 3; i--)

AB[i] = A[4] * B[i] + A[3] * B[i-1] + A[2] * B[i-2] + A[1] * B[i-3] + A[0] * B[i-4]
```

Plus précisément, un vecteur A de dimension 5 parcourt un vecteur B de dimension 200 de gauche à droite et pour chaque position on effectue une multiplication/accumulation et on dépose le résultat dans le vecteur AB. Ici on ne traite pas les effets de bord donc le dernier calcul est sur l'indice 4 (résultat dans AB[4]).

Pour le traitement DLX, on a les assignations suivantes :

- 5 registres F0, F1, F2, F3 et F4 pour emmagasiner les valeurs de A[4] à A[0] respectivement (évite de relire le vecteur à chaque itération).
- 5 registres F10, F20, F30, F40 et F50 pour chaque résultat de multiplication,
- R4 est l'adresse de B
- 1 registre résultant F80 (initialement à 0) pour réaliser un multiplicateur/accumulateur.

Plutôt que de faire tour à tour des LD, MULTD et ADDD pour chaque multiplications/accumulations (donc 5 fois), voici le code DLX avec déjà quelques optimisations :

| 1  | L: | LD    | F80, #0       |
|----|----|-------|---------------|
| 2  |    | LD    | F10, 0(R4)    |
| 3  |    | LD    | F20, -8(R4)   |
| 4  |    | LD    | F30, -16(R4)  |
| 5  |    | LD    | F40, -24(R4)  |
| 6  |    | LD    | F50, -32(R4)  |
| 7  |    | MULTD | F10, F10, F0  |
| 8  |    | MULTD | F20, F20, F1  |
| 9  |    | MULTD | F30, F30, F2  |
| 10 |    | MULTD | F40, F40, F3  |
| 11 |    | MULTD | F50, F50, F4  |
| 12 |    | ADDD  | F80, F80, F10 |
| 13 |    | ADDD  | F81, F80, F20 |
| 14 |    | ADDD  | F80, F80, F30 |
| 15 |    | ADDD  | F80, F80, F40 |
| 16 |    | ADDD  | F80, F80, F50 |
| 17 |    | SD    | 4000(R4), F80 |
| 18 |    | SUBI  | R4, R4, #8    |
| 19 |    | SEQI  | R5, R4, #32   |
| 20 |    | BEQZ  | R5, L         |
|    | 1  |       |               |

Figure 2.1

<sup>1</sup> Ce n'était pas demandé dans l'examen, mais voir page 5 pour une illustration de l'algorithme...

a) (1 pt) La figure suivante (fig. 2.2) présente l'exécution pour les 11 premières instructions DLX. On observe qu'il n'y aucune suspension du pipeline. Expliquez l'avantage de cette optimisation de code en comparant avec l'approche conventionnelle qui aurait été de faire des LD, ADD et MULT pour 5 multiplications.

| ## |    | Instructions       | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 |
|----|----|--------------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| 1  | L: | LD F80, #0         | LI | DI | EX | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 2  |    | LD F10, 0(R4)      |    | LI | DI | EX | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 3  |    | LD F20, -8(R4)     |    |    | LI | DI | EX | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |
| 4  |    | LD F30, -16(R4)    |    |    |    | LI | DI | EX | ME | ER |    |    |    |    |    |    |    |    |    |    |    |
| 5  |    | LD F40, -24(R4)    |    |    |    |    | LI | DI | EX | ME | ER |    |    |    |    |    |    |    |    |    |    |
| 6  |    | LD F50, -32(R4)    |    |    |    |    |    | LI | DI | EX | ME | ER |    |    |    |    |    |    |    |    |    |
| 7  |    | MULTD F10, F10, F0 |    |    |    |    |    |    | LI | DI | E1 | E2 | E3 | E4 | E5 | ME | ER |    |    |    |    |
| 8  |    | MULTD F20, F20, F1 |    |    |    |    |    |    |    | LI | DI | E1 | E2 | E3 | E4 | E5 | ME | ER |    |    |    |
| 9  |    | MULTD F30, F30, F2 |    |    |    |    |    |    |    |    | LI | DI | E1 | E2 | E3 | E4 | E5 | ME | ER |    |    |
| 10 |    | MULTD F40, F40, F3 |    |    |    |    |    |    |    |    |    | LI | DI | E1 | E2 | ЕЗ | E4 | E5 | ME | ER |    |
| 11 |    | MULTD F50, F50, F4 |    |    |    |    |    |    |    |    |    |    | LI | DI | E1 | E2 | ЕЗ | E4 | E5 | ME | ER |

Figure 2.2 Pipeline pour les 11 premières instructions.

Les suspensions sont par du code qui doit se faire anyway...

- b) (1.75 pt) Complétez la figure 2.3 de la page suivante pour le reste des instructions (instructions 12 à 20) de la figure 2.1 et donnez le nombre d'instructions pour 1 itération de la boucle de code de cette même figure.
- c) (1.75 pt) Plutôt que de faire une accumulation itérative sur 1 seul registre (dans R80), on aurait pu utiliser un arbre binaire de sommation avec 2 registres R80 et R81 comme le montre la figure 2.4. Complétez la figure 2.5 de la page suivante pour le reste des instructions (instructions 12 à 20) de la figure 2.1 et donnez le nombre d'instructions pour 1 itération de la boucle de code de cette même figure. Ne pas oublier qu'une instruction s'ajoute entre les lignes 1 et 2 qui serait LD F81, #0.



Figure 2.4 Arbre binaire de sommation

| ## | Instructions       | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 32 | 33 | 34 | 35 | 36 |
|----|--------------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| 12 | ADDD F80, F80, F10 | LI | DI | E1 | E2 | ЕЗ | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 13 | ADDD F80, F80, F20 |    | LI | DI | SU | SU | E1 | E2 | E3 | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 14 | ADDD F80, F80, F30 |    |    | LI | SU | SU | DI | SU | SU | E1 | E2 | E3 | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |
| 15 | ADDD F80, F80, F40 |    |    |    |    |    | LI | SU | SU | DI | SU | SU | E1 | E2 | E3 | ME | ER |    |    |    |    |    |    |    |    |    |
| 16 | ADDD F80, F80, F50 |    |    |    |    |    |    |    |    | LI | SU | SU | DI | SU | SU | E1 | E2 | ЕЗ | ME | ER |    |    |    |    |    |    |
| 17 | SD 4000(R4), F80   |    |    |    |    |    |    |    |    |    |    |    | LI | SU | SU | DI | EX | SU | SU | ME |    |    |    |    |    |    |
| 18 | SUBI R4, R4, #8    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | LI | DI | SU | SU | EX | ME | ER |    |    |    |    |
| 19 | SEQ R5, R4, #32    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | LI | SU | SU | DI | EX | ME | ER |    |    |    |
| 20 | BEQZ R5, L         |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | LI | SU | SU | LI |    |    |    |
| 21 |                    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |

Figure 2.3 Accumulation itérative sur 1 registre et branchement. À compléter.

| ## | Instructions       | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 32 | 33 | 34 | 35 | 36 |
|----|--------------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| 12 | ADDD F80, F80, F10 | LI | DI | E1 | E2 | ЕЗ | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 13 | ADDD F81, F81, F40 |    | LI | DI | E1 | E2 | ЕЗ | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 14 | ADDD F80, F80, F20 |    |    | LI | DI | SU | E1 | E2 | E3 | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 15 | ADDD F81, F81, F50 |    |    |    | LI | SU | DI | E1 | E2 | E3 | ME | ER | E1 |    |    |    |    |    |    |    |    |    |    |    |    |    |
| 16 | ADDD F80, F80, F30 |    |    |    |    |    | LI | DI | SU | E1 | E2 | E3 | ME | ER |    |    |    |    |    |    |    |    |    |    |    |    |
| 17 | ADDD F80, F80, F81 |    |    |    |    |    |    | LI | SU | DI | E1 | E2 | ЕЗ | ME | ER |    |    |    |    |    |    |    |    |    |    |    |
| 18 | SD 4000(R4), F80   |    |    |    |    |    |    |    |    | LI | DI | EX | SU | SU | ME |    |    |    |    |    |    |    |    |    |    |    |
| 19 | SUBI R4, R4, #8    |    |    |    |    |    |    |    |    |    | LI | DI | SU | SU | EX | ME | ER |    |    |    |    |    |    |    |    |    |
| 20 | SEQ R5, R4, #32    |    |    |    |    |    |    |    |    |    |    | LI | SU | SU | DI | EX | ME | ER |    |    |    |    |    |    |    |    |
| 21 | BEQZ R5, L         |    |    |    |    |    |    |    |    |    |    |    |    |    | LI | SU | SU | LI |    |    |    |    |    |    |    |    |
| 22 |                    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |

Figure 2.5 Accumulation avec arbre binaire de sommation. À compléter

On voit qu'en b) on a besoin de 32 instructions alors qu'en c) on a besoin de 27 instructions

- d) (1.5 pts) On suppose maintenant un processeur similaire au Cortex A9 superscalaire (M5) tel que vous avez sur le SoC de votre carte PYNQ Z2 (Processing Subsystem) avec les caractéristiques suivantes :
  - 2 chargements et décodage d'instructions à la fois
  - 2 unités entières du type ALU (pour instructions comme SUBI, SEQI, BNEQ),
  - 2 unités de load/store (LD et SD) et
  - 2 unités point flottantes (FP/Neon) capables de faire 2 opérations similaires (ADDD, MULTD, DIVD, etc.) sur des mots de 64 bits.

Complétez la figure 2.6, en assignant chaque opération de la figure 2.1 à un cycle, pour ainsi accélérer encore davantage par rapport à b) et c). Si cela est plus rapide, utilisez l'arbre binaire de sommation. Utilisez des flèches pour montrer les dépendances. Si parfois des suspensions sont requises tentez de les remplacer par du code utile, sinon indiquez-les avec SU. Finalement, donnez le nombre de cycles que prendra l'exécution complète et comparez l'accélération par rapport à b).

# Illustration du calcul de la fig 2.1 :



Notez que cette fonctionnalité est celle d'un filtre FIR sauf qu'ici au lieu d'avoir 5 coefficients dans des registres, on les a dans le vecteur A.

| Cycle | LD/SD1           | LD/SD2          | Entier1         | Entier2  | FP1/Neon1          | FP2/Neon2          |
|-------|------------------|-----------------|-----------------|----------|--------------------|--------------------|
| 1 L1  | LD F80, #0       |                 |                 |          |                    |                    |
| 0     | LD F10, 0(R4)    | LD F40, -24(R4) |                 |          |                    |                    |
| 2     | i i              |                 |                 |          |                    |                    |
| 3     | LD F20, -8(R4)   | LD F50, -32(R4) |                 |          |                    |                    |
| 4     | LD F30, -16(R4)  |                 |                 |          | MULTD F10, F10, F0 | MULTD F40, F40, F3 |
| 5     |                  |                 |                 |          | MULTD F20, F20, F1 | MULTD F50, F50, F4 |
| 6     |                  |                 |                 |          | MULTD F30, F30, F2 |                    |
| 7     |                  |                 |                 |          | SU                 | SU                 |
| 8     |                  |                 |                 |          | SU                 | SU                 |
| 9     |                  |                 |                 | •        | ADDD F80, F80, F10 | ADDD F81, F81, F40 |
| 10    |                  |                 |                 |          | SU                 | SU                 |
| 11    |                  |                 |                 | 1        | SU                 | SU                 |
| 12    |                  |                 |                 | •        | ADDD F80, F80, F20 | ADDD F81, F81, F50 |
| 13    |                  |                 |                 |          | SU                 |                    |
| 14    |                  |                 |                 | <b>.</b> | SU                 |                    |
| 15    |                  |                 |                 |          | ADDD F80, F80, F30 |                    |
| 16    |                  |                 |                 |          | SU                 |                    |
| 17    |                  |                 |                 | <b>\</b> | SU                 |                    |
| 18    |                  |                 |                 |          | ADDD F80, F80, F81 |                    |
| 19    |                  |                 |                 |          |                    |                    |
| 20    |                  | 4               |                 |          |                    |                    |
| 21    | SD 4000(R4), F80 |                 |                 |          |                    |                    |
| 22    |                  |                 | SUBI R4, R4, #8 |          |                    |                    |
| 23    |                  |                 | SEQ R5, R4, #32 |          |                    |                    |
| 24    |                  |                 | BEQZ R5, L      |          |                    |                    |

Figure 2.6 À compléter

On a 24 cycles par itération, pourquoi un gain aussi modeste par rapport à c)? Les SU font mal pour l'arbre d'addition. On aurait eu un plus grand gain avec un arbre binaire de sommation de p.e. 16 ou 32 plutôt que 5. Les additions en parallèle auraient pu remplir efficacement les SU.

## QUESTION #3 (4 points) HLS pragma

Soit l'application vectorielle sur le float 64 bits de la figure 3.1 similaire à celle de la question 2 et que l'on souhaite cette fois synthétiser dans l'outil HLS Vivado:

```
8 typedef float mat_type;
10 int const DIM1 = 5;
11 int const DIM2 = 200;
13@void mmult hw (mat type A[DIM1], mat type B[DIM2], mat type AB[DIM2])
14 {
15
       mat type temp;
       L1:for (int ia = DIM2; ia > DIM1-1; --ia) {
16
17
           mat_type sum = 0;
18
19
           L2:for (int ib = 0; ib < DIM1; ++ib)
               sum = sum + A[ib] * B[ia-ib];
20
21
22
           AB[ia] = sum;
23
           };
24
25
       return;
26 };
```

Figure 3.1 Voir aussi le schéma page 5

- a) (1 pt) Si on exécute ce code sans aucun pragma, estimez le nombre de DSP requis et le nombre de cycles requis sachant qu'une multiplication/accumulation demande 5 DSP en ressources et demande 11 cycles en temps d'exécution. Expliquez le calcul de vos estimations. Avons-nous bien une complexité de O(N\*M) où N = DIM1 et M=DIM2 ?
- b) (2 pts) Expliquez comment avec l'aide de pragma on peut faire passer la complexité
  à O(M). Décrivez ce(s) pragma et leur position dans le code (entre quelles lignes).
   Estimez le nombre de DSP et de BRAM requis et le nombre de cycles.
- c) (1 pt) Proposez une approche qui offrirait la même complexité que b) en termes du nombre de cycles d'exécution sans l'utilisation de DSP48E, sachant qu'il existe en librairie des additionneurs/soustracteurs (FAddSup\_nodsp) et multiplieurs (FMul\_nodsp) conçus à partir de FF et LUT.

a)

## **■ Summary**

| Name            | BRAM_18K | DSP48E | FF     | LUT   |
|-----------------|----------|--------|--------|-------|
| DSP             | -        | -      | -      | -     |
| Expression      | -        | -      | 0      | 62    |
| FIFO            | -        |        | -      | -     |
| Instance        | -        | 5      | 348    | 711   |
| Memory          | -        |        | -      | -     |
| Multiplexer     | -        | -      | -      | 86    |
| Register        | -        | -      | 123    | -     |
| Total           | 0        | 5      | 471    | 859   |
| Available       | 280      | 220    | 106400 | 53200 |
| Utilization (%) | 0        | 2      | ~0     | 1     |

## **■ Summary**

|   | Late  | ency  | Inte  | rval  |      |
|---|-------|-------|-------|-------|------|
|   | min   | max   | min   | max   | Type |
| ĺ | 11173 | 11173 | 11173 | 11173 | none |

### □ Detail

## **■ Instance**

## **□** Loop

|           | Late  | ency  |                   | Initiation I | nterval |            |           |
|-----------|-------|-------|-------------------|--------------|---------|------------|-----------|
| Loop Name | min   | max   | Iteration Latency | achieved     | target  | Trip Count | Pipelined |
| - L1      | 11172 | 11172 | 57                | -            | -       | 196        | no        |
| + L2      | 55    | 55    | 11                | -            | -       | 5          | no        |

Notez que  $55 \times 196 = 10780$  était la réponse attendue (ici HLS Vivado estime un petit overhead i.e. 57 au lieu de 55 de traitement de boucle...). On a donc  $5 \times DIM1 \times DIM2 = 5 \times 11 \times 196$  et on a bien une complexité de  $O(M \times N)$ .

# b) Page suivante

mat\_type
DIM1
DIM2
mmult\_hw
A
% HLS ARRAY\_PARTITION variable=A complete dim=1
B
% HLS ARRAY\_PARTITION variable=B complete dim=1
AB
\*\* L1
% HLS PIPELINE II=1
\*\* L2

P.S. dim = 0 fonctionne aussi car on a ici un vecteur... Dans les 2 cas (dim = 1 ou 0) on passe de vecteurs à des registres

| Name            | BRAM_18K | DSP48E | FF     | LUT   |
|-----------------|----------|--------|--------|-------|
| DSP             | -        | -      | -      | -     |
| Expression      | -        | -      | 0      | 29256 |
| FIFO            | -        |        | -      | -     |
| Instance        | -        | 25     | 1740   | 3555  |
| Memory          | -        | -      | -      | -     |
| Multiplexer     | -        | -      | -      | 910   |
| Register        | 0        | -      | 2386   | 416   |
| Total           | 0        | 25     | 4126   | 34137 |
| Available       | 280      | 220    | 106400 | 53200 |
| Utilization (%) | 0        | 11     | 3      | 64    |

### **□** Loop

|           | Late | ency |                   |   | Initiation I | nterval |        |      |           |
|-----------|------|------|-------------------|---|--------------|---------|--------|------|-----------|
| Loop Name | min  | max  | Iteration Latence | y | achieved     | target  | Trip C | ount | Pipelined |
| - L1      | 232  | 232  | 38                | 8 | 1            | 1       |        | 196  | yes       |

Notez qu'on ne voit pas la BRAM, probablement parce qu'elle utilise des LUT (plus difficile à voir). Mais si on fait le calcul comme vu en classe on aura pour A plafond de 5/2 = 3 BRAM et pour B on aura plafond de 200/2 = 100.

Evidemment ce résultat sur loop ne pouvait être obtenu à l'examen mais c'est juste pour montrer qu'en utilisant un pipeline et en permettant des accès en parallèle sur les vecteurs A et B (avec ARRAY PARTITION ci-haut) on a 38 (latence pour remplir le pipeline) + 196 itération de boucles donc 232 cycles de temps total d'exécution. On est bel et bien dans une complexité de O(M) si on compare avec a)....

Chose bizarre que j'ai noté en faisant ce numéro sur Vivado HLS : quand j'utilise les pragma suivant :

```
mat_type
DIM1
DIM2
mmult_hw
A
HLS ARRAY_PARTITION variable=A block factor=3 dim=1
B
HLS ARRAY_PARTITION variable=B block factor=100 dim=1
AB
# L1
HLS PIPELINE II=1
# L2
```

## Je note l'erreur suivant :

| Name                               | Details                                                                                                                                                            |
|------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <ul> <li>All Categories</li> </ul> |                                                                                                                                                                    |
| √ SCHEDULE                         |                                                                                                                                                                    |
| [SCHED 204-61]                     | Option 'relax_ii_for_timing' is enabled, will increase II to preserve clock frequency constraints.                                                                 |
| [SCHED 204-69]                     | Unable to schedule 'load' operation ('8_98_load_2', mmult accel.cpp:20) on array 'B_98' due to limited memory ports. Please consider using a memory core with more |
| [SCHED 204-69]                     | Unable to schedule 'load' operation ('B.97_load_4', mmult accel.cpp;20) on array 'B_97' due to limited memory ports. Please consider using a memory core with more |

## Ca dit qu'il n'y a pas assez de BRAM et il me donne un II=3:

## **■** Loop

|           | Late | ency |                   | Initiation | nterval |            |           |
|-----------|------|------|-------------------|------------|---------|------------|-----------|
| Loop Name | min  | max  | Iteration Latency | achieved   | target  | Trip Count | Pipelined |
| - L1      | 616  | 616  | 32                | 3          | 1       | 196        | yes       |

Comment peut-il alors avoir une solution avec II=1. Encore une fois ça reste des estimations... Peut être qu'à la synthèse final on aurait II=3... à moins de baisser la dimension du tableau B...

c)

On pourrait séparer le multiplication accumulation :

```
mat_type temp;
L1:for (int ia = DIM2; ia > DIM1-1; --ia) {
    mat_type sum = 0;
    L2:for (int ib = 0; ib < DIM1; ++ib) {
        temp = A[ib] * B[ia-ib];
        sum = sum + temp;
    }
    AB[ia] = sum;
};
return;</pre>
```

Et ajouter les pragma suivants

- mat\_type
- DIM1
- DIM2
- ✓ mmult hw
  - M HLS RESOURCE variable=sum core=FAddSub\_nodsp
  - % HLS RESOURCE variable=temp core=FMul\_nodsp

  - % HLS ARRAY\_PARITION variable=A complete dim=1
  - B

% HLS ARRAY\_PARTITION variable=B complete dim=1

- AB
- ∨ ₩ L1
  - % HLS PIPELINE II=1
  - ₹″ L2

### **■ Summary**

| Name            | BRAM_18K | DSP48E | FF     | LUT   |
|-----------------|----------|--------|--------|-------|
| DSP             | -        | -      | -      | -     |
| Expression      | -        | -      | 0      | 29256 |
| FIFO            | -        |        | -      | -     |
| Instance        | -        | 0      | 2345   | 7290  |
| Memory          | -        | -      | -      | -     |
| Multiplexer     | -        | -      | -      | 910   |
| Register        | 0        | -      | 2467   | 416   |
| Total           | 0        | 0      | 4812   | 37872 |
| Available       | 280      | 220    | 106400 | 53200 |
| Utilization (%) | 0        | 0      | 4      | 71    |

## **□** Loop

|           | Late | ency |                   | Initiation | Interval |            |           |
|-----------|------|------|-------------------|------------|----------|------------|-----------|
| Loop Name | min  | max  | Iteration Latency | achieved   | target   | Trip Count | Pipelined |
| - L1      | 233  | 233  | 39                | 1          | 1        | 196        | yes       |

Notez que la même interrogation persiste pour l'utilisation d'un block factor = 100...

# QUESTION #4 (2 points) Résultats en ressources du laboratoire no 2

Soit la solution 3.2 du laboratoire pour une matrice 160x160 sur des éléments 8 bits avec DSP48E. La figure 4.1 présente les résultats de ressources à 3 étapes différentes de la synthèse :

- 1) Vivado HLS en exploration architecturale (fig. 4.1a),
- 2) Vivado HLS lors de la synthèse de l'IP (fig. 4.1b) et
- 3) Vivado lors de l'assemblage final pour une exécution dans SDK (fig. 4.1c).

Expliquez les différences entre ces 3 rapports : représentent-ils des estimations et/ou des résultats finaux? Qu'est-ce qui les différencie(nt)?



Figure 4.1

Dans Fig. 4.1a) il s'agit du résultat de synthèse de du calcul matriciel, on dit souvent le calcul proprement dit. Dans Fig. 4.1b) on a ajouté l'interface de communication i.e. le DMA d'où l'apparition des BRAM. Fig. 4.1c) présente le résultat de tous le système i.e. IP + interface de communication + toute les composant pour son exécution et/ou sa validation (processeur(s) A9, timer, interruption, etc.). Fig. 4.1a) et b) sont des estimations et Fig. 4.1c) est le résultat final après bitstream generation (niveau placement et routage).

# QUESTION #5 (4 points) Interconnexions AXI et laboratoire no 2

a) (1 pt) Quel est le rôle du DMA dans le laboratoire no 2? Expliquez son fonctionnement dans le contexte de la figure 5.1 (page suivante).

Il réalise l'interface de communication avec le AXI stream à partir du axi\_interconnect\_0 (MM2S) et jusqu'à son retour (S2MM). Voir cercle en rouge sur la fig. 5.2.

- b) (2 pts) À l'aide du schéma de la figure 5.1, indiquez quelle partie de votre design utilise:
  - c.1) le AXI lite (initialisation du DMA et des autres périphériques à travers axi\_inteconnect\_1)
  - c.2) le AXI (entre la DDR et axi\_interconnect\_0)
  - c.3) le AXI stream (voir réponse a)

Vous pouvez indiquer directement sur la figure 5.1. Aussi justifiez le choix de l'interconnexion HP.

c) (1 pt) Soit une puce Z-7045 qui contient 4 fois plus de ressources que la puce de votre PYNQ Z-2 (c'est-à-dire la Z-7020). En vous inspirant de la figure 5.1, aurait-on pu l'étendre pour accélérer 160 fois la multiplication matricielle de 42X42 (solution 1.2 du lab2) par rapport à une implémentation logicielle sur ARM A9? Justifiez et dans l'affirmative, indiquez le nombre d'accélérateurs (hls\_accel), de DMA et d'interconnexions HP requis avec un schéma général.

On a sur un 7020 220 DSP et 140 BRAM en double ports. On prend pour un float 42 DSP (en ce laissant au moins 5% de jeu). On en prendrait donc 168 sur la 7045 et on a **900** DSPs. Donc OK!.

Pour la BRAM, on a 545/140 fois = 3.89 plus de BRAM sur la 7045. Toutefois, il faut se rappeler qu'un ARRAY PARTION block factor = 21 suffisait pour la solution 1.2. En fait avec la solution 1.2 on utilise 15% de la BRAM (21/140) par matrice donc environ 30% de la BRAM au total avec 2 matrices i.e. 42 BRAM. Si on multiplie par 4 on a 168 BRAM. Donc OK.

Notez pour une dimension de 42x42, 5 BRAM sont utilisés pour le transfert avec DMA. Donc on ajouterai 20 BRAM donc total d'environ 188 BRAM, ce qui encore bien en deçà de 545.

Pour le reste de la logique ça devrait amplement aller puisque la majorité des ressources pour faire le calcul utilisent les DSP (et non des LUT).

Finalement, on a 4 canaux HP pour alimenter les 4 coprocesseurs hls\_accel. Si on regarde la dernière page de l'Annexe, on aurait 600 Mo/sec plutôt que 800 Mo/sec avec 1 port HP. (donc 25% de dégradation potentiel à cause des communications) Cette perte de performance est due au contrôleur de la DDR qui est alors très sollicité. C'est probablement la que se trouve la question à savoir si on peut faire un 160 fois d'accélération avec 4 calculs

matricielles en parallèle. Au pire s'il y a dégradation des performances à cause des communication, on aura toutefois quand même 160\*.75% = 120 fois...



Figure 5.1

## **QUESTION #6 (3 points) Minuterie watchdog**

Soit le code sous uC/OS-III de la figure 6.1 pour lequel la minuterie du watchdog est 100 fois plus lente que celle de la minuterie principale et pour lequel StartupTask a une priorité de 5.

- a) Décrivez les caractériques des tâches TaskA et TaskB (priorité P<sub>i</sub>, période T<sub>i</sub> et temps d'exécution maximum C<sub>i</sub>).
- b) Décrivez ce que réalise exactement l'exécution de ce code.
- c) Décrivez les paramètres et le rôle en détail du watchdog. Expliquez également pourquoi dans un cas (FlagGroup1) on fait des Pend sans consume et dans l'autre cas (FlagGroup2) on fait des Pend avec consume ?

```
#define
                TaskA PRIO
               TaskB PRIO
#define
                              14
#define
               All Tasks
                             0x11
              TaskA flag
#define
                             0x01
#define
              TaskB flag
                             0x10
CPU STK
                       StartupTaskStk[UCOS_START_TASK_STACK_SIZE];
OS_TCB
                       StartupTaskTCB;
CPU STK
                       TaskAStk[TASK_STK_SIZE];
OS TCB
                       TaskATCB;
CPU STK
                       TaskBStk[TASK_STK_SIZE];
OS_TCB
                       TaskBTCB;
OS TMR
                       Scheduler;
OS FLAG GRP
                       FlagGroup1;
OS FLAG GRP
                       FlagGroup2;
int modulo2 = 0;
void
                       TaskA(void *data);
void
                       TaskB(void *data);
void
                       SchedulerFct(OS_TMR *p_tmr, void *p_arg);
void
                       StartupTask (void *p arg);
int main (void)
                                  /* p_tmr
/* p_name
OSTmrCreate(&Scheduler,
            "Scheduler",
                                   /* <u>dly</u>
             0,
                                   /* period
             OS OPT TMR_PERIODIC,
                                    /* opt
             SchedulerFct,
                                    /* p_callback
             0,
                                    /* p_callback_arg */
                                    /* p_err
             &err);
// On suppose ici la création des 3 tâches TaskA, TaskB et StartUpTask
OSFlagCreate(&FlagGroup1, "Flag Group", (OS_FLAGS)0, &err);
OSFlagCreate(&FlagGroup2, "Flag Group", (OS_FLAGS)0, &err);
OSStart(&err):
return 0;
                                                  // Start multitasking
```

Figure 6.1 partie 1

```
void TaskA (void *data)
{
   OS ERR err;
    CPU TS ts;
   OS TICK actualticks = 0;
    int WAITFORTICKS;
    while(1)
       OSFlagPend(&FlagGroup1, TaskA_flag, 0, OS_OPT_PEND_FLAG_SET_ALL +
OS_OPT_PEND_BLOCKING, &ts, &err);
       do { WAITFORTICKS = (rand() %1000); } while (WAITFORTICKS == 0);
       actualticks = OSTimeGet(&err);
       while(WAITFORTICKS + actualticks > OSTimeGet(&err));
       OSFlagPend(&FlagGroup2, TaskA_flag, 0, OS_OPT_PEND_FLAG_SET_ALL +
OS_OPT_PEND_BLOCKING + OS_OPT_PEND_FLAG_CONSUME, &ts, &err);
       }
}
void TaskB (void *data)
   OS ERR err;
    CPU_TS ts;
   OS_TICK actualticks = 0;
   int WAITFORTICKS;
    while(1)
       OSFlagPend(&FlagGroup1, TaskB_flag, 0, OS_OPT_PEND_FLAG_SET_ALL +
OS_OPT_PEND_BLOCKING, &ts, &err);
       do { WAITFORTICKS = (rand() %500); } while (WAITFORTICKS == 0);
       actualticks = OSTimeGet(&err);
       while(WAITFORTICKS + actualticks > OSTimeGet(&err));
       OSFlagPend(&FlagGroup2, TaskB_flag, 0, OS_OPT_PEND_FLAG_SET_ALL +
OS OPT PEND BLOCKING + OS OPT PEND FLAG CONSUME, &ts, &err);
}
void SchedulerFct (OS_TMR *p_tmr, void *p_arg)
 OS_ERR err;
 modulo2 += 1;
  if (modulo2 % 2 == 1) OSFlagPost(&FlagGroup2, TaskB_flag, OS_OPT_POST_FLAG_SET,
&err);
 else
         OSFlagPost(&FlagGroup2, All_Tasks, OS_OPT_POST_FLAG_SET, &err);
void StartupTask (void *p_arg)
    // On a mis uniquement les 3 derniàres lignes de StartupTask
   OSTmrStart(&Scheduler, &err);
                                         // <u>Démarrage ici si</u> on <u>est en</u> mode <u>périodique</u>
   OSFlagPost(&FlagGroup1, All_Tasks, OS_OPT_POST_FLAG_SET, &err);
   OSTaskSuspend((OS_TCB *)0,&err);
```

TaskA est une tâche périodique qui prend au maximum .5 msec

TaskB est une tâche périodique qui prend au maximum 1 msec

On utilise un watchdog périodique pour ordonnancer ces 2 tâches.

Au départ TaskA et TaskB sont bloqués et attendent le signal de StartupTask. Une fois le signal lancé par OSFlagPost(&FlagGroup1, All\_Tasks, OS\_OPT\_POST\_FLAG\_SET, &err);. TaskA et TaskB débloque (et ne bloqueront plus à cet endroit lors des prochaines itérations du while car pas de consume)..

TaskB passe en premier car plus prioritaire. Quand les 2 ont été exécutées chaque tâche bloque sur OSFlagPend(&FlagGroup2 et on utilise ici un consume qui permettra de rebloquer à la prochaine itération de la boucle.

Le timeout du watchdog est à tous les 10 \* (100) = 1000 ticks donc 1 sec et c'est la fonction de callback du watchdog qui va assurer le re-démarrage de TaskA et TaskB, sauf que 1 fois 2 (modulo2) on repart seulement TaskB et 1 fois 2 TaskA et TaskB.

Notez le temps d'exécution de TaskA et TaskB est inférieur à la période de 1 sec du watchdog donc OK.

## **Annexe**

| Détails des instructions<br>pouvant être pipelinées | Nom de l'instruction                                                                                     | Nombre de<br>cycles dans<br>EX | Cycle du pipeline où l'opération termine                |
|-----------------------------------------------------|----------------------------------------------------------------------------------------------------------|--------------------------------|---------------------------------------------------------|
| LD F1, 0(R1)                                        | À partir de l'adresse contenue<br>dans R1 auquel on additionne 0,<br>chargement du double mot dans<br>F1 | 1                              | ER (le résultat est dans<br>l'accumulateur après MEM)   |
| ADDD F1, F1, F3                                     | Addition de deux doubles mots : F1 -> F1 + F3                                                            | 3                              | ER (le résultat est mis dans l'accumulateur après E3)   |
| MULTD F1, F1, F5                                    | Multiplication de deux doubles<br>mots :<br>F1 -> F1 * F5                                                | 5                              | ER (le résultat est mis dans<br>l'accumulateur après E4 |
| SUBI R1, R1, #8                                     | Soustraction entière                                                                                     | 1                              | ER (le résultat est mis dans l'accumulateur après EX)   |
| SD 0(R2), F6                                        | Rangement d'un mot à partir de F6                                                                        | 1                              | MEM                                                     |
| SEQI R5, R4, #val                                   | si (R4 = #val) alors R5 <= 1<br>sinon R5 <= 0                                                            | 1                              | ER (le résultat est mis dans l'accumulateur après EX)   |
| BNEQ R3, etiq                                       | Branch si non nul                                                                                        | 1                              | EX                                                      |

Tableau 1.1 Détail des instructions du RISC. De plus, considérez qu'il s'agit d'un modèle M4 et qu'on a un port de mémoire à l'étape de LI et un port à l'étape de ME du pipeline



v pragma HLS pipeline

The PIPELINE pragma reduces the initiation interval (II) for a function or loop by allowing the concurrent execution of operations.

<sup>∨</sup> Description

Place the pragma in the C source within the body of the function or loop

#pragma HLS pipeline II=<int> enable\_flush rewind

- II= <int>: Specifies the desired initiation interval for the pipeline. The HLS tool tries to meet this request. Based on data dependencies, the actual result might have a larger initiation interval. The default II is
- · enable\_flush: Optional keyword that implements a pipeline that will flush and empty if the data valid at the input of the pipeline goes inactive

TIP: This feature is only supported for pipelined functions: it is not supported for pipelined loops

- rewind: Optional keyword that enables rewinding or continuous loop pipelining with no pause between one loop iteration ending and the next iteration starting. Rewinding is effective only if there is one single loop (or a perfect loop nest) inside the top-level function. The code segment before the loop:
  - Is considered as initialization.
  - Is executed only once in the pipeline.
  - Cannot contain any conditional operations (if-else).

1 TIP: This feature is only supported for pipelined loops; it is not supported for pipelined functions

v pragma HLS array\_partition

- Results in RTL with multiple small memories or multiple registers instead of one large memory.
- . Effectively increases the amount of read and write ports for the storage.
- Potentially improves the throughput of the design.
   Requires more memory instances or registers.

### ∨ Syntax

Place the pragma in the C source within the boundaries of the function where the array variable is defined.

mpragma HLS array\_partition variable=<name> \
<type> factor=<int> dim=<int>

- <type>: Optionally specifies the partition type. The default type is complete. The following types are supported
  - o cyclic Cyclic partitioning creates smaller arrays by interleaving elements from the original array. The array is partitioned cyclically by putting one element into each new array before coming back to the first array to repeat the cycle until the array is fully partitioned. For example, if factor=3 is used:

     Element 0 is assigned to the first new array

    - Element 0 is assigned to the first new array
       Element 1 is assigned to the second new array.
    - Element 2 is assigned to the third new array.
  - Element 3 is assigned to the first new array again.
     Block partitioning creates smaller arrays from consecutive blocks of the original array. This effectively splits the array into N equal blocks, where N is the integer defined by the factors argument.
- o complete : Complete partitioning decomposes the array into individual elements. For a one-dimensional array, this corresponds to resolving a memory into individual registers. This is the default <type>
   factor=cint> : Specifies the number of smaller arrays that are to be created.

1 IMPORTANT: For complete type partitioning, the factor is not specified. For block and cyclic partitioning the factor= is required.

- ecint>: Specifies which dimension of a multi-dimensional array to partition. Specified as an integer from 0 to <N>, for an array with <N> dimensions:
  - If a value of 0 is used, all dimensions of a multi-dimensional array are partitioned with the specified type and factor options Any non-zero value partitions only the specified dimension. For example, if a value 1 is used, only the first dimension is partitioned

#pragma HLS resource variable=<variable> core=<core>\

### Where:

- variable=<variable>: A required argument that specifies the array, arithmetic operation, or function argument to assign the RESOURCE pragma to.
- . core=(core): A required argument that specifies the core, as defined in the technology library
- latency=<int>: Specifies the latency of the core.

void OSTmrCreate (OS\_TMR \*p\_tmr, CPU\_CHAR \*p\_name, OS\_TICK dly, OS\_TICK period, OS OPT opt, OS\_TMR\_CALLBACK\_PTR p\_callback, \*p\_callback\_arg, void OS ERR \*p err)

# **Arguments**

specifies the initial delay (specified in timer tick units) used by the timer (see drawing above). If the timer is configured for ONE-SHOT mode, this is the timeout used. If the timer is configured for PERIODIC mode, this is the timeout to wait before the timer enters periodic mode. The units of this time depends on how often the user will call OSTmrSignal() (see OSTimeTick()). If OSTmrSignal() is called every 1/10 of a second (i.e., OS\_CFG\_TMR\_TASK\_RATE\_HZ set to 10), dly specifies the number of 1/10 of a second before the delay expires.

### period

specifies the period repeated by the timer if configured for PERIODIC mode. You would set the "period" to 0 when using ONE-SHOT mode. The units of time depend on how often OSTmrSignal() is called. If OSTmrSignal() is called every 1/10 of a second (i.e., OS\_CFG\_TMR\_TASK\_RATE\_HZ set to 10), the period specifies the number of 1/10 of a second before the timer repeats.

### opt

is used to specify whether the timer is to be ONE-SHOT or PERIODIC:

OS\_OPT\_TMR\_ONE\_SHOT specifies ONE-SHOT mode

OS\_OPT\_TMR\_PERIODIC specifies PERIODIC mode



