#### HOCHSCHULE KONSTANZ FAKULTÄT INFORMATIK

# Hardware/Software-Codesign

Vorlesung *Prof. Dr.-Ing. I. Schoppa* 

Der vorliegende Text ist ein unvollständiges Begleitmaterial, das zum Gebrauch in der Vorlesung und in der Übung bestimmt ist.

- Prof. Dr. Irenäus Schoppa
- Fakultät Informatik
- Gebäude F, Zimmer F124
- Telefon: 07531 / 206 644
- E-Mail: irenaeus.schoppa@htwg-konstanz.de
- Sprechstunden nach Vereinbarung
- Unterlagen: \merkur\Lehre\Schoppa\HSCD\Vorlesung \merkur\Lehre\Schoppa\HSCD\Uebung\Aufgabe

## Organisation

| Zeit           | Мо | Di                  | Mi | Do                  | Fr |
|----------------|----|---------------------|----|---------------------|----|
| 08:00<br>09:30 |    |                     |    | VL<br>HSCD<br>F-130 |    |
| 09:45<br>11:15 |    | UE<br>HSCD<br>F-130 |    |                     |    |
| 11:30<br>13:00 |    |                     |    |                     |    |
| 14:00<br>15:30 |    |                     |    |                     |    |
| 15:45<br>17:15 |    |                     |    |                     |    |

#### Literatur

- 1. Xilinx: PicoBlaze 8-bit Embedded Microcontroller User Guide for Spartan-3, Spartan-6, Virtex-5 and Virtex-6 FPGAs, Xilinx Corp. 2010. (ug129.pdf)
- 2. K. Chapman: KCPSM3 8-Bit Micro Controller for Spartan-3, Virtex-II and Virtex-IIPro, Xilinx Corp. 2003. (kcpsm3\_manual.pdf)
- 3. Xilinx: Library Guide, Xilinx Corp. 2005. (libg.pdf)
- 4. K. Skahill: VHDL for Programmable Logic, Addison-Wesley, 1994.
- 5. Actel: *Actel HDL Coding Style Guide*, Actel Corporation, 2005. (hdlcode.pdf)
- 6. G. Lehmann, B. Wunder und M. Selz: *Schaltungsdesign mit VHDL*, Franzis Verlag, 1994. (Schaltungsdesign.pdf)
- 7. J. Reichardt und B. Schwarz: VHDL-Synthese: Entwurf digitaler Schaltungen und Systeme, Oldenbourg, 4. Auflage, 2007.
- 8. Xilinx: Benutzerhandbücher, Datenblätter, Applikationsberichte, Xilinx Corporation, 2007..2010.

#### **Themenübersicht**

- Soft-Core-Prozessor PicoBlaze
- Hardware-/Software Codesign
- Einführung in VHDL
- Synthese applikationsspezifischer (Co-)Prozessoren
  - Interface- und Kommunikationssynthese
  - Datenpfad- und Steuerpfadsynthese
  - Datenabhängigkeiten
  - Ablaufplanungsalgorithmen
- Direkte Hardware-Compilation

#### **Design Flow**



#### Einführung

Rechnergestützter Entwurf: (V)HDL-Simulation



#### Einführung

Rechnergestützter Entwurf: (V)HDL-Synthese



- 90-10-Regel
   90% der Ausführungszeit in 10% des Programmcodes
  - die meiste Laufzeit wird in einem oder in einigen relativ kleinen Abschnitten eines Programms verbracht.
  - Werden diese 10% durch spezielle Hardware z.B. als applikations-/kundenspezifische Schaltungen realisiert, und nimmt man an, daß die Ausführung der in Hardware realisierten Abschnitte nur halb so lange dauert wie auf einem Universalprozessor, so läßt sich die Gesamtausführungszeit des Programms theoretisch auf 10% + 90%/2 = 55% der ursprünglichen Zeit reduzieren.
  - Die effektive Gesamtausführungszeit verlängert sich in der Regel um zusätzlichen Kommunikationsaufwand zwischen den in Hardware und den in Software realisierten Programmabschnitten.

- Der Hardware- und Softwareentwurf werden als ein Gesamtproblem betrachtet, bei dem eine abstrakte algorithmische Problemspezifikation in eine Implementierung transformiert wird, die aus Hardware- und Softwarekomponenten besteht.
- Zielsystem: eine Systemarchitektur, die auf einem Universalprozessor mit Speicher und Peripheriebausteinen basiert und um zusätzliche applikationsspezifische Hardwarekomponenten erweitert ist.
- Berechnungsintensive und zeitkritische Teile einer algorithmischen Spezifikation werden auf speziellen (applikationsspezifischen) Hardwarekomponenten ausgeführt.
- Nichtkritische Anwendungsteile sowie Betriebssystemfunktionen werden weiterhin auf einem Universalprozessor ausgeführt.



- Eine homogene Gesamtbeschreibung eines Systems auf einer hohen Abstraktionsebene.
- Der Anwender braucht weder eine neue HDL lernen noch über umfassende Hardwarekenntnisse verfügen.
- Während der Implementierung eines Algorithmus braucht der Anwender nicht auf die ihm vertraute Entwicklungsumgebung und bewährte Testmethoden (z.B. Debugger) verzichten.
- Für den funktionalen Test der Spezifikation ist keine besondere (laufzeitintensive) Simulation erforderlich. Stattdessen wird diese Spezifikation nach einer Übersetzung mit einem Compiler auf einem Allzweckrechner ausgeführt.

- Hauptaufgabe im Hardware/Software-Codesign:
  - Codesegmente in Programmen unter Berücksichtigung von Randbedingungen, z.B. Echtzeit-/Leistungsanforderungen, zu identifizieren, die für eine Hardwarerealisierung geeignet sind.
  - Software- und hardwareorientierte Ansätze:
    - softwareorientierter Ansatz geht von einer Implementierung eines Systems als reine Softwarelösung aus. Sukzessiv werden Codesegmente in Hardware verlagert, bis vorgegebene Randbedingungen erfüllt sind.
    - hardwareorientierter Ansatz geht davon aus, daß das gesamte System anfangs in Hardware realisiert wird. Solange vorgegebene Randbedingungen erfüllt sind, werden Codesegmente in Software transferiert.
- Analyse eines Programms:
  - manuelle Laufzeitanalyse mit einem Profiler
  - automatische Untersuchung statischer und dynamischer Eigenschaften einzelner Softwaremodule

- Architekturen mit appl.-spezifischen Netzwerktopologien:
  - Hardwarekomponenten sind so miteinander verdrahtet, wie dies zur effizienten Lösung einer bestimmten Aufgabe notwendig ist.
    - speziellen Anwendungen: z.B. Algorithmen der digitalen Bild-/Signalverarbeitung
    - Erweiterung umständlich, oft ein Redesign des Systems notwendig.
  - Schnittstelle einer Komponente:
    - die Anzahl der Parameter,
    - deren Datentyp (z.B. Gleitkommazahlen, ASCII-Zeichen) und
    - die Richtung des Informationsflusses (Ein-/Ausgabe)



- Systemarchitekturen mit einem zentralen Systembus
  - basiert auf einem Universalprozessor mit Speicher-, Peripheriebausteinen und speziellen Systemkomponenten:
    - gemeisamer, zentraler Systembus (nachteilig: zeitsequentielle Datentransporte, Informationsaustausch zu einem Zeitpunkt nur zwischen zwei Systemkomponenten)
    - Flexibilität und Universalität: Erweiterung um zusätzliche Systemkomponenten relativ einfach
  - Schnittstelle einer Komponente:
    - vorgegeben durch die Eigenschaften des Systembusses
    - Daten- und Adreßbusbreite
    - Handshake-Signale fürs Busprotokoll



```
#define STRT 0x01
                     int res;
#define EOP 0 \times 0.4
                                                                           int x, y;
                     volatile ass req *ass = (ass req *)ADR;
#define ADR 0xFF00
                                                                           void gcd (void) {
                     ass->x = ...;
                                                   Parameterübergabe
                                                                             while (x != y)
typedef struct {
                     ass->y = ...;
                                                                               if (x < y)
  int x, y;
                                                                                 y = y - xi
                                                   Ausführung starten
  char scr;
                     ass->scr = STRT;
                                                                               else
ass req;
                                                                                 x = x - y;
                     while (!(ass->scr & EOP)); Synchronisation
                                                   Ergebnis übernehmen
                     res = ass->xi
                                                                             Hardwaresynthese
                            C-Compiler
                                                                            Konfigurationsdaten
                    ausführbarer Maschinencode
                                                                                 ► Adreßbus
                                                                                        Businterface
                           CPU
                                                                      FPGA
                                                 DMAC
                                                             1/0
                                         M
                                                                                        Programmierschnittstelle
                                                                                → Datenbus
                                                                                Steuerbus
```