

RX62N/RX621 グループ ルネサスマイクロコンピュータ R01DS0052JJ0140 Rev.1.40 2014.07.16

100MHz、32ビットRX MCU、FPU内蔵、165 DMIPS、 最大512Kバイトフラッシュメモリ、USB2.0フルスピード ホスト/ファンクション/OTG イーサネット、CAN、12ビットADC、TFT-LCD、RTC、最大14本の通信I/F

## 特長

#### ■ 32 ビット RX CPU コア内蔵

- 最大動作周波数 100MHz
   165 DMIPS の性能(100MHz 動作時)
- 32 ビット単精度浮動小数点 (IEEE754 に準拠)
- 32×32→64ビット演算結果(1命令)のアキュームレータ
- 乗除算器 32×32 ビット(乗算命令は 1CPU クロック)
- 高速割り込み
- 5段パイプラインのCISCハーバードアーキテクチャ
- 可変長命令形式:コードを大幅に短縮
- メモリプロテクションユニット (MPU) 対応
- JTAG デバッグ機能および高速トレース機能

#### ■消費電力低減機能

- 2.7V ~ 3.6V 動作の単一電源
- 全周辺機能サポート時、500μA/MHz の消費電力
- RTC を使用したディープソフトウェアスタンバイ モード
- 4種類の低消費電力モード

#### ■内蔵メインフラッシュメモリ(ウェイトなし)

- 100MHz 動作、10 n sec 読み出しサイクル
- CPU フルスピード読み出し時、ウェイトなし
- 256K/384K/512K バイトの容量
- 命令、オペランド用
- USB、SCI、JTAG からのユーザ書き込み

### ■内蔵データフラッシュメモリ

- 最大 32K バイト (30K 回消去可能)
- CPU に負荷をかけない書き込み / 消去

### ■内蔵 SRAM(ウェイトなし)

- 64K/96K バイト SRAM
- オペランド、命令用
- ディープソフトウェアスタンバイモード時の バックアップ保存機能

#### ■ DMA

- DMA: 4 チャネル内蔵
- 外部間転送用 EXDMA: 2 チャネル内蔵
- DTC

### ■リセットおよび電源電圧制御

- 常時パワーオンリセット (POR) 内蔵
- 低電圧検出機能 (LVD) の設定可能

#### ■クロック機能

- 外部水晶発振、内部 PLL 対応 8MHz ~ 14MHz
- システム、USB、イーサネット向け PLL
- IWDT 用、内部 125kHz LOCO クロック
- 外部水晶発振、32kHz RTC 用専用クロック

#### ■リアルタイムクロック内蔵

### ■独立ウォッチドッグタイマ内蔵

• 125kHz LOCO クロック動作



TFLGA85 7×7mm、0.65mm ピッチ TFLGA145 9×9mm、0.65mm ピッチ LFBGA176 13×13mm、0.8mm ピッチ





LQFP100 14x14mm、0.5mm ピッチ LQFP144 20x20mm、0.5mm ピッチ

#### ■最大 14 本の通信インタフェース内蔵

- PHY 付き USB2.0 フルスピード (2ch) ホスト/ファンクション/OTG に対応 10 エンドポイント: Control, Interrupt, Bulk, Isochronous
- イーサネット MAC 10/100 Mbps、 全2重/半2重モードに対応 (1ch)
   2K バイト受信/送信 FIFO 付き専用 DMA RMII/MII インタフェースに対応
- CAN (ISO11898-1 準拠), 32 メールボックス内蔵(1ch)
- SCI(6ch) 調歩同期式モード / クロック同期式モード / スマートカードインタフェースモード
- I<sup>2</sup>C バスインタフェース 最大 1M bps 転送、SMBus に対応 (2ch)
- RSPI(2ch)

### ■外部アドレス空間

- 8 つの CS 領域 (8×16 M バイト)
- 128 M バイトの SDRAM 領域
- エリアごとに 8/16/32 ビットバス空間を選択可能

#### ■ WQVGA までの TFT-LCD に対応

### ■最大 20 本の拡張タイマ機能

- 16 ビット MTU2: インプットキャプチャ、 アウトプットコンペア、PWM 波形出力、 位相計数モード (12ch)
- 8ビット TMR(4ch)
- 16 ビット CMT(4ch)

### ■ 1MHz 動作 A/D コンバータ内蔵

- 1サンプル/ホールド回路内蔵12ビット×8チャネル、 または、1サンプル/ホールド回路内蔵10ビット× 4チャネル2ユニット
- A/D 変換値加算機能 (12 ビット A/D コンバータ)

#### ■ 10 ビット D/A コンバータ内蔵:2 チャネル

#### ■最大 128 本の GPIO 内蔵

5Vトレラント、オープンドレイン、 入力プルアップ

### ■動作周囲温度

• -40 °C ~ +85 °C

# 1. 概要

# 1.1 仕様概要

表 1.1 に仕様概要を、表 1.2 に製品別機能対応表を示します。

表 1.1 仕様概要 (1 / 4)

| 分類       | モジュール/機能 | 説明                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|----------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| CPU      | 中央演算処理装置 | <ul> <li>最大動作周波数:100MHz</li> <li>32ビットRX CPU</li> <li>最小命令実行時間:1命令1クロック</li> <li>アドレス空間:4Gバイト・リニアアドレス</li> <li>レジスタ 汎用レジスタ:32ビット×16本 制御レジスタ:32ビット×9本 アキュムレータ:64ビット×1本</li> <li>基本命令:73種類</li> <li>浮動小数点演算命令:8種類</li> <li>DSP機能命令:9種類</li> <li>アドレッシングモード:10種類</li> <li>データ配置 命令:リトルエンディアン データ:リトルエンディアン データ:リトルエンディアンを選択可能</li> <li>32ビット乗算器:32ビット→32ビット→64ビット</li> <li>除算器:32ビット÷32ビット→32ビット</li> <li>バレルシフタ:32ビット</li> <li>メモリプロテクションユニット (MPU)</li> </ul> |
|          | FPU      | 単精度浮動小数点数(32ビット)     IEEE754に準拠したデータタイプ、および例外                                                                                                                                                                                                                                                                                                                                                                                                                |
| メモリ      | ROM      | <ul> <li>ROM容量:最大512Kバイト</li> <li>2種類のオンボードプログラミングモード         ブートモード (SCI、USB を使用してユーザマットを書き換え可能)         ユーザプログラムモード</li> <li>パラレルライタモード (オフボードプログラミング)</li> </ul>                                                                                                                                                                                                                                                                                          |
|          | RAM      | RAM容量:最大96Kバイト                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|          | データフラッシュ | データ ROM容量:32Kバイト                                                                                                                                                                                                                                                                                                                                                                                                                                             |
| MCU動作モート | *        | シングルチップモード、内蔵ROM有効拡張モード、内蔵ROM無効拡張モード(ソフトウェア切り替え)                                                                                                                                                                                                                                                                                                                                                                                                             |
| クロック     | クロック発生回路 | <ul> <li>2回路:メインクロック発振回路、サブクロック発振回路</li> <li>内部発振:低速オンチップオシレータ</li> <li>PLL周波数シンセサイザと周波数分周回路で構成され、動作周波数を選択可能</li> <li>発振停止検出:あり</li> <li>システムクロック (ICLK)、周辺モジュールクロック (PCLK)、外部バスクロック (BCLK) を個別に設定可能</li> <li>CPU、バスマスタなどのシステム系は、ICLK同期:8~100MHz 周辺モジュールは、PCLK同期:8~50MHz 外部バスに接続するデバイスは、BCLK同期:8~50MHz (注1)</li> </ul>                                                                                                                                       |
| リセット     |          | 端子リセット、パワーオンリセット、電圧監視リセット、ウォッチドッグタイマリセット、<br>独立ウォッチドッグタイマリセット、ディープソフトウェアスタンバイリセット                                                                                                                                                                                                                                                                                                                                                                            |
| 電圧検出回路   |          | VCCが電圧検出レベル(Vdet)以下になると内部リセットまたは内部割り込みを発生                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 低消費電力    | 消費電力低減機能 | <ul> <li>モジュールストップ機能</li> <li>4種類の低消費電力状態         スリープモード、全モジュールクロックストップモード、ソフトウェアスタンバイモード、ディープソフトウェアスタンバイモード</li> </ul>                                                                                                                                                                                                                                                                                                                                     |

注1. 100ピンLQFP版、85ピンTFLGA版では、BCLK同期:8~25MHzです。



# 表 1.1 仕様概要 (2 / 4)

| 分類     | モジュール/機能                     | 説明                                                                                                                                                                                                                                                                                                                                                                                   |
|--------|------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 割り込み   | 割り込みコントローラ                   | <ul> <li>周辺機能割り込み:要因数146</li> <li>外部割り込み:要因数16(IRQ0~IRQ15端子)</li> <li>ノンマスカブル割り込み:要因数3(NMI端子、発振停止検出割り込み、電圧監視割り込み)</li> <li>16レベルの割り込み優先順位を設定可能</li> </ul>                                                                                                                                                                                                                            |
|        | ユーザブレーク<br>コントローラ<br>(オプション) | ● 2チャネルのブレークポイント<br>フェッチサイクルにアドレスブレークが設定可能(ROM訂正が可能)                                                                                                                                                                                                                                                                                                                                 |
| 外部バス拡張 |                              | <ul> <li>外部アドレス空間を9つのエリア (CS0~CS7、SDCS) に分割して管理各エリアの領域:16Mバイト (CS0~CS7)、128Mバイト (SDCS)エリアごとにチップセレクト (CS0#~CS7#、SDCS#) 出力可能エリアごとに8ビットバス空間/16ビットバス空間/32ビットバス空間を選択可能(32ビットバス空間は176ピン版のみ)エリアごとにエンディアンを設定可能(データのみ)</li> <li>SDRAMインタフェース接続可能・バス形式:セパレートバス・ウェイト制御可能</li> <li>ライトバッファ機能</li> </ul>                                                                                          |
| DMA    | DMAコントローラ                    | <ul><li>4チャネル</li><li>転送モード:ノーマル転送モード、リピート転送モード、ブロック転送モード</li><li>起動要因:ソフトウェアトリガ、外部割り込み、周辺機能割り込み</li></ul>                                                                                                                                                                                                                                                                           |
|        | EXDMAコントローラ                  | <ul> <li>2チャネル</li> <li>転送モード:ノーマル転送モード、リピート転送モード、ブロック転送モード、クラスタ<br/>転送モード</li> <li>EDACK信号によるシングルアドレス転送が可能</li> <li>TFT LCDパネルへのダイレクトデータ転送が可能</li> <li>起動要因:ソフトウェアトリガ、外部DMA 転送要求(EDREQ)、周辺機能割り込み</li> </ul>                                                                                                                                                                         |
|        | データトランスファ<br>コントローラ          | <ul><li>転送モード:ノーマル転送モード、リピート転送モード、ブロック転送モード</li><li>起動要因:ソフトウェアトリガ、外部割り込み、周辺機能割り込み</li></ul>                                                                                                                                                                                                                                                                                         |
| I/Oポート | プログラマブル入出力<br>ポート            | 176ピンLFBGA/145ピンTFLGA/144ピンLQFP/100ピンLQFP/85ピンTFLGAのI/Oポート • 入出力: 126/103/103/72/58 • 入力: 2/2/2/2/2 • プルアップ抵抗: 56/44/44/40/28 • オープンドレイン出力: 35/33/33/27/23 • 5Vトレラント: 11/11/11/7/6                                                                                                                                                                                                   |
| タイマ    | マルチファンクション<br>タイマパルスユニット     | <ul> <li>(16ビット×6チャネル)×2ユニット</li> <li>16ビットタイマ12チャネルをベースに最大32本のパルス入出力、および6本のパルス入力が可能</li> <li>チャネルごとに8種類のカウントクロック(PCLK/1、PCLK/4、PCLK/16、PCLK/64、MTCLKA、MTCLKB、MTCLKC、MTCLKD)を選択可能(チャネル5は4種類)</li> <li>インプットキャプチャ機能</li> <li>21本のアウトプットコンペアレジスタ兼インプットキャプチャレジスタ</li> <li>パルス出力モード</li> <li>相補PWM出力モード</li> <li>リセット同期PWMモード</li> <li>位相計数モード</li> <li>A/Dコンバータの変換開始トリガを生成可能</li> </ul> |
|        | ポートアウトプット<br>イネーブル           | MTU波形出力端子のハイインピーダンス制御                                                                                                                                                                                                                                                                                                                                                                |

表 1.1 仕様概要 (3 / 4)

| 分類     | モジュール/機能                       | 説明                                                                                                                                                                                                                                                                                                                                                                                                      |
|--------|--------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| タイマ    | プログラマブルパルス<br>ジェネレータ           | ● (4ビット×4グループ) ×2ユニット<br>● MTUからの出力をトリガとしてパルスを出力<br>● 最大32ビットのパルス出力                                                                                                                                                                                                                                                                                                                                     |
|        | 8ビットタイマ                        | <ul> <li>(8ビット×2チャネル) ×2ユニット</li> <li>7種類の内部クロック (PCLK、PCLK/2、PCLK/8、PCLK/32、PCLK/64、PCLK/1024、PCLK/8192) と外部クロックを選択可能</li> <li>任意のデューティ比のパルス出力やPWM出力が可能</li> <li>2チャネルをカスケード接続し16ビットタイマとして使用可能</li> <li>A/Dコンバータの変換開始トリガを生成可能</li> <li>SCI5、SCI6のボーレートクロック生成可能</li> </ul>                                                                                                                              |
|        | コンペアマッチタイマ                     | ● (16ビット×2チャネル) ×2ユニット<br>● 4種類のクロック(PCLK/8、PCLK/32、PCLK/128、PCLK/512)を選択可能                                                                                                                                                                                                                                                                                                                             |
|        | ウォッチドッグタイマ                     | <ul> <li>8ビット×1チャネル</li> <li>8種類のカウントクロック (PCLK/4、PCLK/64、PCLK/128、PCLK/512、PCLK/2048、PCLK/8192、PCLK/32768、PCLK/131072) を選択可能</li> <li>ウォッチドッグタイマモード/インターバルタイマモードを切り替えて使用可能</li> </ul>                                                                                                                                                                                                                  |
|        | 独立ウォッチドッグ<br>タイマ               | <ul><li>◆ 14ビット×1チャネル</li><li>◆ カウントクロック:専用オンチップオシレータ</li></ul>                                                                                                                                                                                                                                                                                                                                         |
| リアルタイム | クロック                           | <ul><li>クロックソース:サブクロックにて動作</li><li>時計/カレンダー機能<br/>割り込み要因:アラーム割り込み、周期割り込み、析上げ割り込み</li></ul>                                                                                                                                                                                                                                                                                                              |
| 通信機能   | イーサネット<br>コントローラ               | <ul> <li>イーサネット / IEEE802.3 フレームの送受信</li> <li>10Mbps および100Mbps 転送への対応</li> <li>全二重モードおよび半二重モード対応</li> <li>IEEE802.3u 規格のMII (Media Independent Interface) およびRMII (Reduced Media Independent Interface) に対応</li> <li>Magic Packet<sup>TM (注)</sup> の検出およびWake-On-LAN (WOL) 信号の出力</li> <li>IEEE802.3x 規格のフロー制御準拠</li> <li>注. Magic Packet<sup>TM</sup>は、Advanced Micro Devices, Inc.の登録商標です。</li> </ul> |
|        | イーサネット<br>コントローラ用<br>DMAコントローラ | <ul><li>ディスクリプタ管理方式によるCPU負荷の軽減</li><li>送信FIFO: 2Kバイト、受信FIFO: 2Kバイト</li></ul>                                                                                                                                                                                                                                                                                                                            |
|        | USB2.0ホスト/<br>ファンクション<br>モジュール | <ul> <li>USB2.0に対応したUDC (USB Device Controller) およびトランシーバを内蔵</li> <li>1ポート (176ピン版:2ポート)</li> <li>USBバージョン2.0準拠</li> <li>転送スピード:フルスピード (12Mbps)</li> <li>セルフパワーモードおよびバスパワードを選択可能</li> <li>OTG (ON-The-Go) に対応可能</li> <li>通信バッファとして2KバイトのRAMを内蔵</li> </ul>                                                                                                                                               |
|        | シリアルコミュニケー<br>ションインタフェース       |                                                                                                                                                                                                                                                                                                                                                                                                         |
|        | I <sup>2</sup> Cバスインタフェース      | <ul> <li>2チャネル(100ピン版:1チャネル)</li> <li>通信フォーマット</li> <li>I<sup>2</sup>Cバスフォーマット/SMBusフォーマット<br/>マスタ/スレーブ選択可能(マルチマスタ対応)</li> </ul>                                                                                                                                                                                                                                                                        |
|        | CANモジュール                       | <ul><li>1チャネル</li><li>32メールボックス</li></ul>                                                                                                                                                                                                                                                                                                                                                               |

表 1.1 仕様概要 (4 / 4)

| 分類                     | モジュール/機能                              | 説明                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|------------------------|---------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 通信機能                   | シリアルペリフェラル<br>インタフェース                 | <ul> <li>2ユニット</li> <li>RSPI転送機能         MOSI (Master Out Slave In)、MISO (Master In Slave Out)、SSL (Slave Select)、RSPCK (RSPI Clock) 信号を使用して、SPI動作 (4線式) /クロック同期式動作 (3線式) でシリアル通信が可能 マスタ/スレーブモードでのシリアル通信が可能         ・データフォーマット         MSBファースト/LSBファーストの切り替え可能 転送ビット長を8~16、20、24、32ビットに変更可能 送信/受信バッファは128ビット 一度の送受信で最大4フレームを転送 (1フレームは最大32ビット)</li> <li>バッファ構成</li> <li>送信/受信バッファ構成はダブルバッファ</li> <li>最大転送レート マスタモード時: 18Mbps スレーブモード時: 6.25Mbps</li> </ul> |
| 12ビットA/Dコ<br>10ビットA/Dコ | · · · · · · · · · · · · · · · · · · · | <ul> <li>12ビット×1ユニット(1ユニット×8チャネル)または 10ビット×2ユニット(2ユニット×4チャネル) (12 ビットA/D コンバータ、10 ビットA/D コンバータは排他的に使用可能)</li> <li>分解能:10ビットまたは12ビット</li> <li>変換時間:1チャネル当たり1.0µs(PCLK=50MHz動作時)</li> <li>2種類の動作モード シングルモード スキャンモード(1サイクルスキャンモード/連続スキャンモード)</li> <li>サンプル&amp;ホールド機能付き</li> <li>3種類のA/D変換開始方法 ソフトウェアトリガ、タイマ(MTU、TMR)のトリガ、外部トリガ</li> <li>A/Dコンバータの自己診断機能</li> </ul>                                                                                            |
| D/Aコンバータ               |                                       | <ul><li>2チャネル(100ピン版:1チャネル)</li><li>分解能:10ビット</li><li>出力電圧:0V~VREFH</li></ul>                                                                                                                                                                                                                                                                                                                                                                               |
| CRC演算器                 |                                       | <ul> <li>8 ビット単位の任意のデータ長に対して CRC コードを生成</li> <li>3 つの多項式から選択可能</li> <li>X<sup>8</sup> + X<sup>2</sup> + X + 1、X<sup>16</sup> + X<sup>15</sup> + X<sup>2</sup> + 1、X<sup>16</sup> + X<sup>12</sup> + X<sup>5</sup> + 1</li> <li>LSBファースト/MSBファースト通信用 CRC コード生成の選択が可能</li> </ul>                                                                                                                                                                              |
| 動作周波数                  |                                       | 8~100MHz                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 電源電圧                   |                                       | VCC = PLLVCC = AVCC = 2.7 ~ 3.6V, VREFH = 2.7 ~ AVCC                                                                                                                                                                                                                                                                                                                                                                                                        |
| 動作周囲温度                 |                                       | -40 ~ +85°C                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
| パッケージ                  |                                       | 176ピンLFBGA(PLBG0176GA-A)、145ピンTFLGA(PTLG0145JB-A)<br>144ピンLQFP(PLQP0144KA-A)、100ピンLQFP(PLQP0100KB-A) <sup>(注2)</sup><br>85ピンTFLGA(PTLG0085JA-A) <sup>(注2、注3)</sup>                                                                                                                                                                                                                                                                                          |

注2. 100ピンLQFP版、85ピンTFLGA版には、SDRAMエリアコントローラ、EXDMAコントローラはサポートしていません。

注3. 85ピンTFLGA版には、ポートアウトプットイネーブルはサポートしていません。

表 1.2 RX62N グループ、RX621 グループ機能比較表

|          | +866 台上                                     |            |            | R.        | X62N      | グルー        | -プ         |           |           |            | RX6        | 21グル      | ノープ              |           |
|----------|---------------------------------------------|------------|------------|-----------|-----------|------------|------------|-----------|-----------|------------|------------|-----------|------------------|-----------|
|          | 機能                                          | R5F        | 562N       | Вххх      | (注)       | R5F        | 562N       | (Axxx     | (注)       | F          | R5F56      | 21xBx     | XX <sup>(注</sup> | È)        |
|          | パッケージ                                       | 176ピンLFBGA | 145ピンTFLGA | 144ピンLQFP | 100ピンLQFP | 176ピンLFBGA | 145ピンTFLGA | 144ピンLQFP | 100ピンLQFP | 176ピンLFBGA | 145ピンTFLGA | 144ピンLQFP | 100ピンLQFP        | 85ピンTFLGA |
| 外部バス     | SDRAMエリアコントローラ                              |            | 0          |           | _         |            | 0          |           | _         |            | 0          |           | -                | _         |
| DMA      | DMAコントローラ                                   |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
|          | EXDMAコントローラ                                 |            | 0          |           | _         |            | 0          |           | _         |            | 0          |           | -                | _         |
|          | データトランスファコントローラ                             |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
| タイマ      | マルチファンクションタイマパルス<br>ユニット                    |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
|          | ポートアウトプットイネーブル                              |            | (          | )         |           |            | (          | )         |           |            | (          | )         |                  | _         |
|          | プログラマブルパルスジェネレータ                            |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
|          | 8ビットタイマ                                     |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
|          | コンペアマッチタイマ                                  |            | (          | )         |           | 0          |            |           |           | 0          |            |           |                  |           |
|          | リアルタイムクロック                                  |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
|          | ウォッチドッグタイマ                                  |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
|          | 独立ウォッチドッグタイマ                                |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
| 通信機能     | イーサネットコントローラ/<br>イーサネットコントローラ用<br>DMAコントローラ |            | (          | )         |           |            | (          | )         |           |            |            | _         |                  |           |
|          | USB2.0ホスト/<br>ファンクションモジュール                  |            | (          | )         |           | 0          |            |           |           |            |            | 0         |                  |           |
|          | シリアルコミュニケーション<br>インタフェース                    |            | (          | )         |           |            | (          | )         |           | 0          |            |           |                  |           |
|          | I <sup>2</sup> Cバスインタフェース                   |            | (          | )         |           |            | (          | )         |           | 0          |            |           |                  |           |
|          | CANモジュール                                    |            | (          | )         |           |            | -          | _         |           | 0          |            |           |                  |           |
|          | シリアルペリフェラルインタフェース                           |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
| A/Dコンバーク | ÿ                                           |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
| D/Aコンバータ | <del></del>                                 |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |
| CRC演算器   |                                             |            | (          | )         |           |            | (          | )         |           |            |            | 0         |                  |           |

【記号説明】 O:あり、-:なし

注. 製品型名については、表1.3を参照してください。

# 1.2 製品一覧

表 1.3 に製品一覧表を、図 1.1 に型名とメモリサイズ・パッケージを示します。

表 1.3 製品一覧表

| グループ   | 型名           | パッケージ        | ROM容量   | RAM容量  | データ<br>フラッシュ | 動作周波数<br>(max) |
|--------|--------------|--------------|---------|--------|--------------|----------------|
|        | R5F562N8BDBG | PLBG0176GA-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N8BDLE | PTLG0145JB-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N8BDFB | PLQP0144KA-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N8BDFP | PLQP0100KB-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N7BDBG | PLBG0176GA-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N7BDLE | PTLG0145JB-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N7BDFB | PLQP0144KA-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
| RX62N  | R5F562N7BDFP | PLQP0100KB-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
| KX6ZIN | R5F562N8ADBG | PLBG0176GA-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N8ADLE | PTLG0145JB-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N8ADFB | PLQP0144KA-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N8ADFP | PLQP0100KB-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N7ADBG | PLBG0176GA-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N7ADLE | PTLG0145JB-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N7ADFB | PLQP0144KA-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F562N7ADFP | PLQP0100KB-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56218BDBG | PLBG0176GA-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56218BDLE | PTLG0145JB-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56218BDFB | PLQP0144KA-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56218BDFP | PLQP0100KB-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56218BDLD | PTLG0085JA-A | 512Kバイト | 96Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56217BDBG | PLBG0176GA-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56217BDLE | PTLG0145JB-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
| RX621  | R5F56217BDFB | PLQP0144KA-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56217BDFP | PLQP0100KB-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56217BDLD | PTLG0085JA-A | 384Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56216BDBG | PLBG0176GA-A | 256Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56216BDLE | PTLG0145JB-A | 256Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56216BDFB | PLQP0144KA-A | 256Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56216BDFP | PLQP0100KB-A | 256Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |
|        | R5F56216BDLD | PTLG0085JA-A | 256Kバイト | 64Kバイト | 32Kバイト       | 100MHz         |



図 1.1 型名とメモリサイズ・パッケージ

### 1.3 ブロック図

図 1.2 にブロック図を示します。



図 1.2 ブロック図

CRC

MPU

RTC : リアルタイムクロック

RIIC: I<sup>2</sup>Cバスインタフェース

: CRC (Cyclic Redundancy Check) 演算器

:メモリプロテクションユニット

# 1.4 ピン配置図

図 1.3 ~図 1.9 にピン配置図を示します。また、表 1.4 ~表 1.8 に機能別端子一覧を示します。

|    | А    | В     | С   | D    | E      | F       | G    | Н          | J           | K   | L   | М           | N           | P           | R           |    |
|----|------|-------|-----|------|--------|---------|------|------------|-------------|-----|-----|-------------|-------------|-------------|-------------|----|
| 15 | PE1  | P70   | PE6 | P65  | P67    | PG5     | PA1  | PA3        | PA6         | PB0 | vcc | PB2         | PB5         | PB7         | P75         | 15 |
| 14 | P63  | PE2   | PE5 | PE7  | P66    | PA0     | PG6  | PA4        | PA7         | P72 | PB3 | PB6         | P73         | PC1         | P77         | 14 |
| 13 | P61  | P64   | PE3 | PE4  | vcc    | PG3     | VCC  | PA2        | PA5         | P71 | PB4 | vcc         | P74         | P76         | P80         | 13 |
| 12 | PD7  | P62   | PE0 | VSS  | PG2    | PG4     | VSS  | PG7        | VSS         | PB1 | VSS | PC0         | PC2         | PC4         | PC7         | 12 |
| 11 | PG0  | P60   | VCC | VSS  |        |         |      | l          | I           |     |     | P81         | PC3         | P82         | P83         | 1  |
| 10 | PD4  | PD6   | PD5 | PG1  |        |         |      |            |             |     |     | PC6         | PC5         | P50         | P53         | 10 |
| 9  | PD3  | P97   | VCC | VSS  |        |         |      |            | レーフ<br>レープ  |     |     | vss         | VCC         | P84         | P85         | 9  |
| 8  | PD2  | P96   | P94 | P95  |        | F       | PLBG | 0176       |             | P51 | P52 | VCC_<br>USB | USB1_<br>DP | 8           |             |    |
| 7  | PD0  | PD1   | P92 | P93  |        | ( ·     |      | ごンい<br>面透礼 | FBGA<br>見図) | .)  |     | P54         | P10         | P56         | USB1_<br>DM | 7  |
| 6  | P90  | P91   | VCC | VSS  |        |         |      |            |             |     |     | P55         | P57         | VCC_<br>USB | VSS_<br>USB | 6  |
| 5  | P46  | P47   | P40 | P43  |        |         |      |            |             |     |     | P11         | P15         | P13         | USB0_<br>DP | 5  |
| 4  | P45  | P44   | P07 | P41  | VSS    | vss     | MDE  | RES#       | P34         | PF4 | P30 | VSS         | P17         | P14         | USB0_<br>DM | 4  |
| 3  | P42  | VREFL | P05 | VCC  | BSCANP | VCL     | MD0  | vcc        | PF3         | PF0 | VCC | P22         | P20         | P16         | P12         | 3  |
| 2  | AVCC | VREFH | P03 | P01  | CNVSS  | WDTOVF# | MD1  | P35        | P32         | P31 | P27 | P25         | P23         | PLLVCC      | PLLVSS      | 2  |
| 1  | AVSS | P02   | P00 | EMLE | XCIN   | XCOUT   | VSS  | XTAL       | EXTAL       | P33 | PF2 | PF1         | P26         | P24         | P21         | 1  |
|    | A    | В В   | С   | D    | E      | F       | G    | Н          | J           | K   | L   | M           | N           | P           | R           |    |

図 1.3 176 ピン LFBGA ピン配置図

|    | A     | В     | С   | D    | E      | F       | G                     | Н     | J   | K   | L           | М           | N           |    |
|----|-------|-------|-----|------|--------|---------|-----------------------|-------|-----|-----|-------------|-------------|-------------|----|
| 13 | P64   | PE4   | P70 | PE6  | P66    | PA2     | PA4                   | PA7   | P72 | PB3 | PB6         | VSS         | P74         | 13 |
| 12 | P62   | PE1   | PE3 | PE7  | PA0    | vcc     | PA6                   | PB1   | PB5 | PC0 | vcc         | PC1         | P76         | 12 |
| 11 | P60   | PE2   | PE5 | VCC  | P67    | PA3     | PA5                   | P71   | PB4 | P73 | P75         | PC2         | PC4         | 11 |
| 10 | PD6   | PE0   | P63 | VSS  | P65    | PA1     | VSS                   | PB0   | PB2 | PB7 | P77         | P80         | PC5         | 10 |
| 9  | PD3   | VSS   | P61 | vcc  |        |         |                       |       |     | PC3 | P81         | PC6         | vcc         | 9  |
| 8  | PD0   | PD5   | PD7 | PD4  |        |         | 2Nグル                  |       |     | P82 | P83         | P50         | P51         | 8  |
| 7  | P91   | PD1   | PD2 | P93  |        |         | 21グル<br>30145<br>よいエロ | JB-A  | PC7 | P52 | P55         | P54         | 7           |    |
| 6  | P47   | P90   | P92 | VSS  |        | •       | 面透視                   | •     |     | VSS | P56         | VSS_<br>USB | USB0_<br>DP | 6  |
| 5  | P44   | P45   | P46 | vcc  | NC     |         |                       |       |     | P53 | VCC_<br>USB | P14         | USB0_<br>DM | 5  |
| 4  | P42   | P40   | P41 | P43  | BSCANP | MDE     | MD0                   | RES#  | P32 | P26 | P12         | P15         | P13         | 4  |
| 3  | VREFL | VREFH | VSS | P02  | P00    | WDTOVF# | MD1                   | vcc   | P35 | P31 | P17         | PLLVCC      | PLLVSS      | 3  |
| 2  | AVCC  | P07   | P05 | VCC  | vss    | XCOUT   | VSS                   | P34   | P27 | P24 | P22         | P20         | P16         | 2  |
| 1  | AVSS  | P03   | P01 | EMLE | VCL    | XCIN    | XTAL                  | EXTAL | P33 | P30 | P25         | P23         | P21         | 1  |
|    | A     | В     | С   | D    | E      | F       | G                     | Н     | J   | K   | L           | М           | N           |    |
|    | . N/  | Cピン   |     |      |        |         |                       |       |     |     |             |             |             |    |

図 1.4 145 ピン TFLGA ピン配置図



図 1.5 144 ピン LQFP ピン配置図



図 1.6 144 ピン LQFP ピン配置図(補助図)



図 1.7 100 ピン LQFP ピン配置図



図 1.8 100 ピン LQFP ピン配置図(補助図)

|    | А     | В     | С      | D    | E                  | F                     | G        | Н      | J           | K           |    |
|----|-------|-------|--------|------|--------------------|-----------------------|----------|--------|-------------|-------------|----|
| 10 | PD6   | PA1   | PA0    | PA2  | PA4                | PA7                   | PB1      | PB4    | PC0         | PC1         | 10 |
| 9  | PD7   | PA3   | PA5    | PA6  | PB0                | PB2                   | PB5      | PB7    | PC3         | PC2         | 9  |
| 8  | PD5   | PD3   | BSCANP | VCL  | VSS                | VCC                   | PB3      | PB6    | P51         | P50         | 8  |
| 7  | PD4   | PD2   | MD1    |      | RX62N <sub>2</sub> | <i>∀</i> `            | <b>-</b> | P53    | P52         | VSS_<br>USB | 7  |
| 6  | PD1   | PD0   | P45    | F    | RX6214<br>PTLG00   | ブルー:                  | プ        | P13    | USB0_<br>DM | USB0_<br>DP | 6  |
| 5  | P47   | P46   | P44    | (    | 85ピン<br>(上面)       | TFLG <i>A</i><br>透視図) |          | P14    | VCC_<br>USB | P12         | 5  |
| 4  | P43   | P42   | P41    | RES# |                    |                       |          | PLLVCC | P16         | PLLVSS      | 4  |
| 3  | VREFL | VREFH | P40    | MD0  | P34                | P32                   | P27      | P26    | P24         | P20         | 3  |
| 2  | AVCC  | AVSS  | vss    | EMLE | XCOUT              | EXTAL                 | P33      | P30    | P23         | P22         | 2  |
| 1  | P05   | VCC   | P03    | MDE  | XCIN               | XTAL                  | P35      | P31    | P25         | P21         | 1  |
|    | Α     | В     | С      | D    | Е                  | F                     | G        | Н      | J           | K           |    |

図 1.9 85 ピン TFLGA ピン配置図

表 1.4 機能別端子一覧 (176ピンLFBGA) (1/6)

| ピン番号           |                      |        | [ [ ]            |                 |     | タイマ                           | NT /-                         |                       |
|----------------|----------------------|--------|------------------|-----------------|-----|-------------------------------|-------------------------------|-----------------------|
| 176ピン<br>LFBGA | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC   | ETHERC<br>EDMAC | USB | (MTU、TMR、<br>PPG、POE、<br>WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他                   |
| A1             | AVSS                 |        |                  |                 |     |                               |                               |                       |
| A2             | AVCC                 |        |                  |                 |     |                               |                               |                       |
| А3             |                      | P42    |                  |                 |     |                               |                               | IRQ10-B/AN2           |
| A4             |                      | P45    |                  |                 |     |                               |                               | IRQ13-B/AN5           |
| A5             |                      | P46    |                  |                 |     |                               |                               | IRQ14/AN6             |
| A6             |                      | P90    | D16/A16-B        |                 |     |                               |                               |                       |
| A7             |                      | PD0    | D0               |                 |     | POE7#                         |                               |                       |
| A8             |                      | PD2    | D2               |                 |     | MTIC11W-B/<br>POE5#           |                               |                       |
| A9             |                      | PD3    | D3               |                 |     | MTIC11V-B/<br>POE4#           |                               |                       |
| A10            |                      | PD4    | D4               |                 |     | MTIC11U-B/<br>POE3#           |                               |                       |
| A11            |                      | PG0    | D24              |                 |     |                               |                               |                       |
| A12            |                      | PD7    | D7               |                 |     | MTIC5U-B/<br>POE0#            |                               |                       |
| A13            |                      | P61    | CS1#-A/<br>SDCS# |                 |     |                               |                               |                       |
| A14            |                      | P63    | CS3#-A/<br>CAS#  |                 |     |                               |                               |                       |
| A15            |                      | PE1    | D9               |                 |     |                               | SSLB2-B                       |                       |
| B1             |                      | P02    |                  |                 |     | TMCI1-A                       | SCK6-A                        | IRQ10-A               |
| B2             | VREFH                |        |                  |                 |     |                               |                               |                       |
| В3             | VREFL                |        |                  |                 |     |                               |                               |                       |
| B4             |                      | P44    |                  |                 |     |                               |                               | IRQ12/AN4             |
| B5             |                      | P47    |                  |                 |     |                               |                               | IRQ15-B/AN7           |
| B6             |                      | P91    | D17/A17-B        |                 |     |                               |                               |                       |
| B7             |                      | PD1    | D1               |                 |     | POE6#                         |                               |                       |
| B8             |                      | P96    | D22/A22-B        |                 |     |                               |                               |                       |
| B9             |                      | P97    | D23/A23-B        |                 |     |                               |                               |                       |
| B10            |                      | PD6    | D6               |                 |     | MTIC5V-B/<br>POE1#            |                               |                       |
| B11            |                      | P60    | CS0#-A           |                 |     |                               |                               |                       |
| B12            |                      | P62    | CS2#-A/<br>RAS#  |                 |     |                               |                               |                       |
| B13            |                      | P64    | CS4#-A/<br>WE#   |                 |     |                               |                               |                       |
| B14            |                      | PE2    | D10              |                 |     | POE9#                         | SSLB3-B                       |                       |
| B15            | SDCLK                | P70    |                  |                 |     |                               |                               |                       |
| C1             |                      | P00    |                  |                 |     | TMRI0-A                       | TxD6-A                        | IRQ8-A                |
| C2             |                      | P03    |                  |                 |     |                               |                               | IRQ11-A/DA0           |
| C3             |                      | P05    |                  |                 |     |                               |                               | IRQ13-A/DA1           |
| C4             |                      | P07    |                  |                 |     |                               |                               | IRQ15-A/<br>ADTRG0#-A |
| C5             |                      | P40    |                  |                 |     |                               |                               | IRQ8-B/AN0            |
| C6             | VCC                  |        |                  |                 |     |                               |                               |                       |

表 1.4 機能別端子一覧(176ピンLFBGA)(2/6)

| ピン番号<br>176ピン<br>LFBGA | ・ 電源<br>クロック<br>システム制御 | 1/0ポート | 外部バス<br>EXDMAC   | ETHERC<br>EDMAC | USB | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他         |
|------------------------|------------------------|--------|------------------|-----------------|-----|--------------------------------------|-------------------------------|-------------|
| C7                     |                        | P92    | D18/A18-B        |                 |     | VVD1)                                |                               |             |
| C8                     |                        | P94    | D20/A20-B        |                 |     |                                      |                               |             |
| C9                     | VCC                    |        | 22011.20 2       |                 |     |                                      |                               |             |
| C10                    |                        | PD5    | D5               |                 |     | MTIC5W-B/<br>POE2#                   |                               |             |
| C11                    | VCC                    |        |                  |                 |     |                                      |                               |             |
| C12                    |                        | PE0    | D8               |                 |     |                                      | SSLB1-B                       |             |
| C13                    |                        | PE3    | D11              |                 |     | POE8#                                |                               |             |
| C14                    |                        | PE5    | D13              |                 |     |                                      | RSPCKB-B                      | IRQ5-A      |
| C15                    |                        | PE6    | D14              |                 |     |                                      | MOSIB-B                       | IRQ6-A      |
| D1                     | EMLE                   |        |                  |                 |     |                                      |                               |             |
| D2                     |                        | P01    |                  |                 |     | TMCI0-A                              | RxD6-A                        | IRQ9-A      |
| D3                     | VCC                    |        |                  |                 |     |                                      |                               |             |
| D4                     |                        | P41    |                  |                 |     |                                      |                               | IRQ9-B/AN1  |
| D5                     |                        | P43    |                  |                 |     |                                      |                               | IRQ11-B/AN3 |
| D6                     | VSS                    |        |                  |                 |     |                                      |                               |             |
| D7                     |                        | P93    | D19/A19-B        |                 |     |                                      |                               |             |
| D8                     |                        | P95    | D21/A21-B        |                 |     |                                      |                               |             |
| D9                     | VSS                    |        | 1                |                 |     |                                      |                               |             |
| D10                    |                        | PG1    | D25              |                 |     |                                      |                               |             |
| D11                    | VSS                    |        |                  |                 |     |                                      |                               |             |
| D12                    | VSS                    |        |                  |                 |     |                                      |                               |             |
| D13                    |                        | PE4    | D12              |                 |     |                                      | SSLB0-B                       |             |
| D14                    |                        | PE7    | D15              |                 |     |                                      | MISOB-B                       | IRQ7-A      |
| D15                    |                        | P65    | CS5#-A/<br>CKE   |                 |     |                                      |                               |             |
| E1                     | XCIN                   |        |                  |                 |     |                                      |                               |             |
| E2                     | CNVSS                  |        |                  |                 |     |                                      |                               |             |
| E3                     | BSCANP                 |        |                  |                 |     |                                      |                               |             |
| E4                     | VSS                    |        |                  |                 |     |                                      |                               |             |
| E12                    |                        | PG2    | D26              |                 |     |                                      |                               | TRDATA0     |
| E13                    | VCC                    |        |                  |                 |     |                                      |                               |             |
| E14                    |                        | P66    | CS6#-A/<br>DQM0  |                 |     |                                      |                               |             |
| E15                    |                        | P67    | CS7#-A/<br>DQM1  |                 |     |                                      |                               |             |
| F1                     | XCOUT                  |        |                  |                 |     |                                      |                               |             |
| F2                     |                        |        |                  |                 |     | WDTOVF#                              |                               |             |
| F3                     | VCL                    |        |                  |                 |     |                                      |                               |             |
| F4                     | VSS                    |        |                  |                 |     |                                      |                               |             |
| F12                    |                        | PG4    | D28              |                 |     |                                      |                               | TRSYNC      |
| F13                    |                        | PG3    | D27              |                 |     |                                      |                               | TRDATA1     |
| F14                    |                        | PA0    | A0/BC0#/<br>DQM2 |                 |     | MTIOC6A/<br>PO16                     | SSLA1-B                       |             |
| F15                    |                        | PG5    | D29              |                 |     |                                      |                               | TRCLK       |

表 1.4 機能別端子一覧(176ピンLFBGA)(3/6)

| ピヽ.ヰロ                  | נ מוויירניניטט אמו   |        | I              |                 |            |                                      |                               |         |
|------------------------|----------------------|--------|----------------|-----------------|------------|--------------------------------------|-------------------------------|---------|
| ピン番号<br>176ピン<br>LFBGA | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC | ETHERC<br>EDMAC | USB        | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他     |
| G1                     | VSS                  |        |                |                 |            |                                      |                               |         |
| G2                     | MD1                  |        |                |                 |            |                                      |                               |         |
| G3                     | MD0                  |        |                |                 |            |                                      |                               |         |
| G4                     | MDE                  |        |                |                 |            |                                      |                               |         |
| G12                    | VSS                  |        |                |                 |            |                                      |                               |         |
| G13                    | VCC                  |        |                |                 |            |                                      |                               |         |
| G14                    |                      | PG6    | D30            |                 |            |                                      |                               | TRDATA2 |
| G15                    |                      | PA1    | A1/DQM3        |                 |            | MTIOC6B/<br>PO17                     | SSLA2-B                       |         |
| H1                     | XTAL                 |        |                |                 |            |                                      |                               |         |
| H2                     |                      | P35    |                |                 |            |                                      |                               | NMI     |
| НЗ                     | VCC                  |        |                |                 |            |                                      |                               |         |
| H4                     | RES#                 |        |                |                 |            |                                      |                               |         |
| H12                    | _                    | PG7    | D31            |                 |            |                                      |                               | TRDATA3 |
| H13                    |                      | PA2    | A2             |                 |            | MTIOC6C/<br>PO18                     | SSLA3-B                       |         |
| H14                    |                      | PA4    | A4             |                 |            | MTIOC7A/<br>PO20                     | SSLA0-B                       |         |
| H15                    |                      | PA3    | A3             |                 |            | MTIOC6D/<br>PO19                     |                               |         |
| J1                     | EXTAL                |        |                |                 |            |                                      |                               |         |
| J2                     |                      | P32    |                |                 |            | MTIOCOC/<br>PO10/<br>RTCOUT          | CTX0/<br>TxD6-B               | IRQ2-A  |
| J3                     |                      | PF3    |                |                 |            |                                      |                               | TMS     |
| J4                     |                      | P34    |                |                 |            | MTIOC0A/<br>TMCI3-B/<br>PO12         | SCK6-B                        | IRQ4-A  |
| J12                    | VSS                  |        |                |                 |            |                                      |                               |         |
| J13                    |                      | PA5    | A5             |                 |            | MTIOC7B/<br>PO21                     | RSPCKA-B                      |         |
| J14                    |                      | PA7    | A7             |                 |            | MTIOC8B/<br>PO23                     | MISOA-B                       |         |
| J15                    |                      | PA6    | A6             |                 |            | MTIOC8A/<br>PO22                     | MOSIA-B                       |         |
| K1                     |                      | P33    |                |                 |            | MTIOC0D/<br>PO11                     | CRX0/<br>RxD6-B               | IRQ3-A  |
| K2                     |                      | P31    |                |                 | USB1_DPRPD | MTIOC4D-A/<br>TMCI2-B/<br>PO9        | SSLB0-A                       | IRQ1-A  |
| K3                     |                      | PF0    |                |                 |            |                                      | TxD1-B                        | TDO     |
| K4                     |                      | PF4    |                |                 |            |                                      |                               | TRST#   |
| K12                    |                      | PB1    | A9             |                 |            | MTIOC9C/<br>PO25                     |                               |         |
| K13                    |                      | P71    | CS1#-B         | ET_MDIO         |            |                                      |                               |         |
| K14                    |                      | P72    | CS2#-B         | ET_MDC          |            |                                      |                               |         |
| K15                    |                      | PB0    | A8             |                 |            | MTIOC9A/<br>PO24                     |                               |         |

表 1.4 機能別端子一覧(176ピンLFBGA)(4/6)

| ピン番号<br>176ピン<br>LFBGA | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC            | ETHERC<br>EDMAC        | USB           | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT)    | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他       |
|------------------------|----------------------|--------|---------------------------|------------------------|---------------|-----------------------------------------|-------------------------------|-----------|
| L1                     |                      | PF2    |                           |                        |               |                                         | RxD1-B                        | TDI       |
| L2                     |                      | P27    | CS7#-C                    |                        | USB1_EXICEN   | MTIOC2B/<br>PO7                         | RSPCKB-A/<br>SCK1-A           |           |
| L3                     | vcc                  |        |                           |                        |               |                                         |                               |           |
| L4                     |                      | P30    |                           |                        | USB1_DRPD     | MTIOC4B-A/<br>TMRI3-B/<br>PO8           | MISOB-A/<br>RxD1-A            | IRQ0-A    |
| L12                    | VSS                  |        |                           |                        |               |                                         |                               |           |
| L13                    |                      | PB4    | A12                       |                        |               | MTIOC10A/<br>MTCLKE-B/<br>PO28          |                               |           |
| L14                    |                      | PB3    | A11                       |                        |               | MTIOC9D/<br>MTCLKH-B/<br>PO27           |                               |           |
| L15                    | VCC                  |        |                           |                        |               |                                         |                               |           |
| M1                     |                      | PF1    |                           |                        |               |                                         | SCK1-B                        | TCK       |
| M2                     |                      | P25    | CS5#-C/<br>EDACK1-B       |                        | USB0_DPRPD    | MTIOC4C-A/<br>MTCLKB-A/<br>PO5          | RxD3-B                        | ADTRG0#-B |
| М3                     |                      | P22    | EDREQ0-B                  |                        | USB0_DRPD     | MTIOC3B-A/<br>MTCLKC-A/<br>TMO0/<br>PO2 | SCK0                          |           |
| M4                     | VSS                  |        |                           |                        |               |                                         |                               |           |
| M5                     |                      | P11    |                           |                        | USB1_VBUSEN-A | MTIC5V-A/<br>TMCI3-A                    | SCK2-A                        | IRQ1-B    |
| M6                     |                      | P55    | WAIT#-B/<br>EDREQ0-C      | ET_EXOUT               |               | MTIOC4D-B                               |                               |           |
| M7                     |                      | P54    | EDACK0-C                  | ET_LINKSTA             |               | MTIOC4B-B                               |                               |           |
| M8                     |                      | P51    | WR1#/<br>BC1#/<br>WAIT#-D |                        |               |                                         | SSLB2-A/<br>SCK2-B            |           |
| M9                     | vss                  |        |                           |                        |               |                                         |                               |           |
| M10                    |                      | PC6    | A22-A/<br>CS1#-C          | ET_ETXD3               |               | MTIC11V-A/<br>MTCLKA-B                  | MOSIA-A                       |           |
| M11                    |                      | P81    | EDACK0-A                  | ET_ETXD0/<br>RMII_TXD0 |               | MTIOC3D-B                               |                               |           |
| M12                    |                      | PC0    | A16-A                     | ET_ERXD3               |               | MTCLKG-A                                | SSLA1-A                       |           |
| M13                    | VCC                  |        |                           |                        |               |                                         |                               |           |
| M14                    |                      | PB6    | A14                       |                        |               | MTIOC10B/<br>PO30                       |                               |           |
| M15                    |                      | PB2    | A10                       |                        |               | MTIOC9B/<br>MTCLKG-B/<br>PO26           |                               |           |
| N1                     |                      | P26    | CS6#-C                    |                        | USB1_ID       | MTIOC2A/<br>TMO1/<br>PO6                | MOSIB-A/<br>TxD1-A            |           |
| N2                     |                      | P23    | EDACK0-B                  |                        | USB0_DPUPE-A  | MTIOC3D-A/<br>MTCLKD-A/<br>PO3          | TxD3-B                        |           |
| N3                     |                      | P20    |                           |                        | USB0_ID       | MTIOC1A/<br>TMRI0-B/<br>PO0             | SDA1/<br>TxD0                 |           |

表 1.4 機能別端子一覧(176ピンLFBGA)(5 / 6)

|                        | נ ווויירנינים אמו    | 1      | T                                  | 1                      | 1                                            | I                                        |                               | 1                   |
|------------------------|----------------------|--------|------------------------------------|------------------------|----------------------------------------------|------------------------------------------|-------------------------------|---------------------|
| ピン番号<br>176ピン<br>LFBGA | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC                     | ETHERC<br>EDMAC        | USB                                          | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT)     | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他                 |
| N4                     |                      | P17    |                                    |                        | USB1_VBUS/<br>USB1_OVRCURB/<br>USB1_VBUSEN-B | MTIOC3A/<br>PO15                         | TxD3-A                        | IRQ7-B              |
| N5                     |                      | P15    |                                    |                        | USB1_OVRCURA/<br>USB1_DPUPE-B                | MTIOC0B/<br>TMCI2-A/<br>PO13             | SCK3-A                        | IRQ5-B              |
| N6                     |                      | P57    | WAIT#-A/<br>WR3#/BC3#/<br>EDREQ1-C |                        |                                              |                                          |                               |                     |
| N7                     |                      | P10    |                                    |                        | USB1_DPUPE-A                                 | MTIC5W-A/<br>TMRI3-A                     |                               | IRQ0-B              |
| N8                     |                      | P52    | RD#                                |                        |                                              |                                          | SSLB3-A/<br>RxD2-B            |                     |
| N9                     | VCC                  |        |                                    |                        |                                              |                                          |                               |                     |
| N10                    |                      | PC5    | A21-A/<br>CS2#-C/<br>WAIT#-C       | ET_ETXD2               |                                              | MTIC11W-A/<br>MTCLKD-B                   | RSPCKA-A                      |                     |
| N11                    |                      | PC3    | A19-A                              | ET_TX_ER               |                                              | MTCLKF-A                                 | TxD5                          |                     |
| N12                    |                      | PC2    | A18-A                              | ET_RX_DV               |                                              | MTCLKE-A                                 | SSLA3-A/<br>RxD5              |                     |
| N13                    |                      | P74    | CS4#-B                             | ET_ERXD1/<br>RMII_RXD1 |                                              |                                          |                               |                     |
| N14                    |                      | P73    | CS3#-B                             | ET_WOL                 |                                              |                                          |                               |                     |
| N15                    |                      | PB5    | A13                                |                        |                                              | MTIOC10C/<br>MTCLKF-B/<br>PO29           |                               |                     |
| P1                     |                      | P24    | CS4#-C/<br>EDREQ1-B                |                        | USB0_VBUSEN-A                                | MTIOC4A-A/<br>MTCLKA-A/<br>TMRI1/<br>PO4 | SCK3-B                        |                     |
| P2                     | PLLVCC               |        |                                    |                        |                                              |                                          |                               |                     |
| P3                     |                      | P16    |                                    |                        | USB0_VBUS/<br>USB0_OVRCURB/<br>USB0_VBUSEN-B |                                          | RxD3-A                        | IRQ6-B              |
| P4                     |                      | P14    |                                    |                        | USB0_OVRCURA/<br>USB0_DPUPE-B                | TMRI2                                    |                               | IRQ4-B              |
| P5                     |                      | P13    |                                    |                        |                                              | TMO3                                     | SDA0/<br>TxD2-A               | IRQ3-B<br>/ ADTRG1# |
| P6                     | VCC_USB              |        |                                    |                        |                                              |                                          |                               |                     |
| P7                     |                      | P56    | WR2#/BC2#/<br>EDACK1-C             |                        |                                              | MTIOC3C-B                                |                               |                     |
| P8                     | VCC_USB              |        |                                    |                        |                                              |                                          |                               |                     |
| P9                     |                      | P84    |                                    |                        |                                              |                                          |                               |                     |
| P10                    |                      | P50    | WR0#/<br>WR#                       |                        |                                              |                                          | SSLB1-A/<br>TxD2-B            |                     |
| P11                    |                      | P82    | EDREQ1-A                           | ET_ETXD1/<br>RMII_TXD1 |                                              | MTIOC4A-B                                |                               |                     |
| P12                    |                      | PC4    | A20-A/<br>CS3#-C                   | ET_TX_CLK              |                                              | MTCLKC-B                                 | SSLA0-A                       |                     |
| P13                    |                      | P76    | CS6#-B                             | ET_RX_CLK/<br>REF50CK  |                                              |                                          |                               |                     |
| P14                    |                      | PC1    | A17-A                              | ET_ERXD2               |                                              | MTCLKH-A                                 | SSLA2-A/<br>SCK5              |                     |

# 表 1.4 機能別端子一覧(176ピンLFBGA)(6 / 6)

|                      |                                           | 1 00/1/ (0/0)                                                                                 |                                                                                                                                                |                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                       |                               |                      |
|----------------------|-------------------------------------------|-----------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------|----------------------|
| 電源<br>クロック<br>システム制御 | 1/0ポート                                    | 外部バス<br>EXDMAC                                                                                | ETHERC<br>EDMAC                                                                                                                                | USB                                                                                                                                                                                                                                | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT)                                                                                                                                                                                                                                                                  | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他                  |
|                      | PB7                                       | A15                                                                                           |                                                                                                                                                |                                                                                                                                                                                                                                    | MTIOC10D/<br>PO31                                                                                                                                                                                                                                                                                     |                               |                      |
|                      | P21                                       |                                                                                               |                                                                                                                                                | USB0_EXICEN                                                                                                                                                                                                                        | MTIOC1B/<br>TMCI0-B/<br>PO1                                                                                                                                                                                                                                                                           | SCL1/<br>RxD0                 |                      |
| PLLVSS               |                                           |                                                                                               |                                                                                                                                                |                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                       |                               |                      |
|                      | P12                                       |                                                                                               |                                                                                                                                                |                                                                                                                                                                                                                                    | MTIC5U-A/<br>TMCI1-B                                                                                                                                                                                                                                                                                  | SCL0/<br>RxD2-A               | IRQ2-B               |
|                      |                                           |                                                                                               |                                                                                                                                                | USB0_DM                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                       |                               |                      |
|                      |                                           |                                                                                               |                                                                                                                                                | USB0_DP                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                       |                               |                      |
| VSS_USB              |                                           |                                                                                               |                                                                                                                                                |                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                       |                               |                      |
|                      |                                           |                                                                                               |                                                                                                                                                | USB1_DM                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                       |                               |                      |
|                      |                                           |                                                                                               |                                                                                                                                                | USB1_DP                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                       |                               |                      |
|                      | P85                                       |                                                                                               |                                                                                                                                                |                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                       |                               |                      |
| BCLK                 | P53                                       |                                                                                               |                                                                                                                                                |                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                       |                               |                      |
|                      | P83                                       | EDACK1-A                                                                                      | ET_CRS/<br>RMII_CRS_DV                                                                                                                         |                                                                                                                                                                                                                                    | MTIOC4C-B                                                                                                                                                                                                                                                                                             |                               |                      |
|                      | PC7                                       | A23-A/<br>CS0#-B                                                                              | ET_COL                                                                                                                                         |                                                                                                                                                                                                                                    | MTIC11U-A/<br>MTCLKB-B                                                                                                                                                                                                                                                                                | MISOA-A                       |                      |
|                      | P80                                       | EDREQ0-A                                                                                      | ET_TX_EN/<br>RMII_TXD_EN                                                                                                                       |                                                                                                                                                                                                                                    | MTIOC3B-B                                                                                                                                                                                                                                                                                             |                               |                      |
|                      | P77                                       | CS7#-B                                                                                        | ET_RX_ER/<br>RMII_RX_ER                                                                                                                        |                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                       |                               |                      |
|                      | P75                                       | CS5#-B                                                                                        | ET_ERXD0/<br>RMII_RXD0                                                                                                                         |                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                       |                               |                      |
|                      | 電源<br>クロック<br>システム制御<br>PLLVSS<br>VSS_USB | 電源<br>クロック<br>システム制御 PB7<br>P21<br>PLLVSS P12<br>VSS_USB P85<br>BCLK P53<br>P87<br>P87<br>P87 | 電源<br>クロック<br>システム制御 PB7 A15<br>P21<br>PLLVSS P12<br>VSS_USB P85<br>BCLK P53<br>BCLK P53<br>PR7 A23-A/<br>CS0#-B<br>P80 EDREQ0-A<br>P77 CS7#-B | 電源<br>クロック<br>システム制御 PB7 A15 ETHERC<br>EDMAC EDMAC EDMAC PB7 A15 P21 PLLVSS P12 PLLVSS P12 PLLVSS P12 PR3 EDACK1-A ET_CRS/RMII_CRS_DV CS0#-B P80 EDREQO-A ET_TX_EN/RMII_TXD_EN P77 CS7#-B ET_RX_ER/RMII_RX_ER P75 CS5#-B ET_ERXDO/ | 電源<br>クロック<br>システム制御  PB7  A15  PB7  A15  P21  USB0_EXICEN  USB0_EXICEN  P12  USB0_DM  USB0_DP  VSS_USB  USB1_DM  USB1_DM  USB1_DM  USB1_DP  P85  BCLK  P53  ET_CRS/ RMII_CRS_DV  PC7  A23-A/ CS0#-B  P80  EDREQ0-A  ET_TX_EN/ RMII_TXD_EN  P77  CS7#-B  ET_RX_ER/ RMII_RX_ER  P75  CS5#-B  ET_EXXD0/ | 電源 クロック システム制御                | 電源<br>クロック<br>システム制御 |

表 1.5 機能別端子一覧(145ピンTFLGA)(1/5)

| 衣 1.5                  | 1200000                | 1      | 1FLGA) (1/5)    | -               |     | <u> </u>                             | 1                             | İ                     |
|------------------------|------------------------|--------|-----------------|-----------------|-----|--------------------------------------|-------------------------------|-----------------------|
| ピン番号<br>145ピン<br>TFLGA | ・ 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC  | ETHERC<br>EDMAC | USB | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他                   |
| A1                     | AVSS                   |        |                 |                 |     |                                      |                               |                       |
| A2                     | AVCC                   |        |                 |                 |     |                                      |                               |                       |
| A3                     | VREFL                  |        |                 |                 |     |                                      |                               |                       |
| A4                     |                        | P42    |                 |                 |     |                                      |                               | IRQ10-B/AN2           |
| A5                     |                        | P44    |                 |                 |     |                                      |                               | IRQ12/AN4             |
| A6                     |                        | P47    |                 |                 |     |                                      |                               | IRQ15-B/AN7           |
| A7                     |                        | P91    | A17-B           |                 |     |                                      |                               |                       |
| A8                     |                        | PD0    | D0              |                 |     | POE7#                                |                               |                       |
| A9                     |                        | PD3    | D3              |                 |     | MTIC11V-B/<br>POE4#                  |                               |                       |
| A10                    |                        | PD6    | D6              |                 |     | MTIC5V/<br>POE1#                     |                               |                       |
| A11                    |                        | P60    | CS0#-A          |                 |     |                                      |                               |                       |
| A12                    |                        | P62    | CS2#-A/<br>RAS# |                 |     |                                      |                               |                       |
| A13                    |                        | P64    | CS4#-A/<br>WE#  |                 |     |                                      |                               |                       |
| B1                     |                        | P03    |                 |                 |     |                                      |                               | IRQ11-A/DA0           |
| B2                     |                        | P07    |                 |                 |     |                                      |                               | IRQ15-A/<br>ADTRG0#-A |
| В3                     | VREFH                  |        |                 |                 |     |                                      |                               |                       |
| B4                     |                        | P40    |                 |                 |     |                                      |                               | IRQ8-B/AN0            |
| B5                     |                        | P45    |                 |                 |     |                                      |                               | IRQ13-B/AN5           |
| В6                     |                        | P90    | A16-B           |                 |     |                                      |                               |                       |
| B7                     |                        | PD1    | D1              |                 |     | POE6#                                |                               |                       |
| B8                     |                        | PD5    | D5              |                 |     | MTIC5W/<br>POE2#                     |                               |                       |
| В9                     | VSS                    |        |                 |                 |     |                                      |                               |                       |
| B10                    |                        | PE0    | D8              |                 |     |                                      | SSLB1-B                       |                       |
| B11                    |                        | PE2    | D10             |                 |     | POE9#                                | SSLB3-B                       |                       |
| B12                    |                        | PE1    | D9              |                 |     |                                      | SSLB2-B                       |                       |
| B13                    |                        | PE4    | D12             |                 |     |                                      | SSLB0-B                       |                       |
| C1                     |                        | P01    |                 |                 |     | TMCI0-A                              | RxD6-A                        | IRQ9-A                |
| C2                     |                        | P05    |                 |                 |     |                                      |                               | IRQ13-A/DA1           |
| C3                     | VSS                    |        |                 |                 |     |                                      |                               |                       |
| C4                     |                        | P41    |                 |                 |     |                                      |                               | IRQ9-B/AN1            |
| C5                     |                        | P46    |                 |                 |     |                                      |                               | IRQ14/AN6             |
| C6                     |                        | P92    | A18-B           |                 |     |                                      |                               |                       |
| C7                     |                        | PD2    | D2              |                 |     | MTIC11W-B/<br>POE5#                  |                               |                       |
| C8                     |                        | PD7    | D7              |                 |     | MTIC5U/<br>POE0#                     |                               |                       |
| C9                     |                        | P61    | CS1#-A/SDCS#    |                 |     |                                      |                               |                       |
| C10                    |                        | P63    | CS3#-A/<br>CAS# |                 |     |                                      |                               |                       |
| C11                    |                        | PE5    | D13             |                 |     |                                      | RSPCKB-B                      | IRQ5-A                |
| C12                    |                        | PE3    | D11             |                 |     | POE8#                                |                               |                       |
| C13                    | SDCLK                  | P70    | 1               |                 |     | _                                    | +                             | <b>†</b>              |

表 1.5 機能別端子一覧(145ピンTFLGA)(2/5)

| ピン番号           | נ ווויינינל שו אנו   |        | 11 20/1/ (2/0)  |                 |     | タイマ                       |                               |             |
|----------------|----------------------|--------|-----------------|-----------------|-----|---------------------------|-------------------------------|-------------|
| 145ピン<br>TFLGA | 電源<br>クロック<br>システム制御 | 1/0ポート | 外部バス<br>EXDMAC  | ETHERC<br>EDMAC | USB | (MTU, TMR, PPG, POE, WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他         |
| D1             | EMLE                 |        |                 |                 |     | · · ·                     |                               |             |
| D2             | VCC                  |        |                 |                 |     |                           |                               |             |
| D3             |                      | P02    |                 |                 |     | TMCI1-A                   | SCK6-A                        | IRQ10-A     |
| D4             |                      | P43    |                 |                 |     |                           |                               | IRQ11-B/AN3 |
| D5             | VCC                  |        |                 |                 |     |                           |                               |             |
| D6             | VSS                  |        |                 |                 |     |                           |                               |             |
| D7             |                      | P93    | A19-B           |                 |     |                           |                               |             |
| D8             |                      | PD4    | D4              |                 |     | MTIC11U-B/<br>POE3#       |                               |             |
| D9             | VCC                  |        |                 |                 |     |                           |                               |             |
| D10            | VSS                  |        |                 |                 |     |                           |                               |             |
| D11            | VCC                  |        |                 |                 |     |                           |                               |             |
| D12            |                      | PE7    | D15             |                 |     |                           | MISOB-B                       | IRQ7-A      |
| D13            |                      | PE6    | D14             |                 |     |                           | MOSIB-B                       | IRQ6-A      |
| E1             | VCL                  |        |                 |                 |     |                           |                               |             |
| E2             | VSS                  |        |                 |                 |     |                           |                               |             |
| E3             |                      | P00    |                 |                 | _   | TMRI0-A                   | TxD6-A                        | IRQ8-A      |
| E4             | BSCANP               |        |                 |                 |     |                           |                               |             |
| E5             | (N.C)                |        |                 |                 |     |                           |                               |             |
| E10            |                      | P65    | CS5#-A/<br>CKE  |                 |     |                           |                               |             |
| E11            |                      | P67    | CS7#-A/<br>DQM1 |                 |     |                           |                               |             |
| E12            |                      | PA0    | A0/BC0#         |                 |     | MTIOC6A/<br>PO16          | SSLA1-B                       |             |
| E13            |                      | P66    | CS6#-A/<br>DQM0 |                 |     |                           |                               |             |
| F1             | XCIN                 |        |                 |                 |     |                           |                               |             |
| F2             | XCOUT                |        |                 |                 |     |                           |                               |             |
| F3             |                      |        |                 |                 |     | WDTOVF#                   |                               |             |
| F4             | MDE                  |        |                 |                 |     |                           |                               |             |
| F10            |                      | PA1    | A1              |                 |     | MTIOC6B/<br>PO17          | SSLA2-B                       |             |
| F11            |                      | PA3    | A3              |                 |     | MTIOC6D/<br>PO19          |                               |             |
| F12            | VCC                  |        |                 |                 |     |                           |                               |             |
| F13            |                      | PA2    | A2              |                 |     | MTIOC6C/<br>PO18          | SSLA3-B                       |             |
| G1             | XTAL                 |        |                 |                 |     |                           |                               |             |
| G2             | VSS                  |        |                 |                 |     |                           |                               |             |
| G3             | MD1                  |        |                 |                 |     |                           |                               |             |
| G4             | MD0                  |        |                 |                 |     |                           |                               |             |
| G10            | VSS                  |        |                 |                 |     |                           |                               |             |
| G11            |                      | PA5    | A5              |                 |     | MTIOC7B/<br>PO21          | RSPCKA-B                      |             |
| G12            |                      | PA6    | A6              |                 |     | MTIOC8A/<br>PO22          | MOSIA-B                       |             |
| G13            |                      | PA4    | A4              |                 |     | MTIOC7A/<br>PO20          | SSLA0-B                       |             |

表 1.5 機能別端子一覧(145ピンTFLGA)(3/5)

|                        | נ ווויירנינים מאו    | 1      | T 20/1/ (0/0        | <del>'</del>           |               | 1                                    | ī                             | I                |
|------------------------|----------------------|--------|---------------------|------------------------|---------------|--------------------------------------|-------------------------------|------------------|
| ピン番号<br>145ピン<br>TFLGA | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC      | ETHERC<br>EDMAC        | USB           | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他              |
| H1                     | EXTAL                |        |                     |                        |               | 11217                                |                               |                  |
| H2                     |                      | P34    |                     |                        |               | MTIOC0A/<br>TMCI3/<br>PO12           | SCK6-B                        | IRQ4-A/<br>TRST# |
| НЗ                     | VCC                  |        |                     |                        |               |                                      |                               |                  |
| H4                     | RES#                 |        |                     |                        |               |                                      |                               |                  |
| H10                    |                      | PB0    | A8                  |                        |               | MTIOC9A/<br>PO24                     |                               |                  |
| H11                    |                      | P71    | CS1#-B              | ET_MDIO                |               |                                      |                               |                  |
| H12                    |                      | PB1    | A9                  |                        |               | MTIOC9C/<br>PO25                     |                               |                  |
| H13                    |                      | PA7    | A7                  |                        |               | MTIOC8B/<br>PO23                     | MISOA-B                       |                  |
| J1                     |                      | P33    |                     |                        |               | MTIOC0D/<br>PO11                     | CRX0/<br>RxD6-B               | IRQ3-A           |
| J2                     |                      | P27    | CS7#-C              |                        |               | MTIOC2B/<br>PO7                      | RSPCKB-A/SCK1                 | TCK              |
| J3                     |                      | P35    |                     |                        |               |                                      |                               | NMI              |
| J4                     |                      | P32    |                     |                        |               | MTIOC0C/<br>PO10/<br>RTCOUT          | CTX0/<br>TxD6-B               | IRQ2-A           |
| J10                    |                      | PB2    | A10                 |                        |               | MTIOC9B/<br>MTCLKG-B/<br>PO26        |                               |                  |
| J11                    |                      | PB4    | A12                 |                        |               | MTIOC10A/<br>MTCLKE-B/<br>PO28       |                               |                  |
| J12                    |                      | PB5    | A13                 |                        |               | MTIOC10C/<br>MTCLKF-B/<br>PO29       |                               |                  |
| J13                    |                      | P72    | CS2#-B              | ET_MDC                 |               |                                      |                               |                  |
| K1                     |                      | P30    |                     |                        |               | MTIOC4B-A/<br>TMRI3/<br>PO8          | RxD1/<br>MISOB-A              | IRQ0/<br>TDI     |
| K2                     |                      | P24    | CS4#-C/<br>EDREQ1-B |                        | USB0_VBUSEN-A | MTIOC4A-A/<br>MTCLKA-A/<br>TMRI1/PO4 | SCK3-B                        |                  |
| K3                     |                      | P31    |                     |                        |               | MTIOC4D-A/<br>TMCI2-B/<br>PO9        | SSLB0-A                       | IRQ1/<br>TMS     |
| K4                     |                      | P26    | CS6#-C              |                        |               | MTIOC2A/<br>TMO1/<br>PO6             | MOSIB-A/<br>TxD1              | TDO              |
| K5                     | BCLK                 | P53    |                     |                        |               |                                      |                               |                  |
| K6                     | VSS                  |        |                     |                        |               |                                      |                               |                  |
| K7                     |                      | PC7    | A23/<br>CS0#-B      | ET_COL                 |               | MTIC11U-A/<br>MTCLKB-B               | MISOA-A                       |                  |
| K8                     |                      | P82    | EDREQ1-A            | ET_ETXD1/<br>RMII_TXD1 |               | MTIOC4A-B                            |                               | TRSYNC           |
| K9                     |                      | PC3    | A19-A               | ET_TX_ER               |               | MTCLKF-A                             | TxD5                          |                  |
| K10                    |                      | PB7    | A15                 |                        |               | MTIOC10D/<br>PO31                    |                               |                  |
| K11                    |                      | P73    | CS3#-B              | ET_WOL                 |               |                                      |                               |                  |
| K12                    |                      | PC0    | A16-A               | ET_ERXD3               |               | MTCLKG-A                             | SSLA1-A                       |                  |

表 1.5 機能別端子一覧(145ピンTFLGA)(4/5)

| 表 1.5                  | がなりにソリュー川            | - 覧(145 ヒン | 11 LGA) (4/3         | ')                       |                               |                                      |                               |           |
|------------------------|----------------------|------------|----------------------|--------------------------|-------------------------------|--------------------------------------|-------------------------------|-----------|
| ピン番号<br>145ピン<br>TFLGA | 電源<br>クロック<br>システム制御 | l/Oポート     | 外部バス<br>EXDMAC       | ETHERC<br>EDMAC          | USB                           | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他       |
| K13                    |                      | PB3        | A11                  |                          |                               | MTIOC9D/<br>MTCLKH-B/<br>PO27        |                               |           |
| L1                     |                      | P25        | CS5#-C/<br>EDACK1-B  |                          | USB0_DPRPD                    | MTIOC4C-A/<br>MTCLKB-A/<br>PO5       | RxD3-B                        | ADTRG0#-B |
| L2                     |                      | P22        | EDREQ0-B             |                          | USB0_DRPD                     | MTIOC3B-A/<br>MTCLKC-A/<br>TMO0/PO2  | SCK0                          |           |
| L3                     |                      | P17        |                      |                          |                               | MTIOC3A/<br>PO15                     | TxD3-A                        | IRQ7-B    |
| L4                     |                      | P12        |                      |                          |                               | TMCI1-B                              | SCL0/<br>RxD2-A               | IRQ2-B    |
| L5                     | VCC_USB              |            |                      |                          |                               |                                      |                               |           |
| L6                     |                      | P56        | EDACK1-C             |                          |                               | MTIOC3C-B                            |                               |           |
| L7                     |                      | P52        | RD#                  |                          |                               |                                      | SSLB3-A/<br>RxD2-B            |           |
| L8                     |                      | P83        | EDACK1-A             | ET_CRS/<br>RMII_CRS_DV   |                               | MTIOC4C-B                            |                               | TRCLK     |
| L9                     |                      | P81        | EDACK0-A             | ET_ETXD0/<br>RMII_TXD0   |                               | MTIOC3D-B                            |                               | TRDATA1   |
| L10                    |                      | P77        | CS7#-B               | ET_RX_ER/<br>RMII_RX_ER  |                               |                                      |                               |           |
| L11                    |                      | P75        | CS5#-B               | ET_ERXD0/<br>RMII_RXD0   |                               |                                      |                               |           |
| L12                    | VCC                  |            |                      |                          |                               |                                      |                               |           |
| L13                    |                      | PB6        | A14                  |                          |                               | MTIOC10B/<br>PO30                    |                               |           |
| M1                     |                      | P23        | EDACK0-B             |                          | USB0_DPUPE-A                  | MTIOC3D-A/<br>MTCLKD-A/<br>PO3       | TxD3-B                        |           |
| M2                     |                      | P20        |                      |                          | USB0_ID                       | MTIOC1A/<br>TMRI0-B/<br>PO0          | SDA1/<br>TxD0                 |           |
| МЗ                     | PLLVCC               |            |                      |                          |                               |                                      |                               |           |
| M4                     |                      | P15        |                      |                          |                               | MTIOC0B/<br>TMCI2-A/<br>PO13         | SCK3-A                        | IRQ5-B    |
| M5                     |                      | P14        |                      |                          | USB0_OVRCURA/<br>USB0_DPUPE-B | TMRI2                                |                               | IRQ4-B    |
| M6                     | VSS_USB              |            |                      |                          |                               |                                      |                               |           |
| M7                     |                      | P55        | WAIT#-B/<br>EDREQ0-C | ET_EXOUT                 |                               | MTIOC4D-B                            |                               | TRDATA3   |
| M8                     |                      | P50        | WR0#/<br>WR#         |                          |                               |                                      | SSLB1-A/<br>TxD2-B            |           |
| M9                     |                      | PC6        | A22/CS1#-C           | ET_ETXD3                 |                               | MTIC11V-A/<br>MTCLKA-B               | MOSIA-A                       |           |
| M10                    |                      | P80        | EDREQ0-A             | ET_TX_EN/<br>RMII_TXD_EN |                               | MTIOC3B-B                            |                               | TRDATA0   |
| M11                    |                      | PC2        | A18-A                | ET_RX_DV                 |                               | MTCLKE-A                             | SSLA3-A/<br>RxD5              |           |
| M12                    |                      | PC1        | A17-A                | ET_ERXD2                 |                               | MTCLKH-A                             | SSLA2-A/<br>SCK5              |           |
| M13                    | VSS                  |            |                      |                          |                               |                                      |                               |           |

# 表 1.5 機能別端子一覧(145ピンTFLGA)(5/5)

|                        |                        | _      | ,                      | •                      |                                              |                                      |                               |                    |
|------------------------|------------------------|--------|------------------------|------------------------|----------------------------------------------|--------------------------------------|-------------------------------|--------------------|
| ピン番号<br>145ピン<br>TFLGA | - 電源<br>クロック<br>システム制御 | 1/0ポート | 外部バス<br>EXDMAC         | ETHERC<br>EDMAC        | USB                                          | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他                |
| N1                     |                        | P21    |                        |                        | USB0_EXICEN                                  | MTIOC1B/<br>TMCI0-B/<br>PO1          | SCL1/RxD0                     |                    |
| N2                     |                        | P16    |                        |                        | USB0_VBUS/<br>USB0_OVRCURB/<br>USB0_VBUSEN-B | MTIOC3C-A/<br>TMO2/<br>PO14          | RxD3-A                        | IRQ6-B             |
| N3                     | PLLVSS                 |        |                        |                        |                                              |                                      |                               |                    |
| N4                     |                        | P13    |                        |                        |                                              | ТМОЗ                                 | SDA0/<br>TxD2-A               | IRQ3-B/<br>ADTRG1# |
| N5                     |                        |        |                        |                        | USB0_DM                                      |                                      |                               |                    |
| N6                     |                        |        |                        |                        | USB0_DP                                      |                                      |                               |                    |
| N7                     |                        | P54    | EDACK0-C               | ET_LINKSTA             |                                              | MTIOC4B-B                            |                               | TRDATA2            |
| N8                     |                        | P51    | WR1#/BC1#/<br>WAIT#-D  |                        |                                              |                                      | SSLB2-A/<br>SCK2              |                    |
| N9                     | VCC                    |        |                        |                        |                                              |                                      |                               |                    |
| N10                    |                        | PC5    | A21/CS2#-C/<br>WAIT#-C | ET_ETXD2               |                                              | MTIC11W-A/<br>MTCLKD-B               | RSPCKA-A                      |                    |
| N11                    |                        | PC4    | A20/CS3#-C             | ET_TX_CLK              |                                              | MTCLKC-B                             | SSLA0-A                       |                    |
| N12                    |                        | P76    | CS6#-B                 | ET_RX_CLK/<br>REF50CK  |                                              |                                      |                               |                    |
| N13                    |                        | P74    | CS4#-B                 | ET_ERXD1/<br>RMII_RXD1 |                                              |                                      |                               |                    |

表 1.6 機能別端子一覧(144ピンLQFP)(1/5)

| ピン番号<br>144 ピン | ・ 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC      | ETHERC<br>EDMAC | USB        | タイマ<br>(MTU、TMR、<br>PPG、POE、   | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他              |
|----------------|------------------------|--------|---------------------|-----------------|------------|--------------------------------|-------------------------------|------------------|
| LQFP           |                        |        |                     |                 |            | WDT)                           | NOFI, KIIC)                   |                  |
| 1              | AVSS                   |        |                     |                 |            |                                |                               |                  |
| 2              |                        | P05    |                     |                 |            |                                |                               | IRQ13-A/DA1      |
| 3              | VCC                    |        |                     |                 |            |                                |                               |                  |
| 4              |                        | P03    |                     |                 |            |                                |                               | IRQ11-A/DA0      |
| 5              | VSS                    | B00    |                     |                 |            | TNACIA                         | 001/0.4                       | 10010.4          |
| 6              |                        | P02    |                     |                 |            | TMCI1-A                        |                               | IRQ10-A          |
| 7              |                        | P01    |                     |                 |            | TMCIO-A                        | RxD6-A                        | IRQ9-A           |
| 8              | DOCAND                 | P00    |                     |                 |            | TMRI0-A                        | TxD6-A                        | IRQ8-A           |
| 9              | BSCANP                 |        |                     |                 |            |                                |                               |                  |
| 10             | EMLE                   |        |                     |                 |            | MDTOVE"                        |                               |                  |
| 11             | \/OO                   |        |                     |                 |            | WDTOVF#                        |                               |                  |
| 12             | VSS                    |        |                     |                 |            |                                |                               |                  |
| 13             | MDE                    |        |                     |                 |            |                                |                               |                  |
| 14             | VCL                    |        |                     |                 |            |                                |                               |                  |
| 15             | MD1                    |        |                     |                 |            |                                |                               |                  |
| 16             | MD0<br>XCIN            |        |                     |                 |            |                                |                               |                  |
| 17             | XCOUT                  |        |                     |                 |            |                                |                               |                  |
| 18             | RES#                   |        |                     |                 |            |                                |                               |                  |
| 19<br>20       | XTAL                   |        |                     |                 |            |                                |                               |                  |
| 21             | VSS                    |        |                     |                 |            |                                |                               |                  |
| 22             | EXTAL                  |        |                     |                 |            |                                |                               |                  |
| 23             | VCC                    |        |                     |                 |            |                                |                               |                  |
| 24             | V C C                  | P35    |                     |                 |            |                                |                               | NMI              |
| 25             |                        | P34    |                     |                 |            | MTIOC0A/<br>TMCI3<br>/PO12     | SCK6-B                        | IRQ4-A/<br>TRST# |
| 26             |                        | P33    |                     |                 |            | MTIOC0D/<br>PO11               | CRX0/<br>RxD6-B               | IRQ3-A           |
| 27             |                        | P32    |                     |                 |            | MTIOCOC/<br>PO10/<br>RTCOUT    | CTX0/<br>TxD6-B               | IRQ2-A           |
| 28             |                        | P31    |                     |                 |            | MTIOC4D-A/<br>TMCI2-B/<br>PO9  | SSLB0-A                       | IRQ1/<br>TMS     |
| 29             |                        | P30    |                     |                 |            | MTIOC4B-A/<br>TMRI3<br>/PO8    | RxD1/<br>MISOB-A              | IRQ0/<br>TDI     |
| 30             |                        | P27    | CS7#-C              |                 |            | MTIOC2B/<br>PO7                | RSPCKB-A/<br>SCK1             | TCK              |
| 31             |                        | P26    | CS6#-C              |                 |            | MTIOC2A/<br>TMO1/<br>PO6       | MOSIB-A/<br>TxD1              | TDO              |
| 32             |                        | P25    | CS5#-C/<br>EDACK1-B |                 | USB0_DPRPD | MTIOC4C-A/<br>MTCLKB-A/<br>PO5 | RxD3-B                        | ADTRG0#-B        |

表 1.6 機能別端子一覧(144 ピンLQFP)(2 / 5)

|                        |                      |        | . \ -7                |                        |                               |                                     |                               |                    |
|------------------------|----------------------|--------|-----------------------|------------------------|-------------------------------|-------------------------------------|-------------------------------|--------------------|
| ピン番号<br>144 ピン<br>LQFP | 電源<br>クロック<br>システム制御 | //〇ポート | 外部バス<br>EXDMAC        | ETHERC<br>EDMAC        | USB                           | タイマ<br>(MTU、TMR、<br>PPG、POE、        | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他                |
| 33                     |                      | P24    | CS4#-C/<br>EDREQ1-B   |                        | USB0_VBUSEN-A                 | WDT) MTIOC4A-A/ MTCLKA-A/ TMRI1/PO4 | SCK3-B                        |                    |
| 34                     |                      | P23    | EDACK0-B              |                        | USB0_DPUPE-A                  | MTIOC3D-A/<br>MTCLKD-A/<br>PO3      | TxD3-B                        |                    |
| 35                     |                      | P22    | EDREQ0-B              |                        | USB0_DRPD                     | MTIOC3B-A/<br>MTCLKC-A/<br>TMO0/PO2 | SCK0                          |                    |
| 36                     |                      | P21    |                       |                        | USB0_EXICEN                   | MTIOC1B/<br>TMCI0-B/PO1             | SCL1/RxD0                     |                    |
| 37                     |                      | P20    |                       |                        | USB0_ID                       | MTIOC1A/<br>TMRI0-B/PO0             | SDA1/<br>TxD0                 |                    |
| 38                     |                      | P17    |                       |                        |                               | MTIOC3A/<br>PO15                    | TxD3-A                        | IRQ7-B             |
| 39                     | PLLVCC               |        |                       |                        |                               |                                     |                               |                    |
| 40                     |                      | P16    |                       |                        |                               | MTIOC3C-A/<br>TMO2/<br>PO14         | RxD3-A                        | IRQ6-B             |
| 41                     | PLLVSS               |        |                       |                        |                               |                                     |                               |                    |
| 42                     |                      | P15    |                       |                        |                               | MTIOC0B/<br>TMCI2-A/<br>PO13        | SCK3-A                        | IRQ5-B             |
| 43                     |                      | P14    |                       |                        | USB0_OVRCURA/<br>USB0_DPUPE-B | TMRI2                               |                               | IRQ4-B             |
| 44                     |                      | P13    |                       |                        |                               | TMO3                                | SDA0/<br>TxD2-A               | IRQ3-B/<br>ADTRG1# |
| 45                     |                      | P12    |                       |                        |                               | TMCI1-B                             | SCL0/<br>RxD2-A               | IRQ2-B             |
| 46                     | VCC_USB              |        |                       |                        |                               |                                     |                               |                    |
| 47                     |                      |        |                       |                        | USB0_DM                       |                                     |                               |                    |
| 48                     |                      |        |                       |                        | USB0_DP                       |                                     |                               |                    |
| 49                     | VSS_USB              |        |                       |                        |                               |                                     |                               |                    |
| 50                     |                      | P56    | EDACK1-C              |                        |                               | MTIOC3C-B                           |                               |                    |
| 51                     |                      | P55    | WAIT#-B/<br>EDREQ0-C  | ET_EXOUT               |                               | MTIOC4D-B                           |                               | TRDATA3            |
| 52                     |                      | P54    | EDACK0-C              | ET_LINKSTA             |                               | MTIOC4B-B                           |                               | TRDATA2            |
| 53                     | BCLK                 | P53    |                       |                        |                               |                                     |                               |                    |
| 54                     |                      | P52    | RD#                   |                        |                               |                                     | SSLB3-A/<br>RxD2-B            |                    |
| 55                     |                      | P51    | WR1#/BC1#/<br>WAIT#-D |                        |                               |                                     | SSLB2-A/<br>SCK2              |                    |
| 56                     |                      | P50    | WR0#/<br>WR#          |                        |                               |                                     | SSLB1-A/<br>TxD2-B            |                    |
| 57                     | VSS                  |        |                       |                        |                               |                                     |                               |                    |
| 58                     |                      | P83    | EDACK1-A              | ET_CRS/<br>RMII_CRS_DV |                               | MTIOC4C-B                           |                               | TRCLK              |
| ŀ                      |                      |        |                       | TRIVIII_OTRO_DV        |                               |                                     |                               |                    |

表 1.6 機能別端子一覧(144 ピンLQFP)(3 / 5)

|                       | 1                      |        | ·                      |                          |     |                                      | 1                             | i       |
|-----------------------|------------------------|--------|------------------------|--------------------------|-----|--------------------------------------|-------------------------------|---------|
| ピン番号<br>144ピン<br>LQFP | - 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC         | ETHERC<br>EDMAC          | USB | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他     |
| 60                    |                        | PC7    | A23/<br>CS0#-B         | ET_COL                   |     | MTIC11U-A/<br>MTCLKB-B               | MISOA-A                       |         |
| 61                    |                        | PC6    | A22/<br>CS1#-C         | ET_ETXD3                 |     | MTIC11V-A/<br>MTCLKA-B               | MOSIA-A                       |         |
| 62                    |                        | PC5    | A21/CS2#-C/<br>WAIT#-C | ET_ETXD2                 |     | MTIC11W-A/<br>MTCLKD-B               | RSPCKA-A                      |         |
| 63                    |                        | P82    | EDREQ1-A               | ET_ETXD1/<br>RMII_TXD1   |     | MTIOC4A-B                            |                               | TRSYNC  |
| 64                    |                        | P81    | EDACK0-A               | ET_ETXD0/<br>RMII_TXD0   |     | MTIOC3D-B                            |                               | TRDATA1 |
| 65                    |                        | P80    | EDREQ0-A               | ET_TX_EN/<br>RMII_TXD_EN |     | MTIOC3B-B                            |                               | TRDATA0 |
| 66                    |                        | PC4    | A20/CS3#-C             | ET_TX_CLK                |     | MTCLKC-B                             | SSLA0-A                       |         |
| 67                    |                        | PC3    | A19-A                  | ET_TX_ER                 |     | MTCLKF-A                             | TxD5                          |         |
| 68                    |                        | P77    | CS7#-B                 | ET_RX_ER/<br>RMII_RX_ER  |     |                                      |                               |         |
| 69                    |                        | P76    | CS6#-B                 | ET_RX_CLK/<br>REF50CK    |     |                                      |                               |         |
| 70                    |                        | PC2    | A18-A                  | ET_RX_DV                 |     | MTCLKE-A                             | SSLA3-A/<br>RxD5              |         |
| 71                    |                        | P75    | CS5#-B                 | ET_ERXD0/<br>RMII_RXD0   |     |                                      |                               |         |
| 72                    |                        | P74    | CS4#-B                 | ET_ERXD1/<br>RMII_RXD1   |     |                                      |                               |         |
| 73                    |                        | PC1    | A17-A                  | ET_ERXD2                 |     | MTCLKH-A                             | SSLA2-A/<br>SCK5              |         |
| 74                    | VCC                    |        |                        |                          |     |                                      |                               |         |
| 75                    |                        | PC0    | A16-A                  | ET_ERXD3                 |     | MTCLKG-A                             | SSLA1-A                       |         |
| 76                    | VSS                    |        |                        |                          |     |                                      |                               |         |
| 77                    |                        | P73    | CS3#-B                 | ET_WOL                   |     |                                      |                               |         |
| 78                    |                        | PB7    | A15                    |                          |     | MTIOC10D/<br>PO31                    |                               |         |
| 79                    |                        | PB6    | A14                    |                          |     | MTIOC10B/<br>PO30                    |                               |         |
| 80                    |                        | PB5    | A13                    |                          |     | MTIOC10C/<br>MTCLKF-B/<br>PO29       |                               |         |
| 81                    |                        | PB4    | A12                    |                          |     | MTIOC10A/<br>MTCLKE-B/<br>PO28       |                               |         |
| 82                    |                        | PB3    | A11                    |                          |     | MTIOC9D/<br>MTCLKH-B/<br>PO27        |                               |         |
| 83                    |                        | PB2    | A10                    |                          |     | MTIOC9B/<br>MTCLKG-B/<br>PO26        |                               |         |
| 84                    |                        | PB1    | A9                     |                          |     | MTIOC9C/<br>PO25                     |                               |         |
|                       |                        |        | 1                      | 1                        |     |                                      | 1                             | 1       |
| 85                    |                        | P72    | CS2#-B                 | ET_MDC                   |     |                                      |                               |         |

表 1.6 機能別端子一覧(144ピンLQFP)(4/5)

| ピン番号<br>144ピン<br>LQFP | - 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC   | ETHERC<br>EDMAC | USB | タイマ<br>(MTU、TMR、<br>PPG、POE、 | 通信<br>(SCI、CAN、<br>RSPI、RIIC) |        |
|-----------------------|------------------------|--------|------------------|-----------------|-----|------------------------------|-------------------------------|--------|
| 87                    |                        | PB0    | A8               |                 |     | MTIOC9A/<br>PO24             |                               |        |
| 88                    |                        | PA7    | A7               |                 |     | MTIOC8B/<br>PO23             | MISOA-B                       |        |
| 89                    |                        | PA6    | A6               |                 |     | MTIOC8A/<br>PO22             | MOSIA-B                       |        |
| 90                    |                        | PA5    | A5               |                 |     | MTIOC7B/<br>PO21             | RSPCKA-B                      |        |
| 91                    | VCC                    |        |                  |                 |     |                              |                               |        |
| 92                    |                        | PA4    | A4               |                 |     | MTIOC7A/<br>PO20             | SSLA0-B                       |        |
| 93                    | VSS                    |        |                  |                 |     |                              |                               |        |
| 94                    |                        | PA3    | A3               |                 |     | MTIOC6D/<br>PO19             |                               |        |
| 95                    |                        | PA2    | A2               |                 |     | MTIOC6C/<br>PO18             | SSLA3-B                       |        |
| 96                    |                        | PA1    | A1               |                 |     | MTIOC6B/<br>PO17             | SSLA2-B                       |        |
| 97                    |                        | PA0    | A0/BC0#          |                 |     | MTIOC6A/<br>PO16             | SSLA1-B                       |        |
| 98                    |                        | P67    | CS7#-A/<br>DQM1  |                 |     |                              |                               |        |
| 99                    |                        | P66    | CS6#-A/<br>DQM0  |                 |     |                              |                               |        |
| 100                   |                        | P65    | CS5#-A/<br>CKE   |                 |     |                              |                               |        |
| 101                   |                        | PE7    | D15              |                 |     |                              | MISOB-B                       | IRQ7-A |
| 102                   |                        | PE6    | D14              |                 |     |                              | MOSIB-B                       | IRQ6-A |
| 103                   | VCC                    |        |                  |                 |     |                              |                               |        |
| 104                   | SDCLK                  | P70    |                  |                 |     |                              |                               |        |
| 105                   | VSS                    |        |                  |                 |     |                              |                               |        |
| 106                   |                        | PE5    | D13              |                 |     |                              | RSPCKB-B                      | IRQ5-A |
| 107                   |                        | PE4    | D12              |                 |     |                              | SSLB0-B                       |        |
| 108                   |                        | PE3    | D11              |                 |     | POE8#                        |                               |        |
| 109                   |                        | PE2    | D10              |                 |     | POE9#                        | SSLB3-B                       |        |
| 110                   |                        | PE1    | D9               |                 |     |                              | SSLB2-B                       |        |
| 111                   |                        | PE0    | D8               |                 |     |                              | SSLB1-B                       |        |
| 112                   |                        | P64    | CS4#-A/<br>WE#   |                 |     |                              |                               |        |
| 113                   |                        | P63    | CS3#-A/<br>CAS#  |                 |     |                              |                               |        |
| 114                   |                        | P62    | CS2#-A/<br>RAS#  |                 |     |                              |                               |        |
| 115                   |                        | P61    | CS1#-A/<br>SDCS# |                 |     |                              |                               |        |
| 116                   | VSS                    |        |                  |                 |     |                              |                               |        |
| 117                   |                        | P60    | CS0#-A           |                 |     |                              |                               |        |
| 118                   | VCC                    |        |                  |                 |     |                              |                               |        |

表 1.6 機能別端子一覧(144 ピンLQFP)(5 / 5)

| ピン番号<br>144ピン<br>LQFP | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス<br>EXDMAC | ETHERC<br>EDMAC | USB | タイマ<br>(MTU、TMR、<br>PPG、POE、<br>WDT) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他                   |
|-----------------------|----------------------|--------|----------------|-----------------|-----|--------------------------------------|-------------------------------|-----------------------|
| 119                   |                      | PD7    | D7             |                 |     | MTIC5U/<br>POE0#                     |                               |                       |
| 120                   |                      | PD6    | D6             |                 |     | MTIC5V/<br>POE1#                     |                               |                       |
| 121                   |                      | PD5    | D5             |                 |     | MTIC5W/<br>POE2#                     |                               |                       |
| 122                   |                      | PD4    | D4             |                 |     | MTIC11U-B/<br>POE3#                  |                               |                       |
| 123                   |                      | PD3    | D3             |                 |     | MTIC11V-B/<br>POE4#                  |                               |                       |
| 124                   |                      | PD2    | D2             |                 |     | MTIC11W-B/<br>POE5#                  |                               |                       |
| 125                   |                      | PD1    | D1             |                 |     | POE6#                                |                               |                       |
| 126                   |                      | PD0    | D0             |                 |     | POE7#                                |                               |                       |
| 127                   |                      | P93    | A19-B          |                 |     |                                      |                               |                       |
| 128                   |                      | P92    | A18-B          |                 |     |                                      |                               |                       |
| 129                   |                      | P91    | A17-B          |                 |     |                                      |                               |                       |
| 130                   | VSS                  |        |                |                 |     |                                      |                               |                       |
| 131                   |                      | P90    | A16-B          |                 |     |                                      |                               |                       |
| 132                   | VCC                  |        |                |                 |     |                                      |                               |                       |
| 133                   |                      | P47    |                |                 |     |                                      |                               | IRQ15-B/AN7           |
| 134                   |                      | P46    |                |                 |     |                                      |                               | IRQ14/AN6             |
| 135                   |                      | P45    |                |                 |     |                                      |                               | IRQ13-B/AN5           |
| 136                   |                      | P44    |                |                 |     |                                      |                               | IRQ12/AN4             |
| 137                   |                      | P43    |                |                 |     |                                      |                               | IRQ11-B/AN3           |
| 138                   |                      | P42    |                |                 |     |                                      |                               | IRQ10-B/AN2           |
| 139                   |                      | P41    |                |                 |     |                                      |                               | IRQ9-B/AN1            |
| 140                   | VREFL                |        |                |                 |     |                                      |                               |                       |
| 141                   |                      | P40    |                |                 |     |                                      |                               | IRQ8-B/AN0            |
| 142                   | VREFH                |        |                |                 |     |                                      |                               |                       |
| 143                   | AVCC                 |        |                |                 |     |                                      |                               |                       |
| 144                   |                      | P07    |                |                 |     |                                      |                               | IRQ15-A/<br>ADTRG0#-A |

表 1.7 機能別端子一覧(100 ピンLQFP)(1 / 4)

| ピン番号          | 電源             |        |      | ET. 1500        |               | タイマ                                | 通信                      |                  |
|---------------|----------------|--------|------|-----------------|---------------|------------------------------------|-------------------------|------------------|
| 100ピン<br>LQFP | クロック<br>システム制御 | l/Oポート | 外部バス | ETHERC<br>EDMAC | USB           | (MTU, TMR,                         | (SCI、CAN、<br>RSPI、RIIC) | その他              |
| 1             | VCC            |        |      |                 |               |                                    |                         |                  |
| 2             | EMLE           |        |      |                 |               |                                    |                         |                  |
| 3             | VSS            |        |      |                 |               |                                    |                         |                  |
| 4             | MDE            |        |      |                 |               |                                    |                         |                  |
| 5             | VCL            |        |      |                 |               |                                    |                         |                  |
| 6             | MD1            |        |      |                 |               |                                    |                         |                  |
| 7             | MD0            |        |      |                 |               |                                    |                         |                  |
| 8             | XCIN           |        |      |                 |               |                                    |                         |                  |
| 9             | XCOUT          |        |      |                 |               |                                    |                         |                  |
| 10            | RES#           |        |      |                 |               |                                    |                         |                  |
| 11            | XTAL           |        |      |                 |               |                                    |                         |                  |
| 12            | VSS            |        |      |                 |               |                                    |                         |                  |
| 13            | EXTAL          |        |      |                 |               |                                    |                         |                  |
| 14            | VCC            |        |      |                 |               |                                    |                         |                  |
| 15            |                | P35    |      |                 |               |                                    |                         | NMI              |
| 16            |                | P34    |      |                 |               | MTIOC0A/<br>TMCI3/<br>PO12         | SCK6                    | IRQ4-A/<br>TRST# |
| 17            |                | P33    |      |                 |               | MTIOC0D/<br>PO11                   | CRX0/<br>RxD6           | IRQ3-A           |
| 18            |                | P32    |      |                 |               | MTIOC0C/<br>PO10/<br>RTCOUT        | CTX0/<br>TxD6           | IRQ2-A           |
| 19            |                | P31    |      |                 |               | MTIOC4D-A/<br>TMCI2/<br>PO9        | SSLB0-A                 | IRQ1/<br>TMS     |
| 20            |                | P30    |      |                 |               | MTIOC4B-A/<br>TMRI3/<br>PO8        | RxD1/<br>MISOB-A        | IRQ0/<br>TDI     |
| 21            |                | P27    | CS7# |                 |               | MTIOC2B/<br>PO7                    | RSPCKB-A/<br>SCK1       | TCK              |
| 22            |                | P26    | CS6# |                 |               | MTIOC2A/<br>TMO1/<br>PO6           | MOSIB-A/<br>TxD1        | TDO              |
| 23            |                | P25    | CS5# |                 | USB0_DPRPD    | MTIOC4C/<br>MTCLKB-A/<br>PO5       | RxD3                    | ADTRG0#-B        |
| 24            |                | P24    | CS4# |                 | USB0_VBUSEN-A | MTIOC4A/<br>MTCLKA-A/<br>TMRI1/PO4 | SCK3                    |                  |
| 25            |                | P23    |      |                 | USB0_DPUPE-A  | MTIOC3D/<br>MTCLKD-A/<br>PO3       | TxD3                    |                  |
| 26            |                | P22    |      |                 | USB0_DRPD     | MTIOC3B/<br>MTCLKC-A/<br>TMO0/PO2  | SCK0                    |                  |
| 27            |                | P21    |      |                 | USB0_EXICEN   | MTIOC1B/<br>TMCI0/<br>PO1          | RxD0                    |                  |

表 1.7 機能別端子一覧(100ピンLQFP)(2/4)

| ピン番号          | 電源             |        |                       | ETHERO                 |                                              | タイマ                            | 通信                      |                    |
|---------------|----------------|--------|-----------------------|------------------------|----------------------------------------------|--------------------------------|-------------------------|--------------------|
| 100ピン<br>LQFP | クロック<br>システム制御 | l/Oポート | 外部バス                  | ETHERC<br>EDMAC        | USB                                          | (MTU、TMR、<br>PPG、POE)          | (SCI、CAN、<br>RSPI、RIIC) | その他                |
| 28            |                | P20    |                       |                        | USB0_ID                                      | MTIOC1A/<br>TMRI0/<br>PO0      | TxD0                    |                    |
| 29            | PLLVCC         |        |                       |                        |                                              |                                |                         |                    |
| 30            |                | P16    |                       |                        | USB0_VBUS/<br>USB0_OVRCURB/<br>USB0_VBUSEN-B | MTIOC3C/<br>TMO2/<br>PO14      |                         | IRQ6-B             |
| 31            | PLLVSS         |        |                       |                        |                                              |                                |                         |                    |
| 32            |                | P14    |                       |                        | USB0_OVRCURA/<br>USB0_DPUPE-B                | MTIOC3A/<br>TMRI2/<br>PO15     |                         | IRQ4-B             |
| 33            |                | P13    |                       |                        |                                              | MTIOC0B/<br>TMO3/<br>PO13      | SDA0/<br>TxD2-A         | IRQ3-B/<br>ADTRG1# |
| 34            |                | P12    |                       |                        |                                              | TMCI1                          | SCL0/<br>RxD2-A         | IRQ2-B             |
| 35            | VCC_USB        |        |                       |                        |                                              |                                |                         |                    |
| 36            |                |        |                       |                        | USB0_DM                                      |                                |                         |                    |
| 37            |                |        |                       |                        | USB0_DP                                      |                                |                         |                    |
| 38            | VSS_USB        |        |                       |                        |                                              |                                |                         |                    |
| 39            |                | P55    | WAIT#-B/              |                        |                                              | MTIOC4D-B                      |                         |                    |
| 40            |                | P54    |                       |                        |                                              | MTIOC4B-B                      |                         |                    |
| 41            | BCLK           | P53    |                       |                        |                                              |                                |                         |                    |
| 42            |                | P52    | RD#                   |                        |                                              |                                | SSLB3-A/<br>RxD2-B      |                    |
| 43            |                | P51    | WR1#/BC1#/<br>WAIT#-D |                        |                                              |                                | SSLB2-A/<br>SCK2        |                    |
| 44            |                | P50    | WR0#/<br>WR#          |                        |                                              |                                | SSLB1-A/<br>TxD2-B      |                    |
| 45            |                | PC7    | A23/<br>CS0#          | ET_COL                 |                                              | MTIC11U-A/<br>MTCLKB-B         | MISOA-A                 |                    |
| 46            |                | PC6    | A22/<br>CS1#          | ET_ETXD3               |                                              | MTIC11V-A/<br>MTCLKA-B         | MOSIA-A                 |                    |
| 47            |                | PC5    | A21/CS2#/<br>WAIT#-C  | ET_ETXD2               |                                              | MTIC11W-A/<br>MTCLKD-B         | RSPCKA-A                |                    |
| 48            |                | PC4    | A20/CS3#              | ET_TX_CLK              |                                              | MTCLKC-B                       | SSLA0-A                 |                    |
| 49            |                | PC3    | A19                   | ET_TX_ER               |                                              | MTCLKF-A                       | TxD5                    |                    |
| 50            |                | PC2    | A18                   | ET_RX_DV               |                                              | MTCLKE-A                       | SSLA3-A/<br>RxD5        |                    |
| 51            |                | PC1    | A17                   | ET_ERXD2               |                                              | MTCLKH-A                       | SSLA2-A/<br>SCK5        |                    |
| 52            |                | PC0    | A16                   | ET_ERXD3               |                                              | MTCLKG-A                       | SSLA1-A                 |                    |
| 53            |                | PB7    | A15                   | ET_CRS/<br>RMII_CRS_DV |                                              | MTIOC10D/<br>PO31              |                         |                    |
| 54            |                | PB6    | A14                   | ET_ETXD1/<br>RMII_TXD1 |                                              | MTIOC10B/<br>PO30              |                         |                    |
| 55            |                | PB5    | A13                   | ET_ETXD0/<br>RMII_TXD0 |                                              | MTIOC10C/<br>MTCLKF-B/<br>PO29 |                         |                    |

表 1.7 機能別端子一覧(100ピンLQFP)(3/4)

| 又 17                  | 198 115 115 1        |        | LQ(17 (07 4) | 1                        |     | 1                              | 1                             | ı      |
|-----------------------|----------------------|--------|--------------|--------------------------|-----|--------------------------------|-------------------------------|--------|
| ピン番号<br>100ピン<br>LQFP | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス         | ETHERC<br>EDMAC          | USB | タイマ<br>(MTU、TMR、<br>PPG、POE)   | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他    |
| 56                    |                      | PB4    | A12          | ET_TX_EN/<br>RMII_TXD_EN |     | MTIOC10A/<br>MTCLKE-B/<br>PO28 |                               |        |
| 57                    |                      | PB3    | A11          | ET_RX_ER/<br>RMII_RX_ER  |     | MTIOC9D/<br>MTCLKH-B/<br>PO27  |                               |        |
| 58                    |                      | PB2    | A10          | ET_RX_CLK/<br>REF50CK    |     | MTIOC9B/<br>MTCLKG-B/<br>PO26  |                               |        |
| 59                    |                      | PB1    | A9           | ET_ERXD0/<br>RMII_RXD0   |     | MTIOC9C/<br>PO25               |                               |        |
| 60                    | VCC                  |        |              |                          |     |                                |                               |        |
| 61                    |                      | PB0    | A8           | ET_ERXD1/<br>RMII_RXD1   |     | MTIOC9A/<br>PO24               |                               |        |
| 62                    | VSS                  |        |              |                          |     |                                |                               |        |
| 63                    |                      | PA7    | A7           | ET_WOL                   |     | MTIOC8B/<br>PO23               | MISOA-B                       |        |
| 64                    |                      | PA6    | A6           | ET_EXOUT                 |     | MTIOC8A/<br>PO22               | MOSIA-B                       |        |
| 65                    |                      | PA5    | A5           | ET_LINKSTA               |     | MTIOC7B/<br>PO21               | RSPCKA-B                      |        |
| 66                    |                      | PA4    | A4           | ET_MDC                   |     | MTIOC7A/<br>PO20               | SSLA0-B                       |        |
| 67                    |                      | PA3    | A3           | ET_MDIO                  |     | MTIOC6D/<br>PO19               |                               |        |
| 68                    |                      | PA2    | A2           |                          |     | MTIOC6C/<br>PO18               | SSLA3-B                       |        |
| 69                    |                      | PA1    | A1           |                          |     | MTIOC6B/<br>PO17               | SSLA2-B                       |        |
| 70                    |                      | PA0    | A0/BC0#      |                          |     | MTIOC6A/<br>PO16               | SSLA1-B                       |        |
| 71                    |                      | PE7    | D15          |                          |     |                                | MISOB-B                       | IRQ7   |
| 72                    |                      | PE6    | D14          |                          |     |                                | MOSIB-B                       | IRQ6-A |
| 73                    |                      | PE5    | D13          |                          |     |                                | RSPCKB-B                      | IRQ5   |
| 74                    |                      | PE4    | D12          |                          |     |                                | SSLB0-B                       |        |
| 75                    |                      | PE3    | D11          |                          |     | POE8#                          |                               |        |
| 76                    |                      | PE2    | D10          |                          |     | POE9#                          | SSLB3-B                       |        |
| 77                    |                      | PE1    | D9           |                          |     |                                | SSLB2-B                       |        |
| 78                    |                      | PE0    | D8           |                          |     |                                | SSLB1-B                       |        |
| 79                    |                      | PD7    | D7           |                          |     | MTIC5U/<br>POE0#               |                               |        |
| 80                    |                      | PD6    | D6           |                          |     | MTIC5V/<br>POE1#               |                               |        |
| 81                    |                      | PD5    | D5           |                          |     | MTIC5W/<br>POE2#               |                               |        |
| 82                    |                      | PD4    | D4           |                          |     | MTIC11U-B/<br>POE3#            |                               |        |
| 83                    |                      | PD3    | D3           |                          |     | MTIC11V-B/<br>POE4#            |                               |        |
| 84                    |                      | PD2    | D2           |                          |     | MTIC11W-B/<br>POE5#            |                               |        |

# 表 1.7 機能別端子一覧(100ピンLQFP)(4/4)

| 2                     | 100 110 110 1        |        | <u> </u> |                 |     |       |                               |                       |
|-----------------------|----------------------|--------|----------|-----------------|-----|-------|-------------------------------|-----------------------|
| ピン番号<br>100ピン<br>LQFP | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス     | ETHERC<br>EDMAC | USB |       | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他                   |
| 85                    |                      | PD1    | D1       |                 |     | POE6# |                               |                       |
| 86                    |                      | PD0    | D0       |                 |     | POE7# |                               |                       |
| 87                    |                      | P47    |          |                 |     |       |                               | IRQ15-B/AN7           |
| 88                    |                      | P46    |          |                 |     |       |                               | IRQ14/AN6             |
| 89                    |                      | P45    |          |                 |     |       |                               | IRQ13-B/AN5           |
| 90                    |                      | P44    |          |                 |     |       |                               | IRQ12/AN4             |
| 91                    |                      | P43    |          |                 |     |       |                               | IRQ11/AN3             |
| 92                    |                      | P42    |          |                 |     |       |                               | IRQ10/AN2             |
| 93                    |                      | P41    |          |                 |     |       |                               | IRQ9/AN1              |
| 94                    | VREFL                |        |          |                 |     |       |                               |                       |
| 95                    |                      | P40    |          |                 |     |       |                               | IRQ8/AN0              |
| 96                    | VREFH                |        |          |                 |     |       |                               |                       |
| 97                    | AVCC                 |        |          |                 |     |       |                               |                       |
| 98                    |                      | P07    |          |                 |     |       |                               | IRQ15-A/<br>ADTRG0#-A |
| 99                    | AVSS                 |        |          |                 |     |       |                               |                       |
| 100                   |                      | P05    |          |                 |     |       |                               | DA1/IRQ13-A           |

表 1.8 機能別端子一覧 (85ピンTFLGA) (1/3)

| ピン番号<br>85ピン<br>TFLGA | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス | USB | タイマ<br>(MTU、<br>TMR、PPG) | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他         |
|-----------------------|----------------------|--------|------|-----|--------------------------|-------------------------------|-------------|
| A1                    |                      | P05    |      |     |                          |                               | DA1/IRQ13-A |
| A2                    | AVCC                 |        |      |     |                          |                               |             |
| A3                    | VREFL                |        |      |     |                          |                               |             |
| A4                    |                      | P43    |      |     |                          |                               | IRQ11-B/AN3 |
| A5                    |                      | P47    |      |     |                          |                               | IRQ15/AN7   |
| A6                    |                      | PD1    | D1   |     |                          |                               |             |
| A7                    |                      | PD4    | D4   |     | MTIC11U                  |                               |             |
| A8                    |                      | PD5    | D5   |     | MTIC5W                   |                               |             |
| A9                    |                      | PD7    | D7   |     | MTIC5U                   |                               |             |
| A10                   |                      | PD6    | D6   |     | MTIC5V                   |                               |             |
| B1                    | VCC                  |        |      |     |                          |                               |             |
| B2                    | AVSS                 |        |      |     |                          |                               |             |
| В3                    | VREFH                |        |      |     |                          |                               |             |
| B4                    |                      | P42    |      |     |                          |                               | IRQ10/AN2   |
| B5                    |                      | P46    |      |     |                          |                               | IRQ14/AN6   |
| B6                    |                      | PD0    | D0   |     |                          |                               |             |
| B7                    |                      | PD2    | D2   |     | MTIC11W                  |                               |             |
| B8                    |                      | PD3    | D3   |     | MTIC11V                  |                               |             |
| B9                    |                      | PA3    | A3   |     | MTIOC6D/<br>PO19         |                               |             |
| B10                   |                      | PA1    | A1   |     | MTIOC6B/<br>PO17         | SSLA2                         |             |
| C1                    |                      | P03    |      |     |                          |                               | IRQ11-A/DA0 |
| C2                    | VSS                  |        |      |     |                          |                               |             |
| C3                    |                      | P40    |      |     |                          |                               | IRQ8/AN0    |
| C4                    |                      | P41    |      |     |                          |                               | IRQ9/AN1    |
| C5                    |                      | P44    |      |     |                          |                               | IRQ12/AN4   |
| C6                    |                      | P45    |      |     |                          |                               | IRQ13-B/AN5 |
| C7                    | MD1                  |        |      |     |                          |                               |             |
| C8                    | BSCANP               |        |      |     |                          |                               |             |
| C9                    |                      | PA5    | A5   |     | MTIOC7B/<br>PO21         | RSPCKA                        |             |
| C10                   |                      | PA0    | A0   |     | MTIOC6A/<br>PO16         | SSLA1                         |             |
| D1                    | MDE                  |        |      |     |                          |                               |             |
| D2                    | EMLE                 |        |      |     |                          |                               |             |
| D3                    | MD0                  |        |      |     |                          |                               |             |
| D4                    | RES#                 |        |      |     |                          |                               |             |
| D8                    | VCL                  |        |      |     |                          |                               |             |
| D9                    |                      | PA6    | A6   |     | MTIOC8A/<br>PO22         | MOSIA                         |             |
| D10                   |                      | PA2    | A2   |     | MTIOC6C/<br>PO18         | SSLA3                         |             |
| E1                    | XCIN                 |        |      |     |                          |                               |             |
| E2                    | XCOUT                |        |      |     |                          |                               |             |

表 1.8 機能別端子一覧 (85ピンTFLGA) (2/3)

| ピン番号          | 電源             | (65 L ) IFLGA |      |                               | タイマ                            | 通信                        |                    |
|---------------|----------------|---------------|------|-------------------------------|--------------------------------|---------------------------|--------------------|
| 85ピン<br>TFLGA | クロック<br>システム制御 | l/Oポート        | 外部バス | USB                           | (MTU,<br>TMR, PPG)             | (SCI, CAN,<br>RSPI, RIIC) | その他                |
| E3            |                | P34           |      |                               | MTIOC0A/<br>TMCl3/PO12         | SCK6                      | IRQ4-A/TRST#       |
| E8            | VSS            |               |      |                               |                                |                           |                    |
| E9            |                | PB0           | A8   |                               | MTIOC9A/<br>PO24               |                           |                    |
| E10           |                | PA4           | A4   |                               | MTIOC7A/<br>PO20               | SSLA0                     |                    |
| F1            | XTAL           |               |      |                               |                                |                           |                    |
| F2            | EXTAL          |               |      |                               |                                |                           |                    |
| F3            |                | P32           |      |                               | MTIOC0C/<br>PO10/<br>RTCOUT    | TxD6/CTX0                 | IRQ2-A             |
| F8            | VCC            |               |      |                               |                                |                           |                    |
| F9            |                | PB2           | A10  |                               | MTIOC9B/<br>MTCLKG-B/<br>PO26  |                           |                    |
| F10           |                | PA7           | A7   |                               | MTIOC8B/<br>PO23               | MISOA                     |                    |
| G1            |                | P35           |      |                               |                                |                           | NMI                |
| G2            |                | P33           |      |                               | MTIOC0D/<br>PO11               | RxD6/CRX0                 | IRQ3-A             |
| G3            |                | P27           | CS7# |                               | MTIOC2B/<br>PO7                | SCK1/<br>RSPCKB           | TCK                |
| G8            |                | PB3           | A11  |                               | MTIOC9D/<br>MTCLKH-B/<br>PO27  |                           |                    |
| G9            |                | PB5           | A13  |                               | MTIOC10C/<br>MTCLKF-B/<br>PO29 |                           |                    |
| G10           |                | PB1           | A9   |                               | MTIOC9C/<br>PO25               |                           |                    |
| H1            |                | P31           |      |                               | MTIOC4D/<br>TMCI2/PO9          | SSLB0                     | IRQ1/TMS           |
| H2            |                | P30           |      |                               | MTIOC4B/<br>TMRI3/PO8          | RxD1/MISOB                | IRQ0/TDI           |
| Н3            |                | P26           | CS6# |                               | MTIOC2A/<br>TMO1/PO6           | TxD1/MOSIB                | TDO                |
| H4            | PLLVCC         |               |      |                               |                                |                           |                    |
| H5            |                | P14           |      | USB0_OVRCURA/<br>USB0_DPUPE-B | MTIOC3A/<br>TMRI2/PO15         |                           | IRQ4-B             |
| H6            |                | P13           |      |                               | MTIOC0B/<br>TMO3/PO13          | TxD2-A/<br>SDA0           | IRQ3-B/<br>ADTRG1# |
| H7            | BCLK           | P53           |      |                               |                                |                           |                    |
| H8            |                | PB6           | A14  |                               | MTIOC10B/<br>PO30              |                           |                    |
| H9            |                | PB7           | A15  |                               | MTIOC10D/<br>PO31              |                           |                    |
| H10           |                | PB4           | A12  |                               | MTIOC10A/<br>MTCLKE-B/<br>PO28 |                           |                    |

表 1.8 機能別端子一覧 (85ピンTFLGA) (3/3)

| ピン番号<br>85 ピン<br>TFLGA | 電源<br>クロック<br>システム制御 | l/Oポート | 外部バス  | USB                                          | タイマ<br>(MTU、<br>TMR、PPG)         | 通信<br>(SCI、CAN、<br>RSPI、RIIC) | その他     |
|------------------------|----------------------|--------|-------|----------------------------------------------|----------------------------------|-------------------------------|---------|
| J1                     |                      | P25    | CS5#  | USB0_DPRPD                                   | MTIOC4C/<br>MTCLKB/<br>PO5       | RxD3                          | ADTRG0# |
| J2                     |                      | P23    |       | USB0_DPUPE-A                                 | MTIOC3D/<br>MTCLKD/<br>PO3       | TxD3                          |         |
| J3                     |                      | P24    | CS4#  | USB0_VBUSEN-A                                | MTIOC4A/<br>MTCLKA/<br>TMRI1/PO4 | SCK3                          |         |
| J4                     |                      | P16    |       | USB0_VBUS/<br>USB0_OVRCURB/<br>USB0_VBUSEN-B | MTIOC3C/<br>TMO2/PO14            |                               | IRQ6    |
| J5                     | VCC_USB              |        |       |                                              |                                  |                               |         |
| J6                     |                      |        |       | USB0_DM                                      |                                  |                               |         |
| J7                     |                      | P52    | RD#   |                                              |                                  | RxD2-B/<br>SSLB3              |         |
| J8                     |                      | P51    | WAIT# |                                              |                                  | SCK2/SSLB2                    |         |
| J9                     |                      | PC3    | A19   |                                              | MTCLKF-A                         | TxD5                          |         |
| J10                    |                      | PC0    | A16   |                                              | MTCLKG-A                         |                               |         |
| K1                     |                      | P21    |       | USB0_EXICEN                                  | MTIOC1B/<br>TMCI0/PO1            | RxD0/SCL1                     |         |
| K2                     |                      | P22    |       | USB0_DRPD                                    | MTIOC3B/<br>MTCLKC/<br>TMO0/PO2  | SCK0                          |         |
| K3                     |                      | P20    |       | USB0_ID                                      | MTIOC1A/<br>TMRI0/PO0            | TxD0/SDA1                     |         |
| K4                     | PLLVSS               |        |       |                                              |                                  |                               |         |
| K5                     |                      | P12    |       |                                              | TMCI1                            | RxD2-A/<br>SCL0               | IRQ2-B  |
| K6                     |                      |        |       | USB0_DP                                      |                                  |                               |         |
| K7                     | VSS_USB              |        |       |                                              |                                  |                               |         |
| K8                     |                      | P50    | WR0#  |                                              |                                  | TxD2-B/<br>SSLB1              |         |
| K9                     |                      | PC2    | A18   |                                              | MTCLKE-A                         | RxD5                          |         |
| K10                    |                      | PC1    | A17   |                                              | MTCLKH-A                         | SCK5                          |         |

## 1.5 端子機能

表 1.9 に端子機能一覧を示します。

表 1.9 端子機能一覧 (1 / 6)

| 分類          | 端子名                                   | 入出力 | 機能                                                                                          |
|-------------|---------------------------------------|-----|---------------------------------------------------------------------------------------------|
| 電源          | VCC                                   | 入力  | 電源端子です。システムの電源に接続してください                                                                     |
|             | VCL                                   | 入力  | 0.1μFのコンデンサを介してVSSに接続してください。コンデン<br>サは端子近くに配置してください                                         |
|             | VSS                                   | 入力  | グランド端子です。システムの電源(OV)に接続してください                                                               |
|             | PLLVCC                                | 入力  | PLL回路用の電源端子です。システムの電源に接続してください                                                              |
|             | PLLVSS                                | 入力  | PLL回路用のグランド端子です                                                                             |
| クロック        | XTAL                                  | 出力  | 水晶発振子接続端子です。EXTAL端子は外部クロックを入力す                                                              |
|             | EXTAL                                 | 入力  | ることもできます                                                                                    |
|             | BCLK                                  | 出力  | 外部デバイス用の外部バスクロック出力端子です                                                                      |
|             | SDCLK                                 | 出力  | SDRAM専用のクロック出力端子です                                                                          |
|             | XCOUT                                 | 出力  | サブクロック発振回路の入出力です。XCOUTとXCINの間に                                                              |
|             | XCIN                                  | 入力  | は、水晶発振子を接続してください                                                                            |
| 動作モードコントロール | MD0、MD1、MDE                           | 入力  | 動作モードを設定します。これらの端子は、動作中に変化させないでください                                                         |
| システム制御      | RES#                                  | 入力  | リセット端子です。この端子がLowになると、リセット状態と<br>なります                                                       |
|             | EMLE                                  | 入力  | オンチップエミュレータの接続を許可する端子です。オンチップエミュレータを使用する場合は、Highにしてください。<br>オンチップエミュレータを使用しない場合は、Lowにしてください |
|             | BSCANP                                | 入力  | バウンダリスキャン許可端子です。この端子がHighになると、<br>バウンダリスキャンが有効となります。バウンダリスキャンを<br>使用しない場合は、Lowにしてください       |
| CNVSS       | CNVSS                                 | 入力  | 抵抗を介してVSSに接続(プルダウン)してください                                                                   |
| オンチップエミュレータ | TRST#                                 | 入力  | オンチップエミュレータ用またはバウンダリスキャン用の端子                                                                |
|             | TMS                                   | 入力  | ↑です。EMLE端子をHighにするとオンチップエミュレータ専用<br>端子になります                                                 |
|             | TDI                                   | 入力  | - 乳油子になります                                                                                  |
|             | TCK                                   | 入力  |                                                                                             |
|             | TDO                                   | 出力  |                                                                                             |
|             | TRCLK                                 | 出力  | トレースデータと同期をとるためのクロックを出力します                                                                  |
|             | TRSYNC                                | 出力  | TRDATA0~TRDATA3端子からの出力が有効データであることを示します                                                      |
|             | TRDATA0~TRDATA3                       | 出力  | トレース情報を出力します                                                                                |
| アドレスバス      | A0 ~ A15<br>A16-A/A16-B ~ A23-A/A23-B | 出力  | アドレス出力端子です                                                                                  |
| データバス       | D0 ~ D31                              | 入出力 | 双方向データバスです                                                                                  |

表 1.9 端子機能一覧 (2 / 6)

| 分類          | 端子名                                                                                                                                                                                                     | 入出力 | 機  能                                                                                                      |
|-------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|-----------------------------------------------------------------------------------------------------------|
| バス制御        | RD#                                                                                                                                                                                                     | 出力  | 外部バスインタフェース空間をリード中であることを示すスト<br>ローブ信号です                                                                   |
|             | WR#                                                                                                                                                                                                     | 出力  | 1ライトストローブモード時、外部パスインタフェース空間を<br>ライト中であることを示すストローブ信号です                                                     |
|             | WR0#~WR3#                                                                                                                                                                                               | 出力  | バイトストローブモード時、外部バスインタフェース空間を<br>ライト中で、データバス(D7~D0、D15~D8、D23~D16、<br>D31~D24)のいずれかが有効であることを示すストローブ信<br>号です |
|             | BC0#~BC3#                                                                                                                                                                                               | 出力  | 1 ライトストローブモード時、外部バスインタフェース空間をアクセス中で、データバス(D7~D0、D15~D8、D23~D16、D31~D24)のいずれかが有効であることを示すストローブ信号です          |
|             | WE#                                                                                                                                                                                                     | 出力  | SDRAMライトイネーブル端子です                                                                                         |
|             | CAS#                                                                                                                                                                                                    | 出力  | SDRAMカラムアドレスストローブ信号です                                                                                     |
|             | RAS#                                                                                                                                                                                                    | 出力  | SDRAMロウアドレスストローブ信号です                                                                                      |
|             | CKE                                                                                                                                                                                                     | 出力  | SDRAMクロックイネーブル信号です                                                                                        |
|             | DQM0~DQM3                                                                                                                                                                                               | 出力  | SDRAM入出力データマスクイネーブル信号です                                                                                   |
|             | SDCS#                                                                                                                                                                                                   | 出力  | SDRAMチップセレクト信号です                                                                                          |
|             | CS0#-A/CS0#-B<br>CS1#-A/CS1#-B/CS1#-C<br>CS2#-A/CS2#-B/CS2#-C<br>CS3#-A/CS3#-B/CS3#-C<br>CS4#-A/CS4#-B/CS4#-C<br>CS5#-A/CS5#-B/CS5#-C<br>CS6#-A/CS6#-B/CS6#-C<br>CS7#-A/CS7#-B/CS7#-C                   | 出力  | エリア0~7の選択信号です                                                                                             |
|             | WAIT#-A/WAIT#-B/<br>WAIT#-C/WAIT#-D                                                                                                                                                                     | 入力  | 外部空間をアクセスするときのウェイト要求信号です                                                                                  |
| EXDMAコントローラ | EDREQ0-A/EDREQ0-B/<br>EDREQ0-C                                                                                                                                                                          | 入力  | チャネル0の外部DMA転送要求端子です                                                                                       |
|             | EDREQ1-A/EDREQ1-B/<br>EDREQ1-C                                                                                                                                                                          | 入力  | チャネル1の外部DMA転送要求端子です                                                                                       |
|             | EDACK0-A/EDACK0-B/<br>EDACK0-C                                                                                                                                                                          | 出力  | チャネル0のシングルアドレス転送アクノリッジ信号です                                                                                |
|             | EDACK1-A/EDACK1-B/<br>EDACK1-C                                                                                                                                                                          | 出力  | チャネル1のシングルアドレス転送アクノリッジ信号です                                                                                |
| 割り込み        | NMI                                                                                                                                                                                                     | 入力  | ノンマスカブル割り込み要求端子です                                                                                         |
|             | IRQ0-A/IRQ0-B IRQ1-A/IRQ1-B IRQ2-A/IRQ2-B IRQ3-A/IRQ3-B IRQ4-A/IRQ4-B IRQ5-A/IRQ5-B IRQ6-A/IRQ6-B IRQ7-A/IRQ7-B IRQ8-A/IRQ8-B IRQ9-A/IRQ9-B IRQ10-A/IRQ10-B IRQ11-A/IRQ11-B IRQ12 IRQ13-A/IRQ13-B IRQ14 | 入力  | 割り込み要求端子です                                                                                                |

表 1.9 端子機能一覧 (3 / 6)

| 分類                       | 端子名                                                                                                                                             | 入出力 | 機  能                                                    |
|--------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|-----|---------------------------------------------------------|
| マルチファンクション<br>タイマパルスユニット | MTIOCOA<br>MTIOCOB<br>MTIOCOC<br>MTIOCOD                                                                                                        | 入出力 | TGRA0~TGRD0のインプットキャプチャ入力/アウトプットコンペア出力/PWM出力端子です         |
|                          | MTIOC1A<br>MTIOC1B                                                                                                                              | 入出力 | TGRA1、TGRB1のインプットキャプチャ入力/アウトプットコンペア出力/PWM出力端子です         |
|                          | MTIOC2A<br>MTIOC2B                                                                                                                              | 入出力 | TGRA2、TGRB2のインプットキャプチャ入力/アウトプットコンペア出力/PWM出力端子です         |
|                          | MTIOC3A<br>MTIOC3B-A/MTIOC3B-B<br>MTIOC3C-A/MTIOC3C-B<br>MTIOC3D-A/MTIOC3D-B                                                                    | 入出力 | TGRA3~TGRD3のインプットキャプチャ入力/アウトプットコンペア出力/PWM出力端子です         |
|                          | MTIOC4A-A/MTIOC4A-B<br>MTIOC4B-A/MTIOC4B-B<br>MTIOC4C-A/MTIOC4C-B<br>MTIOC4D-A/MTIOC4D-B                                                        | 入出力 | TGRA4、TGRB4のインプットキャプチャ入力/アウトプットコンペア出力/PWM出力端子です         |
|                          | MTIC5U-A/MTIC5U-B<br>MTIC5V-A/MTIC5V-B<br>MTIC5W-A/MTIC5W-B                                                                                     | 入力  | TGRU5、TGRV5、TGRW5のインプットキャプチャ入力/<br>デッドタイム補償機能の入力端子です    |
|                          | MTIOC6A<br>MTIOC6B<br>MTIOC6C<br>MTIOC6D                                                                                                        | 入出力 | TGRA6~TGRD6のインプットキャプチャ入力/アウトプットコンペア出力/PWM出力端子です         |
|                          | MTIOC7A<br>MTIOC7B                                                                                                                              | 入出力 | TGRA7、TGRB7のインプットキャプチャ入力/アウトプットコンペア出力/PWM出力端子です         |
|                          | MTIOC8A<br>MTIOC8B                                                                                                                              | 入出力 | TGRA8、TGRB8のインプットキャプチャ入力/アウトプット<br>コンペア出力/PWM出力端子です     |
|                          | MTIOC9A<br>MTIOC9B<br>MTIOC9C<br>MTIOC9D                                                                                                        | 入出力 | TGRA9~TGRD9のインプットキャプチャ入力/アウトプットコンペア出力/PWM出力端子です         |
|                          | MTIOC10A<br>MTIOC10B<br>MTIOC10C<br>MTIOC10D                                                                                                    | 入出力 | TGRA10、TGRB10のインプットキャプチャ入力/アウトプットコンペア出力/PWM出力端子です       |
|                          | MTIC11U-A/MTIC11U-B<br>MTIC11V-A/MTIC11V-B<br>MTIC11W-A/MTIC11W-B                                                                               | 入力  | TGRU11、TGRV11、TGRW11のインプットキャプチャ入力/<br>デッドタイム補償機能の入力端子です |
|                          | MTCLKA-A/MTCLKA-B MTCLKB-A/MTCLKB-B MTCLKC-A/MTCLKC-B MTCLKD-A/MTCLKD-B MTCLKE-A/MTCLKE-B MTCLKF-A/MTCLKF-B MTCLKF-A/MTCLKG-B MTCLKH-A/MTCLKH-B | 入力  | 外部クロックを入力します                                            |
| ポートアウトプット<br>イネーブル       | POE0#~POE9#                                                                                                                                     | 入力  | MTU用の大電流端子をハイインピーダンス状態にする要求信号<br>を入力します                 |
| プログラマブルパルス<br>ジェネレータ     | PO0~PO31                                                                                                                                        | 出力  | パルス出力端子です                                               |

表 1.9 端子機能一覧 (4 / 6)

| 分類                           | 端子名                                                                              | 入出力 | 機能                                                                   |
|------------------------------|----------------------------------------------------------------------------------|-----|----------------------------------------------------------------------|
| 8ビットタイマ                      | TMO0~TMO3                                                                        | 出力  | コンペアマッチ出力端子です                                                        |
|                              | TMCI0-A/TMCI0-B<br>TMCI1-A/TMCI1-B<br>TMCI2-A/TMCI2-B<br>TMCI3-A/TMCI3-B         | 入力  | カウンタに入力する外部クロックの入力端子です                                               |
|                              | TMRI0-A/TMRI0-B<br>TMRI1<br>TMRI2<br>TMRI3-A/TMRI3-B                             | 入力  | カウンタリセット入力端子です                                                       |
| ウォッチドッグタイマ                   | WDTOVF#                                                                          | 出力  | ウォッチドッグタイマモード時のカウンタオーバフロー信号出<br>力端子です                                |
| シリアル<br>コミュニケーション<br>インタフェース | TxD0 TxD1-A/TxD1-B TxD2-A/TxD2-B TxD3-A/TxD3-B TxD5 TxD6-A/TxD6-B                | 出力  | 送信データ出力端子です                                                          |
|                              | RxD0<br>RxD1-A/RxD1-B<br>RxD2-A/RxD2-B<br>RxD3-A/RxD3-B<br>RxD5<br>RxD6-A/RxD6-B | 入力  | 受信データ入力端子です                                                          |
|                              | SCK0<br>SCK1-A/SCK1-B<br>SCK2-A/SCK2-B<br>SCK3-A/SCK3-B<br>SCK5<br>SCK6-A/SCK6-B | 入出力 | クロック入出力端子です                                                          |
| l <sup>2</sup> Cバスインタフェース    | SCL0、SCL1                                                                        | 入出力 | I <sup>2</sup> Cバスインタフェースのクロック入出力端子です。NMOS<br>オープンドレイン出力でバスを直接駆動できます |
|                              | SDA0、SDA1                                                                        | 入出力 | I <sup>2</sup> Cバスインタフェースのデータ入出力端子です。NMOSオー<br>プンドレイン出力でバスを直接駆動できます  |
| イーサネットコントローラ                 | REF50CK                                                                          | 入力  | 50MHz基準クロックです。RMIIモード時の送受信信号タイミング参照信号です                              |
|                              | RMII_CRS_DV                                                                      | 入力  | RMIIモード時、キャリア検出信号、有効な受信データが<br>RMII_RXD1~0上にあることを示す信号です              |
|                              | RMII_TXD0、RMII_TXD1                                                              | 出力  | RMIIモード時、2ビットの送信データです                                                |
|                              | RMII_RXD0、RMII_RXD1                                                              | 入力  | RMIIモード時、2ビットの受信データです                                                |
|                              | RMII_TXD_EN                                                                      | 出力  | RMIIモード時、データ送信イネーブル信号です                                              |
|                              | RMII_RX_ER                                                                       | 入力  | RMIIモード時、データ受信中にエラーが発生したことを示します                                      |
|                              | ET_CRS                                                                           | 入力  | キャリア検出/受信データ有効端子です                                                   |
|                              | ET_RX_DV                                                                         | 入力  | 有効な受信データがET_ERXD3~0上にあることを示す信号です                                     |
|                              | ET_EXOUT                                                                         | 出力  | 汎用外部出力端子です                                                           |
|                              | ET_LINKSTA                                                                       | 入力  | PHY-LSIからのリンク状態を入力します                                                |
|                              | ET_ETXD0~ET_ETXD3                                                                | 出力  | MIIの4ビット送信データです                                                      |
|                              | ET_ERXD0~ET_ERXD3                                                                | 入力  | MIIの4ビット受信データです                                                      |
|                              | ET_TX_EN                                                                         | 出力  | 送信イネーブル端子です。ET_ETXD3~0上に送信データが準備できたことを示す信号です                         |

表 1.9 端子機能一覧 (5 / 6)

| 分類                         | 端子名                                                                | 入出力 | 機能                                                      |
|----------------------------|--------------------------------------------------------------------|-----|---------------------------------------------------------|
| イーサネットコントローラ               | ET_TX_ER                                                           | 出力  | 送信エラー端子です。送信中のエラーをPHY-LSIに通知する信号です                      |
|                            | ET_RX_ER                                                           | 入力  | 受信エラー端子です。データ受信中に発生したエラー状態を認<br>識する信号です                 |
|                            | ET_TX_CLK                                                          | 入力  | 送信クロック端子です。ET_TX_EN、ET_ETXD3~0、<br>ET_TX_ERのタイミング参照信号です |
|                            | ET_RX_CLK                                                          | 入力  | 受信クロック端子です。ET_RX_DV、ET_ERXD3~0、<br>ET_RX_ERのタイミング参照信号です |
|                            | ET_COL                                                             | 入力  | 衝突検出信号です                                                |
|                            | ET_WOL                                                             | 出力  | Magic Packet <sup>TM</sup> 受信を示す信号です                    |
|                            | ET_MDC                                                             | 出力  | ET_MDIOによる情報転送用の参照クロック信号です                              |
|                            | ET_MDIO                                                            | 入出力 | RX62Nグループと PHY-LSI との間で管理情報を交換するための双方向信号です              |
| USB2.0ホスト/<br>ファンクションモジュール | VCC_USB                                                            | 入力  | USB用の電源端子です。USB未使用時もシステムの電源に接続してください                    |
|                            | VSS_USB                                                            | 入力  | USB用の電源端子です。USB未使用時もシステムの電源(0V)に接続してください                |
|                            | USB0_DP<br>USB1_DP                                                 | 入出力 | USBバスのD+データです                                           |
|                            | USB0_DM<br>USB1_DM                                                 | 入出力 | USBバスのD-データです                                           |
|                            | USB0_DPRPD<br>USB1_DPRPD                                           | 出力  | D+ プルダウン許可                                              |
|                            | USB0_DRPD<br>USB1_DRPD                                             | 出力  | D- プルダウン許可                                              |
|                            | USB0_EXICEN<br>USB1_EXICEN                                         | 出力  | OTG電源ICに接続します                                           |
|                            | USB0_ID<br>USB1_ID                                                 | 入力  | OTG電源ICに接続します                                           |
|                            | USB0_VBUSEN-A/<br>USB0_VBUSEN-B<br>USB1_VBUSEN-A/<br>USB1_VBUSEN-B | 出力  | USB用VBUSパワーイネーブル端子です                                    |
|                            | USB0_DPUPE-A/<br>USB0_DPUPE-B<br>USB1_DPUPE-A/<br>USB1_DPUPE-B     | 出力  | USB用プルアップ端子です                                           |
|                            | USB0_OVRCURA/<br>USB0_OVRCURB<br>USB1_OVRCURA/<br>USB1_OVRCURB     | 入力  | USB用オーバカレント端子です                                         |
|                            | USB0_VBUS<br>USB1_VBUS                                             | 入力  | USBケーブルの接続/切断検出入力端子です                                   |
| CANモジュール                   | CRX0                                                               | 入力  | CANの入力端子です                                              |
|                            | CTX0                                                               | 出力  | CANの出力端子です                                              |

表 1.9 端子機能一覧 (6 / 6)

| 分類                    | 端子名                                                   | 入出力 | 機能                                                                                                                           |
|-----------------------|-------------------------------------------------------|-----|------------------------------------------------------------------------------------------------------------------------------|
| シリアルペリフェラル<br>インタフェース | RSPCKA-A/<br>RSPCKA-B                                 | 入出力 | RSPIのクロック入出力端子です                                                                                                             |
|                       | RSPCKB-A/<br>RSPCKB-B                                 | 入出力 | RSPIのクロック入出力端子です                                                                                                             |
|                       | MOSIA-A/MOSIA-B<br>MOSIB-A/MOSIB-B                    | 入出力 | RSPIのマスタ送出データ端子です                                                                                                            |
|                       | MISOA-A/MISOA-B<br>MISOB-A/MISOB-B                    | 入出力 | RSPIのスレーブ送出データ端子です                                                                                                           |
|                       | SSLA0-A/SSLA0-B                                       | 入出力 | RSPIのスレーブセレクト                                                                                                                |
|                       | SSLA1-A/SSLA1-B<br>SSLA2-A/SSLA2-B<br>SSLA3-A/SSLA3-B | 出力  |                                                                                                                              |
|                       | SSLB0-A/SSLB0-B                                       | 入出力 |                                                                                                                              |
|                       | SSLB1-A/SSLB1-B<br>SSLB2-A/SSLB2-B<br>SSLB3-A/SSLB3-B | 出力  |                                                                                                                              |
| リアルタイムクロック            | RTCOUT                                                | 出力  | 1Hz出力端子です                                                                                                                    |
| A/Dコンバータ              | AN0 ~ AN7                                             | 入力  | A/Dコンバータのアナログ入力端子です                                                                                                          |
|                       | ADTRG0#-A/ADTRG0#-B<br>ADTRG1#                        | 入力  | A/D変換開始のための外部トリガ入力端子です                                                                                                       |
| D/A コンバータ             | DAO、DA1                                               | 出力  | D/A コンバータのアナログ出力端子です                                                                                                         |
| アナログ電源                | AVCC                                                  | 入力  | A/DコンバータおよびD/Aコンバータのアナログ電源端子です。<br>A/DコンバータおよびD/Aコンバータを使用しない場合は、システムの電源に接続してください                                             |
|                       | AVSS                                                  | 入力  | A/DコンバータおよびD/Aコンバータのグランド端子です。システムの電源(0V)してください                                                                               |
|                       | VREFH                                                 | 入力  | A/DコンバータおよびD/Aコンバータの基準電源端子です。A/Dコンバータおよび D/A コンバータを使用しない場合は、システムの電源に接続してください                                                 |
|                       | VREFL                                                 | 入力  | A/DコンバータおよびD/Aコンバータの基準グランド端子です。<br>アナログ基準電源 (0V) に接続してください。また、A/D コン<br>バータおよびD/A コンバータを使用しない場合は、システムの電<br>源 (0V) に接続してください。 |
| I/Oポート                | P00~P03、P05、P07                                       | 入出力 | 6ビットの入出力端子です。                                                                                                                |
|                       | P10~P17                                               | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | P20∼P27                                               | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | P30~P34                                               | 入出力 | 5ビットの入出力端子です。                                                                                                                |
|                       | P35                                                   | 入力  | 1ビットの入力端子です。                                                                                                                 |
|                       | P40~P47                                               | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | P50~P52、P54~P57                                       | 入出力 | 7ビットの入出力端子です。                                                                                                                |
|                       | P53                                                   | 入力  | 1ビットの入力端子です。                                                                                                                 |
|                       | P60~P67                                               | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | P70∼P77                                               | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | P80 ~ P85                                             | 入出力 | 6ビットの入出力端子です。                                                                                                                |
|                       | P90 ~ P97                                             | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | PA0 ~ PA7                                             | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | PB0 ~ PB7                                             | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | PC0~PC7                                               | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | PD0~PD7                                               | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | PE0~PE7                                               | 入出力 | 8ビットの入出力端子です。                                                                                                                |
|                       | PF0∼PF4                                               | 入出力 | 5ビットの入出力端子です。                                                                                                                |
|                       | PG0∼PG7                                               | 入出力 | 8ビットの入出力端子です。                                                                                                                |

# 2. CPU

図 2.1 に CPU のレジスタ構成を示します。

|                      | 汎用レジスタ                                  |
|----------------------|-----------------------------------------|
|                      | b31                                     |
|                      | R0 (SP) <sup>(注1)</sup>                 |
|                      | R1                                      |
|                      | R2                                      |
|                      | R3<br>R4                                |
|                      | R5                                      |
|                      | R6                                      |
|                      | R7                                      |
|                      | R8                                      |
|                      | R9                                      |
|                      | R10                                     |
|                      | R11                                     |
|                      | R12                                     |
|                      | R13                                     |
|                      | R14                                     |
|                      | R15                                     |
|                      | ISP (割り込みスタックポインタ)<br>USP (ユーザスタックポインタ) |
|                      | INTB (割り込みテーブルレジスタ)                     |
|                      | PC (プログラムカウンタ)                          |
|                      | PSW (プロセッサステータスワード)                     |
|                      | BPC (バックアップPC)                          |
|                      | BPSW (バックアップPSW)                        |
|                      | FINTV (高速割り込みベクタレジスタ)                   |
|                      | FPSW (浮動小数点ステータスワード)                    |
| DSP機能命令関連レジスタ<br>b63 |                                         |
|                      | ACC (アキュムレータ)                           |
|                      | ······································  |

図 2.1 CPU レジスタセット

#### 2.1 汎用レジスタ (R0 ~ R15)

汎用レジスタは、16 本 (R0 ~ R15) あります。汎用レジスタ R0 ~ R15 は、データレジスタやアドレスレジスタとして使用します。

汎用レジスタ RO には、汎用レジスタとしての機能に加えて、スタックポインタ (SP) としての機能が割り当てられています。SP は、プロセッサステータスワード (PSW) のスタックポインタ指定ビット (U) によって、割り込みスタックポインタ (ISP)、またはユーザスタックポインタ (USP) に切り替わります。

## 2.2 制御レジスタ

## (1) 割り込みスタックポインタ(ISP)/ユーザスタックポインタ(USP)

スタックポインタ (SP) には、割り込みスタックポインタ (ISP) と、ユーザスタックポインタ (USP) の2 種類があります。使用するスタックポインタ (ISP/USP) は、プロセッサステータスワード (PSW) のスタックポインタ指定ビット (U) によって切り替えられます。

ISP、USPに4の倍数を設定すると、スタック操作を伴う命令や、割り込みシーケンスのサイクル数が短くなります。

## (2) 割り込みテーブルレジスタ (INTB)

割り込みテーブルレジスタ (INTB) には、可変ベクタテーブルの先頭番地を設定してください。 また、INTB レジスタには4の倍数を設定してください。

#### (3) プログラムカウンタ (PC)

プログラムカウンタ (PC) は、実行中の命令の番地を示します。

## (4) プロセッサステータスワード(PSW)

プロセッサステータスワード (PSW) は、命令実行の結果や、CPU の状態を示します。

## (5) バックアップ PC (BPC)

バックアップ PC (BPC) は、割り込み応答を高速化するために設けられたレジスタです。高速割り込みが発生すると、プログラムカウンタ (PC) の内容が BPC に退避されます。

#### (6) バックアップ PSW (BPSW)

バックアップ PSW (BPSW) は、割り込み応答を高速化するために設けられたレジスタです。 高速割り込みが発生すると、プロセッサステータスワード (PSW) の内容が BPSW に退避されます。BPSW のビットの割り当ては、PSW に対応しています。

## (7) 高速割り込みベクタレジスタ (FINTV)

高速割り込みベクタレジスタ (FINTV) は、割り込み応答を高速化するために設けられたレジスタです。高速割り込み発生時の分岐先番地を設定してください。

## (8) 浮動小数点ステータスワード (FPSW)

浮動小数点ステータスワード(FPSW)は、浮動小数点演算結果を示します。

例外処理許可ビット Ej で例外処理を許可(Ej="1")した場合は、例外処理ルーチンで該当する Cj フラグを チェックし例外発生の要因を判断することができます。例外処理を禁止(Ej="0")した場合は、一連の処理 の最後に Fj フラグをチェックし例外発生の有無を確認することができます。Fj フラグが "1" になると、ソフトウェアで "0" にするまで "1" を保持します。(j=X、U、Z、O、V)



## (9) アキュムレータ (ACC)

アキュムレータ(ACC)は、64 ビットのレジスタです。DSP 機能命令で使用されます。また、ACC は乗算命令(EMUL、EMULU、FMUL、MUL)、積和演算命令(RMPA)でも使用され、これらの命令実行の際はACC の値が変更されます。

ACC への書き込みには、MVTACHI 命令と MVTACLO 命令を使用します。MVTACHI 命令は上位側 32 ビット (b63  $\sim$  b32) に、MVTACLO 命令は下位側 32 ビット (b31  $\sim$  b0) にデータを書きます。

読み出しには MVFACHI 命令、MVFACMI 命令を使用します。 MVFACHI 命令で上位側 32 ビット(b63 ~ b32)、MVFACMI 命令で中央の 32 ビット(b47 ~ b16)のデータをそれぞれ読みます。

## 3. アドレス空間

## 3.1 アドレス空間

アドレス空間は、 $0000\,0000h$  番地から FFFF FFFFh 番地までの 4G バイトあります。プログラム領域および データ領域合計最大 4G バイトをリニアにアクセス可能です。

図 3.1 に各動作モードのメモリマップを示します。アクセスできる領域は動作モードや各制御ビットの状態によって違います。



注1. 予約領域をアクセスしたときの動作については保証できませんので、アクセスしないようにしてください。

注2. ブートモード、USBブートモードは、シングルチップモードと同じアドレス空間となります。

図 3.1 各動作モードのメモリマップ

## 3.2 外部アドレス空間

外部アドレス空間は、CS 領域(CSO  $\sim$  CS7)と、SDRAM 領域(SDCS)に分割されています。CS 領域は、CSi# 端子 (i=0  $\sim$  7) から出力される CSi# 信号によって最大 8 つのエリア(CSO  $\sim$  CS7)に分割できます。

図 3.2 に内蔵 ROM 無効外部拡張モード時の CS 領域(CS0  $\sim$  CS7)、SDRAM 領域(SDCS)とアドレスの対応を示します。



図 3.2 外部アドレス空間と CS 領域 (CS0 ~ CS7)、SDRAM 領域 (SDCS) (内蔵 ROM 無効拡張モードの場合)

# 4. I/O レジスタ

表 4.1 に I/O レジスター覧表 (アドレス順) を示します。

表 4.1 I/O レジスタアドレス一覧 (1 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数 |
|------------|---------------|----------------------|--------------|------|-------------|---------------|
| 0008 0000h | SYSTEM        | モードモニタレジスタ           | MDMONR       | 16   | 16          | 3ICLK         |
| 0008 0002h | SYSTEM        | モードステータスレジスタ         | MDSR         | 16   | 16          | 3ICLK         |
| 0008 0006h | SYSTEM        | システムコントロールレジスタ0      | SYSCR0       | 16   | 16          | 3ICLK         |
| 0008 0008h | SYSTEM        | システムコントロールレジスタ1      | SYSCR1       | 16   | 16          | 3ICLK         |
| 0008 000Ch | SYSTEM        | スタンバイコントロールレジスタ      | SBYCR        | 16   | 16          | 3ICLK         |
| 0008 0010h | SYSTEM        | モジュールストップコントロールレジスタA | MSTPCRA      | 32   | 32          | 3ICLK         |
| 0008 0014h | SYSTEM        | モジュールストップコントロールレジスタB | MSTPCRB      | 32   | 32          | 3ICLK         |
| 0008 0018h | SYSTEM        | モジュールストップコントロールレジスタC | MSTPCRC      | 32   | 32          | 3ICLK         |
| 0008 0020h | SYSTEM        | システムクロックコントロールレジスタ   | SCKCR        | 32   | 32          | 3ICLK         |
| 0008 0030h | SYSTEM        | 外部バスクロックコントロールレジスタ   | BCKCR        | 8    | 8           | 3ICLK         |
| 0008 0040h | SYSTEM        | 発振停止検出コントロールレジスタ     | OSTDCR       | 16   | 16          | 3ICLK         |
| 0008 1300h | BSC           | バスエラーステータスクリアレジスタ    | BERCLR       | 8    | 8           | 2ICLK         |
| 0008 1304h | BSC           | バスエラー監視許可レジスタ        | BEREN        | 8    | 8           | 2ICLK         |
| 0008 1308h | BSC           | バスエラーステータスレジスタ1      | BERSR1       | 8    | 8           | 2ICLK         |
| 0008 130Ah | BSC           | バスエラーステータスレジスタ2      | BERSR2       | 16   | 16          | 2ICLK         |
| 0008 2000h | DMAC0         | DMA 転送元アドレスレジスタ      | DMSAR        | 32   | 32          | 2ICLK         |
| 0008 2004h | DMAC0         | DMA 転送先アドレスレジスタ      | DMDAR        | 32   | 32          | 2ICLK         |
| 0008 2008h | DMAC0         | DMA 転送カウントレジスタ       | DMCRA        | 32   | 32          | 2ICLK         |
| 0008 200Ch | DMAC0         | DMA ブロック転送カウントレジスタ   | DMCRB        | 16   | 16          | 2ICLK         |
| 0008 2010h | DMAC0         | DMA 転送モードレジスタ        | DMTMD        | 16   | 16          | 2ICLK         |
| 0008 2013h | DMAC0         | DMA割り込み設定レジスタ        | DMINT        | 8    | 8           | 2ICLK         |
| 0008 2014h | DMAC0         | DMA アドレスモードレジスタ      | DMAMD        | 16   | 16          | 2ICLK         |
| 0008 2018h | DMAC0         | DMAオフセットレジスタ         | DMOFR        | 32   | 32          | 2ICLK         |
| 0008 201Ch | DMAC0         | DMA 転送許可レジスタ         | DMCNT        | 8    | 8           | 2ICLK         |
| 0008 201Dh | DMAC0         | DMAソフトウェア起動レジスタ      | DMREQ        | 8    | 8           | 2ICLK         |
| 0008 201Eh | DMAC0         | DMAステータスレジスタ         | DMSTS        | 8    | 8           | 2ICLK         |
| 0008 201Fh | DMAC0         | DMA 起動要因フラグ制御レジスタ    | DMCSL        | 8    | 8           | 2ICLK         |
| 0008 2040h | DMAC1         | DMA 転送元アドレスレジスタ      | DMSAR        | 32   | 32          | 2ICLK         |
| 0008 2044h | DMAC1         | DMA 転送先アドレスレジスタ      | DMDAR        | 32   | 32          | 2ICLK         |
| 0008 2048h | DMAC1         | DMA 転送カウントレジスタ       | DMCRA        | 32   | 32          | 2ICLK         |
| 0008 204Ch | DMAC1         | DMA ブロック転送カウントレジスタ   | DMCRB        | 16   | 16          | 2ICLK         |
| 0008 2050h | DMAC1         | DMA転送モードレジスタ         | DMTMD        | 16   | 16          | 2ICLK         |
| 0008 2053h | DMAC1         | DMA割り込み設定レジスタ        | DMINT        | 8    | 8           | 2ICLK         |
| 0008 2054h | DMAC1         | DMAアドレスモードレジスタ       | DMAMD        | 16   | 16          | 2ICLK         |
| 0008 205Ch | DMAC1         | DMA 転送許可レジスタ         | DMCNT        | 8    | 8           | 2ICLK         |
| 0008 205Dh | DMAC1         | DMA ソフトウェア起動レジスタ     | DMREQ        | 8    | 8           | 2ICLK         |
| 0008 205Eh | DMAC1         | DMAステータスレジスタ         | DMSTS        | 8    | 8           | 2ICLK         |
| 0008 205Fh | DMAC1         | DMA起動要因フラグ制御レジスタ     | DMCSL        | 8    | 8           | 2ICLK         |
| 0008 2080h | DMAC2         | DMA転送元アドレスレジスタ       | DMSAR        | 32   | 32          | 2ICLK         |
| 0008 2084h | DMAC2         | DMA 転送先アドレスレジスタ      | DMDAR        | 32   | 32          | 2ICLK         |
| 0008 2088h | DMAC2         | DMA転送カウントレジスタ        | DMCRA        | 32   | 32          | 2ICLK         |
| 0008 208Ch | DMAC2         | DMA ブロック転送カウントレジスタ   | DMCRB        | 16   | 16          | 2ICLK         |
| 0008 2090h | DMAC2         | DMA転送モードレジスタ         | DMTMD        | 16   | 16          | 2ICLK         |
| 0008 2093h | DMAC2         | DMA割り込み設定レジスタ        | DMINT        | 8    | 8           | 2ICLK         |
| 0008 2094h | DMAC2         | DMAアドレスモードレジスタ       | DMAMD        | 16   | 16          | 2ICLK         |

表 4.1 I/O レジスタアドレス一覧 (2 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|----------------------|--------------|------|-------------|-----------------|
| 0008 209Ch | DMAC2         | DMA転送許可レジスタ          | DMCNT        | 8    | 8           | 2ICLK           |
| 0008 209Dh | DMAC2         | DMA ソフトウェア起動 レジスタ    | DMREQ        | 8    | 8           | 2ICLK           |
| 0008 209Eh | DMAC2         | DMAステータスレジスタ         | DMSTS        | 8    | 8           | 2ICLK           |
| 0008 209Fh | DMAC2         | DMA起動要因フラグ制御レジスタ     | DMCSL        | 8    | 8           | 2ICLK           |
| 0008 20C0h | DMAC3         | DMA転送元アドレスレジスタ       | DMSAR        | 32   | 32          | 2ICLK           |
| 0008 20C4h | DMAC3         | DMA転送先アドレスレジスタ       | DMDAR        | 32   | 32          | 2ICLK           |
| 0008 20C8h | DMAC3         | DMA転送カウントレジスタ        | DMCRA        | 32   | 32          | 2ICLK           |
| 0008 20CCh | DMAC3         | DMA ブロック転送カウントレジスタ   | DMCRB        | 16   | 16          | 2ICLK           |
| 0008 20D0h | DMAC3         | DMA転送モードレジスタ         | DMTMD        | 16   | 16          | 2ICLK           |
| 0008 20D3h | DMAC3         | DMA割り込み設定レジスタ        | DMINT        | 8    | 8           | 2ICLK           |
| 0008 20D4h | DMAC3         | DMAアドレスモードレジスタ       | DMAMD        | 16   | 16          | 2ICLK           |
| 0008 20DCh | DMAC3         | DMA転送許可レジスタ          | DMCNT        | 8    | 8           | 2ICLK           |
| 0008 20DDh | DMAC3         | DMA ソフトウェア起動レジスタ     | DMREQ        | 8    | 8           | 2ICLK           |
| 0008 20DEh | DMAC3         | DMAステータスレジスタ         | DMSTS        | 8    | 8           | 2ICLK           |
| 0008 20DFh | DMAC3         | DMA起動要因フラグ制御レジスタ     | DMCSL        | 8    | 8           | 2ICLK           |
| 0008 2200h | DMAC          | DMACAモジュール起動レジスタ     | DMAST        | 8    | 8           | 2ICLK           |
| 0008 2400h | DTC           | DTCコントロールレジスタ        | DTCCR        | 8    | 8           | 2ICLK           |
| 0008 2404h | DTC           | DTCベクタベースレジスタ        | DTCVBR       | 32   | 32          | 2ICLK           |
| 0008 2408h | DTC           | DTCアドレスモードレジスタ       | DTCADMOD     | 8    | 8           | 2ICLK           |
| 0008 240Ch | DTC           | DTCモジュール起動レジスタ       | DTCST        | 8    | 8           | 2ICLK           |
| 0008 240Eh | DTC           | DTCステータスレジスタ         | DTCSTS       | 16   | 16          | 2ICLK           |
| 0008 2800h | EXDMAC0       | EXDMA転送元アドレスレジスタ     | EDMSAR       | 32   | 32          | 1~2BCLh<br>(注8) |
| 0008 2804h | EXDMAC0       | EXDMA転送先アドレスレジスタ     | EDMDAR       | 32   | 32          | 1~2BCLh<br>(注8) |
| 0008 2808h | EXDMAC0       | EXDMA転送カウントレジスタ      | EDMCRA       | 32   | 32          | 1~2BCLh<br>(注8) |
| 0008 280Ch | EXDMAC0       | EXDMA ブロック転送カウントレジスタ | EDMCRB       | 16   | 16          | 1~2BCLh<br>(注8) |
| 0008 2810h | EXDMAC0       | EXDMA転送モードレジスタ       | EDMTMD       | 16   | 16          | 1~2BCLh<br>(注8) |
| 0008 2812h | EXDMAC0       | EXDMA出力設定レジスタ        | EDMOMD       | 8    | 8           | 1~2BCLh<br>(注8) |
| 0008 2813h | EXDMAC0       | EXDMA割り込み設定レジスタ      | EDMINT       | 8    | 8           | 1~2BCLh<br>(注8) |
| 0008 2814h | EXDMAC0       | EXDMAアドレスモードレジスタ     | EDMAMD       | 32   | 32          | 1~2BCLF<br>(注8) |
| 0008 2818h | EXDMAC0       | EXDMAオフセットレジスタ       | EDMOFR       | 32   | 32          | 1~2BCLF<br>(注8) |
| 0008 281Ch | EXDMAC0       | EXDMA転送許可レジスタ        | EDMCNT       | 8    | 8           | 1~2BCLF<br>(注8) |
| 0008 281Dh | EXDMAC0       | EXDMAソフトウェア起動レジスタ    | EDMREQ       | 8    | 8           | 1~2BCLI<br>(注8) |
| 0008 281Eh | EXDMAC0       | EXDMAステータスレジスタ       | EDMSTS       | 8    | 8           | 1~2BCLI<br>(注8) |
| 0008 2820h | EXDMAC0       | EXDMA外部要求センスモードレジスタ  | EDMRMD       | 8    | 8           | 1~2BCLI<br>(注8) |
| 0008 2821h | EXDMAC0       | EXDMA外部要求フラグレジスタ     | EDMERF       | 8    | 8           | 1~2BCLh<br>(注8) |
| 0008 2822h | EXDMAC0       | EXDMA周辺要求フラグレジスタ     | EDMPRF       | 8    | 8           | 1~2BCLI<br>(注8) |
| 0008 2840h | EXDMAC1       | EXDMA転送元アドレスレジスタ     | EDMSAR       | 32   | 32          | 1~2BCLF<br>(注8) |
| 0008 2844h | EXDMAC1       | EXDMA転送先アドレスレジスタ     | EDMDAR       | 32   | 32          | 1~2BCLF<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (3 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|----------------------|--------------|------|-------------|-----------------|
| 0008 2848h | EXDMAC1       | EXDMA転送カウントレジスタ      | EDMCRA       | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 284Ch | EXDMAC1       | EXDMA ブロック転送カウントレジスタ | EDMCRB       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 2850h | EXDMAC1       | EXDMA転送モードレジスタ       | EDMTMD       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 2852h | EXDMAC1       | EXDMA 出力設定レジスタ       | EDMOMD       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 2853h | EXDMAC1       | EXDMA割り込み設定レジスタ      | EDMINT       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 2854h | EXDMAC1       | EXDMAアドレスモードレジスタ     | EDMAMD       | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 285Ch | EXDMAC1       | EXDMA 転送許可レジスタ       | EDMCNT       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 285Dh | EXDMAC1       | EXDMA ソフトウェア起動レジスタ   | EDMREQ       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 285Eh | EXDMAC1       | EXDMAステータスレジスタ       | EDMSTS       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 2860h | EXDMAC1       | EXDMA外部要求センスモードレジスタ  | EDMRMD       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 2861h | EXDMAC1       | EXDMA外部要求フラグレジスタ     | EDMERF       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 2862h | EXDMAC1       | EXDMA周辺要求フラグレジスタ     | EDMPRF       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 2A00h | EXDMAC        | EXDMAモジュール起動レジスタ     | EDMAST       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 2BE0h | EXDMAC        | クラスタバッファレジスタ0        | CLSBR0       | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 2BE4h | EXDMAC        | クラスタバッファレジスタ1        | CLSBR1       | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 2BE8h | EXDMAC        | クラスタバッファレジスタ2        | CLSBR2       | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 2BECh | EXDMAC        | クラスタバッファレジスタ3        | CLSBR3       | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 2BF0h | EXDMAC        | クラスタバッファレジスタ4        | CLSBR4       | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 2BF4h | EXDMAC        | クラスタバッファレジスタ5        | CLSBR5       | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 2BF8h | EXDMAC        | クラスタバッファレジスタ6        | CLSBR6       | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3002h | BSC           | CS0モードレジスタ           | CS0MOD       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3004h | BSC           | CSOウェイト制御レジスタ1       | CS0WCR1      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3008h | BSC           | CSOウェイト制御レジスタ2       | CS0WCR2      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3012h | BSC           | CS1モードレジスタ           | CS1MOD       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3014h | BSC           | CS1ウェイト制御レジスタ1       | CS1WCR1      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3018h | BSC           | CS1ウェイト制御レジスタ2       | CS1WCR2      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3022h | BSC           | CS2モードレジスタ           | CS2MOD       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3024h | BSC           | CS2ウェイト制御レジスタ1       | CS2WCR1      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3028h | BSC           | CS2ウェイト制御レジスタ2       | CS2WCR2      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3032h | BSC           | CS3モードレジスタ           | CS3MOD       | 16   | 16          | 1~2BCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (4 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名              | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|--------------------|--------------|------|-------------|-----------------|
| 0008 3034h | BSC           | CS3ウェイト制御レジスタ1     | CS3WCR1      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3038h | BSC           | CS3ウェイト制御レジスタ2     | CS3WCR2      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3042h | BSC           | CS4モードレジスタ         | CS4MOD       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3044h | BSC           | CS4ウェイト制御レジスタ1     | CS4WCR1      | 32   | 32          | 1~2BCLk<br>(注8) |
| 0008 3048h | BSC           | CS4ウェイト制御レジスタ2     | CS4WCR2      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3052h | BSC           | CS5モードレジスタ         | CS5MOD       | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 3054h | BSC           | CS5ウェイト制御レジスタ1     | CS5WCR1      | 32   | 32          | 1~2BCLk<br>(注8) |
| 0008 3058h | BSC           | CS5ウェイト制御レジスタ2     | CS5WCR2      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3062h | BSC           | CS6モードレジスタ         | CS6MOD       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3064h | BSC           | CS6ウェイト制御レジスタ1     | CS6WCR1      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3068h | BSC           | CS6ウェイト制御レジスタ2     | CS6WCR2      | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3072h | BSC           | CS7モードレジスタ         | CS7MOD       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3074h | BSC           | CS7ウェイト制御レジスタ1     | CS7WCR1      | 32   | 32          | 1~2BCLk<br>(注8) |
| 0008 3078h | BSC           | CS7ウェイト制御レジスタ2     | CS7WCR2      | 32   | 32          | 1~2BCLh<br>(注8) |
| 0008 3802h | BSC           | CSO制御レジスタ          | CS0CR        | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 380Ah | BSC           | CS0リカバリサイクル設定レジスタ  | CS0REC       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3812h | BSC           | CS1制御レジスタ          | CS1CR        | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 381Ah | BSC           | CS1 リカバリサイクル設定レジスタ | CS1REC       | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 3822h | BSC           | CS2制御レジスタ          | CS2CR        | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 382Ah | BSC           | CS2リカバリサイクル設定レジスタ  | CS2REC       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3832h | BSC           | CS3制御レジスタ          | CS3CR        | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 383Ah | BSC           | CS3リカバリサイクル設定レジスタ  | CS3REC       | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 3842h | BSC           | CS4制御レジスタ          | CS4CR        | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 384Ah | BSC           | CS4リカバリサイクル設定レジスタ  | CS4REC       | 16   | 16          | 1~2BCLM<br>(注8) |
| 0008 3852h | BSC           | CS5制御レジスタ          | CS5CR        | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 385Ah | BSC           | CS5リカバリサイクル設定レジスタ  | CS5REC       | 16   | 16          | 1~2BCLh<br>(注8) |
| 0008 3862h | BSC           | CS6制御レジスタ          | CS6CR        | 16   | 16          | 1~2BCLh<br>(注8) |
| 0008 386Ah | BSC           | CS6リカバリサイクル設定レジスタ  | CS6REC       | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 3872h | BSC           | CS7制御レジスタ          | CS7CR        | 16   | 16          | 1~2BCLk<br>(注8) |
| 0008 387Ah | BSC           | CS7リカバリサイクル設定レジスタ  | CS7REC       | 16   | 16          | 1~2BCLk<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (5 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                         | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|-------------------------------|--------------|------|-------------|-----------------|
| 0008 3C00h | BSC           | SDC制御レジスタ                     | SDCCR        | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 3C01h | BSC           | SDCモードレジスタ                    | SDCMOD       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 3C02h | BSC           | SDRAMアクセスモードレジスタ              | SDAMOD       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 3C10h | BSC           | SDRAMセルフリフレッシュ制御レジスタ          | SDSELF       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 3C14h | BSC           | SDRAM リフレッシュ制御レジスタ            | SDRFCR       | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3C16h | BSC           | SDRAMオートリフレッシュ制御レジスタ          | SDRFEN       | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 3C20h | BSC           | SDRAM初期化シーケンス制御レジスタ           | SDICR        | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 3C24h | BSC           | SDRAM初期化レジスタ                  | SDIR         | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3C40h | BSC           | SDRAMアドレスレジスタ                 | SDADR        | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 3C44h | BSC           | SDRAMタイミングレジスタ                | SDTR         | 32   | 32          | 1~2BCLK<br>(注8) |
| 0008 3C48h | BSC           | SDRAMモードレジスタ                  | SDMOD        | 16   | 16          | 1~2BCLK<br>(注8) |
| 0008 3C50h | BSC           | SDRAMステータスレジスタ                | SDSR         | 8    | 8           | 1~2BCLK<br>(注8) |
| 0008 6400h | MPU           | 領域0開始ページ番号レジスタ                | RSPAGE0      | 32   | 32          | 1ICLK           |
| 0008 6404h | MPU           | 領域0終了ページ番号レジスタ                | REPAGE0      | 32   | 32          | 1ICLK           |
| 0008 6408h | MPU           | 領域1開始ページ番号レジスタ                | RSPAGE1      | 32   | 32          | 1ICLK           |
| 0008 640Ch | MPU           | 領域1終了ページ番号レジスタ                | REPAGE1      | 32   | 32          | 1ICLK           |
| 0008 6410h | MPU           | 領域2開始ページ番号レジスタ                | RSPAGE2      | 32   | 32          | 1ICLK           |
| 0008 6414h | MPU           | 領域2終了ページ番号レジスタ                | REPAGE2      | 32   | 32          | 1ICLK           |
| 0008 6418h | MPU           | 領域3開始ページ番号レジスタ                | RSPAGE3      | 32   | 32          | 1ICLK           |
| 0008 641Ch | MPU           | <br>  領域3終了ページ番号レジスタ          | REPAGE3      | 32   | 32          | 1ICLK           |
| 0008 6420h | MPU           | 領域4開始ページ番号レジスタ                | RSPAGE4      | 32   | 32          | 1ICLK           |
| 0008 6424h | MPU           | │<br>│ 領域4終了ページ番号レジスタ         | REPAGE4      | 32   | 32          | 1ICLK           |
| 0008 6428h | MPU           | 領域5開始ページ番号レジスタ                | RSPAGE5      | 32   | 32          | 1ICLK           |
| 0008 642Ch | MPU           | 領域5終了ページ番号レジスタ                | REPAGE5      | 32   | 32          | 1ICLK           |
| 0008 6430h | MPU           | 領域6開始ページ番号レジスタ                | RSPAGE6      | 32   | 32          | 1ICLK           |
| 0008 6434h | MPU           | 領域6終了ページ番号レジスタ                | REPAGE6      | 32   | 32          | 1ICLK           |
| 0008 6438h | MPU           | 領域7開始ページ番号レジスタ                | RSPAGE7      | 32   | 32          | 1ICLK           |
| 0008 643Ch | MPU           | 領域7終了ページ番号レジスタ                | REPAGE7      | 32   | 32          | 1ICLK           |
| 0008 6500h | MPU           | メモリプロテクション機能有効化レジスタ           | MPEN         | 32   | 32          | 1ICLK           |
| 0008 6504h | MPU           | バッググラウンドアクセス制御レジスタ            | MPBAC        | 32   | 32          | 1ICLK           |
| 0008 6508h | MPU           | メモリプロテクションエラーステータスクリア<br>レジスタ | MPECLR       | 32   | 32          | 1ICLK           |
| 0008 650Ch | MPU           | メモリプロテクションエラーステータスレジスタ        | MPESTS       | 32   | 32          | 1ICLK           |
| 0008 6514h | MPU           | データメモリプロテクションエラーアドレス<br>レジスタ  | MPDEA        | 32   | 32          | 1ICLK           |
| 0008 6520h | MPU           | 領域サーチアドレスレジスタ                 | MPSA         | 32   | 32          | 1ICLK           |
| 0008 6524h | MPU           | 領域サーチオペレーションレジスタ              | MPOPS        | 16   | 16          | 1ICLK           |
| 0008 6526h | MPU           | 領域インバリデートオペレーションレジスタ          | MPOPI        | 16   | 16          | 1ICLK           |
| 0008 6528h | MPU           | 命令ヒット領域レジスタ                   | MHITI        | 32   | 32          | 1ICLK           |
| 0008 652Ch | MPU           | データヒット領域レジスタ                  | MHITD        | 32   | 32          | 1ICLK           |
| 0008 7010h | ICU           | 割り込み要求レジスタ 016                | IR016        | 8    | 8           | 2ICLK           |
| 0008 7015h | ICU           | 割り込み要求レジスタ 021                | IR021        | 8    | 8           | 2ICLK           |

表 4.1 I/O レジスタアドレス一覧 (6 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名          | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数 |
|------------|---------------|----------------|--------------|------|-------------|---------------|
| 0008 7017h | ICU           | 割り込み要求レジスタ 023 | IR023        | 8    | 8           | 2ICLK         |
| 0008 701Bh | ICU           | 割り込み要求レジスタ 027 | IR027        | 8    | 8           | 2ICLK         |
| 0008 701Ch | ICU           | 割り込み要求レジスタ 028 | IR028        | 8    | 8           | 2ICLK         |
| 0008 701Dh | ICU           | 割り込み要求レジスタ 029 | IR029        | 8    | 8           | 2ICLK         |
| 0008 701Eh | ICU           | 割り込み要求レジスタ 030 | IR030        | 8    | 8           | 2ICLK         |
| 0008 701Fh | ICU           | 割り込み要求レジスタ 031 | IR031        | 8    | 8           | 2ICLK         |
| 0008 7020h | ICU           | 割り込み要求レジスタ 032 | IR032        | 8    | 8           | 2ICLK         |
| 0008 7024h | ICU           | 割り込み要求レジスタ 036 | IR036        | 8    | 8           | 2ICLK         |
| 0008 7025h | ICU           | 割り込み要求レジスタ 037 | IR037        | 8    | 8           | 2ICLK         |
| 0008 7026h | ICU           | 割り込み要求レジスタ 038 | IR038        | 8    | 8           | 2ICLK         |
| 0008 7028h | ICU           | 割り込み要求レジスタ 040 | IR040        | 8    | 8           | 2ICLK         |
| 0008 7029h | ICU           | 割り込み要求レジスタ 041 | IR041        | 8    | 8           | 2ICLK         |
| 0008 702Ah | ICU           | 割り込み要求レジスタ 042 | IR042        | 8    | 8           | 2ICLK         |
| 0008 702Ch | ICU           | 割り込み要求レジスタ 044 | IR044        | 8    | 8           | 2ICLK         |
| 0008 702Dh | ICU           | 割り込み要求レジスタ 045 | IR045        | 8    | 8           | 2ICLK         |
| 0008 702Eh | ICU           | 割り込み要求レジスタ 046 | IR046        | 8    | 8           | 2ICLK         |
| 0008 702Fh | ICU           | 割り込み要求レジスタ 047 | IR047        | 8    | 8           | 2ICLK         |
| 0008 7030h | ICU           | 割り込み要求レジスタ 048 | IR048        | 8    | 8           | 2ICLK         |
| 0008 7031h | ICU           | 割り込み要求レジスタ 049 | IR049        | 8    | 8           | 2ICLK         |
| 0008 7032h | ICU           | 割り込み要求レジスタ 050 | IR050        | 8    | 8           | 2ICLK         |
| 0008 7033h | ICU           | 割り込み要求レジスタ 051 | IR051        | 8    | 8           | 2ICLK         |
| 0008 7038h | ICU           | 割り込み要求レジスタ 056 | IR056        | 8    | 8           | 2ICLK         |
| 0008 7039h | ICU           | 割り込み要求レジスタ 057 | IR057        | 8    | 8           | 2ICLK         |
| 0008 703Ah | ICU           | 割り込み要求レジスタ 058 | IR058        | 8    | 8           | 2ICLK         |
| 0008 703Bh | ICU           | 割り込み要求レジスタ 059 | IR059        | 8    | 8           | 2ICLK         |
| 0008 703Ch | ICU           | 割り込み要求レジスタ 060 | IR060        | 8    | 8           | 2ICLK         |
| 0008 703Eh | ICU           | 割り込み要求レジスタ062  | IR062        | 8    | 8           | 2ICLK         |
| 0008 703Fh | ICU           | 割り込み要求レジスタ 063 | IR063        | 8    | 8           | 2ICLK         |
| 0008 7040h | ICU           | 割り込み要求レジスタ 064 | IR064        | 8    | 8           | 2ICLK         |
| 0008 7041h | ICU           | 割り込み要求レジスタ 065 | IR065        | 8    | 8           | 2ICLK         |
| 0008 7042h | ICU           | 割り込み要求レジスタ 066 | IR066        | 8    | 8           | 2ICLK         |
| 0008 7043h | ICU           | 割り込み要求レジスタ 067 | IR067        | 8    | 8           | 2ICLK         |
| 0008 7044h | ICU           | 割り込み要求レジスタ 068 | IR068        | 8    | 8           | 2ICLK         |
| 0008 7045h | ICU           | 割り込み要求レジスタ 069 | IR069        | 8    | 8           | 2ICLK         |
| 0008 7046h | ICU           | 割り込み要求レジスタ 070 | IR070        | 8    | 8           | 2ICLK         |
| 0008 7047h | ICU           | 割り込み要求レジスタ 071 | IR071        | 8    | 8           | 2ICLK         |
| 0008 7048h | ICU           | 割り込み要求レジスタ 072 | IR072        | 8    | 8           | 2ICLK         |
| 0008 7049h | ICU           | 割り込み要求レジスタ 073 | IR073        | 8    | 8           | 2ICLK         |
| 0008 704Ah | ICU           | 割り込み要求レジスタ 074 | IR074        | 8    | 8           | 2ICLK         |
| 0008 704Bh | ICU           | 割り込み要求レジスタ 075 | IR075        | 8    | 8           | 2ICLK         |
| 0008 704Ch | ICU           | 割り込み要求レジスタ 076 | IR076        | 8    | 8           | 2ICLK         |
| 0008 704Dh | ICU           | 割り込み要求レジスタ 077 | IR077        | 8    | 8           | 2ICLK         |
| 0008 704Eh | ICU           | 割り込み要求レジスタ 078 | IR078        | 8    | 8           | 2ICLK         |
| 0008 704Fh | ICU           | 割り込み要求レジスタ 079 | IR079        | 8    | 8           | 2ICLK         |
| 0008 705Ah | ICU           | 割り込み要求レジスタ 090 | IR090        | 8    | 8           | 2ICLK         |
| 0008 705Bh | ICU           | 割り込み要求レジスタ 091 | IR091        | 8    | 8           | 2ICLK         |
| 0008 705Ch | ICU           | 割り込み要求レジスタ 092 | IR092        | 8    | 8           | 2ICLK         |
| 0008 7060h | ICU           | 割り込み要求レジスタ 096 | IR096        | 8    | 8           | 2ICLK         |

表 4.1 I/O レジスタアドレス一覧 (7 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名          | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数 |
|------------|---------------|----------------|--------------|------|-------------|---------------|
| 0008 7062h | ICU           | 割り込み要求レジスタ 098 | IR098        | 8    | 8           | 2ICLK         |
| 0008 7063h | ICU           | 割り込み要求レジスタ 099 | IR099        | 8    | 8           | 2ICLK         |
| 0008 7066h | ICU           | 割り込み要求レジスタ 102 | IR102        | 8    | 8           | 2ICLK         |
| 0008 7072h | ICU           | 割り込み要求レジスタ 114 | IR114        | 8    | 8           | 2ICLK         |
| 0008 7073h | ICU           | 割り込み要求レジスタ 115 | IR115        | 8    | 8           | 2ICLK         |
| 0008 7074h | ICU           | 割り込み要求レジスタ 116 | IR116        | 8    | 8           | 2ICLK         |
| 0008 7075h | ICU           | 割り込み要求レジスタ 117 | IR117        | 8    | 8           | 2ICLK         |
| 0008 7076h | ICU           | 割り込み要求レジスタ 118 | IR118        | 8    | 8           | 2ICLK         |
| 0008 7077h | ICU           | 割り込み要求レジスタ 119 | IR119        | 8    | 8           | 2ICLK         |
| 0008 7078h | ICU           | 割り込み要求レジスタ 120 | IR120        | 8    | 8           | 2ICLK         |
| 0008 7079h | ICU           | 割り込み要求レジスタ 121 | IR121        | 8    | 8           | 2ICLK         |
| 0008 707Ah | ICU           | 割り込み要求レジスタ 122 | IR122        | 8    | 8           | 2ICLK         |
| 0008 707Bh | ICU           | 割り込み要求レジスタ 123 | IR123        | 8    | 8           | 2ICLK         |
| 0008 707Ch | ICU           | 割り込み要求レジスタ 124 | IR124        | 8    | 8           | 2ICLK         |
| 0008 707Dh | ICU           | 割り込み要求レジスタ 125 | IR125        | 8    | 8           | 2ICLK         |
| 0008 707Eh | ICU           | 割り込み要求レジスタ 126 | IR126        | 8    | 8           | 2ICLK         |
| 0008 707Fh | ICU           | 割り込み要求レジスタ 127 | IR127        | 8    | 8           | 2ICLK         |
| 0008 7080h | ICU           | 割り込み要求レジスタ 128 | IR128        | 8    | 8           | 2ICLK         |
| 0008 7081h | ICU           | 割り込み要求レジスタ 129 | IR129        | 8    | 8           | 2ICLK         |
| 0008 7082h | ICU           | 割り込み要求レジスタ 130 | IR130        | 8    | 8           | 2ICLK         |
| 0008 7083h | ICU           | 割り込み要求レジスタ 131 | IR131        | 8    | 8           | 2ICLK         |
| 0008 7084h | ICU           | 割り込み要求レジスタ 132 | IR132        | 8    | 8           | 2ICLK         |
| 0008 7085h | ICU           | 割り込み要求レジスタ 133 | IR133        | 8    | 8           | 2ICLK         |
| 0008 7086h | ICU           | 割り込み要求レジスタ 134 | IR134        | 8    | 8           | 2ICLK         |
| 0008 7087h | ICU           | 割り込み要求レジスタ 135 | IR135        | 8    | 8           | 2ICLK         |
| 0008 7088h | ICU           | 割り込み要求レジスタ 136 | IR136        | 8    | 8           | 2ICLK         |
| 0008 7089h | ICU           | 割り込み要求レジスタ 137 | IR137        | 8    | 8           | 2ICLK         |
| 0008 708Ah | ICU           | 割り込み要求レジスタ 138 | IR138        | 8    | 8           | 2ICLK         |
| 0008 708Bh | ICU           | 割り込み要求レジスタ 139 | IR139        | 8    | 8           | 2ICLK         |
| 0008 708Ch | ICU           | 割り込み要求レジスタ 140 | IR140        | 8    | 8           | 2ICLK         |
| 0008 708Dh | ICU           | 割り込み要求レジスタ 141 | IR141        | 8    | 8           | 2ICLK         |
| 0008 708Eh | ICU           | 割り込み要求レジスタ 142 | IR142        | 8    | 8           | 2ICLK         |
| 0008 708Fh | ICU           | 割り込み要求レジスタ 143 | IR143        | 8    | 8           | 2ICLK         |
| 0008 7090h | ICU           | 割り込み要求レジスタ 144 | IR144        | 8    | 8           | 2ICLK         |
| 0008 7091h | ICU           | 割り込み要求レジスタ 145 | IR145        | 8    | 8           | 2ICLK         |
| 0008 7092h | ICU           | 割り込み要求レジスタ 146 | IR146        | 8    | 8           | 2ICLK         |
| 0008 7093h | ICU           | 割り込み要求レジスタ 147 | IR147        | 8    | 8           | 2ICLK         |
| 0008 7094h | ICU           | 割り込み要求レジスタ 148 | IR148        | 8    | 8           | 2ICLK         |
| 0008 7095h | ICU           | 割り込み要求レジスタ 149 | IR149        | 8    | 8           | 2ICLK         |
| 0008 7096h | ICU           | 割り込み要求レジスタ 150 | IR150        | 8    | 8           | 2ICLK         |
| 0008 7097h | ICU           | 割り込み要求レジスタ 151 | IR151        | 8    | 8           | 2ICLK         |
| 0008 7098h | ICU           | 割り込み要求レジスタ 152 | IR152        | 8    | 8           | 2ICLK         |
| 0008 7099h | ICU           | 割り込み要求レジスタ 153 | IR153        | 8    | 8           | 2ICLK         |
| 0008 709Ah | ICU           | 割り込み要求レジスタ 154 | IR154        | 8    | 8           | 2ICLK         |
| 0008 709Bh | ICU           | 割り込み要求レジスタ 155 | IR155        | 8    | 8           | 2ICLK         |
| 0008 709Ch | ICU           | 割り込み要求レジスタ 156 | IR156        | 8    | 8           | 2ICLK         |
| 0008 709Dh | ICU           | 割り込み要求レジスタ 157 | IR157        | 8    | 8           | 2ICLK         |
| 0008 709Eh | ICU           | 割り込み要求レジスタ 158 | IR158        | 8    | 8           | 2ICLK         |

表 4.1 I/O レジスタアドレス一覧 (8 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名          | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数 |
|------------|---------------|----------------|--------------|------|-------------|---------------|
| 0008 709Fh | ICU           | 割り込み要求レジスタ 159 | IR159        | 8    | 8           | 2ICLK         |
| 0008 70A0h | ICU           | 割り込み要求レジスタ 160 | IR160        | 8    | 8           | 2ICLK         |
| 0008 70A1h | ICU           | 割り込み要求レジスタ 161 | IR161        | 8    | 8           | 2ICLK         |
| 0008 70A2h | ICU           | 割り込み要求レジスタ 162 | IR162        | 8    | 8           | 2ICLK         |
| 0008 70A3h | ICU           | 割り込み要求レジスタ 163 | IR163        | 8    | 8           | 2ICLK         |
| 0008 70A4h | ICU           | 割り込み要求レジスタ 164 | IR164        | 8    | 8           | 2ICLK         |
| 0008 70A5h | ICU           | 割り込み要求レジスタ 165 | IR165        | 8    | 8           | 2ICLK         |
| 0008 70A6h | ICU           | 割り込み要求レジスタ 166 | IR166        | 8    | 8           | 2ICLK         |
| 0008 70A7h | ICU           | 割り込み要求レジスタ 167 | IR167        | 8    | 8           | 2ICLK         |
| 0008 70A8h | ICU           | 割り込み要求レジスタ 168 | IR168        | 8    | 8           | 2ICLK         |
| 0008 70A9h | ICU           | 割り込み要求レジスタ 169 | IR169        | 8    | 8           | 2ICLK         |
| 0008 70AAh | ICU           | 割り込み要求レジスタ 170 | IR170        | 8    | 8           | 2ICLK         |
| 0008 70ABh | ICU           | 割り込み要求レジスタ 171 | IR171        | 8    | 8           | 2ICLK         |
| 0008 70ACh | ICU           | 割り込み要求レジスタ 172 | IR172        | 8    | 8           | 2ICLK         |
| 0008 70ADh | ICU           | 割り込み要求レジスタ 173 | IR173        | 8    | 8           | 2ICLK         |
| 0008 70AEh | ICU           | 割り込み要求レジスタ 174 | IR174        | 8    | 8           | 2ICLK         |
| 0008 70AFh | ICU           | 割り込み要求レジスタ 175 | IR175        | 8    | 8           | 2ICLK         |
| 0008 70B0h | ICU           | 割り込み要求レジスタ 176 | IR176        | 8    | 8           | 2ICLK         |
| 0008 70B1h | ICU           | 割り込み要求レジスタ 177 | IR177        | 8    | 8           | 2ICLK         |
| 0008 70B2h | ICU           | 割り込み要求レジスタ 178 | IR178        | 8    | 8           | 2ICLK         |
| 0008 70B3h | ICU           | 割り込み要求レジスタ 179 | IR179        | 8    | 8           | 2ICLK         |
| 0008 70B4h | ICU           | 割り込み要求レジスタ 180 | IR180        | 8    | 8           | 2ICLK         |
| 0008 70B5h | ICU           | 割り込み要求レジスタ 181 | IR181        | 8    | 8           | 2ICLK         |
| 0008 70B6h | ICU           | 割り込み要求レジスタ 182 | IR182        | 8    | 8           | 2ICLK         |
| 0008 70B7h | ICU           | 割り込み要求レジスタ 183 | IR183        | 8    | 8           | 2ICLK         |
| 0008 70B8h | ICU           | 割り込み要求レジスタ 184 | IR184        | 8    | 8           | 2ICLK         |
| 0008 70B9h | ICU           | 割り込み要求レジスタ 185 | IR185        | 8    | 8           | 2ICLK         |
| 0008 70C6h | ICU           | 割り込み要求レジスタ 198 | IR198        | 8    | 8           | 2ICLK         |
| 0008 70C7h | ICU           | 割り込み要求レジスタ 199 | IR199        | 8    | 8           | 2ICLK         |
| 0008 70C8h | ICU           | 割り込み要求レジスタ 200 | IR200        | 8    | 8           | 2ICLK         |
| 0008 70C9h | ICU           | 割り込み要求レジスタ 201 | IR201        | 8    | 8           | 2ICLK         |
| 0008 70CAh | ICU           | 割り込み要求レジスタ 202 | IR202        | 8    | 8           | 2ICLK         |
| 0008 70CBh | ICU           | 割り込み要求レジスタ 203 | IR203        | 8    | 8           | 2ICLK         |
| 0008 70D6h | ICU           | 割り込み要求レジスタ 214 | IR214        | 8    | 8           | 2ICLK         |
| 0008 70D7h | ICU           | 割り込み要求レジスタ 215 | IR215        | 8    | 8           | 2ICLK         |
| 0008 70D8h | ICU           | 割り込み要求レジスタ 216 | IR216        | 8    | 8           | 2ICLK         |
| 0008 70D9h | ICU           | 割り込み要求レジスタ 217 | IR217        | 8    | 8           | 2ICLK         |
| 0008 70DAh | ICU           | 割り込み要求レジスタ 218 | IR218        | 8    | 8           | 2ICLK         |
| 0008 70DBh | ICU           | 割り込み要求レジスタ 219 | IR219        | 8    | 8           | 2ICLK         |
| 0008 70DCh | ICU           | 割り込み要求レジスタ 220 | IR220        | 8    | 8           | 2ICLK         |
| 0008 70DDh | ICU           | 割り込み要求レジスタ 221 | IR221        | 8    | 8           | 2ICLK         |
| 0008 70DEh | ICU           | 割り込み要求レジスタ 222 | IR222        | 8    | 8           | 2ICLK         |
| 0008 70DFh | ICU           | 割り込み要求レジスタ 223 | IR223        | 8    | 8           | 2ICLK         |
| 0008 70E0h | ICU           | 割り込み要求レジスタ 224 | IR224        | 8    | 8           | 2ICLK         |
| 0008 70E1h | ICU           | 割り込み要求レジスタ 225 | IR225        | 8    | 8           | 2ICLK         |
| 0008 70E2h | ICU           | 割り込み要求レジスタ 226 | IR226        | 8    | 8           | 2ICLK         |
| 0008 70E3h | ICU           | 割り込み要求レジスタ 227 | IR227        | 8    | 8           | 2ICLK         |
| 0008 70E4h | ICU           | 割り込み要求レジスタ 228 | IR228        | 8    | 8           | 2ICLK         |

表 4.1 I/O レジスタアドレス一覧 (9 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名           | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数 |
|------------|---------------|-----------------|--------------|------|-------------|---------------|
| 0008 70E5h | ICU           | 割り込み要求レジスタ 229  | IR229        | 8    | 8           | 2ICLK         |
| 0008 70EAh | ICU           | 割り込み要求レジスタ 234  | IR234        | 8    | 8           | 2ICLK         |
| 0008 70EBh | ICU           | 割り込み要求レジスタ 235  | IR235        | 8    | 8           | 2ICLK         |
| 0008 70ECh | ICU           | 割り込み要求レジスタ 236  | IR236        | 8    | 8           | 2ICLK         |
| 0008 70EDh | ICU           | 割り込み要求レジスタ 237  | IR237        | 8    | 8           | 2ICLK         |
| 0008 70EEh | ICU           | 割り込み要求レジスタ 238  | IR238        | 8    | 8           | 2ICLK         |
| 0008 70EFh | ICU           | 割り込み要求レジスタ 239  | IR239        | 8    | 8           | 2ICLK         |
| 0008 70F0h | ICU           | 割り込み要求レジスタ 240  | IR240        | 8    | 8           | 2ICLK         |
| 0008 70F1h | ICU           | 割り込み要求レジスタ 241  | IR241        | 8    | 8           | 2ICLK         |
| 0008 70F6h | ICU           | 割り込み要求レジスタ 246  | IR246        | 8    | 8           | 2ICLK         |
| 0008 70F7h | ICU           | 割り込み要求レジスタ 247  | IR247        | 8    | 8           | 2ICLK         |
| 0008 70F8h | ICU           | 割り込み要求レジスタ 248  | IR248        | 8    | 8           | 2ICLK         |
| 0008 70F9h | ICU           | 割り込み要求レジスタ 249  | IR249        | 8    | 8           | 2ICLK         |
| 0008 70FAh | ICU           | 割り込み要求レジスタ 250  | IR250        | 8    | 8           | 2ICLK         |
| 0008 70FBh | ICU           | 割り込み要求レジスタ 251  | IR251        | 8    | 8           | 2ICLK         |
| 0008 70FCh | ICU           | 割り込み要求レジスタ 252  | IR252        | 8    | 8           | 2ICLK         |
| 0008 70FDh | ICU           | 割り込み要求レジスタ 253  | IR253        | 8    | 8           | 2ICLK         |
| 0008 711Bh | ICU           | DTC起動許可レジスタ 027 | DTCER027     | 8    | 8           | 2ICLK         |
| 0008 711Ch | ICU           | DTC起動許可レジスタ 028 | DTCER028     | 8    | 8           | 2ICLK         |
| 0008 711Dh | ICU           | DTC起動許可レジスタ 029 | DTCER029     | 8    | 8           | 2ICLK         |
| 0008 711Eh | ICU           | DTC起動許可レジスタ 030 | DTCER030     | 8    | 8           | 2ICLK         |
| 0008 711Fh | ICU           | DTC起動許可レジスタ 031 | DTCER031     | 8    | 8           | 2ICLK         |
| 0008 7124h | ICU           | DTC起動許可レジスタ 036 | DTCER036     | 8    | 8           | 2ICLK         |
| 0008 7125h | ICU           | DTC起動許可レジスタ 037 | DTCER037     | 8    | 8           | 2ICLK         |
| 0008 7128h | ICU           | DTC起動許可レジスタ 040 | DTCER040     | 8    | 8           | 2ICLK         |
| 0008 7129h | ICU           | DTC起動許可レジスタ 041 | DTCER041     | 8    | 8           | 2ICLK         |
| 0008 712Dh | ICU           | DTC起動許可レジスタ 045 | DTCER045     | 8    | 8           | 2ICLK         |
| 0008 712Eh | ICU           | DTC起動許可レジスタ 046 | DTCER046     | 8    | 8           | 2ICLK         |
| 0008 7131h | ICU           | DTC起動許可レジスタ 049 | DTCER049     | 8    | 8           | 2ICLK         |
| 0008 7132h | ICU           | DTC起動許可レジスタ 050 | DTCER050     | 8    | 8           | 2ICLK         |
| 0008 7140h | ICU           | DTC起動許可レジスタ 064 | DTCER064     | 8    | 8           | 2ICLK         |
| 0008 7141h | ICU           | DTC起動許可レジスタ 065 | DTCER065     | 8    | 8           | 2ICLK         |
| 0008 7142h | ICU           | DTC起動許可レジスタ 066 | DTCER066     | 8    | 8           | 2ICLK         |
| 0008 7143h | ICU           | DTC起動許可レジスタ 067 | DTCER067     | 8    | 8           | 2ICLK         |
| 0008 7144h | ICU           | DTC起動許可レジスタ 068 | DTCER068     | 8    | 8           | 2ICLK         |
| 0008 7145h | ICU           | DTC起動許可レジスタ 069 | DTCER069     | 8    | 8           | 2ICLK         |
| 0008 7146h | ICU           | DTC起動許可レジスタ 070 | DTCER070     | 8    | 8           | 2ICLK         |
| 0008 7147h | ICU           | DTC起動許可レジスタ 071 | DTCER071     | 8    | 8           | 2ICLK         |
| 0008 7148h | ICU           | DTC起動許可レジスタ 072 | DTCER072     | 8    | 8           | 2ICLK         |
| 0008 7149h | ICU           | DTC起動許可レジスタ 073 | DTCER073     | 8    | 8           | 2ICLK         |
| 0008 714Ah | ICU           | DTC起動許可レジスタ 074 | DTCER074     | 8    | 8           | 2ICLK         |
| 0008 714Bh | ICU           | DTC起動許可レジスタ 075 | DTCER075     | 8    | 8           | 2ICLK         |
| 0008 714Ch | ICU           | DTC起動許可レジスタ 076 | DTCER076     | 8    | 8           | 2ICLK         |
| 0008 714Dh | ICU           | DTC起動許可レジスタ 077 | DTCER077     | 8    | 8           | 2ICLK         |
| 0008 714Eh | ICU           | DTC起動許可レジスタ 078 | DTCER078     | 8    | 8           | 2ICLK         |
| 0008 714Fh | ICU           | DTC起動許可レジスタ 079 | DTCER079     | 8    | 8           | 2ICLK         |
| 0008 7162h | ICU           | DTC起動許可レジスタ 098 | DTCER098     | 8    | 8           | 2ICLK         |
| 0008 7163h | ICU           | DTC起動許可レジスタ 099 | DTCER099     | 8    | 8           | 2ICLK         |

表 4.1 I/O レジスタアドレス一覧 (10 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名               | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数 |
|------------|---------------|---------------------|--------------|------|-------------|---------------|
| 0008 7166h | ICU           | DTC起動許可レジスタ 102     | DTCER102     | 8    | 8           | 2ICLK         |
| 0008 7172h | ICU           | DTC起動許可レジスタ 114     | DTCER114     | 8    | 8           | 2ICLK         |
| 0008 7173h | ICU           | DTC起動許可レジスタ 115     | DTCER115     | 8    | 8           | 2ICLK         |
| 0008 7174h | ICU           | DTC起動許可レジスタ 116     | DTCER116     | 8    | 8           | 2ICLK         |
| 0008 7175h | ICU           | DTC起動許可レジスタ 117     | DTCER117     | 8    | 8           | 2ICLK         |
| 0008 7179h | ICU           | DTC起動許可レジスタ 121     | DTCER121     | 8    | 8           | 2ICLK         |
| 0008 717Ah | ICU           | DTC起動許可レジスタ 122     | DTCER122     | 8    | 8           | 2ICLK         |
| 0008 717Dh | ICU           | DTC起動許可レジスタ 125     | DTCER125     | 8    | 8           | 2ICLK         |
| 0008 717Eh | ICU           | DTC起動許可レジスタ 126     | DTCER126     | 8    | 8           | 2ICLK         |
| 0008 7181h | ICU           | DTC起動許可レジスタ 129     | DTCER129     | 8    | 8           | 2ICLK         |
| 0008 7182h | ICU           | DTC起動許可レジスタ 130     | DTCER130     | 8    | 8           | 2ICLK         |
| 0008 7183h | ICU           | DTC起動許可レジスタ 131     | DTCER131     | 8    | 8           | 2ICLK         |
| 0008 7184h | ICU           | DTC起動許可レジスタ 132     | DTCER132     | 8    | 8           | 2ICLK         |
| 0008 7186h | ICU           | DTC起動許可レジスタ 134     | DTCER134     | 8    | 8           | 2ICLK         |
| 0008 7187h | ICU           | DTC起動許可レジスタ 135     | DTCER135     | 8    | 8           | 2ICLK         |
| 0008 7188h | ICU           | DTC起動許可レジスタ 136     | DTCER136     | 8    | 8           | 2ICLK         |
| 0008 7189h | ICU           | DTC起動許可レジスタ 137     | DTCER137     | 8    | 8           | 2ICLK         |
| 0008 718Ah | ICU           | DTC起動許可レジスタ 138     | DTCER138     | 8    | 8           | 2ICLK         |
| 0008 718Bh | ICU           | DTC起動許可レジスタ 139     | DTCER139     | 8    | 8           | 2ICLK         |
| 0008 718Ch | ICU           | DTC起動許可レジスタ 140     | DTCER140     | 8    | 8           | 2ICLK         |
| 0008 718Dh | ICU           | DTC起動許可レジスタ 141     | DTCER141     | 8    | 8           | 2ICLK         |
| 0008 718Eh | ICU           | DTC起動許可レジスタ 142     | DTCER142     | 8    | 8           | 2ICLK         |
| 0008 718Fh | ICU           | DTC起動許可レジスタ 143     | DTCER143     | 8    | 8           | 2ICLK         |
| 0008 7190h | ICU           | DTC起動許可レジスタ 144     | DTCER144     | 8    | 8           | 2ICLK         |
| 0008 7191h | ICU           | DTC起動許可レジスタ 145     | DTCER145     | 8    | 8           | 2ICLK         |
| 0008 7195h | ICU           | DTC起動許可レジスタ 149     | DTCER149     | 8    | 8           | 2ICLK         |
| 0008 7196h | ICU           | DTC起動許可レジスタ 150     | DTCER150     | 8    | 8           | 2ICLK         |
| 0008 7199h | ICU           | DTC起動許可レジスタ 153     | DTCER153     | 8    | 8           | 2ICLK         |
| 0008 719Ah | ICU           | DTC起動許可レジスタ 154     | DTCER154     | 8    | 8           | 2ICLK         |
| 0008 719Dh | ICU           | <br>DTC起動許可レジスタ 157 | DTCER157     | 8    | 8           | 2ICLK         |
| 0008 719Eh | ICU           | <br>DTC起動許可レジスタ 158 | DTCER158     | 8    | 8           | 2ICLK         |
| 0008 719Fh | ICU           | <br>DTC起動許可レジスタ 159 | DTCER159     | 8    | 8           | 2ICLK         |
| 0008 71A0h | ICU           | <br>DTC起動許可レジスタ 160 | DTCER160     | 8    | 8           | 2ICLK         |
| 0008 71A2h | ICU           | <br>DTC起動許可レジスタ 162 | DTCER162     | 8    | 8           | 2ICLK         |
| 0008 71A3h | ICU           | DTC起動許可レジスタ 163     | DTCER163     | 8    | 8           | 2ICLK         |
| 0008 71A4h | ICU           | DTC起動許可レジスタ 164     | DTCER164     | 8    | 8           | 2ICLK         |
| 0008 71A5h | ICU           | DTC起動許可レジスタ 165     | DTCER165     | 8    | 8           | 2ICLK         |
| 0008 71A6h | ICU           | DTC起動許可レジスタ 166     | DTCER166     | 8    | 8           | 2ICLK         |
| 0008 71A7h | ICU           | DTC起動許可レジスタ 167     | DTCER167     | 8    | 8           | 2ICLK         |
| 0008 71A8h | ICU           | DTC起動許可レジスタ 168     | DTCER168     | 8    | 8           | 2ICLK         |
| 0008 71A9h | ICU           | DTC起動許可レジスタ 169     | DTCER169     | 8    | 8           | 2ICLK         |
| 0008 71AEh | ICU           | DTC起動許可レジスタ 174     | DTCER174     | 8    | 8           | 2ICLK         |
| 0008 71AFh | ICU           | DTC起動許可レジスタ 175     | DTCER175     | 8    | 8           | 2ICLK         |
| 0008 71B1h | ICU           | DTC起動許可レジスタ 177     | DTCER177     | 8    | 8           | 2ICLK         |
| 0008 71B2h | ICU           | DTC起動許可レジスタ 178     | DTCER178     | 8    | 8           | 2ICLK         |
| 0008 71B4h | ICU           | DTC起動許可レジスタ 180     | DTCER180     | 8    | 8           | 2ICLK         |
| 0008 71B5h | ICU           | DTC起動許可レジスタ 181     | DTCER181     | 8    | 8           | 2ICLK         |
| 0008 71B7h | ICU           | DTC起動許可レジスタ 183     | DTCER183     | 8    | 8           | 2ICLK         |

表 4.1 I/O レジスタアドレス一覧 (11 / 43)

| アドレス                      | モジュール<br>シンボル | レジスタ名                            | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数  |
|---------------------------|---------------|----------------------------------|--------------|------|-------------|----------------|
| 0008 71B8h                | ICU           | DTC起動許可レジスタ 184                  | DTCER184     | 8    | 8           | 2ICLK          |
| 0008 71C6h                | ICU           | DTC起動許可レジスタ 198                  | DTCER198     | 8    | 8           | 2ICLK          |
| 0008 71C7h                | ICU           | DTC起動許可レジスタ 199                  | DTCER199     | 8    | 8           | 2ICLK          |
| 0008 71C8h                | ICU           | DTC起動許可レジスタ 200                  | DTCER200     | 8    | 8           | 2ICLK          |
| 0008 71C9h                | ICU           | DTC起動許可レジスタ 201                  | DTCER201     | 8    | 8           | 2ICLK          |
| 0008 71CAh                | ICU           | DTC起動許可レジスタ 202                  | DTCER202     | 8    | 8           | 2ICLK          |
| 0008 71CBh                | ICU           | DTC起動許可レジスタ 203                  | DTCER203     | 8    | 8           | 2ICLK          |
| 0008 71D7h                | ICU           | DTC起動許可レジスタ 215                  | DTCER215     | 8    | 8           | 2ICLK          |
| 0008 71D8h                | ICU           | DTC起動許可レジスタ 216                  | DTCER216     | 8    | 8           | 2ICLK          |
| 0008 71DBh                | ICU           | DTC起動許可レジスタ 219                  | DTCER219     | 8    | 8           | 2ICLK          |
| 0008 71DCh                | ICU           | DTC起動許可レジスタ 220                  | DTCER220     | 8    | 8           | 2ICLK          |
| 0008 71DFh                | ICU           | DTC起動許可レジスタ 223                  | DTCER223     | 8    | 8           | 2ICLK          |
| 0008 71E0h                | ICU           | DTC起動許可レジスタ 224                  | DTCER224     | 8    | 8           | 2ICLK          |
| 0008 71E3h                | ICU           | DTC起動許可レジスタ 227                  | DTCER227     | 8    | 8           | 2ICLK          |
| 0008 71E4h                | ICU           | DTC起動許可レジスタ 228                  | DTCER228     | 8    | 8           | 2ICLK          |
| 0008 71EBh                | ICU           | DTC起動許可レジスタ 235                  | DTCER235     | 8    | 8           | 2ICLK          |
| 0008 71ECh                | ICU           | DTC起動許可レジスタ 236                  | DTCER236     | 8    | 8           | 2ICLK          |
| 0008 71EFh                | ICU           | DTC起動許可レジスタ 239                  | DTCER239     | 8    | 8           | 2ICLK          |
| 0008 71F0h                | ICU           | DTC起動許可レジスタ 240                  | DTCER240     | 8    | 8           | 2ICLK          |
| 0008 71F7h                | ICU           | DTC起動許可レジスタ 247                  | DTCER247     | 8    | 8           | 2ICLK          |
| 0008 71F8h                | ICU           | DTC起動許可レジスタ 248                  | DTCER248     | 8    | 8           | 2ICLK          |
| 0008 71FBh                | ICU           | DTC起動許可レジスタ 251                  | DTCER251     | 8    | 8           | 2ICLK          |
| 0008 71FCh                | ICU           | DTC起動許可レジスタ 252                  | DTCER252     | 8    | 8           | 2ICLK          |
| 0008 7202h                | ICU           | 割り込み要求許可レジスタ02                   | IER02        | 8    | 8           | 2ICLK          |
| 0008 7203h                | ICU           | 割り込み要求許可レジスタ03                   | IER03        | 8    | 8           | 2ICLK          |
| 0008 7204h                | ICU           | 割り込み要求許可レジスタ04                   | IER04        | 8    | 8           | 2ICLK          |
| 0008 7205h                | ICU           | 割り込み要求許可レジスタ 05                  | IER05        | 8    | 8           | 2ICLK          |
| 0008 7206h                | ICU           | 割り込み要求許可レジスタ06                   | IER06        | 8    | 8           | 2ICLK          |
| 0008 7207h                | ICU           | 割り込み要求許可レジスタ07                   | IER07        | 8    | 8           | 2ICLK          |
| 0008 7208h                | ICU           | 割り込み要求許可レジスタ 08                  | IER08        | 8    | 8           | 2ICLK          |
| 0008 7209h                | ICU           | 割り込み要求許可レジスタ 09                  | IER09        | 8    | 8           | 2ICLK          |
| 0008 720Bh                | ICU           | 割り込み要求許可レジスタ OB                  | IER0B        | 8    | 8           | 2ICLK          |
| 0008 720Ch                | ICU           | 割り込み要求許可レジスタ OC                  | IER0C        | 8    | 8           | 2ICLK          |
| 0008 720Eh                | ICU           |                                  | IER0E        | 8    | 8           | 2ICLK          |
| 0008 720Fh                | ICU           | 割り込み要求許可レジスタ OF                  | IER0F        | 8    | 8           | 2ICLK          |
| 0008 7210h                | ICU           | 割り込み要求許可レジスタ10                   | IER10        | 8    | 8           | 2ICLK          |
| 0008 7211h                | ICU           | 割り込み要求許可レジスタ11                   | IER11        | 8    | 8           | 2ICLK          |
| 0008 7212h                | ICU           | 割り込み要求許可レジスタ12                   | IER12        | 8    | 8           | 2ICLK          |
| 0008 7213h                | ICU           | 割り込み要求許可レジスタ13                   | IER13        | 8    | 8           | 2ICLK          |
| 0008 7214h                | ICU           | 割り込み要求許可レジスタ14                   | IER14        | 8    | 8           | 2ICLK          |
| 0008 7215h                | ICU           | 割り込み要求許可レジスタ15                   | IER15        | 8    | 8           | 2ICLK          |
| 0008 7216h                | ICU           | 割り込み要求許可レジスタ16                   | IER16        | 8    | 8           | 2ICLK          |
| 0008 7217h                | ICU           | 割り込み要求許可レジスタ17                   | IER17        | 8    | 8           | 2ICLK          |
| 0008 7218h                | ICU           | 割り込み要求許可レジスタ18                   | IER18        | 8    | 8           | 2ICLK          |
| 0008 7219h                | ICU           | 割り込み要求許可レジスタ19                   | IER19        | 8    | 8           | 2ICLK          |
| 0008 721Ah                | ICU           | 割り込み要求許可レジスタ19                   | IER1A        | 8    | 8           | 2ICLK          |
| 0008 721AII<br>0008 721Bh | ICU           |                                  | IER1B        | 8    | 8           | 2ICLK<br>2ICLK |
| 0008 721Ch                | ICU           | 割り込み要求許可レジスタ1B<br>割り込み要求許可レジスタ1C | IER1C        | 8    | 8           | 2ICLK<br>2ICLK |

表 4.1 I/O レジスタアドレス一覧 (12 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数 |
|------------|---------------|----------------------|--------------|------|-------------|---------------|
| 0008 721Dh | ICU           | 割り込み要求許可レジスタ1D       | IER1D        | 8    | 8           | 2ICLK         |
| 0008 721Eh | ICU           | 割り込み要求許可レジスタ1E       | IER1E        | 8    | 8           | 2ICLK         |
| 0008 721Fh | ICU           | 割り込み要求許可レジスタ1F       | IER1F        | 8    | 8           | 2ICLK         |
| 0008 72E0h | ICU           | ソフトウェア割り込み起動レジスタ     | SWINTR       | 8    | 8           | 2ICLK         |
| 0008 72F0h | ICU           | 高速割り込み設定レジスタ         | FIR          | 16   | 16          | 2ICLK         |
| 0008 7300h | ICU           | 割り込み要因プライオリティレジスタ00  | IPR00        | 8    | 8           | 2ICLK         |
| 0008 7301h | ICU           | 割り込み要因プライオリティレジスタ01  | IPR01        | 8    | 8           | 2ICLK         |
| 0008 7302h | ICU           | 割り込み要因プライオリティレジスタ02  | IPR02        | 8    | 8           | 2ICLK         |
| 0008 7303h | ICU           | 割り込み要因プライオリティレジスタ03  | IPR03        | 8    | 8           | 2ICLK         |
| 0008 7304h | ICU           | 割り込み要因プライオリティレジスタ04  | IPR04        | 8    | 8           | 2ICLK         |
| 0008 7305h | ICU           | 割り込み要因プライオリティレジスタ05  | IPR05        | 8    | 8           | 2ICLK         |
| 0008 7306h | ICU           | 割り込み要因プライオリティレジスタ06  | IPR06        | 8    | 8           | 2ICLK         |
| 0008 7307h | ICU           | 割り込み要因プライオリティレジスタ07  | IPR07        | 8    | 8           | 2ICLK         |
| 0008 7308h | ICU           | 割り込み要因プライオリティレジスタ08  | IPR08        | 8    | 8           | 2ICLK         |
| 0008 730Ch | ICU           | 割り込み要因プライオリティレジスタ0C  | IPR0C        | 8    | 8           | 2ICLK         |
| 0008 730Dh | ICU           | 割り込み要因プライオリティレジスタ OD | IPR0D        | 8    | 8           | 2ICLK         |
| 0008 730Eh | ICU           | 割り込み要因プライオリティレジスタ OE | IPR0E        | 8    | 8           | 2ICLK         |
| 0008 7310h | ICU           | 割り込み要因プライオリティレジスタ10  | IPR10        | 8    | 8           | 2ICLK         |
| 0008 7311h | ICU           | 割り込み要因プライオリティレジスタ11  | IPR11        | 8    | 8           | 2ICLK         |
| 0008 7312h | ICU           | 割り込み要因プライオリティレジスタ12  | IPR12        | 8    | 8           | 2ICLK         |
| 0008 7314h | ICU           | 割り込み要因プライオリティレジスタ14  | IPR14        | 8    | 8           | 2ICLK         |
| 0008 7315h | ICU           | 割り込み要因プライオリティレジスタ15  | IPR15        | 8    | 8           | 2ICLK         |
| 0008 7318h | ICU           | 割り込み要因プライオリティレジスタ18  | IPR18        | 8    | 8           | 2ICLK         |
| 0008 731Eh | ICU           | 割り込み要因プライオリティレジスタ1E  | IPR1E        | 8    | 8           | 2ICLK         |
| 0008 731Fh | ICU           | 割り込み要因プライオリティレジスタ1F  | IPR1F        | 8    | 8           | 2ICLK         |
| 0008 7320h | ICU           | 割り込み要因プライオリティレジスタ20  | IPR20        | 8    | 8           | 2ICLK         |
| 0008 7321h | ICU           | 割り込み要因プライオリティレジスタ21  | IPR21        | 8    | 8           | 2ICLK         |
| 0008 7322h | ICU           | 割り込み要因プライオリティレジスタ22  | IPR22        | 8    | 8           | 2ICLK         |
| 0008 7323h | ICU           | 割り込み要因プライオリティレジスタ23  | IPR23        | 8    | 8           | 2ICLK         |
| 0008 7324h | ICU           | 割り込み要因プライオリティレジスタ24  | IPR24        | 8    | 8           | 2ICLK         |
| 0008 7325h | ICU           | 割り込み要因プライオリティレジスタ25  | IPR25        | 8    | 8           | 2ICLK         |
| 0008 7326h | ICU           | 割り込み要因プライオリティレジスタ26  | IPR26        | 8    | 8           | 2ICLK         |
| 0008 7327h | ICU           | 割り込み要因プライオリティレジスタ27  | IPR27        | 8    | 8           | 2ICLK         |
| 0008 7328h | ICU           | 割り込み要因プライオリティレジスタ28  | IPR28        | 8    | 8           | 2ICLK         |
| 0008 7329h | ICU           | 割り込み要因プライオリティレジスタ 29 | IPR29        | 8    | 8           | 2ICLK         |
| 0008 732Ah | ICU           | 割り込み要因プライオリティレジスタ2A  | IPR2A        | 8    | 8           | 2ICLK         |
| 0008 732Bh | ICU           | 割り込み要因プライオリティレジスタ2B  | IPR2B        | 8    | 8           | 2ICLK         |
| 0008 732Ch | ICU           | 割り込み要因プライオリティレジスタ2C  | IPR2C        | 8    | 8           | 2ICLK         |
| 0008 732Dh | ICU           | 割り込み要因プライオリティレジスタ 2D | IPR2D        | 8    | 8           | 2ICLK         |
| 0008 732Eh | ICU           | 割り込み要因プライオリティレジスタ 2E | IPR2E        | 8    | 8           | 2ICLK         |
| 0008 732Fh | ICU           | 割り込み要因プライオリティレジスタ 2F | IPR2F        | 8    | 8           | 2ICLK         |
| 0008 733Ah | ICU           | 割り込み要因プライオリティレジスタ 3A | IPR3A        | 8    | 8           | 2ICLK         |
| 0008 733Bh | ICU           | 割り込み要因プライオリティレジスタ 3B | IPR3B        | 8    | 8           | 2ICLK         |
| 0008 733Ch | ICU           | 割り込み要因プライオリティレジスタ3C  | IPR3C        | 8    | 8           | 2ICLK         |
| 0008 7340h | ICU           | 割り込み要因プライオリティレジスタ 40 | IPR40        | 8    | 8           | 2ICLK         |
| 0008 7344h | ICU           | 割り込み要因プライオリティレジスタ 44 | IPR44        | 8    | 8           | 2ICLK         |
| 0008 7345h | ICU           | 割り込み要因プライオリティレジスタ 45 | IPR45        | 8    | 8           | 2ICLK         |
| 0008 7348h | ICU           | 割り込み要因プライオリティレジスタ 48 | IPR48        | 8    | 8           | 2ICLK         |

表 4.1 I/O レジスタアドレス一覧 (13 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数 |
|------------|---------------|----------------------|--------------|------|-------------|---------------|
| 0008 7351h | ICU           | 割り込み要因プライオリティレジスタ51  | IPR51        | 8    | 8           | 2ICLK         |
| 0008 7352h | ICU           | 割り込み要因プライオリティレジスタ52  | IPR52        | 8    | 8           | 2ICLK         |
| 0008 7353h | ICU           | 割り込み要因プライオリティレジスタ53  | IPR53        | 8    | 8           | 2ICLK         |
| 0008 7354h | ICU           | 割り込み要因プライオリティレジスタ54  | IPR54        | 8    | 8           | 2ICLK         |
| 0008 7355h | ICU           | 割り込み要因プライオリティレジスタ55  | IPR55        | 8    | 8           | 2ICLK         |
| 0008 7356h | ICU           | 割り込み要因プライオリティレジスタ56  | IPR56        | 8    | 8           | 2ICLK         |
| 0008 7357h | ICU           | 割り込み要因プライオリティレジスタ57  | IPR57        | 8    | 8           | 2ICLK         |
| 0008 7358h | ICU           | 割り込み要因プライオリティレジスタ58  | IPR58        | 8    | 8           | 2ICLK         |
| 0008 7359h | ICU           | 割り込み要因プライオリティレジスタ59  | IPR59        | 8    | 8           | 2ICLK         |
| 0008 735Ah | ICU           | 割り込み要因プライオリティレジスタ5A  | IPR5A        | 8    | 8           | 2ICLK         |
| 0008 735Bh | ICU           | 割り込み要因プライオリティレジスタ5B  | IPR5B        | 8    | 8           | 2ICLK         |
| 0008 735Ch | ICU           | 割り込み要因プライオリティレジスタ5C  | IPR5C        | 8    | 8           | 2ICLK         |
| 0008 735Dh | ICU           | 割り込み要因プライオリティレジスタ5D  | IPR5D        | 8    | 8           | 2ICLK         |
| 0008 735Eh | ICU           | 割り込み要因プライオリティレジスタ5E  | IPR5E        | 8    | 8           | 2ICLK         |
| 0008 735Fh | ICU           | 割り込み要因プライオリティレジスタ5F  | IPR5F        | 8    | 8           | 2ICLK         |
| 0008 7360h | ICU           | 割り込み要因プライオリティレジスタ60  | IPR60        | 8    | 8           | 2ICLK         |
| 0008 7361h | ICU           | 割り込み要因プライオリティレジスタ61  | IPR61        | 8    | 8           | 2ICLK         |
| 0008 7362h | ICU           | 割り込み要因プライオリティレジスタ62  | IPR62        | 8    | 8           | 2ICLK         |
| 0008 7363h | ICU           | 割り込み要因プライオリティレジスタ63  | IPR63        | 8    | 8           | 2ICLK         |
| 0008 7364h | ICU           | 割り込み要因プライオリティレジスタ64  | IPR64        | 8    | 8           | 2ICLK         |
| 0008 7365h | ICU           | 割り込み要因プライオリティレジスタ65  | IPR65        | 8    | 8           | 2ICLK         |
| 0008 7366h | ICU           | 割り込み要因プライオリティレジスタ66  | IPR66        | 8    | 8           | 2ICLK         |
| 0008 7367h | ICU           | 割り込み要因プライオリティレジスタ67  | IPR67        | 8    | 8           | 2ICLK         |
| 0008 7368h | ICU           | 割り込み要因プライオリティレジスタ68  | IPR68        | 8    | 8           | 2ICLK         |
| 0008 7369h | ICU           | 割り込み要因プライオリティレジスタ69  | IPR69        | 8    | 8           | 2ICLK         |
| 0008 736Ah | ICU           | 割り込み要因プライオリティレジスタ6A  | IPR6A        | 8    | 8           | 2ICLK         |
| 0008 736Bh | ICU           | 割り込み要因プライオリティレジスタ6B  | IPR6B        | 8    | 8           | 2ICLK         |
| 0008 7370h | ICU           | 割り込み要因プライオリティレジスタ70  | IPR70        | 8    | 8           | 2ICLK         |
| 0008 7371h | ICU           | 割り込み要因プライオリティレジスタ71  | IPR71        | 8    | 8           | 2ICLK         |
| 0008 7372h | ICU           | 割り込み要因プライオリティレジスタ72  | IPR72        | 8    | 8           | 2ICLK         |
| 0008 7373h | ICU           | 割り込み要因プライオリティレジスタ73  | IPR73        | 8    | 8           | 2ICLK         |
| 0008 7374h | ICU           | 割り込み要因プライオリティレジスタ74  | IPR74        | 8    | 8           | 2ICLK         |
| 0008 7375h | ICU           | 割り込み要因プライオリティレジスタ75  | IPR75        | 8    | 8           | 2ICLK         |
| 0008 7380h | ICU           | 割り込み要因プライオリティレジスタ80  | IPR80        | 8    | 8           | 2ICLK         |
| 0008 7381h | ICU           | 割り込み要因プライオリティレジスタ81  | IPR81        | 8    | 8           | 2ICLK         |
| 0008 7382h | ICU           | 割り込み要因プライオリティレジスタ82  | IPR82        | 8    | 8           | 2ICLK         |
| 0008 7383h | ICU           | 割り込み要因プライオリティレジスタ83  | IPR83        | 8    | 8           | 2ICLK         |
| 0008 7385h | ICU           | 割り込み要因プライオリティレジスタ85  | IPR85        | 8    | 8           | 2ICLK         |
| 0008 7386h | ICU           | 割り込み要因プライオリティレジスタ86  | IPR86        | 8    | 8           | 2ICLK         |
| 0008 7388h | ICU           | 割り込み要因プライオリティレジスタ88  | IPR88        | 8    | 8           | 2ICLK         |
| 0008 7389h | ICU           | 割り込み要因プライオリティレジスタ89  | IPR89        | 8    | 8           | 2ICLK         |
| 0008 738Ah | ICU           | 割り込み要因プライオリティレジスタ 8A | IPR8A        | 8    | 8           | 2ICLK         |
| 0008 738Bh | ICU           | 割り込み要因プライオリティレジスタ 8B | IPR8B        | 8    | 8           | 2ICLK         |
| 0008 738Ch | ICU           | 割り込み要因プライオリティレジスタ8C  | IPR8C        | 8    | 8           | 2ICLK         |
| 0008 738Dh | ICU           | 割り込み要因プライオリティレジスタ8D  | IPR8D        | 8    | 8           | 2ICLK         |
| 0008 738Eh | ICU           | 割り込み要因プライオリティレジスタ8E  | IPR8E        | 8    | 8           | 2ICLK         |
| 0008 738Fh | ICU           | 割り込み要因プライオリティレジスタ8F  | IPR8F        | 8    | 8           | 2ICLK         |
| 0008 7400h | ICU           | DMACA起動要因選択レジスタ 0    | DMRSR0       | 8    | 8           | 2ICLK         |

表 4.1 I/O レジスタアドレス一覧 (14 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|----------------------|--------------|------|-------------|-----------------|
| 0008 7404h | ICU           | DMACA起動要因選択レジスタ1     | DMRSR1       | 8    | 8           | 2ICLK           |
| 0008 7408h | ICU           | DMACA起動要因選択レジスタ 2    | DMRSR2       | 8    | 8           | 2ICLK           |
| 0008 740Ch | ICU           | DMACA起動要因選択レジスタ3     | DMRSR3       | 8    | 8           | 2ICLK           |
| 0008 7500h | ICU           | IRQコントロールレジスタ 0      | IRQCR0       | 8    | 8           | 2ICLK           |
| 0008 7501h | ICU           | IRQコントロールレジスタ1       | IRQCR1       | 8    | 8           | 2ICLK           |
| 0008 7502h | ICU           | IRQコントロールレジスタ2       | IRQCR2       | 8    | 8           | 2ICLK           |
| 0008 7503h | ICU           | IRQコントロールレジスタ3       | IRQCR3       | 8    | 8           | 2ICLK           |
| 0008 7504h | ICU           | IRQコントロールレジスタ4       | IRQCR4       | 8    | 8           | 2ICLK           |
| 0008 7505h | ICU           | IRQコントロールレジスタ5       | IRQCR5       | 8    | 8           | 2ICLK           |
| 0008 7506h | ICU           | IRQコントロールレジスタ 6      | IRQCR6       | 8    | 8           | 2ICLK           |
| 0008 7507h | ICU           | IRQコントロールレジスタ7       | IRQCR7       | 8    | 8           | 2ICLK           |
| 0008 7508h | ICU           | IRQコントロールレジスタ8       | IRQCR8       | 8    | 8           | 2ICLK           |
| 0008 7509h | ICU           | IRQコントロールレジスタ9       | IRQCR9       | 8    | 8           | 2ICLK           |
| 0008 750Ah | ICU           | IRQコントロールレジスタ 10     | IRQCR10      | 8    | 8           | 2ICLK           |
| 0008 750Bh | ICU           | IRQコントロールレジスタ 11     | IRQCR11      | 8    | 8           | 2ICLK           |
| 0008 750Ch | ICU           | IRQコントロールレジスタ 12     | IRQCR12      | 8    | 8           | 2ICLK           |
| 0008 750Dh | ICU           | IRQコントロールレジスタ 13     | IRQCR13      | 8    | 8           | 2ICLK           |
| 0008 750Eh | ICU           | IRQコントロールレジスタ14      | IRQCR14      | 8    | 8           | 2ICLK           |
| 0008 750Fh | ICU           | IRQコントロールレジスタ15      | IRQCR15      | 8    | 8           | 2ICLK           |
| 0008 7580h | ICU           | ノンマスカブル割り込みステータスレジスタ | NMISR        | 8    | 8           | 2ICLK           |
| 0008 7581h | ICU           | ノンマスカブル割り込み許可レジスタ    | NMIER        | 8    | 8           | 2ICLK           |
| 0008 7582h | ICU           | ノンマスカブル割り込みクリアレジスタ   | NMICLR       | 8    | 8           | 2ICLK           |
| 0008 7583h | ICU           | NMI端子割り込みコントロールレジスタ  | NMICR        | 8    | 8           | 2ICLK           |
| 0008 8000h | CMT           | コンペアマッチタイマスタートレジスタ0  | CMSTR0       | 16   | 16          | 2~3PCLh<br>(注8) |
| 0008 8002h | СМТО          | コンペアマッチタイマコントロールレジスタ | CMCR         | 16   | 16          | 2~3PCLF<br>(注8) |
| 0008 8004h | CMT0          | コンペアマッチタイマカウンタ       | CMCNT        | 16   | 16          | 2~3PCLF<br>(注8) |
| 0008 8006h | CMT0          | コンペアマッチタイマコンスタントレジスタ | CMCOR        | 16   | 16          | 2~3PCLF<br>(注8) |
| 0008 8008h | CMT1          | コンペアマッチタイマコントロールレジスタ | CMCR         | 16   | 16          | 2~3PCLI<br>(注8) |
| 0008 800Ah | CMT1          | コンペアマッチタイマカウンタ       | CMCNT        | 16   | 16          | 2~3PCLI<br>(注8) |
| 0008 800Ch | CMT1          | コンペアマッチタイマコンスタントレジスタ | CMCOR        | 16   | 16          | 2~3PCLI<br>(注8) |
| 0008 8010h | CMT           | コンペアマッチタイマスタートレジスタ1  | CMSTR1       | 16   | 16          | 2~3PCLI<br>(注8) |
| 0008 8012h | CMT2          | コンペアマッチタイマコントロールレジスタ | CMCR         | 16   | 16          | 2~3PCLI<br>(注8) |
| 0008 8014h | CMT2          | コンペアマッチタイマカウンタ       | CMCNT        | 16   | 16          | 2~3PCLI<br>(注8) |
| 0008 8016h | CMT2          | コンペアマッチタイマコンスタントレジスタ | CMCOR        | 16   | 16          | 2~3PCL<br>(注8)  |
| 0008 8018h | CMT3          | コンペアマッチタイマコントロールレジスタ | CMCR         | 16   | 16          | 2~3PCLI<br>(注8) |
| 0008 801Ah | СМТЗ          | コンペアマッチタイマカウンタ       | CMCNT        | 16   | 16          | 2~3PCLI<br>(注8) |
| 0008 801Ch | СМТЗ          | コンペアマッチタイマコンスタントレジスタ | CMCOR        | 16   | 16          | 2~3PCLI<br>(注8) |
| 0008 8028h | WDT           | タイマコントロール/ステータスレジスタ  | READ.TCSR    | 8    | 8           | 2~3PCLI<br>(注8) |
| 0008 8028h | WDT           | ライトウインドウAレジスタ        | WRITE.WINA   | 16   | 16          | 2~3PCLI         |

表 4.1 I/O レジスタアドレス一覧 (15 / 43)

| アドレス       | モジュール   | レジスタ名                | レジスタ              | ビット数 | アクセス     | アクセス             |
|------------|---------|----------------------|-------------------|------|----------|------------------|
| 0008 8029h | シンボルWDT | タイマカウンタ              | シンボル<br>READ.TCNT | 8    | サイズ<br>8 | サイクル数<br>2~3PCLK |
|            |         | 31 477.73            |                   | 0    |          | 2~3PCLK<br>(注8)  |
| 0008 802Ah | WDT     | ライトウインドウBレジスタ<br>    | WRITE.WINB        | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 802Bh | WDT     | リセットコントロール/ステータスレジスタ | READ.RSTCSR       | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 8030h | IWDT    | IWDTリフレッシュレジスタ       | IWDTRR            | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 8032h | IWDT    | IWDTコントロールレジスタ       | IWDTCR            | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8034h | IWDT    | IWDTステータスレジスタ        | IWDTSR            | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8040h | AD0     | A/D データ レジスタ A       | ADDRA             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8042h | AD0     | A/DデータレジスタB          | ADDRB             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8044h | AD0     | A/DデータレジスタC          | ADDRC             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8046h | AD0     | A/DデータレジスタD          | ADDRD             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8050h | AD0     | A/Dコントロール/ステータスレジスタ  | ADCSR             | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 8051h | AD0     | A/Dコントロールレジスタ        | ADCR              | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 8052h | AD0     | ADDRn フォーマット選択レジスタ   | ADDPR             | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 8053h | AD0     | A/Dサンプリングステートレジスタ    | ADSSTR            | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 805Fh | AD0     | A/D自己診断レジスタ          | ADDIAGR           | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 8060h | AD1     | A/DデータレジスタA          | ADDRA             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8062h | AD1     | A/DデータレジスタB          | ADDRB             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8064h | AD1     | A/DデータレジスタC          | ADDRC             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8066h | AD1     | A/DデータレジスタD          | ADDRD             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 8070h | AD1     | A/Dコントロール/ステータスレジスタ  | ADCSR             | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 8071h | AD1     | A/Dコントロールレジスタ        | ADCR              | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 8072h | AD1     | ADDRn フォーマット選択レジスタ   | ADDPR             | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 8073h | AD1     | A/Dサンプリングステートレジスタ    | ADSSTR            | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 807Fh | AD1     | A/D自己診断レジスタ          | ADDIAGR           | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 80C0h | DA      | D/A データレジスタ 0        | DADR0             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 80C2h | DA      | D/A データレジスタ1         | DADR1             | 16   | 16       | 2~3PCLK<br>(注8)  |
| 0008 80C4h | DA      | D/Aコントロールレジスタ        | DACR              | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 80C5h | DA      | DADRmフォーマット選択レジスタ    | DADPR             | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 81E6h | PPG0    | PPG出力コントロールレジスタ      | PCR               | 8    | 8        | 2~3PCLK<br>(注8)  |
| 0008 81E7h | PPG0    | PPG出力モードレジスタ         | PMR               | 8    | 8        | 2~3PCLK<br>(注8)  |

表 4.1 I/O レジスタアドレス一覧 (16 / 43)

| アドレス                       | モジュール<br>シンボル | レジスタ名                  | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|----------------------------|---------------|------------------------|--------------|------|-------------|-----------------|
| 0008 81E8h                 | PPG0          | ネクストデータイネーブルレジスタH      | NDERH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81E9h                 | PPG0          | ネクストデータイネーブルレジスタL      | NDERL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81EAh                 | PPG0          | アウトプットデータレジスタH         | PODRH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81EBh                 | PPG0          | アウトプットデータレジスタL         | PODRL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81ECh <sup>(注1)</sup> | PPG0          | ネクストデータレジスタH           | NDRH         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81EDh <sup>(注2)</sup> | PPG0          | ネクストデータレジスタL           | NDRL         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81EEh <sup>(注1)</sup> | PPG0          | ネクストデータレジスタ H2         | NDRH2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81EFh <sup>(注2)</sup> | PPG0          | ネクストデータレジスタL2          | NDRL2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81F0h                 | PPG1          | PPG トリガセレクトレジスタ        | PTRSLR       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81F6h                 | PPG1          | PPG出力コントロールレジスタ        | PCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81F7h                 | PPG1          | PPG出力モードレジスタ           | PMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81F8h                 | PPG1          | ー<br>ネクストデータイネーブルレジスタH | NDERH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81F9h                 | PPG1          | ネクストデータイネーブルレジスタL      | NDERL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81FAh                 | PPG1          | アウトプットデータレジスタH         | PODRH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81FBh                 | PPG1          | アウトプットデータレジスタL         | PODRL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81FCh <sup>(注3)</sup> | PPG1          | ネクストデータレジスタH           | NDRH         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81FDh <sup>(注4)</sup> | PPG1          | ネクストデータレジスタL           | NDRL         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81FEh <sup>(注3)</sup> | PPG1          | ネクストデータレジスタ H2         | NDRH2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 81FFh <sup>(注4)</sup> | PPG1          | ネクストデータレジスタL2          | NDRL2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8200h                 | TMR0          | タイマコントロールレジスタ          | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8201h                 | TMR1          | タイマコントロールレジスタ          | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8202h                 | TMR0          | タイマコントロール/ステータスレジスタ    | TCSR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8203h                 | TMR1          | タイマコントロール/ステータスレジスタ    | TCSR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8204h                 | TMR0          | タイムコンスタントレジスタA         | TCORA        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8205h                 | TMR1          | タイムコンスタントレジスタA         | TCORA        | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8206h                 | TMR0          | タイムコンスタントレジスタB         | TCORB        | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8207h                 | TMR1          | タイムコンスタントレジスタB         | TCORB        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8208h                 | TMR0          | タイマカウンタ                | TCNT         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8209h                 | TMR1          | タイマカウンタ                | TCNT         | 8    | 8           | 2~3PCLk         |
| 0008 820Ah                 | TMR0          | タイマカウンタコントロールレジスタ      | TCCR         | 8    | 8           | (注8)<br>2~3PCLK |

表 4.1 I/O レジスタアドレス一覧 (17 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名               | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|---------------------|--------------|------|-------------|-----------------|
| 0008 820Bh | TMR1          | タイマカウンタコントロールレジスタ   | TCCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8204h | TMR01         | タイムコンスタントレジスタA      | TCORA        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8206h | TMR01         | タイムコンスタントレジスタB      | TCORB        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8208h | TMR01         | タイマカウンタ             | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 820Ah | TMR01         | タイマカウンタコントロールレジスタ   | TCCR         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8210h | TMR2          | タイマコントロールレジスタ       | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8211h | TMR3          | タイマコントロールレジスタ       | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8212h | TMR2          | タイマコントロール/ステータスレジスタ | TCSR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8213h | TMR3          | タイマコントロール/ステータスレジスタ | TCSR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8214h | TMR2          | タイムコンスタントレジスタA      | TCORA        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8215h | TMR3          | タイムコンスタントレジスタA      | TCORA        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8216h | TMR2          | タイムコンスタントレジスタB      | TCORB        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8217h | TMR3          | タイムコンスタントレジスタB      | TCORB        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8218h | TMR2          | タイマカウンタ             | TCNT         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8219h | TMR3          | タイマカウンタ             | TCNT         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 821Ah | TMR2          | タイマカウンタコントロールレジスタ   | TCCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 821Bh | TMR3          | タイマカウンタコントロールレジスタ   | TCCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8214h | TMR23         | タイムコンスタントレジスタA      | TCORA        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8216h | TMR23         | タイムコンスタントレジスタB      | TCORB        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8218h | TMR23         | タイマカウンタ             | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 821Ah | TMR23         | タイマカウンタコントロールレジスタ   | TCCR         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8240h | SCI0          | シリアルモードレジスタ         | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8241h | SCI0          | ビットレートレジスタ          | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8242h | SCI0          | シリアルコントロールレジスタ      | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8243h | SCI0          | トランスミットデータレジスタ      | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8244h | SCI0          | シリアルステータスレジスタ       | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8245h | SCI0          | レシーブデータレジスタ         | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8246h | SCI0          | スマートカードモードレジスタ      | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8247h | SCI0          | シリアル拡張モードレジスタ       | SEMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8240h | SMCI0         | シリアルモードレジスタ         | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (18 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名          | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|----------------|--------------|------|-------------|-----------------|
| 0008 8241h | SMCI0         | ビットレートレジスタ     | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8242h | SMCI0         | シリアルコントロールレジスタ | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8243h | SMCI0         | トランスミットデータレジスタ | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8244h | SMCI0         | シリアルステータスレジスタ  | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8245h | SMCI0         | レシーブデータレジスタ    | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8246h | SMCI0         | スマートカードモードレジスタ | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8248h | SCI1          | シリアルモードレジスタ    | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8249h | SCI1          | ビットレートレジスタ     | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Ah | SCI1          | シリアルコントロールレジスタ | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Bh | SCI1          | トランスミットデータレジスタ | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Ch | SCI1          | シリアルステータスレジスタ  | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Dh | SCI1          | レシーブデータレジスタ    | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Eh | SCI1          | スマートカードモードレジスタ | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Fh | SCI1          | シリアル拡張モードレジスタ  | SEMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8248h | SMCI1         | シリアルモードレジスタ    | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8249h | SMCI1         | ビットレートレジスタ     | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Ah | SMCI1         | シリアルコントロールレジスタ | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Bh | SMCI1         | トランスミットデータレジスタ | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Ch | SMCI1         | シリアルステータスレジスタ  | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Dh | SMCI1         | レシーブデータレジスタ    | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 824Eh | SMCI1         | スマートカードモードレジスタ | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8250h | SCI2          | シリアルモードレジスタ    | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8251h | SCI2          | ビットレートレジスタ     | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8252h | SCI2          | シリアルコントロールレジスタ | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8253h | SCI2          | トランスミットデータレジスタ | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8254h | SCI2          | シリアルステータスレジスタ  | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8255h | SCI2          | レシーブデータレジスタ    | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8256h | SCI2          | スマートカードモードレジスタ | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8257h | SCI2          | シリアル拡張モードレジスタ  | SEMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8250h | SMCI2         | シリアルモードレジスタ    | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (19 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名          | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|----------------|--------------|------|-------------|-----------------|
| 0008 8251h | SMCI2         | ビットレートレジスタ     | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8252h | SMCI2         | シリアルコントロールレジスタ | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8253h | SMCI2         | トランスミットデータレジスタ | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8254h | SMCI2         | シリアルステータスレジスタ  | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8255h | SMCI2         | レシーブデータレジスタ    | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8256h | SMCI2         | スマートカードモードレジスタ | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8258h | SCI3          | シリアルモードレジスタ    | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8259h | SCI3          | ビットレートレジスタ     | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Ah | SCI3          | シリアルコントロールレジスタ | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Bh | SCI3          | トランスミットデータレジスタ | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Ch | SCI3          | シリアルステータスレジスタ  | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Dh | SCI3          | レシーブデータレジスタ    | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Eh | SCI3          | スマートカードモードレジスタ | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Fh | SCI3          | シリアル拡張モードレジスタ  | SEMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8258h | SMCI3         | シリアルモードレジスタ    | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8259h | SMCI3         | ビットレートレジスタ     | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Ah | SMCI3         | シリアルコントロールレジスタ | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Bh | SMCI3         | トランスミットデータレジスタ | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Ch | SMCI3         | シリアルステータスレジスタ  | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Dh | SMCI3         | レシーブデータレジスタ    | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 825Eh | SMCI3         | スマートカードモードレジスタ | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8268h | SCI5          | シリアルモードレジスタ    | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8269h | SCI5          | ビットレートレジスタ     | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Ah | SCI5          | シリアルコントロールレジスタ | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Bh | SCI5          | トランスミットデータレジスタ | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Ch | SCI5          | シリアルステータスレジスタ  | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Dh | SCI5          | レシーブデータレジスタ    | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Eh | SCI5          | スマートカードモードレジスタ | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Fh | SCI5          | シリアル拡張モードレジスタ  | SEMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8268h | SMCI5         | シリアルモードレジスタ    | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (20 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                              | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|------------------------------------|--------------|------|-------------|-----------------|
| 0008 8269h | SMCI5         | ビットレートレジスタ                         | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Ah | SMCI5         | シリアルコントロールレジスタ                     | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Bh | SMCI5         | トランスミットデータレジスタ                     | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Ch | SMCI5         | シリアルステータスレジスタ                      | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Dh | SMCI5         | レシーブデータレジスタ                        | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 826Eh | SMCI5         | スマートカードモードレジスタ                     | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8270h | SCI6          | シリアルモードレジスタ                        | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8271h | SCI6          | ビットレートレジスタ                         | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8272h | SCI6          | シリアルコントロールレジスタ                     | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8273h | SCI6          | トランスミットデータレジスタ                     | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8274h | SCI6          | シリアルステータスレジスタ                      | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8275h | SCI6          | レシーブデータレジスタ                        | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8276h | SCI6          | スマートカードモードレジスタ                     | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8277h | SCI6          | シリアル拡張モードレジスタ                      | SEMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8270h | SMCI6         | シリアルモードレジスタ                        | SMR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8271h | SMCI6         | ビットレートレジスタ                         | BRR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8272h | SMCI6         | シリアルコントロールレジスタ                     | SCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8273h | SMCI6         | トランスミットデータレジスタ                     | TDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8274h | SMCI6         | シリアルステータスレジスタ                      | SSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8275h | SMCI6         | レシーブデータレジスタ                        | RDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8276h | SMCI6         | スマートカードモードレジスタ                     | SCMR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8280h | CRC           | CRCコントロールレジスタ                      | CRCCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8281h | CRC           | CRCデータ入力レジスタ                       | CRCDIR       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8282h | CRC           | CRC データ出カレジスタ                      | CRCDOR       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8300h | RIIC0         | l <sup>2</sup> Cバスコントロールレジスタ1      | ICCR1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8301h | RIIC0         | I <sup>2</sup> Cバスコントロールレジスタ2      | ICCR2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8302h | RIIC0         | I <sup>2</sup> Cバスモードレジスタ1         | ICMR1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8303h | RIIC0         | I <sup>2</sup> Cバスモードレジスタ2         | ICMR2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8304h | RIIC0         | I <sup>2</sup> Cバスモードレジスタ3         | ICMR3        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8305h | RIIC0         | I <sup>2</sup> Cバスファンクションイネーブルレジスタ | ICFER        | 8    | 8           | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (21 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                              | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|------------------------------------|--------------|------|-------------|-----------------|
| 0008 8306h | RIIC0         | I <sup>2</sup> Cバスステータスイネーブルレジスタ   | ICSER        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8307h | RIIC0         | I <sup>2</sup> Cバスインタラプトイネーブルレジスタ  | ICIER        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8308h | RIIC0         | l <sup>2</sup> Cバスステータスレジスタ1       | ICSR1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8309h | RIIC0         | <sup>12</sup> Cバスステータスレジスタ2        | ICSR2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 830Ah | RIIC0         | スレーブアドレスレジスタL0                     | SARL0        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 830Ah | RIIC0         | タイムアウト内部カウンタ                       | TMOCNT       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 830Ah | RIIC0         | タイムアウト内部カウンタL                      | TMOCNTL      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 830Bh | RIIC0         | スレーブアドレスレジスタU0                     | SARU0        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 830Bh | RIIC0         | タイムアウト内部カウンタU                      | TMOCNTU      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 830Ch | RIIC0         | スレーブアドレスレジスタL1                     | SARL1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 830Dh | RIIC0         | スレーブアドレスレジスタU1                     | SARU1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 830Eh | RIIC0         | スレーブアドレスレジスタL2                     | SARL2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 830Fh | RIIC0         | スレーブアドレスレジスタU2                     | SARU2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8310h | RIIC0         | I <sup>2</sup> Cバスビットレートローレベルレジスタ  | ICBRL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8311h | RIIC0         | I <sup>2</sup> Cバスビットレートハイレベルレジスタ  | ICBRH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8312h | RIIC0         | I <sup>2</sup> Cバス送信データレジスタ        | ICDRT        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8313h | RIIC0         | I <sup>2</sup> Cバス受信データレジスタ        | ICDRR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8320h | RIIC1         | I <sup>2</sup> Cバスコントロールレジスタ1      | ICCR1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8321h | RIIC1         | l <sup>2</sup> Cバスコントロールレジスタ2      | ICCR2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8322h | RIIC1         | I <sup>2</sup> Cバスモードレジスタ1         | ICMR1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8323h | RIIC1         | I <sup>2</sup> Cバスモードレジスタ2         | ICMR2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8324h | RIIC1         | I <sup>2</sup> Cバスモードレジスタ3         | ICMR3        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8325h | RIIC1         | I <sup>2</sup> Cバスファンクションイネーブルレジスタ | ICFER        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8326h | RIIC1         | I <sup>2</sup> Cバスステータスイネーブルレジスタ   | ICSER        | 8    | 8           | 2~3PCLK         |
| 0008 8327h | RIIC1         | I <sup>2</sup> Cバスインタラプトイネーブルレジスタ  | ICIER        | 8    | 8           | (注8)<br>2~3PCLK |
| 0008 8328h | RIIC1         | I <sup>2</sup> Cバスステータスレジスタ1       | ICSR1        | 8    | 8           | (注8)<br>2~3PCLK |
| 0008 8329h | RIIC1         | I <sup>2</sup> Cバスステータスレジスタ2       | ICSR2        | 8    | 8           | (注8)<br>2~3PCLK |
| 0008 832Ah | RIIC1         | スレーブアドレスレジスタLO                     | SARL0        | 8    | 8           | (注8)<br>2~3PCLK |
| 0008 832Ah | RIIC1         | タイムアウト内部カウンタ                       | TMOCNT       | 16   | 16          | (注8)<br>2~3PCLK |
| 0008 832Ah | RIIC1         | タイムアウト内部カウンタL                      | TMOCNTL      | 8    | 8           | (注8)<br>2~3PCLK |

表 4.1 I/O レジスタアドレス一覧 (22 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                             | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|-----------------------------------|--------------|------|-------------|-----------------|
| 0008 832Bh | RIIC1         | スレーブアドレスレジスタU0                    | SARU0        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 832Bh | RIIC1         | タイムアウト内部カウンタU                     | TMOCNTU      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 832Ch | RIIC1         | スレーブアドレスレジスタL1                    | SARL1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 832Dh | RIIC1         | スレーブアドレスレジスタU1                    | SARU1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 832Eh | RIIC1         | スレーブアドレスレジスタL2                    | SARL2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 832Fh | RIIC1         | スレーブアドレスレジスタU2                    | SARU2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8330h | RIIC1         | I <sup>2</sup> Cバスビットレートローレベルレジスタ | ICBRL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8331h | RIIC1         | I <sup>2</sup> Cバスビットレートハイレベルレジスタ | ICBRH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8332h | RIIC1         | I <sup>2</sup> Cバス送信データレジスタ       | ICDRT        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8333h | RIIC1         | I <sup>2</sup> Cバス受信データレジスタ       | ICDRR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8380h | RSPI0         | RSPI制御レジスタ                        | SPCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8381h | RSPI0         | RSPIスレーブセレクト極性レジスタ                | SSLP         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8382h | RSPI0         | RSPI端子制御レジスタ                      | SPPCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8383h | RSPI0         | RSPIステータスレジスタ                     | SPSR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8384h | RSPI0         | RSPIデータレジスタ                       | SPDR         | 32   | 16、32       | 2~3PCLK<br>(注8) |
| 0008 8388h | RSPI0         | RSPIシーケンス制御レジスタ                   | SPSCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8389h | RSPI0         | RSPIシーケンスステータスレジスタ                | SPSSR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 838Ah | RSPI0         | RSPIビットレートレジスタ                    | SPBR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 838Bh | RSPI0         | RSPIデータコントロールレジスタ                 | SPDCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 838Ch | RSPI0         | RSPIクロック遅延レジスタ                    | SPCKD        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 838Dh | RSPI0         | RSPIスレーブセレクトネゲート遅延レジスタ            | SSLND        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 838Eh | RSPI0         | RSPI次アクセス遅延レジスタ                   | SPND         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 838Fh | RSPI0         | RSPI制御レジスタ2                       | SPCR2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8390h | RSPI0         | RSPIコマンドレジスタ0                     | SPCMD0       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8392h | RSPI0         | RSPIコマンドレジスタ1                     | SPCMD1       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8394h | RSPI0         | RSPIコマンドレジスタ2                     | SPCMD2       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8396h | RSPI0         | RSPIコマンドレジスタ3                     | SPCMD3       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8398h | RSPI0         | RSPIコマンドレジスタ4                     | SPCMD4       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 839Ah | RSPI0         | RSPIコマンドレジスタ5                     | SPCMD5       | 16   | 16          | 2~3PCLK         |
| 0008 839Ch | RSPI0         | RSPIコマンドレジスタ6                     | SPCMD6       | 16   | 16          | (注8)<br>2~3PCLK |

表 4.1 I/O レジスタアドレス一覧 (23 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                  | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|------------------------|--------------|------|-------------|-----------------|
| 0008 839Eh | RSPI0         | RSPIコマンドレジスタ7          | SPCMD7       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 83A0h | RSPI1         | RSPI制御レジスタ             | SPCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83A1h | RSPI1         | RSPIスレーブセレクト極性レジスタ     | SSLP         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83A2h | RSPI1         | RSPI端子制御レジスタ           | SPPCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83A3h | RSPI1         | RSPIステータスレジスタ          | SPSR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83A4h | RSPI1         | RSPIデータレジスタ            | SPDR         | 32   | 16、32       | 2~3PCLK<br>(注8) |
| 0008 83A8h | RSPI1         | RSPIシーケンス制御レジスタ        | SPSCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83A9h | RSPI1         | RSPIシーケンスステータスレジスタ     | SPSSR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83AAh | RSPI1         | RSPIビットレートレジスタ         | SPBR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83ABh | RSPI1         | RSPIデータコントロールレジスタ      | SPDCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83ACh | RSPI1         | RSPIクロック遅延レジスタ         | SPCKD        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83ADh | RSPI1         | RSPIスレーブセレクトネゲート遅延レジスタ | SSLND        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83AEh | RSPI1         | RSPI次アクセス遅延レジスタ        | SPND         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83AFh | RSPI1         | RSPI制御レジスタ2            | SPCR2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 83B0h | RSPI1         | RSPIコマンドレジスタ0          | SPCMD0       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 83B2h | RSPI1         | RSPIコマンドレジスタ1          | SPCMD1       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 83B4h | RSPI1         | RSPIコマンドレジスタ2          | SPCMD2       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 83B6h | RSPI1         | RSPIコマンドレジスタ3          | SPCMD3       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 83B8h | RSPI1         | RSPIコマンドレジスタ4          | SPCMD4       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 83BAh | RSPI1         | RSPIコマンドレジスタ5          | SPCMD5       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 83BCh | RSPI1         | RSPIコマンドレジスタ6          | SPCMD6       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 83BEh | RSPI1         | RSPIコマンドレジスタ7          | SPCMD7       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8600h | MTU3          | タイマコントロールレジスタ          | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8601h | MTU4          | タイマコントロールレジスタ          | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8602h | MTU3          | タイマモードレジスタ             | TMDR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8603h | MTU4          | タイマモードレジスタ             | TMDR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8604h | MTU3          | タイマI/OコントロールレジスタH      | TIORH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8605h | MTU3          | タイマI/OコントロールレジスタL      | TIORL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8606h | MTU4          | タイマI/OコントロールレジスタH      | TIORH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8607h | MTU4          | タイマI/OコントロールレジスタL      | TIORL        | 8    | 8           | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (24 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                  | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|------------------------|--------------|------|-------------|-----------------|
| 0008 8608h | MTU3          | タイマインタラプトイネーブルレジスタ     | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8609h | MTU4          | タイマインタラプトイネーブルレジスタ     | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 860Ah | MTUA          | タイマアウトプットマスタイネーブルレジスタ  | TOER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 860Dh | MTUA          | タイマゲートコントロールレジスタ       | TGCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 860Eh | MTUA          | タイマアウトプットコントロールレジスタ1   | TOCR1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 860Fh | MTUA          | タイマアウトプットコントロールレジスタ2   | TOCR2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8610h | MTU3          | タイマカウンタ                | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8612h | MTU4          | タイマカウンタ                | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8614h | MTUA          | タイマ周期データレジスタ           | TCDR         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8616h | MTUA          | タイマデッドタイムデータレジスタ       | TDDR         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8618h | MTU3          | タイマジェネラルレジスタA          | TGRA         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 861Ah | MTU3          | タイマジェネラルレジスタB          | TGRB         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 861Ch | MTU4          | タイマジェネラルレジスタ A         | TGRA         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 861Eh | MTU4          | タイマジェネラルレジスタB          | TGRB         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8620h | MTUA          | タイマサブカウンタ              | TCNTS        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8622h | MTUA          | タイマ周期バッファレジスタ          | TCBR         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8624h | MTU3          | タイマジェネラルレジスタC          | TGRC         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8626h | MTU3          | タイマジェネラルレジスタD          | TGRD         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8628h | MTU4          | タイマジェネラルレジスタC          | TGRC         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 862Ah | MTU4          | タイマジェネラルレジスタD          | TGRD         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 862Ch | MTU3          | タイマステータスレジスタ           | TSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 862Dh | MTU4          | タイマステータスレジスタ           | TSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8630h | MTUA          | タイマ割り込み間引き設定レジスタ       | TITCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8631h | MTUA          | タイマ割り込み間引き回数カウンタ       | TITCNT       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8632h | MTUA          | タイマバッファ転送設定レジスタ        | TBTER        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8634h | MTUA          | タイマデッドタイムイネーブルレジスタ     | TDER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8636h | MTUA          | タイマアウトプットレベルバッファレジスタ   | TOLBR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8638h | MTU3          | タイマバッファ動作転送モードレジスタ     | ТВТМ         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8639h | MTU4          | タイマバッファ動作転送モードレジスタ     | ТВТМ         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8640h | MTU4          | タイマA/D変換開始要求コントロールレジスタ | TADCR        | 16   | 16          | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (25 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                     | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|---------------------------|--------------|------|-------------|-----------------|
| 0008 8644h | MTU4          | タイマA/D変換開始要求周期設定レジスタA     | TADCORA      | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8646h | MTU4          | タイマA/D変換開始要求周期設定レジスタB     | TADCORB      | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8648h | MTU4          | タイマA/D変換開始要求周期設定バッファレジスタA | TADCOBRA     | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 864Ah | MTU4          | タイマA/D変換開始要求周期設定バッファレジスタB | TADCOBRB     | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8660h | MTUA          | タイマ波形コントロールレジスタ           | TWCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8680h | MTUA          | タイマスタートレジスタ               | TSTR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8681h | MTUA          | タイマシンクロレジスタ               | TSYR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8684h | MTUA          | タイマリードライトイネーブルレジスタ        | TRWER        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8700h | MTU0          | タイマコントロールレジスタ             | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8701h | MTU0          | タイマモードレジスタ                | TMDR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8702h | MTU0          | タイマI/OコントロールレジスタH         | TIORH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8703h | MTU0          | タイマI/OコントロールレジスタL         | TIORL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8704h | MTU0          | タイマインタラプトイネーブルレジスタ        | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8705h | MTU0          | タイマステータスレジスタ              | TSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8706h | MTU0          | タイマカウンタ                   | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8708h | MTU0          | タイマジェネラルレジスタ A            | TGRA         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 870Ah | MTU0          | タイマジェネラルレジスタB             | TGRB         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 870Ch | MTU0          | タイマジェネラルレジスタC             | TGRC         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 870Eh | MTU0          | タイマジェネラルレジスタD             | TGRD         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8720h | MTU0          | タイマジェネラルレジスタE             | TGRE         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8722h | MTU0          | タイマジェネラルレジスタF             | TGRF         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8724h | MTU0          | タイマインタラプトイネーブルレジスタ2       | TIER2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8726h | MTU0          | タイマバッファ動作転送モードレジスタ        | ТВТМ         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8780h | MTU1          | タイマコントロールレジスタ             | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8781h | MTU1          | タイマモードレジスタ                | TMDR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8782h | MTU1          | タイマI/Oコントロールレジスタ          | TIOR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8784h | MTU1          | タイマインタラプトイネーブルレジスタ        | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8785h | MTU1          | タイマステータスレジスタ              | TSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8786h | MTU1          | タイマカウンタ                   | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8788h | MTU1          | タイマジェネラルレジスタ A            | TGRA         | 16   | 16          | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (26 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                   | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|-------------------------|--------------|------|-------------|-----------------|
| 0008 878Ah | MTU1          | タイマジェネラルレジスタB           | TGRB         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8790h | MTU1          | タイマインプットキャプチャコントロールレジスタ | TICCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8800h | MTU2          | タイマコントロールレジスタ           | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8801h | MTU2          | タイマモードレジスタ              | TMDR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8802h | MTU2          | タイマI/Oコントロールレジスタ        | TIOR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8804h | MTU2          | タイマインタラプトイネーブルレジスタ      | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8805h | MTU2          | タイマステータスレジスタ            | TSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8806h | MTU2          | タイマカウンタ                 | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8808h | MTU2          | タイマジェネラルレジスタA           | TGRA         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 880Ah | MTU2          | タイマジェネラルレジスタB           | TGRB         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8880h | MTU5          | タイマカウンタU                | TCNTU        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8882h | MTU5          | タイマジェネラルレジスタU           | TGRU         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8884h | MTU5          | タイマコントロールレジスタU          | TCRU         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8886h | MTU5          | タイマI/OコントロールレジスタU       | TIORU        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8890h | MTU5          | タイマカウンタ∨                | TCNTV        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8892h | MTU5          | タイマジェネラルレジスタV           | TGRV         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8894h | MTU5          | タイマコントロールレジスタ V         | TCRV         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8896h | MTU5          | タイマI/Oコントロールレジスタ V      | TIORV        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 88A0h | MTU5          | タイマカウンタW                | TCNTW        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 88A2h | MTU5          | タイマジェネラルレジスタW           | TGRW         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 88A4h | MTU5          | タイマコントロールレジスタW          | TCRW         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 88A6h | MTU5          | タイマI/Oコントロールレジスタ W      | TIORW        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 88B2h | MTU5          | タイマインタラプトイネーブルレジスタ      | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 88B4h | MTU5          | タイマスタートレジスタ             | TSTR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 88B6h | MTU5          | タイマコンペアマッチクリアレジスタ       | TCNTCMPCLR   | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8900h | POE           | 入力レベルコントロール/ステータスレジスタ1  | ICSR1        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8902h | POE           | 出力レベルコントロール/ステータスレジスタ1  | OCSR1        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8904h | POE           | 入力レベルコントロール/ステータスレジスタ2  | ICSR2        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8906h | POE           | 出力レベルコントロール/ステータスレジスタ2  | OCSR2        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8908h | POE           | 入力レベルコントロール/ステータスレジスタ3  | ICSR3        | 16   | 16          | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (27 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                     | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|---------------------------|--------------|------|-------------|-----------------|
| 0008 890Ah | POE           | ソフトウェアポートアウトプットイネーブルレジスタ  | SPOER        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 890Bh | POE           | ポートアウトプットイネーブルコントロールレジスタ1 | POECR1       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 890Ch | POE           | ポートアウトプットイネーブルコントロールレジスタ2 | POECR2       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 890Eh | POE           | 入力レベルコントロール/ステータスレジスタ4    | ICSR4        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A00h | MTU9          | タイマコントロールレジスタ             | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A01h | MTU10         | タイマコントロールレジスタ             | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A02h | MTU9          | タイマモードレジスタ                | TMDR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A03h | MTU10         | タイマモードレジスタ                | TMDR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A04h | MTU9          | タイマI/OコントロールレジスタH         | TIORH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A05h | MTU9          | タイマI/OコントロールレジスタL         | TIORL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A06h | MTU10         | タイマI/OコントロールレジスタH         | TIORH        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A07h | MTU10         | タイマI/OコントロールレジスタL         | TIORL        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A08h | MTU9          | タイマインタラプトイネーブルレジスタ        | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A09h | MTU10         | タイマインタラプトイネーブルレジスタ        | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A0Ah | MTUB          | タイマアウトプットマスタイネーブルレジスタ     | TOER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A0Dh | MTUB          | タイマゲートコントロールレジスタ          | TGCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A0Eh | MTUB          | タイマアウトプットコントロールレジスタ1      | TOCR1        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A0Fh | MTUB          | タイマアウトプットコントロールレジスタ2      | TOCR2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A10h | MTU9          | タイマカウンタ                   | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A12h | MTU10         | タイマカウンタ                   | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A14h | MTUB          | タイマ周期データレジスタ              | TCDR         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A16h | MTUB          | タイマデッドタイムデータレジスタ          | TDDR         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A18h | MTU9          | タイマジェネラルレジスタA             | TGRA         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A1Ah | MTU9          | タイマジェネラルレジスタB             | TGRB         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A1Ch | MTU10         | タイマジェネラルレジスタA             | TGRA         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A1Eh | MTU10         | タイマジェネラルレジスタB             | TGRB         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A20h | MTUB          | タイマサブカウンタ                 | TCNTS        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A22h | MTUB          | タイマ周期パッファレジスタ             | TCBR         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A24h | MTU9          | タイマジェネラルレジスタC             | TGRC         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A26h | MTU9          | タイマジェネラルレジスタD             | TGRD         | 16   | 16          | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (28 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                     | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|---------------------------|--------------|------|-------------|-----------------|
| 0008 8A28h | MTU10         | タイマジェネラルレジスタC             | TGRC         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A2Ah | MTU10         | タイマジェネラルレジスタD             | TGRD         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8A2Ch | MTU9          | タイマステータスレジスタ              | TSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A2Dh | MTU10         | タイマステータスレジスタ              | TSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A30h | MTUB          | タイマ割り込み間引き設定レジスタ          | TITCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A31h | MTUB          | タイマ割り込み間引き回数カウンタ          | TITCNT       | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8A32h | MTUB          | タイマバッファ転送設定レジスタ           | TBTER        | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8A34h | MTUB          | タイマデッドタイムイネーブルレジスタ        | TDER         | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8A36h | MTUB          | タイマアウトプットレベルバッファレジスタ      | TOLBR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A38h | MTU9          | タイマバッファ動作転送モードレジスタ        | ТВТМ         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A39h | MTU10         | タイマバッファ動作転送モードレジスタ        | ТВТМ         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8A40h | MTU10         | タイマA/D変換開始要求コントロールレジスタ    | TADCR        | 16   | 16          | 2~3PCLk<br>(注8) |
| 0008 8A44h | MTU10         | タイマA/D変換開始要求周期設定レジスタA     | TADCORA      | 16   | 16          | 2~3PCLk<br>(注8) |
| 0008 8A46h | MTU10         | タイマA/D変換開始要求周期設定レジスタB     | TADCORB      | 16   | 16          | 2~3PCLh<br>(注8) |
| 0008 8A48h | MTU10         | タイマA/D変換開始要求周期設定バッファレジスタA | TADCOBRA     | 16   | 16          | 2~3PCLk<br>(注8) |
| 0008 8A4Ah | MTU10         | タイマA/D変換開始要求周期設定バッファレジスタB | TADCOBRB     | 16   | 16          | 2~3PCLk<br>(注8) |
| 0008 8A60h | MTUB          | タイマ波形コントロールレジスタ           | TWCR         | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8A80h | MTUB          | タイマスタートレジスタ               | TSTR         | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8A81h | MTUB          | タイマシンクロレジスタ               | TSYR         | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8A84h | MTUB          | タイマリードライトイネーブルレジスタ        | TRWER        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8B00h | MTU6          | タイマコントロールレジスタ             | TCR          | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8B01h | MTU6          | タイマモードレジスタ                | TMDR         | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8B02h | MTU6          | タイマI/OコントロールレジスタH         | TIORH        | 8    | 8           | 2~3PCLM<br>(注8) |
| 0008 8B03h | MTU6          | タイマI/OコントロールレジスタL         | TIORL        | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 8B04h | MTU6          | タイマインタラプトイネーブルレジスタ        | TIER         | 8    | 8           | 2~3PCLh<br>(注8) |
| 0008 8B05h | MTU6          | タイマステータスレジスタ              | TSR          | 8    | 8           | 2~3PCLh<br>(注8) |
| 0008 8B06h | MTU6          | タイマカウンタ                   | TCNT         | 16   | 16          | 2~3PCLM<br>(注8) |
| 0008 8B08h | MTU6          | タイマジェネラルレジスタA             | TGRA         | 16   | 16          | 2~3PCLk<br>(注8) |
| 0008 8B0Ah | MTU6          | タイマジェネラルレジスタB             | TGRB         | 16   | 16          | 2~3PCLh<br>(注8) |
| 0008 8B0Ch | MTU6          | タイマジェネラルレジスタC             | TGRC         | 16   | 16          | 2~3PCLk<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (29 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                   | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|-------------------------|--------------|------|-------------|-----------------|
| 0008 8B0Eh | MTU6          | タイマジェネラルレジスタD           | TGRD         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8B20h | MTU6          | タイマジェネラルレジスタE           | TGRE         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8B22h | MTU6          | タイマジェネラルレジスタF           | TGRF         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8B24h | MTU6          | タイマインタラプトイネーブルレジスタ2     | TIER2        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8B26h | MTU6          | タイマバッファ動作転送モードレジスタ      | ТВТМ         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8B80h | MTU7          | タイマコントロールレジスタ           | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8B81h | MTU7          | タイマモードレジスタ              | TMDR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8B82h | MTU7          | タイマI/Oコントロールレジスタ        | TIOR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8B84h | MTU7          | タイマインタラプトイネーブルレジスタ      | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8B85h | MTU7          | タイマステータスレジスタ            | TSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8B86h | MTU7          | タイマカウンタ                 | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8B88h | MTU7          | タイマジェネラルレジスタA           | TGRA         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8B8Ah | MTU7          | タイマジェネラルレジスタB           | TGRB         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8B90h | MTU7          | タイマインプットキャプチャコントロールレジスタ | TICCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8C00h | MTU8          | タイマコントロールレジスタ           | TCR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8C01h | MTU8          | タイマモードレジスタ              | TMDR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8C02h | MTU8          | タイマI/Oコントロールレジスタ        | TIOR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8C04h | MTU8          | タイマインタラプトイネーブルレジスタ      | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8C05h | MTU8          | タイマステータスレジスタ            | TSR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8C06h | MTU8          | タイマカウンタ                 | TCNT         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8C08h | MTU8          | タイマジェネラルレジスタA           | TGRA         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8C0Ah | MTU8          | タイマジェネラルレジスタB           | TGRB         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8C80h | MTU11         | タイマカウンタU                | TCNTU        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8C82h | MTU11         | タイマジェネラルレジスタリ           | TGRU         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8C84h | MTU11         | タイマコントロールレジスタU          | TCRU         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8C86h | MTU11         | タイマI/OコントロールレジスタU       | TIORU        | 8    | 8           | 2~3PCLM<br>(注8) |
| 0008 8C90h | MTU11         | タイマカウンタV                | TCNTV        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8C92h | MTU11         | タイマジェネラルレジスタV           | TGRV         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8C94h | MTU11         | タイマコントロールレジスタV          | TCRV         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8C96h | MTU11         | タイマI/Oコントロールレジスタ V      | TIORV        | 8    | 8           | 2~3PCLK         |

表 4.1 I/O レジスタアドレス一覧 (30 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名              | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|--------------------|--------------|------|-------------|-----------------|
| 0008 8CA0h | MTU11         | タイマカウンタW           | TCNTW        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8CA2h | MTU11         | タイマジェネラルレジスタW      | TGRW         | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 8CA4h | MTU11         | タイマコントロールレジスタW     | TCRW         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8CA6h | MTU11         | タイマI/OコントロールレジスタW  | TIORW        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8CB2h | MTU11         | タイマインタラプトイネーブルレジスタ | TIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8CB4h | MTU11         | タイマスタートレジスタ        | TSTR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 8CB6h | MTU11         | タイマコンペアマッチクリアレジスタ  | TCNTCMPCLR   | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 9000h | S12AD         | A/Dコントロールレジスタ      | ADCSR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 9004h | S12AD         | A/Dチャネル選択レジスタ      | ADANS        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 9008h | S12AD         | A/D変換値加算モード選択レジスタ  | ADADS        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 900Ch | S12AD         | A/D変換値加算回数選択レジスタ   | ADADC        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 900Eh | S12AD         | A/Dコントロール拡張レジスタ    | ADCER        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 9010h | S12AD         | A/D開始トリガ選択レジスタ     | ADSTRGR      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 9020h | S12AD         | A/Dデータレジスタ 0       | ADDR0        | 16   | 16          | 2~3PCLk<br>(注8) |
| 0008 9022h | S12AD         | A/Dデータレジスタ1        | ADDR1        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 9024h | S12AD         | A/Dデータレジスタ2        | ADDR2        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 9026h | S12AD         | A/Dデータレジスタ3        | ADDR3        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 9028h | S12AD         | A/Dデータレジスタ4        | ADDR4        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 902Ah | S12AD         | A/Dデータレジスタ5        | ADDR5        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 902Ch | S12AD         | A/Dデータレジスタ6        | ADDR6        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 902Eh | S12AD         | A/D データレジスタ7       | ADDR7        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 C000h | PORT0         | データディレクションレジスタ     | DDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C001h | PORT1         | データディレクションレジスタ     | DDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C002h | PORT2         | データディレクションレジスタ     | DDR          | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C003h | PORT3         | データディレクションレジスタ     | DDR          | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 C004h | PORT4         | データディレクションレジスタ     | DDR          | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 C005h | PORT5         | データディレクションレジスタ     | DDR          | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 C006h | PORT6         | データディレクションレジスタ     | DDR (注6、注7)  | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 C007h | PORT7         | データディレクションレジスタ     | DDR (注6、注7)  | 8    | 8           | 2~3PCLk         |
| 0008 C008h | PORT8         | データディレクションレジスタ     | DDR (注6、注7)  | 8    | 8           | (注8)<br>2~3PCLK |

表 4.1 I/O レジスタアドレス一覧 (31 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名          | レジスタ<br>シンボル       | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|----------------|--------------------|------|-------------|-----------------|
| 0008 C009h | PORT9         | データディレクションレジスタ | DDR (注6、注7)        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C00Ah | PORTA         | データディレクションレジスタ | DDR                | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C00Bh | PORTB         | データディレクションレジスタ | DDR                | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C00Ch | PORTC         | データディレクションレジスタ | DDR                | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C00Dh | PORTD         | データディレクションレジスタ | DDR                | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C00Eh | PORTE         | データディレクションレジスタ | DDR (注7)           | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C00Fh | PORTF         | データディレクションレジスタ | DDR<br>(注5、注6、注7)  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C010h | PORTG         | データディレクションレジスタ | DDR<br>(注5、注6、注7)  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C020h | PORT0         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C021h | PORT1         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C022h | PORT2         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C023h | PORT3         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C024h | PORT4         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C025h | PORT5         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C026h | PORT6         | データレジスタ        | DR (注6、注7)         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C027h | PORT7         | データレジスタ        | DR (注6、注7)         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C028h | PORT8         | データレジスタ        | DR (注6、注7)         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C029h | PORT9         | データレジスタ        | DR (注6、注7)         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C02Ah | PORTA         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C02Bh | PORTB         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C02Ch | PORTC         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C02Dh | PORTD         | データレジスタ        | DR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C02Eh | PORTE         | データレジスタ        | DR <sup>(注7)</sup> | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C02Fh | PORTF         | データレジスタ        | DR (注5、注6、注        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C030h | PORTG         | データレジスタ        | DR (注5、注6、注        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C040h | PORT0         | ポートレジスタ        | PORT               | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C041h | PORT1         | ポートレジスタ        | PORT               | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C042h | PORT2         | ポートレジスタ        | PORT               | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C043h | PORT3         | ポートレジスタ        | PORT               | 8    | 8           | 2~3PCLK         |
| 0008 C044h | PORT4         | ポートレジスタ        | PORT               | 8    | 8           | (注8)<br>2~3PCLK |

表 4.1 I/O レジスタアドレス一覧 (32 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名              | レジスタ<br>シンボル         | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|--------------------|----------------------|------|-------------|-----------------|
| 0008 C045h | PORT5         | ポートレジスタ            | PORT                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C046h | PORT6         | ポートレジスタ            | PORT<br>(注6、注7))     | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C047h | PORT7         | ポートレジスタ            | PORT<br>(注6、注7)      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C048h | PORT8         | ポートレジスタ            | PORT<br>(注6、注7)      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C049h | PORT9         | ポートレジスタ            | PORT<br>(注6、注7)      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C04Ah | PORTA         | ポートレジスタ            | PORT                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C04Bh | PORTB         | ポートレジスタ            | PORT                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C04Ch | PORTC         | ポートレジスタ            | PORT                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C04Dh | PORTD         | ポートレジスタ            | PORT                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C04Eh | PORTE         | ポートレジスタ            | PORT <sup>(注7)</sup> | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C04Fh | PORTF         | ポートレジスタ            | PORT<br>(注5、注6、注7)   | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C050h | PORTG         | ポートレジスタ            | PORT<br>(注5、注6、注7)   | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C060h | PORT0         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C061h | PORT1         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C062h | PORT2         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C063h | PORT3         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C064h | PORT4         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C065h | PORT5         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C066h | PORT6         | 入力バッファコントロールレジスタ   | ICR<br>(注6、注7)       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C067h | PORT7         | 入力バッファコントロールレジスタ   | ICR<br>(注6、注7)       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C068h | PORT8         | 入力バッファコントロールレジスタ   | ICR<br>(注6、注7)       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C069h | PORT9         | 入力バッファコントロールレジスタ   | ICR<br>(注6、注7)       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C06Ah | PORTA         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C06Bh | PORTB         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C06Ch | PORTC         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C06Dh | PORTD         | 入力バッファコントロールレジスタ   | ICR                  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C06Eh | PORTE         | 入力バッファコントロールレジスタ   | ICR <sup>(注7)</sup>  | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C06Fh | PORTF         | 入力バッファコントロールレジスタ   | ICR<br>(注5、注6、注7)    | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C070h | PORTG         | 入力バッファコントロールレジスタ   | ICR<br>(注5、注6、注7)    | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C080h | PORT0         | オープンドレインコントロールレジスタ | ODR                  | 8    | 8           | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (33 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名              | レジスタ<br>シンボル        | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|--------------------|---------------------|------|-------------|-----------------|
| 0008 C081h | PORT1         | オープンドレインコントロールレジスタ | ODR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C082h | PORT2         | オープンドレインコントロールレジスタ | ODR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C083h | PORT3         | オープンドレインコントロールレジスタ | ODR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C08Ch | PORTC         | オープンドレインコントロールレジスタ | ODR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C0C9h | PORT9         | プルアップ抵抗コントロールレジスタ  | PCR<br>(注6、注7)      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C0CAh | PORTA         | プルアップ抵抗コントロールレジスタ  | PCR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C0CBh | PORTB         | プルアップ抵抗コントロールレジスタ  | PCR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C0CCh | PORTC         | プルアップ抵抗コントロールレジスタ  | PCR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C0CDh | PORTD         | プルアップ抵抗コントロールレジスタ  | PCR                 | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C0CEh | PORTE         | プルアップ抵抗コントロールレジスタ  | PCR <sup>(注7)</sup> | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C0D0h | PORTG         | プルアップ抵抗コントロールレジスタ  | PCR<br>(注5、注6、注7)   | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C100h | IOPORT        | ポートファンクションレジスタ0    | PF0CSE              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C101h | IOPORT        | ポートファンクションレジスタ1    | PF1CSS<br>(注6、注7)   | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 C102h | IOPORT        | ポートファンクションレジスタ2    | PF2CSS<br>(注6、注7)   | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 C103h | IOPORT        | ポートファンクションレジスタ3    | PF3BUS              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C104h | IOPORT        | ポートファンクションレジスタ4    | PF4BUS              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C105h | IOPORT        | ポートファンクションレジスタ5    | PF5BUS              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C106h | IOPORT        | ポートファンクションレジスタ 6   | PF6BUS              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C107h | IOPORT        | ポートファンクションレジスタ7    | PF7DMA              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C108h | IOPORT        | ポートファンクションレジスタ8    | PF8IRQ              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C109h | IOPORT        | ポートファンクションレジスタ9    | PF9IRQ              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C10Ah | IOPORT        | ポートファンクションレジスタA    | PFAADC              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C10Bh | IOPORT        | ポートファンクションレジスタB    | PFBTMR              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C10Ch | IOPORT        | ポートファンクションレジスタC    | PFCMTU              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C10Dh | IOPORT        | ポートファンクションレジスタD    | PFDMTU              | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 C10Eh | IOPORT        | ポートファンクションレジスタE    | PFENET              | 8    | 8           | 2~3PCLk<br>(注8) |
| 0008 C10Fh | IOPORT        | ポートファンクションレジスタF    | PFFSCI              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C110h | IOPORT        | ポートファンクションレジスタ G   | PFGSPI              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C111h | IOPORT        | ポートファンクションレジスタH    | PFHSPI              | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C113h | IOPORT        | ポートファンクションレジスタJ    | PFJCAN              | 8    | 8           | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (34 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                    | レジスタ<br>シンボル      | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|--------------------------|-------------------|------|-------------|-----------------|
| 0008 C114h | IOPORT        | ポートファンクションレジスタK          | PFKUSB            | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C115h | IOPORT        | ポートファンクションレジスタL          | PFLUSB<br>(注6、注7) | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C116h | IOPORT        | ポートファンクションレジスタM          | PFMPOE<br>(注7)    | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C117h | IOPORT        | ポートファンクションレジスタN          | PFNPOE<br>(注7)    | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C280h | SYSTEM        | ディープスタンバイコントロールレジスタ      | DPSBYCR           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C281h | SYSTEM        | ディープスタンバイウェイトコントロールレジスタ  | DPSWCR            | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C282h | SYSTEM        | ディープスタンバイインタラプトイネーブルレジスタ | DPSIER            | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C283h | SYSTEM        | ディープスタンバイインタラプトフラグレジスタ   | DPSIFR            | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C284h | SYSTEM        | ディープスタンバイインタラプトエッジレジスタ   | DPSIEGR           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C285h | SYSTEM        | リセットステータスレジスタ            | RSTSR             | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C289h | FLASH         | フラッシュライトイレースプロテクトレジスタ    | FWEPROR           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C28Ah | SYSTEM        | サブクロック発振器コントロールレジスタ      | SUBOSCCR          | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C28Ch | SYSTEM        | 低電圧検出コントロール用キーコードレジスタ    | LVDKEYR           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C28Dh | SYSTEM        | 低電圧検出コントロールレジスタ          | LVDCR             | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C290h | SYSTEM        | ディープスタンバイバックアップレジスタ 0    | DPSBKR0           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C291h | SYSTEM        | ディープスタンバイバックアップレジスタ1     | DPSBKR1           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C292h | SYSTEM        | ディープスタンバイバックアップレジスタ2     | DPSBKR2           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C293h | SYSTEM        | ディープスタンバイバックアップレジスタ3     | DPSBKR3           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C294h | SYSTEM        | ディープスタンバイバックアップレジスタ4     | DPSBKR4           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C295h | SYSTEM        | ディープスタンバイバックアップレジスタ5     | DPSBKR5           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C296h | SYSTEM        | ディープスタンバイバックアップレジスタ6     | DPSBKR6           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C297h | SYSTEM        | ディープスタンバイバックアップレジスタ7     | DPSBKR7           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C298h | SYSTEM        | ディープスタンバイバックアップレジスタ8     | DPSBKR8           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C299h | SYSTEM        | ディープスタンバイバックアップレジスタ9     | DPSBKR9           | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C29Ah | SYSTEM        | ディープスタンバイバックアップレジスタ10    | DPSBKR10          | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C29Bh | SYSTEM        | ディープスタンバイバックアップレジスタ11    | DPSBKR11          | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C29Ch | SYSTEM        | ディープスタンバイバックアップレジスタ12    | DPSBKR12          | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C29Dh | SYSTEM        | ディープスタンバイバックアップレジスタ13    | DPSBKR13          | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C29Eh | SYSTEM        | ディープスタンバイバックアップレジスタ14    | DPSBKR14          | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C29Fh | SYSTEM        | ディープスタンバイバックアップレジスタ 15   | DPSBKR15          | 8    | 8           | 4~5PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (35 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                  | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|------------------------|--------------|------|-------------|-----------------|
| 0008 C2A0h | SYSTEM        | ディープスタンバイバックアップレジスタ 16 | DPSBKR16     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2A1h | SYSTEM        | ディープスタンバイバックアップレジスタ 17 | DPSBKR17     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2A2h | SYSTEM        | ディープスタンバイバックアップレジスタ18  | DPSBKR18     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2A3h | SYSTEM        | ディープスタンバイバックアップレジスタ 19 | DPSBKR19     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2A4h | SYSTEM        | ディープスタンバイバックアップレジスタ 20 | DPSBKR20     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2A5h | SYSTEM        | ディープスタンバイバックアップレジスタ 21 | DPSBKR21     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2A6h | SYSTEM        | ディープスタンバイバックアップレジスタ 22 | DPSBKR22     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2A7h | SYSTEM        | ディープスタンバイバックアップレジスタ 23 | DPSBKR23     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2A8h | SYSTEM        | ディープスタンバイバックアップレジスタ 24 | DPSBKR24     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2A9h | SYSTEM        | ディープスタンバイバックアップレジスタ 25 | DPSBKR25     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2AAh | SYSTEM        | ディープスタンバイバックアップレジスタ 26 | DPSBKR26     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2ABh | SYSTEM        | ディープスタンバイバックアップレジスタ 27 | DPSBKR27     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2ACh | SYSTEM        | ディープスタンバイバックアップレジスタ 28 | DPSBKR28     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2ADh | SYSTEM        | ディープスタンバイバックアップレジスタ 29 | DPSBKR29     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2AEh | SYSTEM        | ディープスタンバイバックアップレジスタ30  | DPSBKR30     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C2AFh | SYSTEM        | ディープスタンバイバックアップレジスタ 31 | DPSBKR31     | 8    | 8           | 4~5PCLK<br>(注8) |
| 0008 C400h | RTC           | 64Hzカウンタ               | R64CNT       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C402h | RTC           | かカウンタ                  | RSECCNT      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C404h | RTC           | 分カウンタ                  | RMINCNT      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C406h | RTC           |                        | RHRCNT       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C408h | RTC           | 曜日カウンタ                 | RWKCNT       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C40Ah | RTC           | 日カウンタ                  | RDAYCNT      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C40Ch | RTC           | 月カウンタ                  | RMONCNT      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C40Eh | RTC           | 年カウンタ                  | RYRCNT       | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 C410h | RTC           | 秒アラームレジスタ              | RSECAR       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C412h | RTC           | 分アラームレジスタ              | RMINAR       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C414h | RTC           | 時アラームレジスタ              | RHRAR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C416h | RTC           | 曜日アラームレジスタ             | RWKAR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C418h | RTC           | 日アラームレジスタ              | RDAYAR       | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C41Ah | RTC           | 月アラームレジスタ              | RMONAR       | 8    | 8           | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (36 / 43)

| アドレス                       | モジュール<br>シンボル | レジスタ名                   | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|----------------------------|---------------|-------------------------|--------------|------|-------------|-----------------|
| 0008 C41Ch                 | RTC           | 年アラームレジスタ               | RYRAR        | 16   | 16          | 2~3PCLK<br>(注8) |
| 0008 C41Eh                 | RTC           | 年アラームイネーブルレジスタ          | RYRAREN      | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C422h                 | RTC           | RTCコントロールレジスタ1          | RCR1         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0008 C424h                 | RTC           | RTCコントロールレジスタ2          | RCR2         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 0200h ~<br>0009 03FFh | CAN0          | メールボックスレジスタ0~31         | MB0 ~ 31     | 128  | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0400h                 | CAN0          | マスクレジスタ0                | MKR0         | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0404h                 | CAN0          | マスクレジスタ1                | MKR1         | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0408h                 | CAN0          | マスクレジスタ2                | MKR2         | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 040Ch                 | CAN0          | マスクレジスタ3                | MKR3         | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0410h                 | CAN0          | マスクレジスタ4                | MKR4         | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0414h                 | CAN0          | マスクレジスタ5                | MKR5         | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0418h                 | CAN0          | マスクレジスタ6                | MKR6         | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 041Ch                 | CAN0          | マスクレジスタ7                | MKR7         | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0420h                 | CAN0          | FIFO受信ID比較レジスタ 0        | FIDCR0       | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0424h                 | CAN0          | FIFO受信ID比較レジスタ1         | FIDCR1       | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0428h                 | CAN0          | マスク無効レジスタ               | MKIVLR       | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 042Ch                 | CAN0          | メールボックス割り込み許可レジスタ       | MIER         | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0820h ~<br>0009 083Fh | CAN0          | メッセージ制御レジスタ 0~31        | MCTL0~31     | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 0840h                 | CAN0          | 制御レジスタ                  | CTLR         | 16   | 8、16        | 2~3PCLK<br>(注8) |
| 0009 0842h                 | CAN0          | ステータスレジスタ               | STR          | 16   | 8、16        | 2~3PCLK<br>(注8) |
| 0009 0844h                 | CAN0          | ビットコンフィグレーションレジスタ       | BCR          | 32   | 8、16、<br>32 | 2~3PCLK<br>(注8) |
| 0009 0848h                 | CAN0          | 受信FIFO制御レジスタ            | RFCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 0849h                 | CAN0          | 受信FIFOポインタ制御レジスタ        | RFPCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 084Ah                 | CAN0          | 送信FIFO制御レジスタ            | TFCR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 084Bh                 | CAN0          | 送信FIFOポインタ制御レジスタ        | TFPCR        | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 084Ch                 | CAN0          | エラー割り込み許可レジスタ           | EIER         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 084Dh                 | CAN0          | エラー割り込み要因判定レジスタ         | EIFR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 084Eh                 | CAN0          | 受信エラーカウントレジスタ           | RECR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 084Fh                 | CAN0          | 送信エラーカウントレジスタ           | TECR         | 8    | 8           | 2~3PCLK<br>(注8) |
| 0009 0850h                 | CAN0          | <u></u><br>エラーコード格納レジスタ | ECSR         | 8    | 8           | 2~3PCLK<br>(注8) |

表 4.1 I/O レジスタアドレス一覧 (37 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                         | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数              |
|------------|---------------|-------------------------------|--------------|------|-------------|----------------------------|
| 0009 0851h | CAN0          | チャネルサーチサポートレジスタ               | CSSR         | 8    | 8           | 2~3PCLK<br>(注8)            |
| 0009 0852h | CAN0          | メールボックスサーチステータスレジスタ           | MSSR         | 8    | 8           | 2~3PCLK<br>(注8)            |
| 0009 0853h | CAN0          | メールボックスサーチモードレジスタ             | MSMR         | 8    | 8           | 2~3PCLK<br>(注8)            |
| 0009 0854h | CAN0          | タイムスタンプレジスタ                   | TSR          | 16   | 8、16        | 2~3PCLK<br>(注8)            |
| 0009 0856h | CAN0          | アクセプタンスフィルタサポートレジスタ           | AFSR         | 16   | 8、16        | 2~3PCLK<br>(注8)            |
| 0009 0858h | CAN0          | テスト制御レジスタ                     | TCR          | 8    | 8           | 2~3PCLK<br>(注8)            |
| 000A 0000h | USB0          | システムコンフィギュレーションコントロールレジス<br>タ | SYSCFG       | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 0004h | USB0          | システムコンフィギュレーションステータスレジスタ0     | SYSSTS0      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0008h | USB0          | デバイスステートコントロールレジスタ 0          | DVSTCTR0     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0014h | USB0          | CFIFOポートレジスタ                  | CFIFO        | 16   | 8、16        | 3~4PCLK<br>(注8)            |
| 000A 0018h | USB0          | D0FIFOポートレジスタ                 | D0FIFO       | 16   | 8、16        | 3~4PCLK<br>(注8)            |
| 000A 001Ch | USB0          | D1FIFOポートレジスタ                 | D1FIFO       | 16   | 8、16        | 3~4PCLK<br>(注8)            |
| 000A 0020h | USB0          | CFIFOポート選択レジスタ                | CFIFOSEL     | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 0022h | USB0          | CFIFOポートコントロールレジスタ            | CFIFOCTR     | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 0028h | USB0          | D0FIFOポート選択レジスタ               | D0FIFOSEL    | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 002Ah | USB0          | D0FIFOポートコントロールレジスタ           | D0FIFOCTR    | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 002Ch | USB0          | D1FIFOポート選択レジスタ               | D1FIFOSEL    | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 002Eh | USB0          | D1FIFOポートコントロールレジスタ           | D1FIFOCTR    | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 0030h | USB0          | 割り込み許可レジスタ0                   | INTENB0      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0032h | USB0          | 割り込み許可レジスタ1                   | INTENB1      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0036h | USB0          | BRDY割り込み許可レジスタ                | BRDYENB      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0038h | USB0          | NRDY割り込み許可レジスタ                | NRDYENB      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 003Ah | USB0          | BEMP割り込み許可レジスタ                | BEMPENB      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 003Ch | USB0          | SOF出力コンフィグレーションレジスタ           | SOFCFG       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0040h | USB0          | 割り込みステータスレジスタ0                | INTSTS0      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0042h | USB0          | 割り込みステータスレジスタ1                | INTSTS1      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0046h | USB0          | BRDY割り込みステータスレジスタ             | BRDYSTS      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0048h | USB0          | NRDY割り込みステータスレジスタ             | NRDYSTS      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 004Ah | USB0          | BEMP割り込みステータスレジスタ             | BEMPSTS      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 004Ch | USB0          | フレームナンバーレジスタ                  | FRMNUM       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |

表 4.1 I/O レジスタアドレス一覧 (38 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                     | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数              |
|------------|---------------|---------------------------|--------------|------|-------------|----------------------------|
| 000A 004Eh | USB0          | デバイスステート切り替えレジスタ          | DVCHGR       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0050h | USB0          | USBアドレスレジスタ               | USBADDR      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0054h | USB0          | USBリクエストタイプレジスタ           | USBREQ       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0056h | USB0          | USBリクエストバリューレジスタ          | USBVAL       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0058h | USB0          | USBリクエストインデックスレジスタ        | USBINDX      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 005Ah | USB0          | USBリクエストレングスレジスタ          | USBLENG      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 005Ch | USB0          | DCPコンフィギュレーションレジスタ        | DCPCFG       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 005Eh | USB0          | DCPマックスパケットサイズレジスタ        | DCPMAXP      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0060h | USB0          | DCPコントロールレジスタ             | DCPCTR       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0064h | USB0          | パイプウィンドウ選択レジスタ            | PIPESEL      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0068h | USB0          | パイプコンフィギュレーションレジスタ        | PIPECFG      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 006Ch | USB0          | パイプマックスパケットサイズレジスタ        | PIPEMAXP     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 006Eh | USB0          | パイプ周期制御レジスタ               | PIPEPERI     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0070h | USB0          | パイプ1コントロールレジスタ            | PIPE1CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0072h | USB0          | パイプ2コントロールレジスタ            | PIPE2CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0074h | USB0          | パイプ3コントロールレジスタ            | PIPE3CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0076h | USB0          | パイプ4コントロールレジスタ            | PIPE4CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0078h | USB0          | パイプ5コントロールレジスタ            | PIPE5CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 007Ah | USB0          | パイプ6コントロールレジスタ            | PIPE6CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 007Ch | USB0          | パイプ7コントロールレジスタ            | PIPE7CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 007Eh | USB0          | パイプ8コントロールレジスタ            | PIPE8CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0080h | USB0          | パイプ9コントロールレジスタ            | PIPE9CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0090h | USB0          | パイプ1トランザクションカウンタイネーブルレジスタ | PIPE1TRE     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0092h | USB0          | パイプ1トランザクションカウンタレジスタ      | PIPE1TRN     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0094h | USB0          | パイプ2トランザクションカウンタイネーブルレジスタ | PIPE2TRE     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0096h | USB0          | パイプ2トランザクションカウンタレジスタ      | PIPE2TRN     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0098h | USB0          | パイプ3トランザクションカウンタイネーブルレジスタ | PIPE3TRE     | 16   | 16          | 9PCLK以上<br>(注9)            |
| 000A 009Ah | USB0          | パイプ3トランザクションカウンタレジスタ      | PIPE3TRN     | 16   | 16          | 9PCLK以上<br>(注9)            |
| 000A 009Ch | USB0          | パイプ4トランザクションカウンタイネーブルレジスタ | PIPE4TRE     | 16   | 16          | 9PCLK以上                    |
| 000A 009Eh | USB0          | パイプ4トランザクションカウンタレジスタ      | PIPE4TRN     | 16   | 16          | (注9)<br>9PCLK以上<br>(注9)    |

表 4.1 I/O レジスタアドレス一覧 (39 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                                 | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数              |
|------------|---------------|---------------------------------------|--------------|------|-------------|----------------------------|
| 000A 00A0h | USB0          | パイプ5トランザクションカウンタイネーブルレジスタ             | PIPE5TRE     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 00A2h | USB0          | パイプ5トランザクションカウンタレジスタ                  | PIPE5TRN     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 00D0h | USB0          | デバイスアドレス0コンフィグレーションレジスタ               | DEVADD0      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 00D2h | USB0          | デバイスアドレス1コンフィグレーションレジスタ               | DEVADD1      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 00D4h | USB0          | デバイスアドレス2コンフィグレーションレジスタ               | DEVADD2      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 00D6h | USB0          | デバイスアドレス3コンフィグレーションレジスタ               | DEVADD3      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 00D8h | USB0          | デバイスアドレス4コンフィグレーションレジスタ               | DEVADD4      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 00DAh | USB0          | デバイスアドレス5コンフィグレーションレジスタ               | DEVADD5      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0200h | USB1          | <br>  システムコンフィギュレーションコントロールレジス<br>  タ | SYSCFG       | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 0204h | USB1          | システムコンフィギュレーションステータスレジスタ0             | SYSSTS0      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0208h | USB1          | デバイスステートコントロールレジスタ0                   | DVSTCTR0     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0214h | USB1          | CFIFOポートレジスタ                          | CFIFO        | 16   | 8、16        | 3~4PCLK<br>(注8)            |
| 000A 0218h | USB1          | D0FIFOポートレジスタ                         | D0FIFO       | 16   | 8、16        | 3~4PCLK<br>(注8)            |
| 000A 021Ch | USB1          | D1FIFOポートレジスタ                         | D1FIFO       | 16   | 8、16        | 3~4PCLK<br>(注8)            |
| 000A 0220h | USB1          | CFIFOポート選択レジスタ                        | CFIFOSEL     | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 0222h | USB1          | CFIFOポートコントロールレジスタ                    | CFIFOCTR     | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 0228h | USB1          | D0FIFOポート選択レジスタ                       | D0FIFOSEL    | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 022Ah | USB1          | D0FIFOポートコントロールレジスタ                   | D0FIFOCTR    | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 022Ch | USB1          | D1FIFOポート選択レジスタ                       | D1FIFOSEL    | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 022Eh | USB1          | D1FIFOポートコントロールレジスタ                   | D1FIFOCTR    | 16   | 16          | 3~4PCLK<br>(注8)            |
| 000A 0230h | USB1          | 割り込み許可レジスタ0                           | INTENB0      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0232h | USB1          | 割り込み許可レジスタ1                           | INTENB1      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0236h | USB1          | BRDY割り込み許可レジスタ                        | BRDYENB      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0238h | USB1          | NRDY割り込み許可レジスタ                        | NRDYENB      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 023Ah | USB1          | BEMP割り込み許可レジスタ                        | BEMPENB      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 023Ch | USB1          | SOF出力コンフィグレーションレジスタ                   | SOFCFG       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0240h | USB1          | 割り込みステータスレジスタ0                        | INTSTS0      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0242h | USB1          | 割り込みステータスレジスタ1                        | INTSTS1      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0246h | USB1          | BRDY割り込みステータスレジスタ                     | BRDYSTS      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0248h | USB1          | NRDY割り込みステータスレジスタ                     | NRDYSTS      | 16   | 16          | 9PCLK以上<br>(注9)            |

表 4.1 I/O レジスタアドレス一覧 (40 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                     | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数              |
|------------|---------------|---------------------------|--------------|------|-------------|----------------------------|
| 000A 024Ah | USB1          | BEMP割り込みステータスレジスタ         | BEMPSTS      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 024Ch | USB1          | フレームナンバーレジスタ              | FRMNUM       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 024Eh | USB1          | デバイスステート切り替えレジスタ          | DVCHGR       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0250h | USB1          | USBアドレスレジスタ               | USBADDR      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0254h | USB1          | USBリクエストタイプレジスタ           | USBREQ       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0256h | USB1          | USBリクエストバリューレジスタ          | USBVAL       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0258h | USB1          | USBリクエストインデックスレジスタ        | USBINDX      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 025Ah | USB1          | USBリクエストレングスレジスタ          | USBLENG      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 025Ch | USB1          | DCPコンフィギュレーションレジスタ        | DCPCFG       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 025Eh | USB1          | DCPマックスパケットサイズレジスタ        | DCPMAXP      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0260h | USB1          | DCPコントロールレジスタ             | DCPCTR       | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0264h | USB1          | パイプウィンドウ選択レジスタ            | PIPESEL      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0268h | USB1          | パイプコンフィギュレーションレジスタ        | PIPECFG      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 026Ch | USB1          | パイプマックスパケットサイズレジスタ        | PIPEMAXP     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 026Eh | USB1          | パイプ周期制御レジスタ               | PIPEPERI     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0270h | USB1          | パイプ1コントロールレジスタ            | PIPE1CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0272h | USB1          | パイプ2コントロールレジスタ            | PIPE2CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0274h | USB1          | パイプ3コントロールレジスタ            | PIPE3CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0276h | USB1          | パイプ4コントロールレジスタ            | PIPE4CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0278h | USB1          | パイプ5コントロールレジスタ            | PIPE5CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 027Ah | USB1          | パイプ6コントロールレジスタ            | PIPE6CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 027Ch | USB1          | パイプ7コントロールレジスタ            | PIPE7CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 027Eh | USB1          | パイプ8コントロールレジスタ            | PIPE8CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0280h | USB1          | パイプ9コントロールレジスタ            | PIPE9CTR     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0290h | USB1          | パイプ1トランザクションカウンタイネーブルレジスタ | PIPE1TRE     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0292h | USB1          | パイプ1トランザクションカウンタレジスタ      | PIPE1TRN     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0294h | USB1          | パイプ2トランザクションカウンタイネーブルレジスタ | PIPE2TRE     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0296h | USB1          | パイプ2トランザクションカウンタレジスタ      | PIPE2TRN     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 0298h | USB1          | パイプ3トランザクションカウンタイネーブルレジスタ | PIPE3TRE     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 029Ah | USB1          | パイプ3トランザクションカウンタレジスタ      | PIPE3TRN     | 16   | 16          | 9PCLK以上<br>(注9)            |

表 4.1 I/O レジスタアドレス一覧 (41 / 43)

| アドレス        | モジュール<br>シンボル | レジスタ名                               | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数              |
|-------------|---------------|-------------------------------------|--------------|------|-------------|----------------------------|
| 000A 029Ch  | USB1          | パイプ4トランザクションカウンタイネーブルレジスタ           | PIPE4TRE     | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 029Eh  | USB1          | パイプ4トランザクションカウンタレジスタ                | PIPE4TRN     | 16   | 16          | 9PCLK以上<br>(注9)            |
| 000A 02A0h  | USB1          | パイプ5トランザクションカウンタイネーブルレジスタ           | PIPE5TRE     | 16   | 16          | 9PCLK以上<br>(注9)            |
| 000A 02A2h  | USB1          | パイプ5トランザクションカウンタレジスタ                | PIPE5TRN     | 16   | 16          | 9PCLK以上<br>(注9)            |
| 000A 02D0h  | USB1          | デバイスアドレス0コンフィグレーションレジスタ             | DEVADD0      | 16   | 16          | 9PCLK以上<br>(注9)            |
| 000A 02D2h  | USB1          | デバイスアドレス1コンフィグレーションレジスタ             | DEVADD1      | 16   | 16          | 9PCLK以上<br>(注9)            |
| 000A 02D4h  | USB1          | デバイスアドレス2コンフィグレーションレジスタ             | DEVADD2      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 02D6h  | USB1          | デバイスアドレス3コンフィグレーションレジスタ             | DEVADD3      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 02D8h  | USB1          | デバイスアドレス4コンフィグレーションレジスタ             | DEVADD4      | 16   | 16          | 9PCLK以上<br><sup>(注9)</sup> |
| 000A 02DAh  | USB1          | デバイスアドレス5コンフィグレーションレジスタ             | DEVADD5      | 16   | 16          | 9PCLK以上<br>(注9)            |
| 000A 0400h  | USB           | ディープスタンバイUSBトランシーバ制御/<br>端子モニタレジスタ  | DPUSR0R      | 32   | 32          | 1~2PCLh<br>(注8)            |
| 000A 0404h  | USB           | ディープスタンバイUSBサスペンド/<br>レジューム割り込みレジスタ | DPUSR1R      | 32   | 32          | 1~2PCLh<br>(注8)            |
| 000C 0000h  | EDMAC         | EDMACモードレジスタ                        | EDMR         | 32   | 32          | 4∼5ICLk                    |
| 000C 0008h  | EDMAC         | EDMAC送信要求レジスタ                       | EDTRR        | 32   | 32          | 4~5ICL                     |
| 000C 0010h  | EDMAC         | EDMAC受信要求レジスタ                       | EDRRR        | 32   | 32          | 4~5ICL                     |
| 000C 0018h  | EDMAC         |                                     | TDLAR        | 32   | 32          | 4 ~ 5ICL                   |
| 000C 0020h  | EDMAC         | 受信ディスクリプタリスト先頭アドレスレジスタ              | RDLAR        | 32   | 32          | 4 ~ 5ICL                   |
| 000C 0028h  | EDMAC         | ETHERC/EDMACステータスレジスタ               | EESR         | 32   | 32          | 4 ~ 5ICL                   |
| 000C 0030h  | EDMAC         | ETHERC/EDMACステータス割り込み許可レジスタ         | EESIPR       | 32   | 32          | 4~5ICL                     |
| 000C 0038h  | EDMAC         |                                     | TRSCER       | 32   | 32          | 4 ~ 5ICL                   |
| 000C 0040h  | EDMAC         | ミスドフレームカウンタレジスタ                     | RMFCR        | 32   | 32          | 4 ~ 5ICL                   |
| 000C 0048h  | EDMAC         | 送信FIFOしきい値指定レジスタ                    | TFTR         | 32   | 32          | 4 ~ 5ICL                   |
| 000C 0050h  | EDMAC         | FIFO容量指定レジスタ                        | FDR          | 32   | 32          | 4 ~ 5ICL                   |
| 000C 0058h  | EDMAC         | 受信方式制御レジスタ                          | RMCR         | 32   | 32          | 4 ~ 5ICL                   |
| 000C 0064h  | EDMAC         | 送信FIFOアンダランカウント                     | TFUCR        | 32   | 32          | 4~5ICL                     |
| 000C 0068h  | EDMAC         | 受信FIFOオーバフローカウント                    | RFOCR        | 32   | 32          | 4 ~ 5ICL                   |
| 000C 006Ch  | EDMAC         | 個別出力信号設定レジスタ                        | IOSR         | 32   | 32          | 4~5ICL                     |
| 000C 0070h  | EDMAC         | フロー制御開始FIFOしきい値設定レジスタ               | FCFTR        | 32   | 32          | 4~5ICL                     |
| 000C 0078h  | EDMAC         | 受信データパディング挿入設定レジスタ                  | RPADIR       | 32   | 32          | 4~5ICL                     |
| 000C 007Ch  | EDMAC         | 送信割り込み設定レジスタ                        | TRIMD        | 32   | 32          | 4 ~ 5ICL                   |
| 000C 00C8h  | EDMAC         | 受信バッファライトアドレスレジスタ                   | RBWAR        | 32   | 32          | 4~5ICL                     |
| 000C 00CCh  | EDMAC         | 受信ディスクリプタフェッチアドレスレジスタ               | RDFAR        | 32   | 32          | 4~5ICL                     |
| 000C 00D4h  | EDMAC         | 送信バッファリードアドレスレジスタ                   | TBRAR        | 32   | 32          | 4~5ICL                     |
| 000C 00D8h  | EDMAC         | 送信ディスクリプタフェッチアドレスレジスタ               | TDFAR        | 32   | 32          | 4~5ICL                     |
| 000C 0100h  | ETHERC        | ETHERCモードレジスタ                       | ECMR         | 32   | 32          | 4~5ICL                     |
| 000C 0108h  | ETHERC        | 受信フレーム長上限レジスタ                       | RFLR         | 32   | 32          | 4~5ICL                     |
| 000C 0100h  | ETHERC        | ETHERCステータスレジスタ                     | ECSR         | 32   | 32          | 4~5ICL                     |
| 000C 0118h  | ETHERC        | ETHERC割り込み許可レジスタ                    | ECSIPR       | 32   | 32          | 4~5ICLI                    |
| 000C 0110H  | ETHERC        | PHY部インタフェースレジスタ                     | PIR          | 32   | 32          | 4~5ICLF                    |
| 000C 0120H  | ETHERC        |                                     | PSR          | 32   | 32          | 4~5ICLI                    |
| 0000 012011 | LIILING       | PHY部ステータスレジスタ                       | . 51         | 52   | 52          | 4~3ICL                     |

表 4.1 I/O レジスタアドレス一覧 (42 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                           | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|---------------------------------|--------------|------|-------------|-----------------|
| 000C 0150h | ETHERC        | IPG設定レジスタ                       | IPGR         | 32   | 32          | 4∼5ICLK         |
| 000C 0154h | ETHERC        | 自動 PAUSE フレーム設定レジスタ             | APR          | 32   | 32          | 4∼5ICLK         |
| 000C 0158h | ETHERC        | 手動 PAUSE フレーム設定レジスタ             | MPR          | 32   | 32          | 4∼5ICLK         |
| 000C 0160h | ETHERC        | 受信PAUSEフレームカウンタ                 | RFCF         | 32   | 32          | 4∼5ICLK         |
| 000C 0164h | ETHERC        | 自動PAUSEフレーム再送回数設定レジスタ           | TPAUSER      | 32   | 32          | 4∼5ICLK         |
| 000C 0168h | ETHERC        | PAUSE フレーム再送回数カウンタ              | TPAUSECR     | 32   | 32          | 4∼5ICLK         |
| 000C 016Ch | ETHERC        | Broadcast フレーム受信回数設定レジスタ        | BCFRR        | 32   | 32          | 4∼5ICLK         |
| 000C 01C0h | ETHERC        | MACアドレス上位設定レジスタ                 | MAHR         | 32   | 32          | 4∼5ICLK         |
| 000C 01C8h | ETHERC        | MACアドレス下位設定レジスタ                 | MALR         | 32   | 32          | 4∼5ICLK         |
| 000C 01D0h | ETHERC        | 送信リトライオーバカウンタレジスタ               | TROCR        | 32   | 32          | 4∼5ICLK         |
| 000C 01D4h | ETHERC        | 遅延衝突検出カウンタレジスタ                  | CDCR         | 32   | 32          | 4∼5ICLK         |
| 000C 01D8h | ETHERC        | キャリア消失カウンタレジスタ                  | LCCR         | 32   | 32          | 4∼5ICLK         |
| 000C 01DCh | ETHERC        | キャリア未検出カウンタレジスタ                 | CNDCR        | 32   | 32          | 4∼5ICLK         |
| 000C 01E4h | ETHERC        | CRCエラーフレーム受信カウンタレジスタ            | CEFCR        | 32   | 32          | 4∼5ICLK         |
| 000C 01E8h | ETHERC        | フレーム受信エラーカウンタレジスタ               | FRECR        | 32   | 32          | 4∼5ICLK         |
| 000C 01ECh | ETHERC        | 64バイト未満フレーム受信カウンタレジスタ           | TSFRCR       | 32   | 32          | 4∼5ICLK         |
| 000C 01F0h | ETHERC        | 指定バイト超フレーム受信カウンタレジスタ            | TLFRCR       | 32   | 32          | 4∼5ICLK         |
| 000C 01F4h | ETHERC        | 端数ビットフレーム受信カウンタレジスタ             | RFCR         | 32   | 32          | 4∼5ICLK         |
| 000C 01F8h | ETHERC        | マルチキャストアドレスフレーム受信カウンタレジス<br>タ   | MAFCR        | 32   | 32          | 4∼5ICLK         |
| 007F C402h | FLASH         | フラッシュモードレジスタ                    | FMODR        | 8    | 8           | 2~3PCLH<br>(注8) |
| 007F C410h | FLASH         | フラッシュアクセスステータスレジスタ              | FASTAT       | 8    | 8           | 2~3PCLh<br>(注8) |
| 007F C411h | FLASH         | フラッシュアクセスエラー割り込み許可レジスタ          | FAEINT       | 8    | 8           | 2~3PCLh<br>(注8) |
| 007F C412h | FLASH         | フラッシュレディ割り込み許可レジスタ              | FRDYIE       | 8    | 8           | 2~3PCLh<br>(注8) |
| 007F C440h | FLASH         | データフラッシュ読み出し許可レジスタ0             | DFLRE0       | 16   | 16          | 2~3PCLh<br>(注8) |
| 007F C442h | FLASH         | データフラッシュ読み出し許可レジスタ1             | DFLRE1       | 16   | 16          | 2~3PCLh<br>(注8) |
| 007F C450h | FLASH         | データフラッシュ書き込み/消去許可レジスタ0          | DFLWE0       | 16   | 16          | 2~3PCLh<br>(注8) |
| 007F C452h | FLASH         | <u>「</u> データフラッシュ書き込み/消去許可レジスタ1 | DFLWE1       | 16   | 16          | 2~3PCLF<br>(注8) |
| 007F C454h | FLASH         | FCU RAMイネーブルレジスタ                | FCURAME      | 16   | 16          | 2~3PCLI<br>(注8) |
| 007F FFB0h | FLASH         | フラッシュステータスレジスタ0                 | FSTATR0      | 8    | 8           | 2~3PCLI<br>(注8) |
| 007F FFB1h | FLASH         | フラッシュステータスレジスタ1                 | FSTATR1      | 8    | 8           | 2~3PCLF<br>(注8) |
| 007F FFB2h | FLASH         | フラッシュ P/E モードエントリレジスタ           | FENTRYR      | 16   | 16          | 2~3PCLI<br>(注8) |
| 007F FFB4h | FLASH         | フラッシュプロテクトレジスタ                  | FPROTR       | 16   | 16          | 2~3PCLI<br>(注8) |
| 007F FFB6h | FLASH         | フラッシュリセットレジスタ                   | FRESETR      | 16   | 16          | 2~3PCLI<br>(注8) |
| 007F FFBAh | FLASH         | FCUコマンドレジスタ                     | FCMDR        | 16   | 16          | 2~3PCLI<br>(注8) |
| 007F FFC8h | FLASH         | FCU処理切り替えレジスタ                   | FCPSR        | 16   | 16          | 2~3PCLI<br>(注8) |
| 007F FFCAh | FLASH         | データフラッシュブランクチェックレジスタ            | DFLBCCNT     | 16   | 16          | 2~3PCLh<br>(注8) |
| 007F FFCCh | FLASH         | フラッシュ P/Eステータスレジスタ              | FPESTAT      | 16   | 16          | 2~3PCLh<br>(注8) |

#### 表 4.1 I/O レジスタアドレス一覧 (43 / 43)

| アドレス       | モジュール<br>シンボル | レジスタ名                           | レジスタ<br>シンボル | ビット数 | アクセス<br>サイズ | アクセス<br>サイクル数   |
|------------|---------------|---------------------------------|--------------|------|-------------|-----------------|
| 007F FFCEh | FLASH         | データフラッシュブランクチェック制御<br>ステータスレジスタ | DFLBCSTAT    | 16   | 16          | 2~3PCLK<br>(注8) |
| 007F FFE8h | FLASH         | 周辺クロック通知レジスタ                    | PCKAR        | 16   | 16          | 2~3PCLK<br>(注8) |

- 注1. PPG0.PCRの設定により、パルス出力グループ2とパルス出力グループ3の出力トリガ設定値が同一の場合は、PPG0.NDRH のアドレスは0008 81EChとなります。出力トリガが異なる場合は、パルス出力グループ2に対応するPPG0.NDRH2のアドレスは0008 81EEh、出力グループ3に対応するPPG0.NDRHは0008 81EChとなります。
- 注2. PPG0.PCRの設定により、パルス出力グループ0とパルス出力グループ1の出力トリガ設定値が同一の場合は、PPG0.NDRLのアドレスは0008 81EDhとなります。出力トリガが異なる場合は、パルス出力グループ0に対応するPPG0.NDRL2のアドレスは0008 81EFh、出力グループ1に対応するPPG0.NDRLは0008 81EDhとなります。
- 注3. PPG1.PCRの設定により、パルス出力グループ6とパルス出力グループ7の出力トリガ設定値が同一の場合PPG1.NDRHのアドレスは0008 81FChとなります。出力トリガが異なる場合は、パルス出力グループ6に対応するPPG1.NDRH2のアドレスは0008 81FEh、出力グループ7に対応するPPG1.NDRHは0008 81FChとなります。
- 注4. PPG1.PCRの設定により、パルス出力グループ4とパルス出力グループ5の出力トリガ設定値が同一の場合は、PPG1.NDRLのアドレスは0008 81FDhとなります。出力トリガが異なる場合は、パルス出力グループ4に対応するPPG1.NDRL2のアドレスは0008 81FFh、出力グループ5に対応するPPG1.NDRLは0008 81FDhとなります。
- 注5. 145ピンTFLGA版および144ピンLQFP版ではサポートしていません。
- 注6. 100ピンLQFP版ではサポートしていません。
- 注7. 85ピンTFLGA版ではサポートしていません。
- 注8. 分周クロック同期化サイクル(0~1PCLK,0~1BCLK)により変動します。
- 注9. USB動作中にレジスタアクセスを行った場合、アクセスが待たされることがあります。

#### 電気的特性 5.

#### 5.1 絶対最大定格

表5.1 絶対最大定格

| 項目                                                                       | 記号                       | 定格値                     | 単位 |
|--------------------------------------------------------------------------|--------------------------|-------------------------|----|
| 電源電圧                                                                     | VCC<br>PLLVCC<br>VCC_USB | - 0.3 <b>~</b> + 4.6    | V  |
| 入力電圧<br>(ポート00~02、07、ポート12、13、16、17、<br>ポート20、21、ポート33以外)                | V <sub>IN</sub>          | − 0.3 <b>~</b> VCC+ 0.3 | V  |
| 入力電圧<br>(ポート00~02、07、ポート12、13、16、17、<br>ポート20、21、ポート33 <sup>(注1)</sup> ) | V <sub>IN</sub>          | - 0.3 <b>~</b> + 5.8    | V  |
| リファレンス電源電圧                                                               | V <sub>REF</sub>         | - 0.3 <b>~</b> VCC+ 0.3 | V  |
| アナログ電源電圧                                                                 | AVCC <sup>(注2)</sup>     | − 0.3 <b>~</b> + 4.6    | V  |
| アナログ入力電圧                                                                 | V <sub>AN</sub>          | - 0.3 <b>~</b> VCC+ 0.3 | V  |
| 動作温度                                                                     | T <sub>opr</sub>         | - 40 <b>~</b> + 85      | °C |
| 保存温度                                                                     | T <sub>stg</sub>         | − 55 <b>~</b> + 125     | °C |

【使用上の注意】絶対最大定格を超えてLSIを使用した場合、LSIの永久破壊となることがあります。 注1. ポート00~02、07、ポート12、13、16、17、ポート20、21、ポート33は、5Vトレラント対応です。 注2. AVCCは、VCCに接続してください。また、A/DおよびD/Aコンバータ未使用時にAVCC、VREFH、AVSS、VREFL端子を開 放しないでください。AVCC、VREFH端子はVCCに、AVSS、VREFL端子はVSSにそれぞれ接続してください。

# 5.2 DC 特性

# 表5.2 DC特性(1)

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

|                                   | 項目                                                 | 記号              | min        | typ | max       | 単位 | 測定条件 |
|-----------------------------------|----------------------------------------------------|-----------------|------------|-----|-----------|----|------|
| シュミットトリガ                          | IRQ入力端子 (注1)                                       | V <sub>IH</sub> | VCC × 0.8  | _   | VCC + 0.3 | V  |      |
| 入力電圧                              | MTU入力端子 <sup>(注1)</sup><br>TMR入力端子 <sup>(注1)</sup> | V <sub>IL</sub> | - 0.3      | _   | VCC × 0.2 |    |      |
|                                   | SCI入力端子(注1)<br>ADTRG入力端子(注1)<br>RES#、NMI           | ΔV <sub>T</sub> | VCC × 0.06 | -   | _         |    |      |
|                                   | RIIC入力端子<br>(SMBusを除く)                             | $V_{IH}$        | VCC × 0.7  | _   | 5.8       |    |      |
|                                   |                                                    | $V_{IL}$        | - 0.3      | _   | VCC × 0.3 |    |      |
|                                   |                                                    | $\Delta V_{T}$  | VCC × 0.05 | _   | _         |    |      |
|                                   | ポート00~02、07                                        | V <sub>IH</sub> | VCC × 0.8  | _   | 5.8       |    |      |
|                                   | ポート12、13、16、17<br>ポート20、21<br>ポート33                | V <sub>IL</sub> | - 0.3      | _   | VCC × 0.2 |    |      |
|                                   | ポート03、05、10、11、14、15                               | V <sub>IH</sub> | VCC × 0.8  | _   | VCC + 0.3 |    |      |
|                                   | ポート22~27<br>ポート30~32、34、35<br>ポート4~G<br>その他の入力端子   | V <sub>IL</sub> | - 0.3      | -   | VCC × 0.2 |    |      |
| 入力High レベル                        | MD端子、EMLE                                          | $V_{IH}$        | VCC × 0.9  | _   | VCC + 0.3 | V  |      |
| 電圧(シュミットトリガ入力端子を<br>除く)           | EXTAL、RSPI、ETHERC<br>EXDMAC、WAIT#、TCK              |                 | VCC × 0.8  | _   | VCC + 0.3 |    |      |
| pr V                              | XCIN                                               |                 | VCC × 0.8  | _   | VCC + 0.3 |    |      |
|                                   | D0~D31                                             |                 | VCC × 0.7  | _   | VCC + 0.3 |    |      |
|                                   | RIIC (SMBus)                                       |                 | 2.1        | _   | VCC + 0.3 |    |      |
| 入力Low レベル                         | MD端子、EMLE                                          | V <sub>IL</sub> | - 0.3      | _   | VCC × 0.1 | V  |      |
| │ 電圧(シュミット<br>│ トリガ入力端子を<br>│ 除く) | EXTAL、RSPI、ETHERC<br>EXDMAC、WAIT#、TCK              |                 | - 0.3      | _   | VCC × 0.2 |    |      |
| PA. 1 /                           | XCIN                                               |                 | - 0.3      | _   | VCC x 0.2 | 1  |      |
|                                   | D0~D31                                             |                 | - 0.3      | _   | VCC × 0.3 |    |      |
|                                   | RIIC (SMBus)                                       |                 | - 0.3      | _   | 0.8       |    |      |

# 表5.3 DC特性(2)

条件:  $VCC = PLLVCC = AVCC = VCC\_USB = 2.7 \sim 3.6V$ 、 $VREFH = 2.7V \sim AVCC$ 

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

|                           | 項目                                                           | 記号               | min       | typ | max | 単位 | 測定条件                                          |
|---------------------------|--------------------------------------------------------------|------------------|-----------|-----|-----|----|-----------------------------------------------|
| 出力High レベル<br>電圧          | 全出力端子                                                        | V <sub>OH</sub>  | VCC - 0.5 | _   | _   | V  | I <sub>OH</sub> = - 1mA                       |
| 出力Low レベル<br>電圧           | 全出力端子<br>(RIIC端子を除く)                                         | V <sub>OL</sub>  | _         | -   | 0.5 | V  | I <sub>OL</sub> = 1.0mA                       |
|                           | RIIC端子                                                       |                  | _         | 1   | 0.4 | V  | $I_{OL} = 3.0 \text{mA}$                      |
|                           |                                                              |                  | _         | 1   | 0.6 |    | $I_{OL} = 6.0 \text{mA}$                      |
|                           | RIIC端子<br>(P12、P13のチャネル0のみ)                                  | $V_{OL}$         | _         | 1   | 0.4 | V  | I <sub>OL</sub> = 15.0mA<br>(ICFER.FMPE=1)    |
|                           |                                                              |                  | _         | 0.4 | _   |    | I <sub>OL</sub> = 20.0mA<br>(ICFER.FMPE=1)    |
| 入カリーク電流                   | RES#、MD端子、EMLE、NMI                                           | I <sub>in</sub>  | _         | -   | 1.0 | μA | $V_{in} = 0V$<br>$V_{in} = VCC$               |
| スリーステート<br>リーク電流<br>(オフ状態 | ポート03、05、10、11、14、15<br>ポート22~27<br>ポート30~32、34、35<br>ポート4~G | I <sub>TSI</sub> | _         | -   | 1.0 | μА | V <sub>in</sub> = 0V<br>V <sub>in</sub> = VCC |
|                           | ポート00~02、07、12、13<br>ポート16、17、20、21、33                       |                  | _         | -   | 5.0 |    |                                               |
| 入力プルアップ<br>MOS電流          | ポート9~E、G                                                     | – I <sub>p</sub> | 10        | 1   | 300 | μA | VCC = 2.7 ~ 3.6V<br>V <sub>in</sub> = 0V      |
| 入力容量                      | 全入力端子<br>(ポート12、13、20、21<br>ポート40~47、EMLE以外)                 | C <sub>in</sub>  | _         | _   | 15  | pF | $V_{in} = 0V$<br>f = 1MHz<br>$T_a = 25$ °C    |
|                           | ポート12、13、20、21、<br>ポート40~47、EMLE                             |                  | _         | _   | 30  |    |                                               |

#### DC特性(3) 表5.4

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

 $T_a = -40 \sim +85 \,^{\circ}C$ 

|            |                                               |                                          | 項目                    |                             | 記号                    | min | typ  | max | 単位   | 測定条件                         |
|------------|-----------------------------------------------|------------------------------------------|-----------------------|-----------------------------|-----------------------|-----|------|-----|------|------------------------------|
| 消費電流 (注2)  | 動 最大動作 (注 3)                                  |                                          |                       |                             | I <sub>CC</sub> (注 4) | _   | _    | 100 | mA   | ICLK = 100MHz                |
|            | 作時                                            |                                          | 周辺機能                  | : クロック供給状態 (注5)             |                       | _   | 48   | _   |      | PCLK = 50MHz<br>BCLK = 50MHz |
|            |                                               | 動作                                       | 周辺機能                  | : クロック停止状態 <sup>(注 5)</sup> |                       | _   | 35   | _   |      |                              |
|            |                                               | BGO 動作                                   | 作 <sup>(注 6)</sup> によ | - る増加分                      |                       | _   | 15   | _   |      |                              |
|            | ス                                             | リープ時                                     |                       |                             |                       | _   | 20   | 60  |      |                              |
|            | 全モジュールクロックストップ時 <sup>(注7)</sup>               |                                          |                       | _                           | 14                    | 28  |      |     |      |                              |
|            | ス                                             | ソフトウ                                     | ェアスタン/                | イ時                          |                       | _   | 0.12 | 3.0 | mA   |                              |
|            | タン                                            | ディープ                                     |                       | RAM、USB保持                   |                       | _   | 30   | 206 | μΑ   |                              |
|            | バイ時                                           | ソフト<br>ウェア                               | 動作時                   | RAM、USB電源停止                 |                       | _   | 26   | 66  | μΑ   |                              |
|            |                                               | イ <br>  スタン                              | RTC                   | RAM、USB保持                   |                       | _   | 25   | 200 | μΑ   |                              |
|            | .,                                            | バイ時                                      | 停止時                   | RAM、USB電源停止                 |                       | _   | 21   | 60  | μΑ   |                              |
| アナログ       | 12                                            | ビット A/D                                  | 変換中(1 <i>二</i>        | 1二ット当り)                     | Al <sub>CC</sub>      | _   | 2.5  | 3.0 | mA   |                              |
| 電源電流       | 10                                            | 10ビット A/D変換中(1ユニット当り)<br>D/A変換中(1チャネル当り) |                       |                             |                       | _   | 0.8  | 1.2 | mA   |                              |
|            | D/                                            |                                          |                       |                             |                       | _   | 0.3  | 2.0 | μΑ   |                              |
|            | A/D、D/A 変換待機時(全ユニット)<br>A/D、D/A スタンパイ時(全ユニット) |                                          |                       |                             | _                     | 30  | 35   | μΑ  |      |                              |
|            |                                               |                                          |                       |                             | _                     | 0.1 | 4.0  | μΑ  |      |                              |
| リファレンス     | 12ビット A/D変換中(1ユニット当り)                         |                                          |                       | Al <sub>CC</sub>            | _                     | 0.5 | 0.7  | mA  |      |                              |
| 電源電流       | 10                                            | 10ビット A/D変換中(1ユニット当り)                    |                       |                             |                       | _   | 0.06 | 0.1 | mA   |                              |
|            | D/A変換中(1チャネル当り)                               |                                          | <b>り</b> )            |                             | _                     | 0.6 | 1.0  | mA  |      |                              |
|            | A/I                                           | A/D、D/A変換待機時(全ユニット)                      |                       |                             |                       | _   | 0.4  | 0.6 | mA   |                              |
|            | A/D、D/Aスタンバイ時(全ユニット)                          |                                          |                       |                             | _                     | 0.1 | 2.0  | μΑ  |      |                              |
| RAMスタンバイ電圧 |                                               | $V_{RAM}$                                | 2.48                  | _                           | _                     | V   |      |     |      |                              |
| VCC立ち上がり   | 勾配                                            | 2                                        |                       |                             | SVCC                  | _   | _    | 20  | ms/V |                              |

- 注1. 5Vトレラント対応のポート00~02、07、ポート12、13、16、17、ポート20、21、ポート33で兼用している端子のV∺特性 は、5Vトレラント対応ポートのVIH特性となります。 消費電流値はすべての出力端子を無負荷状態にして、さらに内蔵プルアップMOSをオフ状態にした場合の値です。
- 注2.
- 周辺機能はクロック供給状態。BGO動作は除きます。 注3.
- 注4. I<sub>CC</sub>は下記の式にしたがってfに依存します。(ICLK:PCLK:BCLK:BCLK端子=8:4:8:4)

I<sub>CC</sub> max = 0.89 x f + 11(最大動作時)

ICC typ = 0.43 x f + 5 (通常動作 周辺機能: クロック供給状態)

I<sub>CC</sub> typ = 0.30 × f + 5 (通常動作 周辺機能: クロック停止状態)

 $I_{CC}$  max = 0.48 x f + 12 (スリープ時)

- BGO動作は除きます。 注5.
- プログラム実行中に、ROM、またはデータ格納用フラッシュにデータを書き込み/消去を実行した場合の増加分です。 注6.
- 参考値です。 注7.

# 表5.5 出力許容電流

条件:  $VCC = PLLVCC = AVCC = VCC\_USB = 2.7 \sim 3.6V$ 、 $VREFH = 2.7V \sim AVCC$ 

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

 $T_a = -40 \sim +85 \,^{\circ}C$ 

| 項目                         |                               | 記号                | min | typ | max  | 単位 |
|----------------------------|-------------------------------|-------------------|-----|-----|------|----|
| 出力Lowレベル許容電流(1端子あたりの平均値)   | RIIC端子以外の出<br>力端子             | I <sub>OL</sub>   | _   | _   | 2.0  | mA |
|                            | RIIC端子<br>(ICFER.FMPE=0)      | I <sub>OL</sub>   | _   | _   | 6.0  | mA |
|                            | RIIC端子<br>(ICFER.FMPE=1)      | I <sub>OL</sub>   | 1   | _   | 20.0 | mA |
| 出力Lowレベル許容電流(1端子あたりの最大値)   | RIIC端子以外の出<br>力端子             | I <sub>OL</sub>   | _   | _   | 4.0  | mA |
|                            | RIIC端子<br>(ICFER.FMPE=0)      | I <sub>OL</sub>   | _   | _   | 6.0  | mA |
|                            | RIIC端子<br>(ICFER.FMPE=1)      | l <sub>OL</sub>   | _   | _   | 20.0 | mA |
| 出力Low レベル許容電流(総和)          | 出力端子の総和                       | Σl <sub>OL</sub>  | _   | _   | 80   | mA |
| 出力High レベル許容電流(1端子あたりの平均値) | 全出力端子<br>(USB_DPUPE端子<br>を除く) | – I <sub>OH</sub> | _   | _   | 2.0  | mA |
|                            | USB_DPUPE端子                   | – I <sub>OH</sub> | _   | _   | 3.0  | mA |
| 出力Highレベル許容電流(1端子あたりの最大値)  | 全出力端子                         | – I <sub>OH</sub> | _   | _   | 4.0  | mA |
| 出力High レベル許容電流(総和)         | 全出力端子の総和                      | $\Sigma - I_{OH}$ | _   |     | 80   | mA |

【使用上の注意】LSIの信頼性を確保するため、出力電流値は表5.5の値を超えないようにしてください。

### 5.3 AC 特性

### 表5.6 動作周波数 [176 ピンLFBGA/145 ピンTFLGA/144 ピンLQFP]

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

ICLK =  $8 \sim 100$ MHz, PCLK =  $8 \sim 50$ MHz, BCLK =  $8 \sim 100$ MHz, SDCLK =  $8 \sim 50$ MHz

 $T_a = -40 \sim +85 \,^{\circ}C$ 

| 項目    |                   | 記号 | min    | typ | max | 単位  |
|-------|-------------------|----|--------|-----|-----|-----|
| 動作周波数 | システムクロック(ICLK)    | f  | 8 (注1) | _   | 100 | MHz |
|       | 周辺モジュールクロック(PCLK) |    | 8 (注2) | _   | 50  |     |
|       | 外部バスクロック(BCLK)    |    | 8      | _   | 100 |     |
|       | BCLK端子出力          |    | 8      | _   | 50  |     |
|       | SDRAMクロック(SDCLK)  |    | 8      | _   | 50  |     |
|       | SDCLK端子出力         |    | 8      | _   | 50  |     |

注1. イーサネットコントローラを使用するときはICLKを12.5MHz以上としてください。

注2. USBを使用するときはPCLKを24MHz以上としてください。

### 表5.7 動作周波数 [100ピンLQFP/85ピンTFLGA]

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

ICLK =  $8 \sim 100$ MHz, PCLK =  $8 \sim 50$ MHz, BCLK =  $8 \sim 50$ MHz

 $T_a = -40 \sim +85 \,^{\circ}C$ 

| 項目    |                   | 記号 | min     | typ | max | 単位  |
|-------|-------------------|----|---------|-----|-----|-----|
| 動作周波数 | システムクロック(ICLK)    | f  | 8 (注 1) | _   | 100 | MHz |
|       | 周辺モジュールクロック(PCLK) |    | 8 (注2)  | _   | 50  |     |
|       | 外部バスクロック(BCLK)    |    | 8       | _   | 50  |     |
|       | BCLK端子出力          |    | 8       | _   | 25  |     |

注1. イーサネットコントローラを使用するときはICLKを12.5MHz以上としてください。

注2. USBを使用するときはPCLKを24MHz以上としてください。

# 5.3.1 クロックタイミング

# 表5.8 クロックタイミング

条件:  $VCC = PLLVCC = AVCC = VCC\_USB = 2.7 \sim 3.6V$ 、 $VREFH = 2.7V \sim AVCC$ 

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

| 項目                                                  | 記号                   | min    | max   | 単位  | 測定条件  |
|-----------------------------------------------------|----------------------|--------|-------|-----|-------|
| BCLK端子出カサイクル時間<br>[176ピンLFBGA/145ピンTFLGA/144ピンLQFP] | t <sub>Bcyc</sub>    | 20     | 125   | ns  | 図 5.1 |
| BCLK端子出カサイクル時間<br>[100ピンLQFP/85ピンTFLGA]             | t <sub>Bcyc</sub>    | 40     | 125   | ns  |       |
| BCLK端子出力High レベルパルス幅                                | t <sub>CH</sub>      | 5      | _     | ns  |       |
| BCLK端子出力Low レベルパルス幅                                 | t <sub>CL</sub>      | 5      | _     | ns  |       |
| BCLK端子出力立ち上がり時間                                     | t <sub>Cr</sub>      | _      | 5     | ns  |       |
| BCLK端子出力立ち下がり時間                                     | t <sub>Cf</sub>      | _      | 5     | ns  |       |
| SDCLK端子出力サイクル時間                                     | t <sub>SDcyc</sub>   | 20     | 125   | ns  |       |
| SDCLK端子出力 High レベルパルス幅                              | t <sub>CH</sub>      | 5      | _     | ns  |       |
| SDCLK端子出力Low レベルパルス幅                                | t <sub>CL</sub>      | 5      | _     | ns  |       |
| SDCLK端子出力立ち上がり時間                                    | t <sub>Cr</sub>      | _      | 5     | ns  |       |
| SDCLK端子出力立ち下がり時間                                    | t <sub>Cf</sub>      | _      | 5     | ns  |       |
| リセット発振安定時間(水晶)                                      | t <sub>OSC1</sub>    | 10     | _     | ms  | 図 5.2 |
| ソフトウェアスタンバイ発振安定時間(水晶)                               | t <sub>OSC2</sub>    | 10     | _     | ms  | 図 5.3 |
| ディープソフトウェアスタンバイ発振安定時間(水晶)                           | t <sub>OSC3</sub>    | 10     | _     | ms  | 図 5.4 |
| EXTAL外部クロック出力遅延安定時間                                 | t <sub>DEXT</sub>    | 1      | _     | ms  | 図 5.2 |
| EXTAL外部クロック入力パルス幅Low レベル                            | t <sub>EXL</sub>     | 30.71  | -     | ns  | 図 5.5 |
| EXTAL外部クロック入力パルス幅High レベル                           | t <sub>EXH</sub>     | 30.71  | _     | ns  |       |
| EXTAL外部クロック立ち上がり時間                                  | t <sub>EXr</sub>     | _      | 5     | ns  |       |
| EXTAL外部クロック立ち下がり時間                                  | t <sub>EXf</sub>     | _      | 5     | ns  |       |
| XCINサブクロック発振安定時間                                    | t <sub>SUBOSC</sub>  | 2      | _     | S   | 図 5.6 |
| XCINサブクロック発振器発振周波数                                  | f <sub>SUB</sub>     | 32.768 | _     | kHz |       |
| オンチップオシレータ(IWDTCLK)発振周波数                            | f <sub>IWDTCLK</sub> | 62.5   | 187.5 | kHz |       |



図 5.1 BCLK 端子出力、SDCLK 端子出力タイミング



図 5.2 発振安定時間タイミング



図 5.3 ソフトウェアスタンバイ発振安定時間タイミング



図 5.4 ディープソフトウェアスタンバイ発振安定時間タイミング



図 5.5 EXTAL 外部入力クロックタイミング



図 5.6 XCIN サブクロック発振安定時間

# 5.3.2 制御信号タイミング

### 表5.9 制御信号タイミング

条件:  $VCC = PLLVCC = AVCC = VCC\_USB = 2.7 \sim 3.6V$ 、 $VREFH = 2.7V \sim AVCC$ 

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

| 項目                                                  | 記号                      | min | max | 単位                     | 測定条件  |
|-----------------------------------------------------|-------------------------|-----|-----|------------------------|-------|
| RES#パルス幅                                            | t <sub>RESW</sub> (注 1) | 20  | _   | t <sub>lcyc</sub> (注3) | 図 5.7 |
| (ROM書き込み/消去、データフラッシュ書き込み消去、<br>データフラッシュブランクチェックを除く) |                         | 1.5 | _   | μs                     |       |
| 内部リセット時間 <sup>(注2)</sup>                            | t <sub>RESW2</sub>      | 35  | _   | μs                     |       |
| NMIパルス幅                                             | t <sub>NMIW</sub>       | 200 | _   | ns                     | 図 5.8 |
| IRQパルス幅                                             | t <sub>IRQW</sub>       | 200 | _   | ns                     | 図 5.9 |

- 注1. 時間とサイクル数の両規定を同時に満たす必要があります。
- 注2. 本項目は、FCUリセットに対する規定となります。
- 注3. t<sub>Icyc</sub>: ICLKの周期



図 5.7 リセット入力タイミング



図 5.8 NMI 割り込み入力タイミング



図 5.9 IRQ 割り込み入力タイミング

# 5.3.3 バスタイミング

# 表5.10 バスタイミング [176ピンLFBGA/145ピンTFLGA/144ピンLQFP]

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

ICLK =  $8 \sim 100$ MHz, BCLK =  $8 \sim 100$ MHz, SDCLK =  $8 \sim 50$ MHz

 $T_a = -40 \sim +85 \,^{\circ}C$ 

出力負荷条件:  $V_{OH} = VCCx0.5$ 、 $V_{OL} = VCCx0.5$ 、 $I_{OH} = -1.0$ mA、 $I_{OL} = 1.0$ mA、C = 30pF

| 項目                     | 記号                | min | max | 単位 | 測定条件   |
|------------------------|-------------------|-----|-----|----|--------|
| アドレス遅延時間               | t <sub>AD</sub>   | _   | 15  | ns | 図5.10~ |
| バイトコントロール遅延時間          | t <sub>BCD</sub>  | _   | 15  | ns | 図5.13  |
| CS#遅延時間                | t <sub>CSD</sub>  | _   | 15  | ns |        |
| RD#遅延時間                | t <sub>RSD</sub>  | _   | 15  | ns |        |
| リードデータセットアップ時間         | t <sub>RDS</sub>  | 15  | _   | ns |        |
| リードデータホールド時間           | t <sub>RDH</sub>  | 0.0 | _   | ns |        |
| WR#遅延時間                | t <sub>WRD</sub>  | _   | 15  | ns | -      |
| ライトデータ遅延時間             | t <sub>WDD</sub>  | _   | 15  | ns |        |
| ライトデータホールド時間           | t <sub>WDH</sub>  | 0   | _   | ns |        |
| WAIT#セットアップ時間          | t <sub>WTS</sub>  | 15  | _   | ns | 図5.14  |
| WAIT#ホールド時間            | t <sub>WTH</sub>  | 0.0 | _   | ns |        |
| アドレス遅延時間2(SDRAM)       | t <sub>AD2</sub>  | 1   | 15  | ns | 図5.22~ |
| CS# 遅延時間2(SDRAM)       | t <sub>CSD2</sub> | 1   | 15  | ns | 図5.28  |
| DQM 遅延時間(SDRAM)        | t <sub>DQMD</sub> | 1   | 15  | ns | -      |
| CKE 遅延時間(SDRAM)        | t <sub>CKED</sub> | 1   | 15  | ns | -      |
| リードデータセットアップ時間2(SDRAM) | t <sub>RDS2</sub> | 12  | _   | ns | -      |
| リードデータホールド時間2(SDRAM)   | t <sub>RDH2</sub> | 0   | _   | ns | -      |
| ライトデータ遅延時間2(SDRAM)     | t <sub>WDD2</sub> | _   | 15  | ns | -      |
| ライトデータホールド時間2(SDRAM)   | t <sub>WDH2</sub> | 1   | _   | ns |        |
| WE# 遅延時間(SDRAM)        | t <sub>WED</sub>  | 1   | 15  | ns |        |
| RAS# 遅延時間(SDRAM)       | t <sub>RASD</sub> | 1   | 15  | ns |        |
| CAS# 遅延時間(SDRAM)       | t <sub>CASD</sub> | 1   | 15  | ns |        |

# 表5.11 バスタイミング [100ピンLQFP/85ピンTFLGA]

条件:  $VCC = PLLVCC = AVCC = VCC\_USB = 2.7 \sim 3.6V$ 、 $VREFH = 2.7V \sim AVCC$ 

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

ICLK =  $8 \sim 100$ MHz, PCLK =  $8 \sim 50$ MHz, BCLK =  $8 \sim 50$ MHz

 $T_a = -40 \sim +85 \,^{\circ}C$ 

出力負荷条件:  $V_{OH}$  = VCC × 0.5、 $V_{OL}$  = VCC × 0.5、 $I_{OH}$  = - 1.0mA、 $I_{OL}$  = 1.0mA、C = 30pF

| 項目             | 記号               | min | max | 単位 | 測定条件   |
|----------------|------------------|-----|-----|----|--------|
| アドレス遅延時間       | t <sub>AD</sub>  | _   | 30  | ns | 図5.10~ |
| バイトコントロール遅延時間  | t <sub>BCD</sub> | _   | 30  | ns | 図5.13  |
| CS#遅延時間        | t <sub>CSD</sub> | _   | 30  | ns |        |
| RD#遅延時間        | t <sub>RSD</sub> | _   | 30  | ns |        |
| リードデータセットアップ時間 | t <sub>RDS</sub> | 15  | _   | ns |        |
| リードデータホールド時間   | t <sub>RDH</sub> | 0.0 | _   | ns |        |
| WR#遅延時間        | $t_{WRD}$        | _   | 30  | ns |        |
| ライトデータ遅延時間     | $t_{WDD}$        | _   | 35  | ns |        |
| ライトデータホールド時間   | $t_{WDH}$        | 0   | _   | ns |        |
| WAIT#セットアップ時間  | t <sub>WTS</sub> | 15  | _   | ns | 図5.14  |
| WAIT#ホールド時間    | t <sub>WTH</sub> | 0.0 | _   | ns |        |



図 5.10 外部バスタイミング / ノーマルリードサイクル (バスクロック同期)



図 5.11 外部バスタイミング / ノーマルライトサイクル (バスクロック同期)



図 5.12 外部バスタイミング / ページリードサイクルバスクロック同期)



図 5.13 外部バスタイミング / ページライトサイクル (バスクロック同期)



図 5.14 外部バスタイミング / 外部ウェイト制御



図 5.15 SDRAM 空間シングルリードバスタイミング



図 5.16 SDRAM 空間シングルライトバスタイミング



図 5.17 SDRAM 空間複数リードバスタイミング



図 5.18 SDRAM 空間複数ライトバスタイミング



図 5.19 SDRAM 空間複数リード行またぎバスタイミング



図 5.20 SDRAM 空間モードレジスタセットバスタイミング



図 5.21 SDRAM 空間セルフリフレッシュバスタイミング

# 5.3.4 **EXDMAC** タイミング

#### 表5.12 EXDMAC タイミング

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

ICLK =  $8 \sim 100$ MHz, PCLK =  $8 \sim 50$ MHz, BCLK =  $8 \sim 100$ MHz, SDCLK =  $8 \sim 50$ MHz

|        | 項目             | 記号                 | min | max | 単位 | 測定条件             |
|--------|----------------|--------------------|-----|-----|----|------------------|
| EXDMAC | EDREQ セットアップ時間 | t <sub>EDRQS</sub> | 20  | 1   | ns | 図 5.22           |
|        | EDREQ ホールド時間   | t <sub>EDRQH</sub> | 5   | _   | ns |                  |
|        | EDACK 遅延時間     | t <sub>EDACD</sub> | _   | 15  | ns | 図 5.23<br>図 5.24 |



図 5.22 EDREQ0、EDREQ1 入力タイミング



図 5.23 EDACKO、EDACK1 シングルアドレス転送タイミング(CS 領域)



図 5.24 EDACKO、EDACK1 シングルアドレス転送タイミング(SDRAM 領域)

# 5.3.5 内蔵周辺モジュールタイミング

# 表5.13 内蔵周辺モジュールタイミング(1)

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

PCLK =  $8 \sim 50$ MHz T<sub>a</sub> =  $-40 \sim +85$  °C

|                     | 項目                                |             | 記号                   | min                     | max                     | 単位 | 測定条件   |
|---------------------|-----------------------------------|-------------|----------------------|-------------------------|-------------------------|----|--------|
| l/Oポート              | 出力データ遅延時間                         |             | t <sub>PWD</sub>     | _                       | 40                      | ns | 図 5.25 |
|                     | 入力データセットアップ時間                     |             | t <sub>PRS</sub>     | 25                      | _                       | ns | =      |
|                     | 入力データホールド時間                       |             | t <sub>PRH</sub>     | 25                      | _                       | ns | =      |
| MTU2                | アウトプットコンペア出力                      | 星延時間        | t <sub>TOCD</sub>    | -                       | 40                      | ns | 図 5.26 |
|                     | インプットキャプチャ入力も                     | ヹットアップ時間    | t <sub>TICS</sub>    | 20                      | _                       | ns |        |
|                     | インプットキャプチャ入力/<br>(単エッジ指定)         | パルス幅        | t <sub>TICW</sub>    | 1.5 × t <sub>Pcyc</sub> | _                       | ns |        |
|                     | インプットキャプチャ入力/<br>(両エッジ指定)         | パルス幅        | t <sub>TICW</sub>    | 2.5 × t <sub>Pcyc</sub> | _                       | ns |        |
|                     | タイマ入力セットアップ時間                     | <b>1</b>    | t <sub>TCKS</sub>    | 20                      | _                       | ns | 図 5.27 |
|                     | タイマクロックパルス幅(単                     | (エッジ指定)     | t <sub>TCKWH/L</sub> | 1.5 × t <sub>Pcyc</sub> | _                       | ns |        |
|                     | タイマクロックパルス幅(両エッジ                  |             | t <sub>TCKWH/L</sub> | 2.5 × t <sub>Pcyc</sub> | _                       | ns |        |
|                     | タイマクロックパルス幅(位                     | 位相計数モード)    | t <sub>TCKWH/L</sub> | 2.5 × t <sub>Pcyc</sub> | _                       | ns |        |
| POE2                | POE# 入力セットアップ時間                   | 1           | t <sub>POES</sub>    | 50                      | _                       | ns | 図 5.28 |
|                     | POE# 入力パルス幅                       | POE# 入力パルス幅 |                      | 1.5 × t <sub>Pcyc</sub> | _                       | ns |        |
| PPG                 | パルス出力遅延時間                         |             | t <sub>POD</sub>     | _                       | 40                      | ns | 図 5.29 |
| 8ビット                | タイマ出力遅延時間                         |             | t <sub>TMOD</sub>    | -                       | 40                      | ns | 図 5.30 |
| タイマ                 | タイマリセット入力セットアップ時間                 |             | t <sub>TMRS</sub>    | 25                      | _                       | ns | 図 5.31 |
|                     | タイマクロック入力セットプ                     | アップ時間       | t <sub>TMCS</sub>    | 25                      | _                       | ns | 図 5.32 |
|                     | タイマクロックパルス幅 単エッジ指定                |             | t <sub>TMCWH</sub>   | 1.5 × t <sub>Pcyc</sub> | _                       | ns |        |
|                     |                                   | 両エッジ指定      | t <sub>TMCWL</sub>   | 2.5 × t <sub>Pcyc</sub> | _                       | ns | =      |
| WDT                 | オーバフロー出力遅延時間                      |             | t <sub>WOVD</sub>    | _                       | 40                      | ns | 図 5.33 |
| SCI                 | 入力クロックサイクル                        | 調歩同期        | t <sub>Scyc</sub>    | 4 × t <sub>Pcyc</sub>   | _                       | ns | 図 5.34 |
|                     |                                   | クロック同期      |                      | 6 × t <sub>Pcyc</sub>   | _                       |    | 図 5.35 |
|                     | 入力クロックパルス幅                        | •           | t <sub>SCKW</sub>    | 0.4 × t <sub>Scyc</sub> | 0.6 × t <sub>Scyc</sub> | ns | =      |
|                     | 入力クロック立ち上がり時間                     |             | t <sub>SCKr</sub>    | _                       | 20                      | ns |        |
|                     | 入力クロック立ち下がり時間                     | 1           | t <sub>SCKf</sub>    | _                       | 20                      | ns |        |
|                     | 出力クロックサイクル                        | 調歩同期        | t <sub>Scyc</sub>    | 16 × t <sub>Pcyc</sub>  | _                       | ns |        |
|                     |                                   | クロック同期      | ]                    | 4 × t <sub>Pcyc</sub>   | _                       |    |        |
|                     | 出力クロックパルス幅                        | •           | t <sub>SCKW</sub>    | 0.4 × t <sub>Scyc</sub> | 0.6 × t <sub>Scyc</sub> | ns |        |
|                     | 出力クロック立ち上がり時間                     |             | t <sub>SCKr</sub>    | _                       | 20                      | ns | =      |
|                     | 出力クロック立ち下がり時間                     | 1           | t <sub>SCKf</sub>    | _                       | 20                      | ns | =      |
|                     | 送信データ遅延時間(クロック同期)                 |             | t <sub>TXD</sub>     | _                       | 40                      | ns |        |
|                     | 受信データセットアップ時間(クロック同期)             |             | t <sub>RXS</sub>     | 40                      | _                       | ns |        |
| 受信データホールド時間(クロック同期) |                                   | フロック同期)     | t <sub>RXH</sub>     | 40                      | _                       | ns |        |
| A/D<br>コンバータ        | 10 ビット A/D コンバータ<br>トリガ入力セットアップ時間 | <b>1</b>    | t <sub>TRGS</sub>    | 25                      | _                       | ns | 図 5.36 |
|                     | 12ビットA/D コンバータ<br>トリガ入力セットアップ時間   |             | t <sub>TRGS</sub>    | 25                      | _                       | ns |        |

#### 表5.14 内蔵周辺モジュールタイミング(2)

条件:  $VCC = PLLVCC = AVCC = VCC\_USB = 2.7 \sim 3.6V$ 、 $VREFH = 2.7V \sim AVCC$ 

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

PCLK =  $8 \sim 50$ MHz T<sub>a</sub> =  $-40 \sim +85$  °C

|      | 項目                          |                                                   | 記号                  | min                                                                        | max                        | 単位                 | 測定条件              |
|------|-----------------------------|---------------------------------------------------|---------------------|----------------------------------------------------------------------------|----------------------------|--------------------|-------------------|
| CAN  | 送信データ遅延時間                   |                                                   | t <sub>CTXD</sub>   | _                                                                          | 40.0                       | ns                 | 図 5.37            |
|      | 受信データセットアップ時間               |                                                   | t <sub>CRXS</sub>   | 40.0                                                                       | _                          | ns                 |                   |
|      | 受信データホールド時間                 |                                                   | t <sub>CRXH</sub>   | 40.0                                                                       | _                          | ns                 |                   |
| RSPI | RSPCK クロックサイクル              | マスタ                                               | t <sub>SPcyc</sub>  | 2                                                                          | 4096                       | t <sub>Pcyc</sub>  | 図 5.38            |
|      |                             | スレーブ                                              |                     | 8                                                                          | 4096                       | (注1)               |                   |
|      | RSPCK クロック<br>High レベルパルス幅  | マスタ                                               | t <sub>SPCKWH</sub> | (t <sub>SPcyc</sub> - t <sub>SPCKR</sub> - t <sub>SPCKF</sub> ) / 2 - 3    | _                          | ns                 |                   |
|      |                             | スレーブ                                              |                     | (t <sub>SPcyc</sub> - t <sub>SPCKR</sub><br>- t <sub>SPCKF</sub> ) / 2     | _                          |                    |                   |
|      | RSPCK クロック<br>Low レベルパルス幅   | マスタ                                               | t <sub>SPCKWL</sub> | (t <sub>SPcyc</sub> – t <sub>SPCKR</sub><br>– t <sub>SPCKF</sub> ) / 2 – 3 | _                          | ns                 |                   |
|      |                             | スレーブ                                              |                     | (t <sub>SPcyc</sub> - t <sub>SPCKR</sub><br>- t <sub>SPCKF</sub> ) / 2     | _                          |                    |                   |
|      | RSPCK クロック<br>立ち上がり/立ち下がり時間 | 出力<br>[176ピンLFBGA/<br>145ピンTFLGA/<br>144ピンLQFP]   | tspckr.<br>tspckf   | _                                                                          | 5                          | ns                 |                   |
|      |                             | 出力<br>[100ピンLQFP/<br>85ピンTFLGA]                   |                     | _                                                                          | 10                         |                    |                   |
|      |                             | 入力                                                |                     | _                                                                          | 1                          | μs                 |                   |
|      | データ入力セットアップ時間               | マスタ<br>[176ピンLFBGA/<br>145ピンTFLGA/<br>144ピンLQFP]  | t <sub>SU</sub>     | 16                                                                         | _                          | ns                 | 図 5.39~<br>図 5.42 |
|      |                             | マスタ<br>[100ピンLQFP/<br>85ピンTFLGA]                  |                     | 30                                                                         | _                          |                    |                   |
|      |                             | スレーブ                                              |                     | 20 – 2 x t <sub>Pcyc</sub>                                                 | _                          |                    |                   |
|      | データ入力ホールド時間                 | マスタ                                               | t <sub>H</sub>      | 0                                                                          | _                          | ns                 |                   |
|      |                             | スレーブ                                              | 1                   | 20 + 2 × t <sub>Pcyc</sub>                                                 | _                          |                    |                   |
|      | SSL セットアップ時間                | マスタ                                               | t <sub>LEAD</sub>   | 1                                                                          | 8                          | t <sub>SPcyc</sub> |                   |
|      |                             | スレーブ                                              |                     | 4                                                                          | _                          | t <sub>Pcyc</sub>  |                   |
|      | SSL ホールド時間                  | マスタ                                               | t <sub>LAG</sub>    | 1                                                                          | 8                          | t <sub>SPcyc</sub> |                   |
|      |                             | スレーブ                                              |                     | 4                                                                          | _                          | t <sub>Pcyc</sub>  |                   |
|      | データ出力遅延時間                   | マスタ<br>[176ピンLFBGA/<br>145ピンTFLGA/<br>144ピンLQFP]  | t <sub>OD</sub>     | _                                                                          | 20                         | ns                 |                   |
|      |                             | マスタ<br>[100ピンLQFP/<br>85ピンTFLGA]                  |                     | _                                                                          | 30                         |                    |                   |
|      |                             | スレーブ<br>[176ピンLFBGA/<br>145ピンTFLGA/<br>144ピンLQFP] |                     | _                                                                          | 3 × t <sub>Pcyc</sub> + 40 |                    |                   |
|      |                             | スレーブ<br>[100ピンLQFP/<br>85ピンTFLGA]                 |                     | _                                                                          | 3 × t <sub>Pcyc</sub> + 50 |                    |                   |

注1. t<sub>Pcyc</sub>: PCLKの周期

#### 表5.15 内蔵周辺モジュールタイミング(3)

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

PCLK =  $8 \sim 50$ MHz T<sub>a</sub> =  $-40 \sim +85$  °C

|      | 項目                         |                                                 | 記号                                       | min                                        | max                                               | 単位                | 測定条件            |
|------|----------------------------|-------------------------------------------------|------------------------------------------|--------------------------------------------|---------------------------------------------------|-------------------|-----------------|
| RSPI | データ出力ホールド時間                | マスタ                                             | t <sub>OH</sub>                          | 0                                          | _                                                 | ns                | 図5.39~<br>図5.42 |
|      |                            | スレーブ                                            |                                          | 0                                          | -                                                 |                   | 因 5.42          |
|      | 連続送信遅延時間                   | マスタ                                             | t <sub>TD</sub>                          | t <sub>SPcyc</sub> + 2 × t <sub>Pcyc</sub> | 8 × t <sub>SPcyc</sub><br>+ 2 × t <sub>Pcyc</sub> | ns                |                 |
|      |                            | スレーブ                                            |                                          | 4 × t <sub>Pcyc</sub>                      | _                                                 |                   |                 |
|      | MOSI、MISO<br>立ち上がり/立ち下がり時間 | 出力<br>[176ピンLFBGA/<br>145ピンTFLGA/<br>144ピンLQFP] | t <sub>Dr</sub> 、<br>t <sub>Df</sub>     | _                                          | 5                                                 | ns                |                 |
|      |                            | 出力<br>[100ピンLQFP/<br>85ピンTFLGA]                 |                                          | _                                          | 10                                                |                   |                 |
|      |                            | 入力                                              |                                          | _                                          | 1                                                 | μs                |                 |
|      | SSL 立ち上がり/立ち下がり時間          | 出力<br>[176ピンLFBGA<br>145ピンTFLGA<br>144ピンLQFP]   | t <sub>SSLr</sub> ,<br>t <sub>SSLf</sub> | _                                          | 5                                                 | ns                |                 |
|      |                            | 出力<br>[100ピンLQFP/<br>85ピンTFLGA]                 |                                          | _                                          | 10                                                |                   |                 |
|      |                            | 入力                                              |                                          | _                                          | 1                                                 | μs                |                 |
|      | スレーブアクセス時間                 |                                                 | t <sub>SA</sub>                          | _                                          | 4                                                 | t <sub>Pcyc</sub> | 図5.41、          |
|      | スレーブ出力開放時間                 |                                                 | t <sub>REL</sub>                         |                                            | 3                                                 | t <sub>Pcyc</sub> | 図5.42           |

注1. t<sub>Pcyc</sub>: PCLKの周期

#### 内蔵周辺モジュールタイミング(4) 表5.16

条件:  $VCC = PLLVCC = AVCC = VCC\_USB = 2.7 \sim 3.6V$ 、 $VREFH = 2.7V \sim AVCC$ 

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

PCLK = 8 ~ 50MHz  $T_a = -40 \sim +85 \,^{\circ}C$ 

|                              | 項目                   | 記号                | min <sup>(注1、注2)</sup>            | max                        | 単位 | 測定条件  |
|------------------------------|----------------------|-------------------|-----------------------------------|----------------------------|----|-------|
| RIIC                         | SCL入力サイクル時間          | t <sub>SCL</sub>  | $6(12) \times t_{IICcyc} + 1300$  | _                          | ns | 図5.43 |
| (Standard-mode、SMBus)        | SCL入力Highパルス幅        | t <sub>SCLH</sub> | $3(6) \times t_{IICcyc} + 300$    | _                          | ns |       |
| ICFER.FMPE=0                 | SCL入力Lowパルス幅         | t <sub>SCLL</sub> | $3(6) \times t_{IICcyc} + 300$    | _                          | ns |       |
|                              | SCL、SDA入力立ち上がり時間     | t <sub>Sr</sub>   | _                                 | 1000                       | ns |       |
|                              | SCL、SDA入力立ち下がり時間     | t <sub>Sf</sub>   | _                                 | 300                        | ns |       |
|                              | SCL、SDA入力スパイクパルス除去時間 | t <sub>SP</sub>   | 0                                 | 1(4) × t <sub>IICcyc</sub> | ns |       |
|                              | SDA入力バスフリー時間         | t <sub>BUF</sub>  | 3(6) × t <sub>IICcyc</sub> + 300  | _                          | ns |       |
|                              | 開始条件入力ホールド時間         | t <sub>STAH</sub> | t <sub>IICcyc</sub> + 300         | _                          | ns |       |
|                              | 再送開始条件入力セットアップ時間     | t <sub>STAS</sub> | 1000                              | _                          | ns |       |
|                              | 停止条件入力セットアップ時間       | t <sub>STOS</sub> | 1000                              | _                          | ns |       |
|                              | データ入力セットアップ時間        | t <sub>SDAS</sub> | t <sub>IICcyc</sub> + 50          | _                          | ns |       |
|                              | データ入力ホールド時間          | t <sub>SDAH</sub> | 0                                 | _                          | ns |       |
|                              | SCL、SDAの容量性負荷        | C <sub>b</sub>    | _                                 | 400                        | pF |       |
| RIIC                         | SCL入力サイクル時間          | t <sub>SCL</sub>  | 6(12) × t <sub>IICcyc</sub> + 600 | _                          | ns |       |
| (Fast-mode)                  | SCL入力Highパルス幅        | t <sub>SCLH</sub> | 3(6) × t <sub>IICcyc</sub> + 300  | _                          | ns |       |
|                              | SCL入力Lowパルス幅         | t <sub>SCLL</sub> | 3(6) × t <sub>IICcyc</sub> + 300  | _                          | ns |       |
|                              | SCL、SDA入力立ち上がり時間     | t <sub>Sr</sub>   | 20 + 0.1C <sub>b</sub>            | 300                        | ns |       |
|                              | SCL、SDA入力立ち下がり時間     | t <sub>Sf</sub>   | 20 + 0.1C <sub>b</sub>            | 300                        | ns |       |
|                              | SCL、SDA入力スパイクパルス除去時間 | t <sub>SP</sub>   | 0                                 | 1(4) × t <sub>IICcyc</sub> | ns |       |
|                              | SDA入力バスフリー時間         | t <sub>BUF</sub>  | 3(6) × t <sub>IICcyc</sub> + 300  | _                          | ns |       |
|                              | 開始条件入力ホールド時間         | t <sub>STAH</sub> | t <sub>IICcyc</sub> + 300         | _                          | ns |       |
|                              | 再送開始条件入力セットアップ時間     | t <sub>STAS</sub> | 300                               | _                          | ns |       |
|                              | 停止条件入力セットアップ時間       | t <sub>STOS</sub> | 300                               | _                          | ns |       |
|                              | データ入力セットアップ時間        | t <sub>SDAS</sub> | t <sub>IICcyc</sub> + 50          | _                          | ns |       |
|                              | データ入力ホールド時間          | t <sub>SDAH</sub> | 0                                 | _                          | ns |       |
|                              | SCL、SDAの容量性負荷        | C <sub>b</sub>    | _                                 | 400                        | pF |       |
| RIIC                         | SCL入力サイクル時間          | t <sub>SCL</sub>  | 6(12) × t <sub>IICcyc</sub> + 240 | _                          | ns |       |
| (Fast-mode+)<br>ICFER.FMPE=1 | SCL入力Highパルス幅        | t <sub>SCLH</sub> | 3(6) × t <sub>IICcyc</sub> + 120  | _                          | ns |       |
| ICFER.FIVIFE=1               | SCL入力Lowパルス幅         | t <sub>SCLL</sub> | 3(6) × t <sub>IICcyc</sub> + 120  | _                          | ns |       |
|                              | SCL、SDA入力立ち上がり時間     | t <sub>Sr</sub>   | _                                 | 120                        | ns |       |
|                              | SCL、SDA入力立ち下がり時間     | t <sub>Sf</sub>   | _                                 | 120                        | ns |       |
|                              | SCL、SDA入力スパイクパルス除去時間 | t <sub>SP</sub>   | 0                                 | 1(4) × t <sub>IICcyc</sub> | ns |       |
|                              | SDA入力バスフリー時間         | t <sub>BUF</sub>  | 3(6) × t <sub>IICcyc</sub> + 120  | _                          | ns |       |
|                              | 開始条件入力ホールド時間         | t <sub>STAH</sub> | t <sub>IICcyc</sub> + 120         |                            | ns |       |
|                              | 再送開始条件入力セットアップ時間     | t <sub>STAS</sub> | 120                               | _                          | ns |       |
|                              | 停止条件入力セットアップ時間       | t <sub>STOS</sub> | 120                               | _                          | ns |       |
|                              | データ入力セットアップ時間        | t <sub>SDAS</sub> | t <sub>IICcyc</sub> + 20          | _                          | ns |       |
|                              | データ入力ホールド時間          | t <sub>SDAH</sub> | 0                                 | _                          | ns |       |
|                              | SCL、SDAの容量性負荷        | C <sub>b</sub>    | _                                 | 550                        | pF |       |

注.

t<sub>IICcyc</sub>: RIIC の内部基準クロック(IICφ)の周期 ( )内の数値は、ICFER.NFE = 1でデジタルフィルタを有効にした状態でICMR3.NF[1:0] = 11bの場合を示します。 注1.

注2. Cbはバスラインの容量総計です。

#### 表5.17 内蔵周辺モジュールタイミング(5)

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

ICLK = 12.5 ~ 100MHz

|               | 項目                                           | 記号                   | min | max            | 単位  | 測定条件     |
|---------------|----------------------------------------------|----------------------|-----|----------------|-----|----------|
| ETHERC (RMII) | REF50CK サイクル時間                               | T <sub>ck</sub>      | 20  | _              | ns  | 図 5.44 ~ |
|               | REF50CK 周波数<br>Typ. 50MHz                    | _                    | _   | 50 +<br>100ppm | MHz | 図 5.47   |
|               | REF50CK デューティ                                | _                    | 35  | 65             | %   |          |
|               | REF50CK 立ち上がり/立ち下がり時間                        | T <sub>ckr/ckf</sub> | 0.5 | 3.5            | ns  |          |
|               | RMII_xxxx <sup>(注1)</sup> 出力遅延時間             | T <sub>co</sub>      | 2.5 | 12.5           | ns  |          |
|               | RMII_xxxx <sup>(注2)</sup> セットアップ時間           | T <sub>su</sub>      | 3   | _              | ns  |          |
|               | RMII_xxxx <sup>(注2)</sup> ホールド時間             | T <sub>hd</sub>      | 1   | _              | ns  |          |
|               | RMII_xxxx <sup>(注1) (注2)</sup> 立ち上がり/立ち下がり時間 | Tr/Tf                | 0.5 | 6              | ns  |          |
|               | ET_MDIO セットアップ時間                             | t <sub>MDIOs</sub>   | 10  | _              | ns  | 図 5.48   |
|               | ET_MDIO ホールド時間                               | t <sub>MDIOh</sub>   | 10  | _              | ns  |          |
|               | ET_MDIO 出力データホールド時間 <sup>(注3)</sup>          | t <sub>MDIODh</sub>  | 5   | _              | ns  | 図 5.49   |
|               | ET_WOL 出力遅延時間                                | t <sub>WOLd</sub>    | 1   | 20             | ns  | 図 5.50   |
| ETHERC (MII)  | ET_TX_CLK サイクル時間                             | t <sub>Tcyc</sub>    | 40  | _              | ns  | _        |
|               | ET_TX_EN 出力遅延時間                              | t <sub>TENd</sub>    | 1   | 20             | ns  | 図 5.51   |
|               | ET_ETXD0~ET_ETXD3出力遅延時間                      | t <sub>MTDd</sub>    | 1   | 20             | ns  |          |
|               | ET_CRS セットアップ時間                              | t <sub>CRSs</sub>    | 10  | _              | ns  |          |
|               | ET_CRS ホールド時間                                | t <sub>CRSh</sub>    | 10  | _              | ns  |          |
|               | ET_COL セットアップ時間                              | t <sub>COLs</sub>    | 10  | _              | ns  | 図 5.52   |
|               | ET_COL ホールド時間                                | t <sub>COLh</sub>    | 10  | _              | ns  |          |
|               | ET_RX_CLK サイクル時間                             | t <sub>TRcyc</sub>   | 40  | _              | ns  | _        |
|               | ET_RX_DV セットアップ時間                            | t <sub>RDVs</sub>    | 10  |                | ns  | 図 5.53   |
|               | ET_RX_DV ホールド時間                              | t <sub>RDVh</sub>    | 10  | _              | ns  |          |
|               | ET_ERXD0~ET_ERXD3 セットアップ時間                   | t <sub>MRDs</sub>    | 10  | _              | ns  |          |
|               | ET_ERXD0~ET_ERXD3ホールド時間                      | t <sub>MRDh</sub>    | 10  | _              | ns  |          |
|               | ET_RX_ER セットアップ時間                            | t <sub>RERs</sub>    | 10  | _              | ns  | 図 5.54   |
|               | ET_RX_ER ホールド時間                              | t <sub>RESh</sub>    | 10  | _              | ns  |          |
|               | ET_MDIO セットアップ時間                             | t <sub>MDIOs</sub>   | 10  | _              | ns  | 図 5.55   |
|               | ET_MDIO ホールド時間                               | t <sub>MDIOh</sub>   | 10  | _              | ns  |          |
|               | ET_MDIO 出力データホールド時間                          | t <sub>MDIOdh</sub>  | 5   | _              | ns  | 図 5.56   |
|               | ET_WOL 出力遅延時間                                | t <sub>WOLd</sub>    | 1   | 20             | ns  | 図 5.57   |

- 注1. RMII\_TXD\_EN、RMII\_TXD1、RMII\_TXD0
- 注2. RMII\_CRS\_DV、RMII\_RXD1、RMII\_RXD0、RMII\_RX\_ER
- 注3. ユーザがプログラムにより本規定を満足するように設定する必要があります。

# 表5.18 内蔵周辺モジュールタイミング(6)

条件:  $VCC = PLLVCC = AVCC = VCC\_USB = 2.7 \sim 3.6V$ 、 $VREFH = 2.7V \sim AVCC$ 

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

| 項目                    | 記号                  | min | typ | max | 単位                  | 測定条件   |
|-----------------------|---------------------|-----|-----|-----|---------------------|--------|
| TCK クロックサイクル時間        | t <sub>TCKcyc</sub> | 100 | _   | _   | ns                  | 図 5.58 |
| TCK クロック High レベルパルス幅 | t <sub>TCKH</sub>   | 45  | _   | _   | ns                  |        |
| TCK クロック Low レベルパルス幅  | t <sub>TCKL</sub>   | 45  | _   | _   | ns                  |        |
| TCK クロック立ち上がり時間       | t <sub>TCKr</sub>   | -   | _   | 5   | ns                  |        |
| TCK クロック立ち下がり時間       | t <sub>TCKf</sub>   | _   | _   | 5   | ns                  |        |
| TRST# パルス幅            | t <sub>TRSTW</sub>  | 20  | 1   | -   | t <sub>TCKcyc</sub> | 図 5.59 |
| TMS セットアップ時間          | t <sub>TMSS</sub>   | 20  | _   | _   | ns                  | 図 5.60 |
| TMS ホールド時間            | t <sub>TMSH</sub>   | 20  | _   | _   | ns                  |        |
| TDI セットアップ時間          | t <sub>TDIS</sub>   | 20  | _   | _   | ns                  |        |
| TDI ホールド時間            | t <sub>TDIH</sub>   | 20  | _   | _   | ns                  |        |
| TDO データ遅延時間           | t <sub>TDOD</sub>   | _   | _   | 40  | ns                  |        |



図 5.25 I/O ポート入出力タイミング



図 5.26 MTU2 入出力タイミング



図 5.27 MTU2 クロック入力タイミング



図 5.28 POE# 入力タイミング



図 5.29 PPG 出力タイミング



図 5.30 8 ビットタイマ出力タイミング



図 5.31 8 ビットタイマリセット入力タイミング



図 5.32 8 ビットタイマクロック入力タイミング



図 5.33 WDT 出力タイミング



図 5.34 SCK クロック入力タイミング



図 5.35 SCI 入出力タイミング / クロック同期式モード



図 5.36 A/D コンバータ外部トリガ入力タイミング



図 5.37 CAN 入出力タイミング



図 5.38 RSPI クロックタイミング



図 5.39 RSPI タイミング (マスタ、CPHA = 0)



図 5.40 RSPI タイミング (マスタ、CPHA = 1)



図 5.41 RSPI タイミング (スレーブ、CPHA = 0)



図 5.42 RSPI タイミング (スレーブ、CPHA = 1)



図 5.43 I<sup>2</sup>C バスインタフェース入出力タイミング



図 5.44 REF50CK と RMII 信号とのタイミング



図 5.45 RMII 送信タイミング



図 5.46 RMII 受信タイミング(正常動作時)



図 5.47 RMII 受信タイミング(エラー発生ケース)



図 5.48 MDIO 入力タイミング(RMII)



図 5.49 MDIO 出力タイミング (RMII)



図 5.50 WOL 出力タイミング (RMII)



図 5.51 MII 送信タイミング(正常動作時)



図 5.52 MII 送信タイミング (衝突発生ケース)



図 5.53 MII 受信タイミング(正常動作時)



図 5.54 MII 受信タイミング (エラー発生ケース)



図 5.55 MDIO 入力タイミング (MII)



図 5.56 MDIO 出力タイミング (MII)



図 5.57 WOL 出力タイミング (MII)



図 5.58 バウンダリスキャン TCK タイミング



図 5.59 バウンダリスキャン TRST# タイミング



図 5.60 バウンダリスキャン 入出力タイミング

# 5.4 USB 特性

# 表5.19 内蔵USB フルスピード 特性 (DP、DM端子特性)

条件: VCC = PLLVCC = AVCC = VCC\_USB = 3.0 ~ 3.6V、VREFH = 3.0V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

PCLK =  $24 \sim 50$ MHz

|      | 項目             | 記号                                | min | max    | 単位 | 測定条 <sup>6</sup>                  | 件      |
|------|----------------|-----------------------------------|-----|--------|----|-----------------------------------|--------|
| 入力特性 | 入力High レベル電圧   | V <sub>IH</sub>                   | 2.0 | _      | V  |                                   | 図 5.61 |
|      | 入力Low レベル電圧    | $V_{IL}$                          | _   | 0.8    | ٧  |                                   | 図 5.62 |
|      | 差動入力感度         | V <sub>DI</sub>                   | 0.2 | _      | V  | DP - DM                           |        |
|      | 差動コモンモードレンジ    | V <sub>CM</sub>                   | 0.8 | 2.5    | V  |                                   |        |
| 出力特性 | 出力High レベル電圧   | V <sub>OH</sub>                   | 2.8 | 3.6    | V  | $I_{OH} = -200 \mu A$             |        |
|      | 出力Low レベル電圧    | V <sub>OL</sub>                   | 0.0 | 0.3    | ٧  | I <sub>OL</sub> = 2mA             |        |
|      | クロスオーバ電圧       | V <sub>CRS</sub>                  | 1.3 | 2.0    | V  |                                   |        |
|      | 立ち上がり時間        | t <sub>Lr</sub>                   | 4   | 20     | ns |                                   |        |
|      | 立ち下がり時間        | t <sub>Lf</sub>                   | 4   | 20     | ns |                                   |        |
|      | 立ち上がり/立ち下がり時間比 | t <sub>Lr</sub> / t <sub>Lf</sub> | 90  | 111.11 | %  | t <sub>Lr</sub> / t <sub>Lf</sub> |        |
|      | 出力抵抗           | Z <sub>DRV</sub>                  | 28  | 44     | Ω  | Rs=22Ω 含む                         |        |



図 5.61 DP、DM 出力タイミング(フルスピード時)



図 5.62 測定回路 (フルスピード時)

# 5.5 A/D 変換特性

#### 表5.20 10ビットA/D変換特性

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

 ${\sf VSS} = {\sf PLLVSS} = {\sf AVSS} = {\sf VREFL} = {\sf VSS\_USB} = {\sf 0V}$ 

PCLK =  $8 \sim 50$ MHz T<sub>a</sub> =  $-40 \sim +85$  °C

|                   | 項                   | 目                                          | min                          | typ  | max  | 単位  | 測定条件               |
|-------------------|---------------------|--------------------------------------------|------------------------------|------|------|-----|--------------------|
| 分解能               |                     |                                            | 10                           | 10   | 10   | ビット |                    |
| 変換時間              | 外付けコンデン<br>サ0.1µFあり | コンデンサに電荷が十分<br>チャージされている場合 <sup>(注2)</sup> | 0.8<br>(0.3) <sup>(注3)</sup> | _    | 1    | μs  | サンプリング<br>15 ステート  |
| (PCLK=<br>50MHz時) | 外付けコンデン<br>サなし      | 許容信号源インピーダンス<br>max = 1.0 k Ω              | 1.0<br>(0.5) <sup>(注3)</sup> | _    | I    |     | サンプリング<br>25 ステート  |
|                   |                     | 許容信号源インピーダンス<br>max = 5.0 k Ω              | 2.6<br>(2.1) <sup>(注3)</sup> | _    | -    |     | サンプリング<br>105 ステート |
| アナログ入力            | 容量                  |                                            | _                            | _    | 6.0  | pF  |                    |
| INL積分非直           | 線性誤差                |                                            | _                            | ±1.5 | ±3.0 | LSB |                    |
| オフセット誤            | 差                   |                                            | _                            | ±1.5 | ±3.0 | LSB |                    |
| フルスケール            | ,誤差                 |                                            | _                            | ±1.5 | ±3.0 | LSB |                    |
| 量子化誤差             | 量子化誤差               |                                            | _                            | ±0.5 | _    | LSB |                    |
| 絶対精度              | 絶対精度                |                                            | _                            | ±1.5 | ±3.0 | LSB |                    |
| DNL 微分非直          | 直線性誤差               |                                            | _                            | ±0.5 | ±1.0 | LSB |                    |

- 注1. 変換時間はサンプリング時間と比較時間の合計です。各項目には、測定条件にサンプリングステート数を示します。
- 注2. スキャンは対応しません。
- 注3. ( )はサンプリング時間を示します。

#### 表5.21 12ビットA/D変換特性

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

PCLK =  $8 \sim 50$ MHz T<sub>a</sub> =  $-40 \sim +85$  °C

| 項目        | min | typ   | max   | 単位  | 測定条件       |
|-----------|-----|-------|-------|-----|------------|
| 分解能       | 12  | 12    | 12    | ビット |            |
| 変換時間 (注1) | 1.0 | _     | _     | μs  | AVCC ≧ 3.0 |
|           | 2.0 | _     | _     | μs  | AVCC ≧ 2.7 |
| アナログ入力容量  | _   | _     | 30    | pF  |            |
| オフセット誤差   | _   | ± 2.0 | ± 7.5 | LSB |            |
| フルスケール誤差  | _   | ± 2.0 | ± 7.5 | LSB |            |
| 量子化誤差     | _   | ± 0.5 | _     | LSB |            |
| 絶対精度      | -   | ± 2.5 | ± 8.0 | LSB |            |
| 非直線性誤差    | _   | ± 2.0 | ± 4.0 | LSB |            |

注1. 変換時間はサンプリング時間と比較時間の合計です(許容信号源インピーダンス  $\max = 1.0 \text{k}\Omega$ )。

# 5.6 D/A 変換特性

#### 表 5.22 D/A 変換特性

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

 $T_a = -40 \sim +85 \,^{\circ}C$ 

| 項目      | min | typ   | max   | 単位  | 測定条件      |
|---------|-----|-------|-------|-----|-----------|
| 分解能     | 10  | 10    | 10    | ビット |           |
| 変換時間    | _   | _     | 3.0   | μs  | 負荷容量 20pF |
| 絶対精度    | _   | ± 2.0 | ± 4.0 | LSB | 負荷抵抗 2MΩ  |
|         | _   | _     | ± 3.0 | LSB | 負荷抵抗 4MΩ  |
|         | _   | _     | ± 2.0 | LSB | 負荷抵抗 10MΩ |
| RO 出力抵抗 | _   | 3.6   | 1     | kΩ  |           |

# 5.7 パワーオンリセット回路、電圧検出回路特性

#### 表5.23 パワーオンリセット回路・電圧検出回路特性

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

|                           | 項目             | 記号    | min  | typ  | max  | 単位 | 測定条件     |  |
|---------------------------|----------------|-------|------|------|------|----|----------|--|
| 電圧検出レベル                   | パワーオンリセット(POR) | Vpor  | 2.48 | 2.58 | 2.68 | V  | 図 5.63   |  |
|                           | 電圧検出回路(LVD)    | Vdet1 | 2.75 | 2.85 | 2.95 |    | 図 5.64、  |  |
|                           |                | Vdet2 | 3.05 | 3.15 | 3.25 |    | 図 5.65   |  |
| 内部リセット時間                  |                | tpor  | 20   | 35   | 50   | ms |          |  |
| 最小VCC低下時間 <sup>(注1)</sup> |                | tvoff | 200  | -    | -    | μs | 図 5.63 ~ |  |
| 応答遅延時間                    |                | tdet  | _    | _    | 200  | μs | 図 5.65   |  |

注1. 電源オフ時間は、VCCがPOR/LVDの電圧検出レベルV<sub>POR</sub>, V<sub>det1</sub>, V<sub>det2</sub>のmin値を下回っている時間です。



図 5.63 パワーオンリセットタイミング



図 5.64 電圧検出回路タイミング (Vdet1)



図 5.65 電圧検出回路タイミング (Vdet2)

# 5.8 発振停止検出タイミング

# 表5.24 発振停止検出回路特性

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

| 項目             | 記号                | min | typ | max | 単位  | 測定条件   |
|----------------|-------------------|-----|-----|-----|-----|--------|
| 検出時間           | tdr               | _   | _   | 1.0 | ms  | 図 5.66 |
| 発振停止検出時内部発振周波数 | f <sub>MAIN</sub> | 0.5 | _   | 7.0 | MHz |        |



図 5.66 発振停止検出タイミング

### 5.9 ROM (コード格納用フラッシュメモリ) 特性

表5.25 ROM (コード格納用フラッシュメモリ) 特性 (1)

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

書き込み / 消去時の動作温度範囲: T<sub>a</sub> = -40 ~ +85 ℃

| 項目                           | 記号               | min         | typ | max | 単位 | 測定条件                    |
|------------------------------|------------------|-------------|-----|-----|----|-------------------------|
| 再書き込み/消去サイクル <sup>(注1)</sup> | $N_{PEC}$        | 1000        | _   | -   |    |                         |
| データ保持時間                      | t <sub>DRP</sub> | 30<br>(注 2) | _   | _   | 年  | T <sub>a</sub> = + 85°C |

注1. 再書き込み/消去サイクルの定義: 再書き込み/消去サイクルは、ブロックごとの消去回数です。再書き込み/消去サイクルが n回(n=1000)の場合、ブロックごとにそれぞれn回ずつ消去することができます。例えば、4Kバイトのブロックについて、そ れぞれ異なる番地に256 バイト書き込みを16回に分けて行った後に、そのブロックを消去した場合も、再書き込み/消去サイクル回数は1回と数えます。ただし、消去1回に対して、同一アドレスに複数回の書き込みを行うことはできません。(上書き 禁止)。

注2. 信頼性試験から得られた結果です。

表5.26 ROM (コード格納用フラッシュメモリ) 特性 (2)

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V

書き込み / 消去時の動作温度範囲: T<sub>a</sub> = -40 ~ +85 ℃

| 項目                             |                    | 記号                | min | typ  | max  | 単位          | 測定条件                   |
|--------------------------------|--------------------|-------------------|-----|------|------|-------------|------------------------|
| 書き込み時間                         | 256バイト             | t <sub>P256</sub> | _   | 2    | 12   | ms          | PCLK = 50MHz           |
|                                | 4Kバイト              | t <sub>P4K</sub>  | _   | 23   | 50   | ms          | N <sub>PEC</sub> ≦100時 |
|                                | 16Kバイト             | t <sub>P16K</sub> | _   | 90   | 200  | ms          |                        |
|                                | 256バイト             | t <sub>P256</sub> | _   | 2.4  | 14.4 | ms          | PCLK = 50MHz           |
|                                | 4Kバイト              | t <sub>P4K</sub>  | _   | 27.6 | 60   | ms          | N <sub>PEC</sub> >100時 |
|                                | 16Kバイト             | t <sub>P16K</sub> | _   | 108  | 240  | ms          |                        |
| 消去時間                           | 4Kバイト              | t <sub>E4K</sub>  | _   | 25   | 60   | ms          | PCLK = 50MHz           |
|                                | 16Kバイト             | t <sub>E16K</sub> | _   | 100  | 240  | ms          | N <sub>PEC</sub> ≦100時 |
|                                | 4Kバイト              | t <sub>E4K</sub>  | _   | 30   | 72   | ms          | PCLK = 50MHz           |
|                                | 16Kバイト             | t <sub>E16K</sub> | -   | 120  | 288  | ms          | N <sub>PEC</sub> >100時 |
| 書き込み中のサスペンド遅延                  | 時間                 | t <sub>SPD</sub>  | -   | _    | 120  | μs          | 図 5.67                 |
| 消去中の1回目のサスペンド<br>(サスペンド優先モード時) | t <sub>SESD1</sub> | -                 | _   | 120  | μs   | PCLK=50MHz時 |                        |
| 消去中の2回目のサスペンド<br>(サスペンド優先モード時) | t <sub>SESD2</sub> | _                 | _   | 1.7  | ms   |             |                        |
| 消去中のサスペンド遅延時間<br>(消去優先モード時)    | t <sub>SEED</sub>  | _                 | _   | 1.7  | ms   |             |                        |

# 5.10 データフラッシュ(データ格納用フラッシュメモリ)特性

表5.27 データフラッシュ (データ格納用フラッシュメモリ) 特性

条件: VCC = PLLVCC = AVCC = VCC\_USB = 2.7 ~ 3.6V、VREFH = 2.7V ~ AVCC

VSS = PLLVSS = AVSS = VREFL = VSS\_USB = 0V 書き込み / 消去時の動作温度範囲: $T_a = -40 \sim +85 \,^{\circ}\text{C}$ 

| 項目                                 | 記号                           | min                 | typ | max | 単位  | 測定条件 |                |
|------------------------------------|------------------------------|---------------------|-----|-----|-----|------|----------------|
| 書き込み時間 8バイト                        |                              | t <sub>DP8</sub>    | _   | 0.4 | 2   | ms   | PCLK = 50MHz 時 |
|                                    | 128バイト                       | t <sub>DP128</sub>  | _   | 1   | 5   | ms   |                |
| 消去時間                               | 2Kバイト                        | t <sub>DE2K</sub>   | _   | 70  | 250 | ms   | PCLK = 50MHz 時 |
| ブランクチェック時間                         | 8バイト                         | t <sub>DBC8</sub>   | _   | _   | 30  | μs   | PCLK = 50MHz 時 |
|                                    | 2Kバイト                        |                     | _   | _   | 0.7 | ms   |                |
| 再書き込み/消去サイクル (                     | 再書き込み/消去サイクル <sup>(注1)</sup> |                     |     | _   | _   | 回    |                |
| 書き込み中のサスペンド遅る                      | 書き込み中のサスペンド遅延時間              |                     |     | _   | 120 | μs   | 図 5.67         |
| 消去中の1回目のサスペンド遅延時間<br>(サスペンド優先モード時) |                              | t <sub>DSESD1</sub> | _   | _   | 120 | μs   | PCLK = 50MHz 時 |
| 消去中の2回目のサスペント<br>(サスペンド優先モード時)     | t <sub>DSESD2</sub>          | _                   | _   | 1.7 | ms  |      |                |
| 消去中のサスペンド遅延時<br>(消去優先モード時)         | t <sub>DSEED</sub>           | _                   | _   | 1.7 | ms  |      |                |
| データ保持時間 <sup>(注3)</sup>            | t <sub>DDRP</sub>            | 10                  | _   | _   | 年   |      |                |

- 注1. 再書き込み/消去サイクルの定義:再書き込み/消去サイクルは、ブロックごとの消去回数です。再書き込み/消去サイクルが n回(n = 30000)の場合、ブロックごとにそれぞれn回ずつ消去することができます。例えば、2Kバイトのブロックについて、それぞれ異なる番地に128バイト書き込みを16回に分けて行った後に、そのブロックを消去した場合も、再書き込み/消去サイクル回数は1回と数えます。ただし、消去1回に対して、同一アドレスに複数回の書き込みを行うことはできません。(上書き禁止)。
- 注2. 書き換え後のすべての特性を保証するmin回数です(保証は1~min値の範囲)。
- 注3. 書き換えがmin値を含む仕様範囲内で行われたときの特性です。



図 5.67 フラッシュメモリ書き込み / 消去サスペンドタイミング

# 付録 1. 外形寸法図

外形寸法図の最新版や実装に関する情報は、ルネサス エレクトロニクスホームページの「パッケージ」 に掲載されています。



図 A. 176 ピン LFBGA (PLBG0176GA-A) 外形寸法図



図 B. 145 ピン TFLGA (PTLG0145JB-A) 外形寸法図



図 C. 144 ピン LQFP (PLQP0144KA-A)



図 D. 100 ピン LQFP (PLQP0100KB-A)



図 E. 85ピンTFLGA (PTLG0085JA-A)

| 改訂記録 | RX62N グループ、RX621 グループ データシート |  |
|------|------------------------------|--|
|      |                              |  |

| Rev. | <b>然</b> 行口 |                | 改訂内容                                            |  |  |  |  |  |
|------|-------------|----------------|-------------------------------------------------|--|--|--|--|--|
| Rev. | 発行日         | ページ            | ポイント                                            |  |  |  |  |  |
| 1.00 | 2011.1.14   | _              | 初版発行                                            |  |  |  |  |  |
| 1.20 | 2011.5.16   |                | 1.概要                                            |  |  |  |  |  |
|      |             | 5              | 表1.1 仕様概要 説明欄変更                                 |  |  |  |  |  |
|      |             | 41             | 表1.9 端子機能一覧 機能欄変更                               |  |  |  |  |  |
|      |             |                | 4. I/O レジスタ                                     |  |  |  |  |  |
|      |             | 52 <b>~</b> 93 | 表4.1 I/Oレジスタアドレス一覧 変更                           |  |  |  |  |  |
|      |             |                | 5. 電気的特性                                        |  |  |  |  |  |
|      |             | 118            | 図5.23 EDACK0、EDACK1 シングルアドレス転送タイミング(CS領域) 変更    |  |  |  |  |  |
|      |             | 118            | 図5.24 EDACK0、EDACK1 シングルアドレス転送タイミング(SDRAM領域) 変更 |  |  |  |  |  |
| 1.30 | 2012.1.11   |                | 1. 概要                                           |  |  |  |  |  |
|      |             | 2              | 表 1.1 仕様概要 (1/4) 注 1.変更、注 2.削除                  |  |  |  |  |  |
|      |             | 13             | 図 1.6 144 ピンLQFP ピン配置図(補助図) 変更                  |  |  |  |  |  |
|      |             | 15             | 図1.8 100 ピンLQFP ピン配置図(補助図) 変更                   |  |  |  |  |  |
|      |             | 33             | 表 1.7 機能別端子一覧(100 ピンLQFP)(1/4) 変更               |  |  |  |  |  |
|      |             | 39             | 表 1.8 機能別端子一覧(85 ピンTFLGA)(3/3) 変更               |  |  |  |  |  |
|      |             |                | 4. I/O レジスタ                                     |  |  |  |  |  |
|      |             | 51 <b>~</b> 93 | 表4.1 I/Oレジスタアドレス一覧 変更                           |  |  |  |  |  |
|      |             |                | 5. 電気的特性                                        |  |  |  |  |  |
|      |             | 97             | 表5.4 DC特性(3) スペック追加                             |  |  |  |  |  |
|      |             | 104            | 表5.9 制御信号タイミング 注記変更                             |  |  |  |  |  |
|      |             | 124            | 表5.18 内蔵周辺モジュールタイミング(6) 条件変更                    |  |  |  |  |  |

#### 改訂区分の説明

- テクニカルアップデート発行番号のある項目:発行済みの該当テクニカルアップデートを反映した変更
- テクニカルアップデート発行番号のない項目:テクニカルアップデートを発行しない軽微な変更

| Rev.  | <b>黎</b> 仁口 |            | 改訂内容                                        | 改訂区分           |  |  |  |  |  |
|-------|-------------|------------|---------------------------------------------|----------------|--|--|--|--|--|
| ixev. | 発行日         | 以前区方       |                                             |                |  |  |  |  |  |
| 1.40  | 2014.07.16  | 4. I/O レジス | 4. I/O レジスタ                                 |                |  |  |  |  |  |
|       |             | 71、72      | 71、72 表4.1 I/O レジスタアドレス一覧 変更                |                |  |  |  |  |  |
|       |             | 5. 電気的特性   |                                             |                |  |  |  |  |  |
|       |             | 97         | 97 表 5.4 DC 特性 (3)、注 1 変更                   |                |  |  |  |  |  |
|       |             | 107~110    | 図5.10 外部バスタイミング/ ノーマルリードサイクル(バスクロック同期)      |                |  |  |  |  |  |
|       |             |            | ~図5.14 外部バスタイミング/ 外部ウェイト制御 変更               |                |  |  |  |  |  |
|       |             | 119        | 表 5.13 内蔵周辺モジュールタイミング(1): SCI 変更            |                |  |  |  |  |  |
|       |             | 141        | 表 5.25 ROM (コード格納用フラッシュメモリ) 特性 (1)、注2 変更、注3 | TN-RX*-A051A/J |  |  |  |  |  |
|       |             |            | 削除、表 5.26 ROM(コード格納用フラッシュメモリ)特性(2) 追加       |                |  |  |  |  |  |
|       |             | 付録2. 外形    | <b>《</b> 付法図                                |                |  |  |  |  |  |
|       |             | 146        |                                             |                |  |  |  |  |  |
|       |             | 147        | 図D. 100 ピンLQFP(PLQP0100KB-A) 変更             |                |  |  |  |  |  |

すべての商標および登録商標は、それぞれの所有者に帰属します。

#### 製品ご使用上の注意事項

ここでは、マイコン製品全体に適用する「使用上の注意事項」について説明します。個別の使用上の注意 事項については、本ドキュメントおよびテクニカルアップデートを参照してください。

#### 1. 未使用端子の処理

【注意】未使用端子は、本文の「未使用端子の処理」に従って処理してください。

CMOS 製品の入力端子のインピーダンスは、一般に、ハイインピーダンスとなっています。未使用端子を開放状態で動作させると、誘導現象により、LSI 周辺のノイズが印加され、LSI 内部で貫通電流が流れたり、入力信号と認識されて誤動作を起こす恐れがあります。未使用端子は、本文「未使用端子の処理」で説明する指示に従い処理してください。

2. 電源投入時の処置

【注意】電源投入時は、製品の状態は不定です。

電源投入時には、LSIの内部回路の状態は不確定であり、レジスタの設定や各端子の状態は不定です。

外部リセット端子でリセットする製品の場合、電源投入からリセットが有効になるまでの期間、端子の状態は保証できません。

同様に、内蔵パワーオンリセット機能を使用してリセットする製品の場合、電源投入からリセットの かかる一定電圧に達するまでの期間、端子の状態は保証できません。

3. リザーブアドレス(予約領域)のアクセス禁止

【注意】リザーブアドレス(予約領域)のアクセスを禁止します。

アドレス領域には、将来の機能拡張用に割り付けられているリザーブアドレス(予約領域)があります。これらのアドレスをアクセスしたときの動作については、保証できませんので、アクセスしないようにしてください。

4. クロックについて

【注意】リセット時は、クロックが安定した後、リセットを解除してください。

プログラム実行中のクロック切り替え時は、切り替え先クロックが安定した後に切り替えてください。

リセット時、外部発振子(または外部発振回路)を用いたクロックで動作を開始するシステムでは、 クロックが十分安定した後、リセットを解除してください。また、プログラムの途中で外部発振子 (または外部発振回路)を用いたクロックに切り替える場合は、切り替え先のクロックが十分安定し てから切り替えてください。

5. 製品間の相違について

【注意】型名の異なる製品に変更する場合は、製品型名ごとにシステム評価試験を実施してください。

同じグループのマイコンでも型名が違うと、内部 ROM、レイアウトパターンの相違などにより、電気的特性の範囲で、特性値、動作マージン、ノイズ耐量、ノイズ輻射量などが異なる場合があります。型名が違う製品に変更する場合は、個々の製品ごとにシステム評価試験を実施してください。

#### ご注意書き

- 1. 本資料に記載された回路、ソフトウェアおよびこれらに関連する情報は、半導体製品の動作例、応用例を説明するものです。お客様の機器・システムの設計において、回路、ソフトウェアおよびこれらに関連する情報を使用する場合には、お客様の責任において行ってください。これらの使用に起因して、お客様または第三者に生じた損害に関し、当社は、一切その責任を負いません。
- 2. 本資料に記載されている情報は、正確を期すため慎重に作成したものですが、誤りがないことを保証するものではありません。万一、本資料に記載されている情報 の誤りに起因する損害がお客様に生じた場合においても、当社は、一切その責任を負いません。
- 3. 本資料に記載された製品データ、図、表、プログラム、アルゴリズム、応用回路例等の情報の使用に起因して発生した第三者の特許権、著作権その他の知的財産権 に対する侵害に関し、当社は、何らの責任を負うものではありません。当社は、本資料に基づき当社または第三者の特許権、著作権その他の知的財産権を何ら許 諾するものではありません。
- 4. 当社製品を改造、改変、複製等しないでください。かかる改造、改変、複製等により生じた損害に関し、当社は、一切その責任を負いません。
- 5. 当社は、当社製品の品質水準を「標準水準」および「高品質水準」に分類しており、

各品質水準は、以下に示す用途に製品が使用されることを意図しております。

標準水準: コンピュータ、OA機器、通信機器、計測機器、AV機器、

家電、工作機械、パーソナル機器、産業用ロボット等

高品質水準:輸送機器(自動車、電車、船舶等)、交通用信号機器、

防災・防犯装置、各種安全装置等

当社製品は、直接生命・身体に危害を及ぼす可能性のある機器・システム(生命維持装置、人体に埋め込み使用するもの等)、もしくは多大な物的損害を発生させるおそれのある機器・システム(原子力制御システム、軍事機器等)に使用されることを意図しておらず、使用することはできません。 たとえ、意図しない用途に当社製品を使用したことによりお客様または第三者に損害が生じても、当社は一切その責任を負いません。 なお、ご不明点がある場合は、当社営業にお問い合わせください。

- 6. 当社製品をご使用の際は、当社が指定する最大定格、動作電源電圧範囲、放熱特性、実装条件その他の保証範囲内でご使用ください。当社保証範囲を超えて当社製品をご使用された場合の故障および事故につきましては、当社は、一切その責任を負いません。
- 7. 当社は、当社製品の品質および信頼性の向上に努めていますが、半導体製品はある確率で故障が発生したり、使用条件によっては誤動作したりする場合があります。また、当社製品は耐放射線設計については行っておりません。当社製品の故障または誤動作が生じた場合も、人身事故、火災事故、社会的損害等を生じさせないよう、お客様の責任において、冗長設計、延焼対策設計、誤動作防止設計等の安全設計およびエージング処理等、お客様の機器・システムとしての出荷保証を行ってください。特に、マイコンソフトウェアは、単独での検証は困難なため、お客様の機器・システムとしての安全検証をお客様の責任で行ってください。
- 8. 当社製品の環境適合性等の詳細につきましては、製品個別に必ず当社営業窓口までお問合せください。ご使用に際しては、特定の物質の含有・使用を規制する RoHS指令等、適用される環境関連法令を十分調査のうえ、かかる法令に適合するようご使用ください。お客様がかかる法令を遵守しないことにより生じた損害に 関して、当社は、一切その責任を負いません。
- 9. 本資料に記載されている当社製品および技術を国内外の法令および規則により製造・使用・販売を禁止されている機器・システムに使用することはできません。また、当社製品および技術を大量破壊兵器の開発等の目的、軍事利用の目的その他軍事用途に使用しないでください。当社製品または技術を輸出する場合は、「外国為替及び外国貿易法」その他輸出関連法令を遵守し、かかる法令の定めるところにより必要な手続を行ってください。
- 10. お客様の転売等により、本ご注意書き記載の諸条件に抵触して当社製品が使用され、その使用から損害が生じた場合、当社は何らの責任も負わず、お客様にてご負担して頂きますのでご了承ください。
- 11. 本資料の全部または一部を当社の文書による事前の承諾を得ることなく転載または複製することを禁じます。
- 注1. 本資料において使用されている「当社」とは、ルネサス エレクトロニクス株式会社およびルネサス エレクトロニクス株式会社がその総株主の議決権の過半数 を直接または間接に保有する会社をいいます。
- 注2. 本資料において使用されている「当社製品」とは、注1において定義された当社の開発、製造製品をいいます。



ルネサスエレクトロニクス株式会社

■営業お問合せ窓口

http://www.renesas.com

※営業お問合せ窓口の住所は変更になることがあります。最新情報につきましては、弊社ホームページをご覧ください。

ルネサス エレクトロニクス株式会社 〒100-0004 千代田区大手町2-6-2 (日本ビル)

■技術的なお問合せおよび資料のご請求は下記へどうぞ。 総合お問合せ窓口: http://japan.renesas.com/contact/