

INC – Návrh číslicových systémů Návrh projektu

Vít Pavlík xpavli0a V Brně dne 23. 3. 2023

# Návrh architektury



#### Poznámky:

- Činnost řídícího automatu spustí samotný datový signál.
- Chování datové cesty je řízeno dvěma 4bitovými čítači CNT.
- První čítač se inkrementuje každý takt hodin (začne až na začátku příjmu dat, do té doby CE

   count enable v nule).
- V osmém taktu čítač nastaví příznak řídícímu automatu CNT7. Automat čítač vyresetuje.
- Za 16 taktů, uprostřed prvního datového bitu, se inkrementuje druhý čítač, který počítá bity. Má hodnotu jedna a protože chci, aby v prvním datovém bitu byl adresový vstup demultiplexoru hodnota nula, použil jsem odčítačku.
- V tomto šestnáctém taktu se nastaví registru příznak ENABLE a jeho hodnota se nastaví na logický součet bitů původní hodnoty a bitů nové hodnoty (výstup demultiplexoru).
- V posledním bitu STOP\_BIT se nastaví automatu příznak END. Je ošetřeno aby se poslední STOP\_BIT do registru nezapisoval.
- Automat na jeden takt nastaví příznak DOUT\_VALID a následující takt resetuje čítače a registr a vrátí se do klidového stavu: čekání na START BIT.
- EQ je modul pro rovnost (equals) a budiž realizován např. takto:



## Návrh automatu



## Legenda:

Vstupy: START BIT, CNT7, END

Mealyho výstupy: RES, RES\_BIT\_CNT, RES\_REG

Moorovy výstupy: CE

## Poznámky:

• Počáteční stav je IDLE a počítá se tím, že jsou čítače a registr nulové.

- Uvedení vstupu/výstupu znamená, že je na tomto vstupu/výstupu automatu logická jednička. Neuvedení znamená logickou nulu.
- Automat splňuje požadavky, které souvisí s návrhem architektury.
- Na začátku zařídí offset do poloviny bitu (reset čítače taktů v osmém taktu) a obvod následně funguje samočinně až do posledního bitu, kdy automat na základě příznaku END resetuje čítače a začne znovu čekat na START\_BIT.