# Programowanie struktur cyfrowych



VHDL – język opisu sprzętu

dr Aleksander Lamża

Uniwersytet J. Kochanowskiego w Kielcach Uniwersytet Śląski w Katowicach

aleksander.lamza@us.edu.pl

#### Czym są języki opisu sprzętu?

**Hardware Description Languages** (HDL) – to grupa języków opisu sprzętu. Pozwalają na definiowanie projektu układu cyfrowego w postaci tekstowej.

Projekt układu powstaje w HDL podobnie jak program komputerowy w języku programowania.

Symulacja układu jest analogiczna do uruchomienia programu.

```
Display Nulliplexers

But the second of the
```



```
16 module universalShifter (clock, bitsIn, bitsOut,
                           load, carryIn, Lshift, Rshift,
                           rotateL, rotateR, resetSync);
    parameter n=8; // Size of parametric register
    input clock, resetSync, load, Lshift, Rshift, carryIn, rotateL, rotateR;
    reg [n-1:0] store;
    output reg [n-1:0] bitsOut;
      bitsOut = 0;
    always @(posedge clock)
          // Reset takes first priority.
          if(resetSync)
            store = 0;
              // Load takes priority over shifting and rotating.
                store = bitsIn;
                case({Lshift, Rshift, rotateL, rotateR})
                    4'b1000 : store = {store[n-1:0], carryIn};
                    4'b0100 : store = {carryIn, store[n:1]};
                                                                 // Shift right
```

## Trochę historii

Praca nad językami umożliwiającymi opis sprzętu rozpoczęła się już pod koniec lat 60. XX wieku. Przez dłuższy czas były to jednak opracowania raczej teoretyczne.

W latach 70., wraz z rozwojem układów scalonych dużej skali integracji (VLSI) oraz układów programowalnych (głównie PLD), potrzeba standaryzacji języka opisu sprzętu stała się bardzo nagląca.

Istniejące języki nie nadawały się do tego celu, ponieważ nie spełniały trzech podstawowych wymagań ważnych dla języków opisu sprzętu, czyli:

- muszą być użyteczne w całym procesie projektowania,
- muszą bazować na mechanizmach naturalnych dla projektanta,
- muszą być akceptowane przez środowisko projektantów sprzętu.

#### Trochę historii – VHDL

Od 1980 roku Departament Obrony USA przeprowadzał program **VHSIC** (Very High Speed Integrated Circuit), którego celem było opracowanie technologii, narzędzi i metod związanych z układami cyfrowymi. W 1983 do pracy w programie został zaangażowany zespół złożony z przedstawicieli trzech firm: Intermetrics, IBM i Texas Instruments, którego zadaniem było zaprojektowanie oraz zaimplementowanie języka opisu układów VLSI.

Pod koniec 1985 roku została wydana pierwsza wersja języka dla komputerów VAX 11/780 oraz IBM 370.





## Trochę historii – VHDL

W 1987 VHDL (VHSIC HDL) stał się obowiązującym standardem w dziedzinie języków opisu i projektowania układów wielkiej skali integracji. Kolejne wersje ukazały się w latach: 1993, 2000, 2002 i 2008.

Narzędzia związane z VHDL zostały napisane w języku Ada. Z tego języka pochodzi też wiele konstrukcji w VHDL.

Język VHDL jest normalizowany przez IEEE (Institute of Electrical and Electronic Engineers).

W omawianych przykładach będziemy korzystać z normy IEEE 1164 definiującej wartości logiczne, która została zaimplementowana w pakiecie std\_logic\_1164 biblioteki IEEE.

## Podstawowe cechy języka VHDL

Umożliwia odzwierciedlenie hierarchicznego projektowania sprzętu:



## Podstawowe cechy języka VHDL

Umożliwia opis projektu i jego sprawdzenie na poszczególnych poziomach abstrakcji (systemowym, architektonicznym, logicznym).

Umożliwia wielokrotne wykorzystanie zaprojektowanych wcześniej i przetestowanych elementów.

Umożliwia reprezentację dynamiki układu cyfrowego oraz współbieżnych operacji występujących w sprzęcie.

Ułatwia wymianę informacji między członkami zespołu projektowego.

Ułatwia dokumentowanie projektu.

#### Narzędzia

Ponieważ nie mamy do dyspozycji sprzętu, wszystkie ćwiczenia będziemy wykonywać w symulatorze.

Podstawowym narzędziem pracy będzie EDAplayground.com:



#### Narzędzia

Przyda nam się też bezpłatne narzędzie GHDL (kompilator VHDL-a) oraz GTKWave do wizualizacji i analizy przebiegów czasowych:

