# <u>תיעוד פרויקט בקורס ארכיטקטורה של מחשבים</u>

204620702 205431224 208410969

(core.c - הקובץ שמגדיר ליבה - core.h קובץ - הקובץ

הקובץ מגדיר את כל הפונקציות הממומשות בcore.c. הקובץ מגדיר את הפונקציות שאחראיות לסמלץ מחזור שעון, לסמלץ כל שלב בpipeline, לסמלץ מעבר של המידע בין שלבי הpipeline בסוף כל מחזור שעון ולבצע את כל ההדפסות הדרושות. לצורך המימוש הוגדרו הMACROS הבאים:

כל הopcodes הנתמכים ע"י המעבד: ●

```
#define ADD 0
#define SUB 1
#define AND 2
#define OR 3
#define XOR 4
#define MUL 5
#define SLL 6
#define SRA 7
#define SRL 8
#define BEQ 9
#define BNE 10
#define BLT 11
#define BJT 12
#define BLE 13
#define BGE 14
#define JAL 15
#define LW
            16
#define SW
#define HALT 20
```

• כל הפרמטרים הנדרשים על מנת לבצע decoding נכון של הפקודה:

```
#define OPP_SHFT 0x18 //24 bits
#define RD_SHFT 0x14 //20 bits
#define RS_SHFT 0x10 //16 bits
#define RT_SHFT 0xc //12 bits
#define OPP_MASK 0xFF000000 //bits 31:24
#define RD_MASK 0x00F00000 //bits 20-23
#define RS_MASK 0x000F0000 //bits 16-19
#define RT_MASK 0x0000F0000 //bits 15-12
#define IMM_MASK 0x00000FFF //bits 11-0

#define SRL_MASK 0x7FFFFFFF
#define LSB_9BIT 0x000001FF
#define MEM_SIZE 1024
```

כמו כן הוגדרו מבני העזר הבאים:

```
typedef struct core {
    FILE* trace_file;
    int is_halt;
    int pc;
    int next pc;
    int data hazzard;
    int prev_cache_miss;
    int prev mem inst pc;
    int Op_Mem[MEM_SIZE];
                                //Operation Memory aka IMEM
    int Reg_File[16];
    operation *IF_op;
                                //Operation in Fetch
                                //Operation in Decode
    operation *ID_op;
    operation *EX_op;
                                //Operation in Execute
    operation *MEM_op;
                               //Operation in Memory
    operation *WB_op;
                                //Operation in Write Back
    cache *Cache;
    core_stats *core_stats; // single core statisrics
} single_core;
single_core* cores[cores_count]; // array of cores in the CPU
typedef struct operation {
   int code; //the code of the operation
   int rd; //rd register
   int rs; //rs register
   int rt; //rt register
   int rd_val; // value of rd @Decode
   int rs_val; // value of rs @Decode
   int rt_val; // value of rt @Decode
```

```
int addr; // used in memory instructions
int empty; //indicates a bubble;
int op pc;
int inst; // the opcode line from Imem
void(*op_code)(int core_num); // a function pointer according to opcode
} operation;
```

```
typedef struct stats{
   int cycles;
   int instructions;
   int read hit;
   int read_miss;
   int write_hit;
   int write miss;
   int decode stall;
   int mem_stall;
 core stats;
```

## הפונקציות המוגדרות בקובץ זה:

• פונקציות של איתחול או כתיבה לקבצי פלט:

• פונקציות המתארות את הפונקציונליות של כל opcode •

```
void add(int core_num);
void sub(int core_num);
void and(int core_num);
void or (int core_num);
void xor (int core_num);
void mul(int core_nume);
void sll(int core_num);
void sra(int core_num);
void srl(int core_num);
void lw(int core_num);
void sw(int core_num);
void nop(int core_num);
```

קובץ המכיל את הגדרות הפונקציות הרלוונטיות לניהול מערכת הזיכרון (ובפרט את הממשק שלה עם הליבות). הנוסף מכיל הקובץ הגדרות מאקרו, אשר מיועדות לשמש Enumerators או קבועים עבור משתנים שונים. בנוסף בקובץ מוגדרות מספר פונקציות מאקרו, בעיקר עבור מיפוי כתובות, או פעולות קטנות לצורך כך שהקוד יהיה בהיר. כן יצורפו החלקים המהותיים להבנת אופן ההתנהלות. מבחינה כללית: בממשק בין הליבה למטמון (וממנו לזיכרון) הוגדר באופן הבא: הליבה מבקשת מהזיכרון לבצע פעולות זיכרון על כתובת מסוימת ע"י פונקציות מתאימות (write, read). במידה והמידע אינו שמור בstate המתאים (MISS) מתבצע stall בליבה. במצב זה הליבה תבקש שוב מהמטמון את אותה הבקשה שוב ושוב, אך הוא ידע להבחין שהוא כבר מטפל בה, ולכן למעשה לא יבצע דבר. כאשר המידע יגיע, ויאוחסן במטמון הוא יחזיר לליבה HIT והיא מבחינתה, תוכל להתקדם.

פקודות המאקרו שאחראיות למיפוי הכתובת למרכיביה השונים:

```
#define _get_tag(address) ((((unsigned int)address) & TAG_MASK) >> TAG_SHFT)

#define _get_block(address) ((((unsigned int)address) & BLK_MASK) >> BLK_SHFT)

#define _get_idx(address) (((unsigned int)address) & IDX_MASK)

#define alligned(address) (((unsigned int)address) - (((unsigned int)address) & BLK_SIZE))

#define construct_address(tag,idx) (alligned(((tag << TAG_SHFT) | (idx))))

#define _cache_handled(handler) (handler < 4)

#define inc_positive(time) ((time >= 0) ? (time + 1) : time)

#define _cache_on_bus(idx,clock_cycle) (last_time_served[idx] = clock_cycle)

#define time_diff(time_a, time_b) (time_a - time_b)

#define is_hit(st) (st == HIT)

#define evict_first(c) ((pending_evc[c] != NULL) & (pending_req[c] != NULL) )

#define need_to_evict(blk, c) (c->mesi_state[blk] == Modified)
```

לצורך מימוש מערכת הזיכרון נכתבו מבני הזיכרון הזיכרון המתארים מטמון, זיכרון ראשי וה MESI Bus. בנוסף נכתבו מבני עזר שמסייעים לביצוע הסימולציה.

```
// A struct for implementation of main memory
typedef struct main_memory{
   int data[mem_size];
   int latency;
} main_memory;
typedef main_memory* main_memory_p; // pointer to main_memory
```

בנוסף, הוגדרו משתנים גלובליים אליהם יש גישה מכל פונקציה: מערך המטמונים (אינדקס בהתאם לליבה אליה הוא שייך), הזיכרון הינוסף, הוגדרו משתנים גלובליים אליהם יש גישה ממתינות, פינויים ממתינים, ומערך Iast\_time\_served המשמש לצורך מימוש הראשי וה Round Robin וכן משתנה המודד את הזמן אותו אנחנו ממתינים כבר לזיכרון הראשי.

הפונקציות המופיעות בקובץ מחולקים למקטעים לפי שימושים שלהם: המקטע הראשון הוא עבור פונקציות של הקצאת זיכרון או כתיבת קבצים:

```
// check if address is cached, return HIT or MISS
// for BusRd - if data is valid it's enough
// for BusRdX - data has to be in M state
int query(int address, cache_p cache, int mode);

// read word from cache. if MISS, fetched it through messi and stall
int read word(int address, cache p cache, int* dest reg);
```

```
// write data to cache. if MISS, fetched it through messi and stall
int write_word(int address, cache_p cache, int* src_reg, int pc);
```

המקטע השלישי הוא פונקציות הנוגעות לניהול פרוטוקול הMESI, והתקשורת בינו הBus למטמונים:

```
// call upon loading request on the bus
void clear_request_from_cahce(int c, int clock_cycle);

// load a transaction on the bus (request)
void generate_transaction(bus_request_p request, int clock_cycle);
```

// check if data is also cached in other caches

```
int is shared(int requestor, int address);
  determine the handler of the request: if (stored & modified) handler = cache.
  call when a request is loaded on the bus
  no one uses the bus if waiting for memory
void wait for response();
void flushing(int clock cycle);
   go over caches, and invalidate the data if needed, skip given caches
  perform memory copy on flush when request was Rd
void snoop Rd(int handler, int client);
  perform memory copy on flush when request was \operatorname{RdX}
  perform memory copy on evict
roid snoop();
int next_core_to_serve(int clock cycle);
  chose next command on bus (used on dirty evict)
bus_request_p get_request_per_cache(int cache_idx);
bus_request_p get_next_request(int clock_cycle);
void mesi state machine(sim files p files, int clock cycle);
```

debugging המקטע הרביעי (אינו מצורף) מכיל פונקציות ששימשו אותנו לצור

## קובץ sim.h

קובץ המכיל ההגדרות לפונקציות שאחראיות על הריצה הכללית של הסימולטור. בקובץ זה ניתן למצוא הגדרה של מצביע גלובלי למבנה הקבצים של הסימולטור. כמו כן ניתן למצוא בו הצהרות של הפונקציות הבאות :

```
void init_cores(single_core** cores);
```

Function to initiate all 4 cores structures.

```
void init_main_memory(FILE *memin);
```

Function to initiate the simulator's main memory using the memin.txt file.

## void init\_cores\_done(int \*\*cores\_done);

Function to initiate an array to identify if a core is done running (halt op was executed). In the beginning the array contain only zeros, when a core is done in a cycle the matching array index will turn to 1.

## int main(int argc, char\* argv[]);

Main simulator function.

#### קובץ files.h

קובץ המכיל את הגדרת מבנה ה-FILES בו משתמשות פונקציות שונות מהפרויקט, לכן החלטנו לעשות אותו כמבנה גלובלי שניתן לגשת אליו מכל מקום בתוכנית.

```
FILE *imem0;
FILE *imem1;
FILE *imem2;
FILE *imem3;
FILE *memin;
FILE *memout;
FILE *regout0;
FILE *regout1;
FILE *regout2;
FILE *regout3;
FILE *coreOtrace;
FILE *core1trace;
FILE *core2trace;
FILE *core3trace;
FILE *bustrace;
FILE *dsram0;
FILE *dsram1;
FILE *dsram2;
FILE *dsram3;
FILE *tsram0;
FILE *tsram1;
FILE *tsram2;
FILE *tsram3;
FILE *stats0;
FILE *stats1;
FILE *stats2;
FILE *stats3;
```

```
sim files p init files def(sim files p files);
```

Function to initiate the sim\_files structure when there wasn't any files names given, as demanded on the project's instructions.

```
sim_files_p init_files(sim_files_p files, char* argv[]);
Function to initiate the sim files structure when all files names are given as the
```

program's input.