# Circuits combinatoires et logique booléenne

Thèmes architectures matérielles et types de données de base

### Première NSI Lycée du Parc

# Table des matières

| C                 | rédit | SS .                                                                 | 1  |  |  |  |  |
|-------------------|-------|----------------------------------------------------------------------|----|--|--|--|--|
| Pı                | réam  | abule                                                                | 1  |  |  |  |  |
| 1 Portes logiques |       |                                                                      |    |  |  |  |  |
|                   | 1.1   | Le transistor porte logique de base                                  | 2  |  |  |  |  |
|                   | 1.2   | D'autres portes logiques                                             | 4  |  |  |  |  |
|                   |       | 1.2.1 Transistors en série ou en parallèle                           | 4  |  |  |  |  |
|                   |       | 1.2.2 Portes logiques et fonctions logiques élémentaires             | 5  |  |  |  |  |
| <b>2</b>          | Fon   | actions booléennes                                                   | 8  |  |  |  |  |
|                   | 2.1   | Fonctions booléennes                                                 | 8  |  |  |  |  |
|                   | 2.2   | QCM types E3C                                                        | 10 |  |  |  |  |
|                   | 2.3   | Pour aller plus loin (hors programme de première NSI)                | 12 |  |  |  |  |
|                   |       | 2.3.1 Dresser la table de vérité d'une fonction booléenne            | 12 |  |  |  |  |
|                   |       | 2.3.2 Exprimer une fonction booléenne à partir de sa table de vérité | 13 |  |  |  |  |
| 3                 | Cir   | cuits combinatoires                                                  | 13 |  |  |  |  |
|                   | 3.1   | Définition                                                           | 13 |  |  |  |  |
|                   | 3.2   | Décodeur avec 2 bits d'entrées                                       | 14 |  |  |  |  |
|                   | 3.3   | Demi-additionneur et additionneur 1 bit                              | 15 |  |  |  |  |
|                   | 3.4   | Simuler le hasard                                                    | 17 |  |  |  |  |
| 4                 | Ope   | érations bit à bit en Python (hors programme de première NSI)        | 18 |  |  |  |  |

# Crédits

Ce cours est largement inspiré du chapitre 22 du manuel NSI de la collection Tortue chez Ellipsen auteurs : Ballabonski, Conchon, Filliatre, N'Guyen.

#### Préambule

Les circuits d'une ordinateur manipulent uniquement des 0 ou des 1 représentés en interne par des tensions hautes ou basses. Les premiers ordinateurs construits dans la période 1945-1950 sont basés sur

une technologie de tube à vide ou tube électrique. En 1947, aux laboratoires Bell, Shockley, Bardeen et Brattain inventent le transistor au germanium un petit composant électronique qui se comporte comme un interrupteur. Les transistors, plus petits et dissipant moins de chaleur, vont supplanter les tubes électriques : en 1954 le germanium est remplacé par le silicium, en 1955 apparaissent les premiers ordinateurs entièrement transistorisés, en 1960 le transistor à effet de champ permet l'intégration de dizaines composants dans un centimètre carré. Les transistors sont ensuite directement gravés dans une plaque de silicium constituant un cicrcuit intégré. En 1965 Gordon Moore futur directeur d'Intel énonce la loi empirique portant son nom qui fixe une feuille de route à l'industrie des mircroprocesseurs : le doublement de la densité d'intégration des transistors tous les deux ans. Cette loi s'est vérifiée jusqu'à présent avec une finesse de gravure d'environ 5 nanomètres en 2020. Le graphique ci-dessous représente l'évolution du nombre de transistors par circuit intégré.





Moore's law describes the empirical regularity that the number of transistors on integrated circuits doubles approximately every two years. This advancement is important as other aspects of technological progress – such as processing speed or the price of electronic products – are linked to Moore's law.



Data source: Wikipedia (https://en.wikipedia.org/wiki/iransistor\_count)
The data visualization is available at OurWorldinData.org. There you find more visualizations and research on this topic.

Licensed under CC-BY-SA by the author Max Roser.

# 1 Portes logiques

#### 1.1 Le transistor porte logique de base



#### Définition 1

Un **transistor** possède trois broches : la grille, la sortie (ou drain) et la source soumis à des états de tension haute ou basse qu'on peut assimiler aux valeurs binaires 1 et 0 d'un **bit**. Si la tension appliquée

sur la grille est haute (bit à 1) alors le transitor laisse passer le courant entre la source d'énergie et la sortie et cette dernière passe à l'état de tension basse (bit à 0), sinon la sortie reste en tension haute (bit 1).

Une **fonction logique** prend un ou plusieurs bits en entrée et retourne un ou plusieurs bits en sortie. Une **porte logique** est un circuit électronique représentant une **fonction logique**.

Une **table logique** représente les sorties produites par une fonction logique pour toutes les entrées possibles.

Un transistor représente une fonction logique dont le bit d'entrée est l'état de tension de la grille et le bit de sortie, l'état de tension de la sortie. La **table logique** (table 1) associée est celle du **NON logique** ou **Inverseur**.

Fichier de test Logisim: transistor.circ.

Table 1: Table logique d'une porte NON

$$\begin{array}{ccc}
A & B = NON(A) \\
\hline
0 & 1 \\
1 & 0
\end{array}$$

Il existe deux conventions de représentation symbolique des portes logiques, une européenne et une américaine.

Tutoriel video Logisim : le transistor

|  | • |  |
|--|---|--|
|  |   |  |
|  |   |  |
|  |   |  |
|  |   |  |
|  |   |  |
|  |   |  |
|  |   |  |

parte NON al une cal partie NOR

۸ ()

> porte ET a partir de 3 partes NOR

0001

parke NOT et parker 2) me parte NAND

くり

porte or or routin de 3 portes NAND

Loi de Morgan. mot ((not A) and (not B))

= (mot(mot(A)) or (mot(mot(B))) = A or B

| ÷ |   |  |
|---|---|--|
|   |   |  |
|   | • |  |
|   |   |  |
|   |   |  |
|   |   |  |
|   |   |  |
|   |   |  |

[1,0]

a 15

.