#### 02.11.19

0,,,,,0,0,МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ

# САНКТ-ПЕТЕРБУРГСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ ИНФОРМАЦИОННЫХ ТЕХНОЛОГИЙ, МЕХАНИКИ И ОПТИКИ



## Организация ЭВМ как исполнителя алгоритма



Санкт-Петербург 2019

#### Введение.

Пособие содержит введение в алгоритмизацию как когнитивный процесс, относящийся к психологии мышления. Алгоритмы формируются в сознании на основе знаний, в том числе – фундаментальных. Интуитивное решение задачи формализуется в явных формах, позволяющих актуализировать мышление и, по существу тестируя алгоритм, сформулировать решение в реализовать исполнителем. теории и Рассматривается некоторой его интуитивная алгоритмизация, формализация И исполнение алгоритма компьютером. Для демонстрации логики алгоритмов используется программирование для ЭВМ общего назначения, программируемый логический контроллер (ПЛК), микропрограммирование.

В лабораторном практикуме задачи решаются интуитивно И формализованы с использованием алгоритмического языка Си с средствами моделирования. Показательна и эффективна в образовании система Keil (Интегрированная проектирования (Integraited Development система Environment), графику Логического Анализатора включающая тестирования и временных измерений, имитатор внешних событий в виде Сигнальных функций при вводе.

Глава 1. Знакомство с когнитивной алгоритмизацией.

Глава 2. Обзор моделей вычислителй как исполнителей алгоритмов.

Принстонская и Гарвардская модели ЭВМ.

Глава 3. Алгоритмические задачи, основанные на вычислениях: ввод и вывод численных данных, арифметика, вычисление рекурсивных функций, булевские функции, задачи на графах.

Глава 4. Управление интерфейсами ввода/вывода. Система прерывания. Таймеры. Широтно-импульсная модуляция. Клавиатура. Аналого-цифровое преобразование.

## Содержание

#### Введение

- І. Алгоритмическое мышление.
- II. Компьютер как алгоритмическая исполнительная машина
- 2.1.ЭВМ общего назначения с Неймановской архитектурой
- **2.2. ЭВМ с Гарвардской архит**ектурой (Программируемые логические контроллеры)
- 2.2.1. Организация памяти.

- 1/ Память с произвольным доступом (Random Acsess Memory-Ram)
  - 1)Память **Data.**
  - 2)Регистры специальных функций SFR
  - 3) Битовая память Bdata.
- 2/ Постоянная (энергонезависимая) память (Read Only Memory ROM[V]) .
  - 3/ Расширенная память данных Xdata.
  - 2.2.2. Управление программой.
  - 2.2.3. Микропрограммная модель

## **III.** Алгоритмические вычисления.

- 3.1. Ввод-вывод численных данных.
- 3.1.1. Преобразование целых чисел при вводе и выводе данных.
- 3.1.2.Преобразование дробных чисел при вводе и выводе данных. Задания.
- 3.2. Машинная арифметика.
  - 3.2.1. Умножение.
  - 3.2.2. Деление.

Задания.

- 3.3. Вычисление функций.
  - 3.3.1. Вычисление с числами с плавающей точкой.
  - 3.3.2. Вычисление функций с числами фиксированной точкой.
    - 1) Вычисление функций с десятичным масштабом 100.
    - 2) Вычисление функций с двоичным масштабом  $m=2^8$  Задания .
- 3.4. Булева алгебра и Вероятностная логика.

Задания.

3.5. Табличные вычисления.

Залания.

#### IV. Управление вводом и выводом в ПЛК.

- 4.1. Алгоритмическое управление прерываниями.
- 4.2. Алгоритмическое управление таймерами.
- 4.3. Ввод с клавиатуры.

Задания.

- 4.4. Широтно-импульсная модуляция (ШИМ). Задания.
- 4.5. Аналого-цифровое преобразование .

Задания.

Литература.

Приложение 1. Система команд MCS51 Приложение 2. Структурная схема mcs51

Приложение 3. Интегрированная система программирования и отладки Keil.....

## I. Алгоритмическое мышление.

Мышление —**процесс познания** внешней **информации** с преобразованием ее в сознании как представление об объективной **реальности**, **что позволяет получать новую информацию в виде знаний**, **сохранять** их как опыт, способствуя осознанию **условий** для решения задач и формирования новых знаний. Мыслительная деятельность целенаправленна на решение какого-либо задания. Процесс мышления заключается в целенаправленном и целесообразном преобразовании действительности<sup>1</sup>

Человеку свойственно алгоритмическое мышление.

**Алгоритм** – набор <u>инструкций</u> и логика, определяющие операции с информацией и их порядок **исполнения** для получения новой информации.

Как метод решения задач алгоритм определяется общими свойствами:

- 1) Дискретность последовательность выполнения команд (шагов) некоторым исполнителем.
- **2)Детерминированность** однозначняе по смыслу команды исполнителя
- **3)Завершаемость** исполнение алгоритма за конечное число шагов и достижение конечного результата
- **4)Массовость** применимость к множеству наборов значений исходных данных.

Подразумевается существование некоторой области применения с участием **человека** как исполнителя алгоритма. Для определения этого участия используется понятие **алгоритмическое мышление** (алгоритмическая когнитивность связана с психологией сознания [1,2,3]).

В определении алгоритма используются понятия — информация, дискретность, алгоритмизация как процесс.

**Информация** — подразумеваются конкретные осознанные сведения из некоторой области знаний. Для представления информации используются **дискретизация** и упорядочение ее во **времени**.

Человек живет в реальном непрерывном окружающем мире — содержание (смысл) внешних наблюдаемых событий или процессов не меняется, либо меняется непрерывно условно — во времени.

5

Далее для того, чтобы принять и осознать события или процессы необходимо время (периодичность, задержка,) и точность (дискретность) оценки (слышимость, видимость, разрешимость инструмента).

Если оценка (измерение) осуществляется периодически, то измерима задержка времени как информация: есть или стало (тепло, жарко, прохладно, холодно, ...), (много, мало), (0v, +2v, +3v, ...) и др.

Если нас интересуют изменения смысла событий, то множество дискретных событий аппроксимируется как непрерывный процесс в непрерывном времени с дискретными значениями в реальном времени начала **процесса** и начала **измерения**. Предыдущие измерения в процессе упорядочены по времени и образуют упорядоченное множество измерений. Информацию, представленную числами, называем данными.

Если при исполнении алгоритма необходимо сравнение с предыдущими значениями, то их необходимо запоминать, хранить и вспоминать. Для этого требуется функция памяти.

Алгоритмизацию можно представить следующей диаграммой.



Рис.1.1. Диаграмма алгоритмизации.

В любой области приложения алгоритмическое мышление – интуитивное осознание информации как знания (изображение, вербальное описание), косвенным через измерения в численной форме, преобразованием в

графические и математические модели, которые допускают представление в естественно доступных интуитивно формах,

Необходимым элементом алгоритмизации **является исполнитель**, который выполняет некоторую совокупность детерминированных операций с знаниями, представленными данными (**мышление**, тестирование, калькулятор, компьютер,схема, когнитивная система, киберсистема,..)

Алгоритм и исполнитель объединены конструктивно и алгоритмизация — этап мыслительного процесса и **формализация**, позволяющая использовать модели и **теорию** (логика,графы,математика,графика, лингвистика) как форму записи алгоритма.

На схеме представлены основные блоки исполнителя алгоритма в виде программы, которая хранится в основной памяти и загружается в виде кодированной двоичным объектным кодом из блока ввода.

Исполнитель программы – быстрый процессор с поддерживающей высокую скорость вычислений быстрой памятью.

Результаты вычислений выводятся через блок вывода в устройства визуального отображения.



Рис. 1.2. Структурная схема компьютера как исполнителя алгоритмов (программ)

## ІІ.Компьютер как алгоритмическая исполнительная машина

Дж. фон Нейманом сформулирована **программная модель** универсального компьютера. ЭВМ конструктивно реализует в одной схеме с исполнителем и управляющую программу, что обеспечивает автоматическое исполнение алгоритма без участия человека.

Определение свойств вычислительной машины Неймана:

- 1. Вычислительные машины работают с числами, представленными в двоичной форме.
- 2. Вычислительный процесс, контролируется **управляющей программой**, представляющей собой формализованную последовательность исполняемых команд.
- 3. Память вычислительной машины осществляет хранение данных и программ в двоичном коде. Доступ к программам в памяти аналогичен доступу к данным. По типу данных, как целые числа в байтах, команды и данные не различимы, однако их различает назначение и информация, которые они представляют.

Ячейки памяти ЭВМ **адресуемые**. Таким образом функционируют в программировании переменные.

4. Предусмотрен уникальный порядок выполнения команд **условными операторами**. При этом они будут выполняться не в естественном порядке своей записи, а следуя указанным адресом.

Историческая классификация ЭВМ по направлениям [4,5]— Гарвардская и Принстонская архитектуры. В настоящее время ЭВМ различаются скорее по приложениям и назначению — персональные, вычислительные системы, вычислительные сети, встроенные применения (контроллеры)

## 2.1.ЭВМ общего назначения с Принстонской Неймановской) архитектурой

Наиболее близкой из современных ЭВМ по архитектуре является портативная Персональная мини ЭВМ (ПВМ)



Рис. 1.3. Неймановская архитектура.

Память **Ram** (**Random Acsess Memory**) с адресным доступом общего назначения предназначена для записи, хранения и чтения двоичных кодов данных и программ. Режимы адресации не акцентируются — на уровне алгоритмического языка используется **прямой доступ** к памяти.

Блок **RALU** исполняет арифметические и логические микрооперации в командах процессора.

Блок микропрограммного управления **Control** реализует микропрограммы управления архитектурой по блокам.

Блок управления вводом **Inp** (канал ввода) осуществляет чтение (ввод) данных с внешних усройств ввода УВВ.

Блок вывода **Out** (канал вывода) управляет записью (выводом) данных во внешние устройства вывода УВВ.

Блоки управления Inp,Out осуществляют преобразования данных в соответствии с протоколами обмена данными по стандартным интерфейсам.

Необходимые информационные связи (интерфейсы) между блоками представлены шиной данных **Dbus**, по которой происходит также чтение команд из Ram, и шиной микропрограммного управления **Cbus**..

Порядок исполнения команд (операторов языка) определяет Логика<sup>1</sup> алгоритмов. В каждый дискретный момент времени, следующий шаг алгоритма однозначно определяется состоянием памяти исполнителя при выполнении текущей операции с данными и новой целью преобразования на следующем шаге. Логика определяет последовательное, разветвленное, циклическое и рекурсивное (иерархическое) исполнение команд зависит от выбранной при интерпретации информационной модели.

В процессе алгоритмизации могут быть использованы формальные модели преобразования данных, удобные для ручного и машинного тестирования и определены ресурсы исполнителя в виде программной модели. Эта информация обобщается языками программирования высокого уровня.

В частности, модель может быть представлена: численными или логическими формулами, алгоритмической схемой, графикой, функциональными схемами. Алгоритм универсален и применим к множеству значений наборов входных данных.

Промышленные технологии алгоритмизации подтверждают, что процедурность, используемая в **языке программирования** С++ как обращение к стандартным библиотечным функция, эквивалентна исполнению алгоритмических команд - эффективна, естественна и равнодоступна.

Алгоритмы и алгоритмизация в различных интерпретациях предполагают разнообразные методы демонстрации преобразований данных и в обзоре Д. Э. Кнута, по существу, число их не ограничено.

Следуя общей классификации Кнута $^2$  (т.1 – Основные численные алгоритмы, т.2 – Получисленные алгоритмы, т.3 – Сортировка и поиск, т.4 –

 $<sup>^1</sup>$  Замятин, А. П. Математическая логика и теория алгоритмов: учеб. пособие / А.П. Замятин. — УрГУ: Екатеринбург, 2008.

 $<sup>^{2}</sup>$ Кнут Д. Э. Искусство программирования. Том 1. — 3-е изд. — М.: Вильямс, 2017.

Кнут Д. Э. Искусство программирования. Том 2. — 3-е изд. — М.: Вильямс, 2017.

Кнут Д. Э. Искусство программирования. Том 3. — 3-е изд. — М.: Вильямс, 2017.

Кнут Д. Э. Искусство программирования. Том 4. — 3-е изд. — М.: Вильямс, 2018.

комбинаторные алгоритмы). В пособии рассматриваются решения отдельных алгоритмических задач из этих классов с акцентом на алгоритизацию.

## 2.2. ЭВМ с Гарвардской архитектурой

Основное отличие ЭВМ – иерархическая организация памяти с различными режимами адресации и прямое управление периферией УВВ.

Память различается как постоянная (долговременная) память ROM для хранения и исполнения программного кода и память данных типа Ram, предполагающая режимы записи, хранения и чтения.

Соответствующие архитектуры относятся к **программируемым логическим контроллерам (PLC, ПЛК)** и отличаются также:

- 1) относительно простой и доступной для алгоритмизации схемотехникой, прямое обращение к которой в ряде примеров упрощает алгоритмизацию.
- 2) многообразием расширений и модификаций, сохраняющих ядро ПЛК, что позволяет демонстрировать исполнение алгоритмов в различных конфигурациях ввода-вывода
- 3) наличием эффективных средств программирования и исполнения алгоритма в симуляторе с возможностью демонстрации состояния памяти в числах и временных диаграмм функциональных зависимостей.
  - 4) наличием средств макетирования внешних схем ввода-вывода.

Библиотека Keil содержит сотни модификаций ПЛК прототипа mcs51 фирмы Intel, разработанные десятками фирм разных стран еще в 80-е годы прошлого века. ПЛК совершенствуются и выпускаются в виде прототипов для оперативного применения.

В современных ПЛИС-технологиях доступны программный и микропрограммный уровни исполнения и алгоритмизации.

В компьютерах каждая команда реально исполняется схемами с многотактным микропрограммным управлением. Что определяется как двухуровневое программное и микропрограммное исполнение алгоритма.

**Программный уровень**— исполнение алгоритма архитектурой компьютера программой в системе команд ЭВМ.

Микропрограммный уровень — исполнение алгоритма функциональной схемой ЭВМ, где каждая команда ЭВМ представлена микропрограммой.

Среда программирования ПЛК и возможность проектирования его модификаций в САПР на основе прототипа позволяют организовать **заказное проектирование** с микропрограммным управлением.

Для демонстрации задач алгоритмизации на микропрограммном уровне и при работе с битами данных используется в качестве прототипа  $mcs51^3$  и язык C51 в IDE Keil<sup>4</sup>.

Архитектуру контроллера в C51 определяем, как программную модель высокого уровня. Детали построения и работы ПЛК в системе команд доступны на уровне Ассемблера A51, в котором программная модель позволяет использовать как исполнителя структурную схему ЭВМ .Основным методом тестирования алгоритмов является исполнение программы в симуляторе.

В ПЛК используется иерархическая организация памяти с косвенной и неявной адресацией с учетом типа памяти и типа данных.

Применение стандартного языка C++ к ПЛК имеет ограничения (не доступна специфическая адресация в неоднородной и совмещенной памяти в применении к mcs51), поэтому используется эмуляция разных типов памяти, заменяющая их структуру в C51 и A51.

Диаграмма mcs51 (рис.2.3.) представляет в виде программной модели доступную иерархию памяти и интерфейсы ввода-вывода в C51.



Рис. 1.4. Программная модель в С51

В отличие от Гарвардской модели в C++ разделены адресные пространства памяти программ **Code** и данных (**Data, Xdata**), ввод-вывод представлен внешними параллельными интерфейсами (портами P0, P1, P2, P3).

## 1. Организация памяти

1) Память с произвольным доступом (Random Acsess Memory-Ram) Адресуемая память (с раздельными входом/выходом или с общей шиной данных)

<sup>&</sup>lt;sup>3</sup> Магда Ю.С. Микроконтроллеры серии 8051: практический подход. — М.: ДМК Пресс, 2008.

<sup>&</sup>lt;sup>4</sup> Keil μVision MDK-ARM 5.20.

В С51 не акцентируется адресный доступ - используется **прямой** доступ к данным в памяти ЭВМ. Идентификатор переменной обозначает доступ к формату данных безотносительно к режиму (адресации) доступа. Свойства Ram[V]:

n -разрядность слова памяти, m-разрядность адреса V -объем памяти (число доступных слов памяти)

Две области памяти **Data и SFR** можно рассматривать как непрерывную Ram[256], которая имеет иерархическую организацию и может быть представлена в виде диаграммы.



1)Память **Data** неявно подразумевается в C51 как общезначимая Типы и форматы данных определяются стандартно для языка C:

char x, int y, long z, unsigned char,

type definition unsigned char uchar //определение типа

Применимы стандартные арифметические операции {+,-,\*,/,^,>>}

**char S[128];** // n=8, V=128 байт

**char** \* $\mathbf{x}$ = S[0]; //х указатель-адрес **pointer** доступа к сегменту в памяти **Data** Операции с указателем

х++; х=х+5; //модификация адреса

\*х++; \*х=\*х+5; //модификация значения по адресу

Переменные в памяти Data

**int y;** //формат 2 байта

long z; //формат 4 байта со знаком

При размещении многобайтовых форматов данных в памяти используется последовательное со старших байтов к младшим (**BigEndian ~ BE**) - соответственно с младшего адреса к старшему.

Доступ к адресу переменной с прямым доступом

char x; char y=&x;

Преобразование прямого адреса переменной в указатель

char x; char y=&x;

Преобразование форматов

int \*xx= S[10]; char \*y=(\*char) S;

Все другие сегменты памяти Ram (SFR, Ri,BitD,Stack) в C51 доступны только через адресацию по указателю.

## **2)Регистры специальных функций - SFR** 128 байт

Реализуют прямой доступ к аппаратным регистрам.

В их числе 8-разрядные прямо доступные по именам порты ввода-вывода **{Р0, P1,P2,P3}.** 

 $P2=0x55;\ P2=x;\ //интерпретируем как ввод и вывод при работе в симуляторе$ 

Р3=Р2+Р0; //Р2,Р0-ввод и Р3-вывод

Регистры RALU (**ACC**, **B**) не доступны и не могут быть переопределены.

Управляющие регистры прямо доступны.

Доступ определяется загрузкой адресного файла

#include <reg51.h> { reg515.h, ADuC812.h,..из каталога C51/INC} Свободные регистры в SFR могут быть определены

sfr TT=0x95 – свободный адрес в SFR

sfr16 y=0xA1 определяет адрес двух смежных регистров в SFR(Big Endian-размещение).

**3) Битовая память Bdata** – поле из 128 битов. Биты 0....127 хранятся в ячейках Data. В C51 применимы логические операции с прямым доступом к битам (&,|,~,^),

bit x1,x2; //биты с прямым доступом по идентификатору

**char bdata** mem, meme ; //доступ к битам в именованных форматах char, int,long

**sbit y1= mem^0;** //0-ой бит 0-байта **mem** в сегменте **bdata** 

**sbit z2**= **meme^2**; //2-ой бит 1-байта mem

В регистрах SFR прямо доступны резервированные управлением биты

**PSW=C.AC.F0.RS1.RS0.OV.-.P** - резервированные имена битов – признаки арифметических операций в регистре состояний PSW с прямым доступом, кроме C и AC.

Логическая функция y1=P | OV&x2;

## 4) Адресуемая постоянная (энергонезависимая) память (Read Only Memory -ROM[V]).

В программной модели mcs51 память **Code** типа Rom объемом до 65 кб используется для записи и хранения программного кода и таблиц с константами.

Определения констант в С51

char code x = 0x55;

1

char code y[]="text";

Доступ по i-индексу char xx = x[i];

int yy=y[i++]; //чтение двух байтов

```
Указатель-адрес pointer к константе в
памяти code
  char code *x = 0x77;
  char code *S[]="text";
Операции с указателем
  x++: x=x+5: xx++:
чтение константы
  char v=*x;
  int y=*(int)x;
5) Расширенная память данных Xdata типа Ram, до 65 кбайт адресное
пространство
Сегмент памяти xdata с прямым лоступом
    char xdata mem[0x200];
    int x = mem[0x100];
Указатель-адрес pointer к сегменту в памяти xdata
  char xdata *x = &S[0];
  char xdata *S[10];
  int xdata *xx = &S[0];
Доступ к адресу переменной
      char xdata x; int xdata y=(int)&x;
Преобразование прямого адреса переменной в указатель
      char xdata x; char *y=(int)&x;
Преобразование форматов
```

int \*xx= S[10]; char \*y=(\*char) S[0];

Страничное размещение данных

**char pdata x;** //переменные размещаются со смещением в странице P2=0x50; //задается адрес страницы x=0x55;

6) Параллельные цифровые порты ввода-вывода.

**В mcs51 прямой доступ к ввод-выводу** представлен цифровыми 8-битовыми портами **P0-P3** .

Порт **P0** двунаправленный, может в реальной схеме использоваться для ввода и не требуют настройки.

Порты **P1,P2,P3** в реальных схемах включены как **однонаправленные** и могут настраиваться на соответствующий режим обмена побитно.

Порты (Рис.1.4) включают регистр с прямым доступом при записи (вывод). При этом состояние регистра отображается в состояниях контактов Pin7..0



Рис.1.5. Схема портов Р1,Р2,Р3

**P2=0x55;** //вывод двоичного константы из памяти Code через порт P2 Программа ввода байта данных

#### char bb;

//состояние готового к вводу порта P1=0xFF подразумевается

**bb=P1;** //чтение(ввод) с контактов порта и сохранение в памяти Data Двоичный код интерпретируется в положительном кодировании сигналами (H~1, L~0). Порт хранит беззнаковый двоичный код и приобретает смысл типа данных при записи в памяти Data.

Через порты также передаются сигналы управления периферией (rd,wr), адреса и данные внешней памяти Xdata.

Схема внешнего интерфейса PLC



Рис.1.6. Мультиплексированная системная шина

Передача младшего байта адреса по шине P0 синхронизируется сигналом **ale,** который записывает адрес в регистр адреса PA.

1 Для управления внешними

расширенными портами совмещаются адреса портов с адресацией внешней памяти Xram ..

Управление внешней памятью Xram и программной Code разделены (логически и электрически различимы) и, соответственно, разделены и независимы адресные пространства памяти данных и программ (Принстонская архитектура)

#### 7) Управление программой.

```
Операторы управления программой стандартные
```

В С51 могут быть определены рекурсивные (рекуррентные) алгоритмы.

**Reentrant** (реентранная) функция декларируется как возможная для многократного (повторного) обращения рекурсивно.

Вывод формулы в математике является прямым доказательством правильности алгоритма.

Например, вычисление факториала определяется рекурсивной функцией

Эквивалентная циклическая программа вычислений

```
char n,i=0;
int f=1;
main()
{ n=5;
  while(i<=n)
    {i++; f*= i; } }</pre>
```

#### 2.3. Микропрограммная модель.

В алгоритмизации на микропрограммном уровне исполнителем предполагается функциональная схема, включающая управляемые элементы памяти ( Ram, Rom, регистры, триггеры), функциональную логику, арифметику (+,-,\*,/). При этом можно использовать максимально доступное параллельное исполнение и, соответственно, миниальное время исполнения алгоритма. При алгоритмизации в С алгоритм рассматривается как одна функциональная микропрограмма с необходимыми ветвлениями, обозначаемыми в языке С метками.

Функциональная микропрограмма может быть записана на алгоритмическом языке C51 или более общим исполнением в C++.

## **III.** Алгоритмические вычисления.

## 3.1. Алгоритмические преобразования данных при вводе и выводе.

**Входные численные** данные могут быть представлены в естественной текстуальной форме в ASCII при вводе с клавиатуры или текстовыми файлами, двоично-десятичными кодами, двоичными кодами с датчиков. Цель алгоритмического преобразования — перевод из естественных форм записи чисел в машинные двоичные коды и обратно.

#### 3.1.1. Форматы машинных данных.

Форматирование машинных данных в фиксированных форматах ЭВМ затрудняет анализ погрешностей вычисления и работу в широком диапазоне значений данных . В больших компьютерах первого/второго поколений (IBM 360/370) предусмотрены различные системы арифметических команд для различных типов данных.

- 1) В научных расчетах используются форматы с плавающей точкой (float.double). Точность вычисления в этих форматах определяется как относительная погрешность в процентах d=(x\*100)/D, где х-текущее значение в десятичной системе и D-диапазон значений в формате. Погрешность возникает при выравнивании порядков и переводом в формат с естественной запятой. В вычислениях с изменяемыми масштабами в фиксированных форматах погрешность необходимо оценивать (применимы все арифметические операции +,-,\*,/).
- 2) Стандартные вычисления в форматах с фиксированной точкой (целые числа char,int,long) "стандартная система команд". Вычисления в целых числах в двоичном масштабе(применимы все арифметические операции +,-,\*,/). Операции (+,-,\*) точные, но деление чаще всего дает погрешность в виде остака и, соответственно, вносит заметную погрещность в вычислениях. При вводе и выводе дробных чисел в десятичном масштабе погрешность определяется остатком при делении и многократно возрастает при последующих вычислениях –необходимо оценивать и, по возможности, компенсировать.

3)В экономических расчетных задачах, связанных с бухгалтерией и бизнесом , актуально прямое использование переменных форматов с естественной запятой в десятичной системе счисления и положительных чисел без знака, где удобен как исполнитель обычный калькулятор. Машинные данные кодируются строками в ASCII или в стандартных двоично--десятичных кодах с заданной длиной L строки и естественной запятой. Точность вычислений при фиксированной запятой абсолютная .

Основные арифметические операции (+,-,\*,/) выполняются со строками 4-х

Основные арифметические операции (+,-,\*,/) выполняются со строками 4-х битовых 2/10 кодов десятичных цифр, операции (\*, /) имеют смысл, если соответствующие сомножитеь и делитель целые.

Примером такой распространенной бухгалтерской системой является 1С. 3.1.2.Ввод и вывод.

Таким образом, ввод предполагает два этапа и две алгоритмические задачи:

- 1) чтение данных в исходных форматах с входных портов и сохранении их в памяти ЭВМ,
- 2)преобразование во внутренние машинные двоичные форматы Соответственно, вывод две алгоритмические задачи:
- 1) преобразование данных в машинных форматах двоичного кодирования в исходные для устройств вывода .
- 2)вывод данных обычно посимвольный во внешние устройства визуализации Исполнителем алгоритмов ввода и вывода в даном случае является ПЛК, связанный с внешним миром цифровыми портами.

Десятичная и двоичная системы счисления позиционные однородные являются формальным способом записи информации о количестве(целые) и результатов измерений с заданной точностью могут быть представлены дробями.

**Алгоритмизация** ввода/вывода использует на этапе формализации стандартные форматы хранения данных в ЭВМ.

#### 1.Ввод и вывод целых чисел.

1) Форматы двухразрядного целого десятичного числа в 8-разрядном двоичном порте





**2)Преобразование** целых 10/2 выполняется при вводе пересчетом количества N в двоичной системе по формуле определения чисел в позиционной однородной системе счисления

При вводе десятичного числа N=a<sub>1</sub>a<sub>0</sub>

$$N=B_2=(a_1*10+a_0)_2 = (x>>4)*10+(x&0x0f);$$

Į

Преобразование 2/10 целых при выводе выполняется делением двоичного числа на основание 10.

Если  $B_2$ =(  $a_1*10+a_0$  ) $_2$  , то обратное преобразование целая часть  $a_1=B_2/10$  в остатке  $a_0=B_2/610$  и

$$P1=((B2/10)<<4) | (B2\%10);$$

## 2. Ввод и вывод дробных чисел.

**1)**Информация (**количество N**) в **записи** 2-разрядного дробного десятичного числа A=0, $a_1a_2$ 

$$N = \sum a_i d^{-i} = a_1 10^{-1} + a_2 10^{-2}$$





**2**)Десятичное дробное число A=0, $a_1a_2=0$ ,99 рассматривается как целое  $N=a_1a_0=99$  с масштабом  $10^2$ 

$$N= a_1a_0 = (a_110^{-1} + a_210^{-2})*100 =$$



Применяя метод преобразования целых в двоичную систему , получим 8-разрядное двоичное целое число  $N_2 = (A*10^2)_2$ 

Для получения дробного двоичного 8-разрядного числа необходимо разделить целое  $N_2$  на масштаб  $10^2$  или  $Q=N_2/10^2$  в двоичной системе, но это невыполнимо, так как  $N_2 < 100$  и Q=0.

3}В целочисленной арифметике требуется сначала выполнить масштабирование с двоичным масштабом ( $N_2*2^8$ ),

**4**)  $Q=(N_2*2^8)_2/100=Q_2*2^8$  и результат дробное двоичное 8-разрядное в масштабе  $2^8$  как целое в 16-разрядном формате.

5)Вывод дробных чисел с преобразованием 2/10

Дробное в формате байта интерпретируется в масштабе  $2^8$  как целое двоичное и преобразуется последовательным умножением на 10 для получения десятичных цифр дробного числа в масштабе  $2^8$ 





Программа ввода и вывода дробных чисел в С51.

Таким образом, к дробным или к смешанным формам чисел с использованием масштабирования применимы одни и те же арифметические операции. При выводе учитывается масштабирование для дробных и смешанных исходных данных.

В вычислениях в форматах с фиксированной точкой накапливается абсолютная погрешность, которую трудно контролировать. Достоинством алгоритмов вычислений с фиксированной точкой (в форматах целых чисел) является высокая скорость вычислений.

По этой причине в общем случае используются форматы с плавающей точкой, в которых при вычислениях контролируется погрешность автоматическим изменением масштаба (порядком числа).

#### 3.1.3.Суммирование десятичных чисел.

Схема сложения битов строится по таблице истинности и расширена для различных форматов в схемы с последовательным или ускоренным переносом многоразрядных сумматоров. Любая Эвм выполняет суммирование двоичных кодов и соответственно, шестнадцатеричных чисел одной командой. В схеме десятичного сумматора с использованием двоичного должна быть использована коррекция с учетом различия переносов.

Перенос в HEX-коде имеет вес 16, а в десятичной вес 10. Разность весов компенсируется добавлением при суммировании двоично-десятичных кодов константы (6).

Если формируется перенос, то естественно вычитается из суммы константа 16 и результат совпадает с двоично-десятичным кодом цифры результата.

Если перенос отсутствует, то необходимо вычитание избыточной константы 6 в сумме.

Схема десятичного сумматора двух цифр с входным переносом  $C_{i-1}$  формируется результат  $S_i$  и выходной перенос  $C_i$ 



В схеме используются два последовательных 4-хразрядных двоичных сумматоров, которые используются для коррекции результата двоичного сложения с преобразованием в десятичный результат.

**Алгоритм последовательного суммирования** десятичных чисел. Алгоритмизация как интуитивный процесс с одновременным тестированием ориентирована на последовательное поразрядное суммирование по предлагаемой схеме исполнителя.

- 1.Выравнивание размещения запятых в форматах сдвигом одного из чисел вправо. В совмещенных форматах при вычислениях позиция запятой фиксируется. Абсолютная точность сохраняется Переполнение интерпретируется как расширение формата.
- 2. Последовательное суммирование по схеме с коррекцией предполагаемого НЕХ-переноса . Десятичные цифры представлены двоично-десятичными НЕХкодами

 $Q1=(A_i + B_i + C_{i-1}) + 6 = 0x9,9 + 0x9,9 + 0x6,6 = 0x13,2 + 0x6,6 = 0x19,8$ 

 $C_1C_0$  интуитивно учитываются Нех-переносы в разрядах Коррекция 2/10 результата не требуется.

 $\mathbf{Q2} = Q_i = (A_i + B_i + C_{i-1}) + 6 = \mathbf{0x2,5} + \mathbf{0x5,5} + \mathbf{0x6,6} = \mathbf{0x7,A} + \mathbf{0x6,6} = \mathbf{0xE,0},$  интуитивно HEX перенос C0 = 1 в младщем разряде и в старшем C1 = 0 требуется коррекция избыточного кода в младшем разряде.

3. Для Q2 требуется коррекция  $\mathbf{Ri} = \mathbf{Qi} + \mathbf{0xA} \cdot \mathbf{A} \cdot \mathbf{Ci}$ .

$$R2 = 0xE,0-0x6,0=0xE,0+0xA,0=0x8,0$$

где 0xA=0x10-0x6 дополнительный код (-6)

4. Признак Сі (перенос в старшем разряде суммы Q) обозначает расширение формата значением неравным нулю (увеличение длины формата и смещение запятой в формате с переменной длиной L+Ci).

В примере C1=1, S=0x198, занимает 3 разряда, длина числа L=3 цифры.

#### Формат целого двоичного

unsigned int Q1,R2; Q1= (99+99)/10 //=19.0 Q1= (99+99)%10 //=0.8

R2= (25+55)/10 //=8.0

Формат с плавающей точкой

float Q1,R2;

Q1= 9,9+9,9 //=19,8

R2= 2,5+5,5 //=8.0

#### 3.1.4.Вычитание десятичных чисел.

В экономических расчетах знаки операндов всегда положительные. Знак результата сложения или вычитания в экономике должен быть положительным. Вычитание без знака выполняет схема прямого десятичного вычитания, которая может быть построена как схема последовательного или параллельного (с ускоренным переносом) вычитания двоичных разрядов по таблице истинности.

- 1)Вычитание тетрад эквивалентно в двоичной системе счисления соответствующим операциям в шестнадцатеричной системе счисления с формированием межразрядного НЕХ-заема.
- 2) НЕХ-заем имеет вес 16, а в десятичный вес 10. Разность весов компенсируется при вычитании десятичных цифр в НЕХ-коде добавлением константы 6, если был заем. Схема НЕХ-вычитания десятичных цифр с заемом  $C_{i-1}$

$$Q_i = A_i - B_i - C_{i-1}$$

#### $S_{i}=Q_{i}-0x6\&Ci$ , если заем $C_{i}=1$



#### Алгоритм последовательного вычитания десятичных чисел

- 1. Содержание первого шага совпадает с этим же шагом алгоритма сложения
- 2. Последовательное интуитивное вычитание по схеме с НЕХ-заемами.

$$Qi = Ai - Bi = 9,0 - 4,5 = 0x9,0 - 0x4,5 = 0x4,B$$

3.Интуитивно заем  $C_0=1$ 

$$Si=Qi -0x0,6=0x4,B-0x0,6=0x4,5$$

#### Формат целого двоичного

unsigned int Q1,R2;

#### Формат с плавающей

float Q1,Ai,Bi,R2;

Задания. Разработать программу последовательного суммирования или вычитания с естественной запятой в ASCII коде. Выполнить интуитивное тестирование при исполнении в переменном формате. Тестировать исполнение также в форматах float, int.

- 1. 56,921 + 44,22
- 2. 57,921 44,22
- 3. 42,52+156,24
- 4. 156,24-42,52
- 5. 21,155 + 33,99
- 6. 33,99-21,155
- 7. 253,52 + 55,91
- 8. 253,52 55,91

9. 95,77 + 24,52 10. 95,77 - 24,52 11. 38,67+29,50 12. 38,67-29,50

## 3.2. Задача преобразования кодирования текстовых строк

- . Алгоритмизация в С++ и С51 с исполнителем ЭВМ.
  - определить форматы данных
  - организация памяти данных
  - функциональная схема преобразования
  - программирование в C++ и C51 **Пример.** Постановка задачи вербальная.
- 1) "Строка данных (десятичное число в ASCII-коде) загружена при вводе в память данных. Для выполнения преобразования число считывается посимвольно, переводится в двоичную систему счисления и в формате целого 16-разрядного числа без знака преобразуется побитно в текстовую строку"

Исходный массив цифр в ASCII у[5]=" $^{\circ}$ 0125" – 4 цифры и байт с символом конца строки при вводе размещается в памяти Data[128].

- 1.Определить форматы данных и размещение в памяти ЭВМ
- 2.Преобразование десятичного числа в Big Endean-записи в двоичную запись при вводе пересчетом в двоичной системе
- 3.Преобразование для вывода и контроля ввода в символьную запись в ASCII последовательным чтением бита кода и преобразованием в ASCII  $B[i] = S(i) \mid 0 \times 30$ .

**Алгоритмизация** интуитивно сопровождается формализацией, необходимой для восприятия и интуитивного тестирования.

В данном случае для формализации используется **алгоритмическая схема** преобразования, отображающая интуитивно выбираемые форматы данных, элементы памяти, функциональные преобразования и логику доступа к данным в преобразованиях данных (рис. 2.5). Алгоритмическая схема учитывает организацию памяти в контроллере mcs51 и эмулируется в C++

## 1. Форматы данных

Входная строка- ASCII-код с адресом у[i] 4байта, доступ к тетрадам i=0,1,2,3, со стороны старших разрядов

Максимальное двоичное целое число  $2^{13} < 10^4 - 1 < 2^{-14}$  занимает 16 бит стандартный формат

2.Перевод в двоичное число. по схеме Горнера, используя рекуррентную формулу пересчета

$$N = "125" = a_2a_1a_0 = a_2*10^2 + a_1*10^1 + a_0 = \sum a_i10^i =$$
 $= ((((0*10 + a_2)*10 + a_1)*10 + a_0. \rightarrow S(i+1) = S(i)*10 + 0x0f \& a_{n-i} S(0) = 0, i = 0, ..., 3 - позиция разряда$ 

3. Преобразование двоичного S в символьную запись в ASCII последовательным чтением бита кода и  $B[i] = S(i) \mid 0 \times 30$ .



Рис.2.5. Алгоритмическая схема преобразования текста

Интуитивный алгоритм ввода.

- 1)Исходные данные- строка размещается в выделенном блоке памяти типа Ram . Формат данных текстовая строка в стандартном 2/10 4-хразрядном двоичном коде. В процессе преобразования потребуется сдвиговый регистр двоичного кода . Результат преобразования строка в памяти Xdata. Требуется также счетчик разрядов форматов.
- **2)**Индексация (*i*) определяет для целых чисел порядок доступа к разрядам. Предполагается BigEnd порядок доступа по индексу к байтам массива y[i]/i=0,1,...7
- **3**) LittleEnd к разрядам формата двоичного кода S[i]/i=7,6,..0 и байтам массива B[i]/i=15,14,..0.

В определяемом программой формате текста учитывается признак конца строки B[0]=0.

Логика алгоритма здесь очевидна

и возможна запись программы и отладка в алгоритмических языках, минуя блок-схему.

Для отладки алгоритма управления алгоритмической схемой

1) Программа для исполнения в С++.

```
char dy[5] = "0125";
                                    //массив Code
unsigned char S;
                                    //переменная в Data
                                    //массив Xdata
char xB[17];
main() { printf(" %s", dy);
            S = 0:
           for(i = 0; i < = 4); i++)
                                            //S_{i+1} = S_i * 10 + a_i
              {S = S*10 + (dy[i]\&0x0f);}
           for(i = 16; i > = 0); i - -)
                                             //b_i = S_i | 0x30
              \{xB[i] = (S\&1) \mid 0x30; S = S >> 1;\}
               xB[16] = 0;
               printf(" %s", xB);
             while(1);}}
```

В программе на С++ используется прямой доступ к данным по идентификатору, адресность подразумевается.

2) Программа в С51

```
#include <reg51.h>
char code dy[5] = "0125";
                                           //массив Code
unsigned char S;
                                   //переменная в Data
char xdata xB[17];
                                           //массив Xdata
main() {
            S=0;
           for(i = 0; i < = 4); i++)
                                           //S_{i+1} = S_i * 10 + a_i
             {S = S*10 + (dy[i]\&0x0f);}
          for(i = 16; i >= 0); i --)
                                            //b_i = S_i | 0x30
             {xB[i] = (S\&1) \mid 0x30; S = S >> 1;}
              xB[16] = 0;
             while(1);}}
```

Исходные данные и результат контролируется в Симуляторе в окнах Watch и Memory. Измерить время исполнения и привести объем требуемой памяти Code.

3) Алгоритмическую схему можно рассматривать как функциональную схему исполнителя с прямым доступом к элементам памяти и функциональным блокам.

**Функциональная микропрограмма** в  $C^{++}$ , условно разделяемая на микрокоманды (m1, m2, ...).

## 4) Программирование в С51 с указателем.

Техника работы с указателем эквивалентна косвенному доступу к данным по адресу, определяемому символической ссылкой.

```
#include <reg51.h>
    unsigned char x,i; //переменная в Data

char code * y="125"; //указатель на текстовую константу, имя переменной обозначает адрес

char xdata * yy; //указатель текстовой переменной
```

#### Задания

Разработать алгоритмическую схему преобразования символических строк и микропрограммы в C++, C51 с прямым доступом и указателем. Измерить время исполнения и привести объем требуемой памяти.

1. Упорядочить текст лексикографически, в порядке возрастания ASCIIкода

"This programmator" → " aaghimmootTrrs"

- 2. Вставить пробелы после символа "r" 
  "This programmator" → "r" → "This pr ogr ammator"
- 3. Заменить прописную букву "x" на заглавную в тексте "This programmator" → "a" → "This progrAmmAtor"
- 4. Символьное (в ASCII) преобразование двоичного числа в шестнадцатеричное

"01001001110"  $\rightarrow$  "0x24e"

5.Преобразовать число с естественной запятой в полулогарифмическую форму в десятичной системе с учетом знака порядка и знака мантиссы "-25,023" → "e+2 - 0.25023"

6.Символьное (в ASCII) преобразование десятичного числа в шестнадцатеричное " 590 "  $\rightarrow$  "0x24e"

7. Десятичное сложение (вычитание) в неупакованных форматах, положение запятой фиксировано

- 8. Сформировать сдачу минимальным количеством монет достоинством **50, 10, 5, 1** копеек и проверить обратным преобразованием "132"  $\rightarrow$  "2,3.0,2"
- 9. Преобразовать символьный двоичный код в символьный Манчестерский код и восстановить исходный двоичный

Восстановление символьного двоичного кода из Манчестерского "1001100101100110" Манчестерский код  $\rightarrow$  " 0 1 0 1 1 0 1 0" двоичный код

10. Шифрование и дешифрование Гронсфельда

таблица символов 
$$\{a,b,c,d,e,f,...\}$$
 нумерация  $0\ 1\ 2\ 3\ 4\ 5\ 6$  ключ  $\{3,1,2,0,6,...\}$  "cadda"  $\longleftrightarrow$  "cdaad"

11. Преобразование двоичной импульсной последовательности в 3-значный код, перепад 0/1 обозначается 1, 1/0 обозначается 2, отсутствие перепада -0 и обратно

"0 1 0 0 0 1 0 1 1" 
$$\leftarrow \rightarrow$$
 "2 1 0 0 2 1 2 0"

12. Байты данных разбиваются на 2 тетрады, каждая тетрада заменяется НЕХ-цифрой и преобразуется в ASCII-код, подсчет контрольной суммы байтов по модулю 0x100 в конце строки НЕХ-кода

## A0, B1, 0C, 1D → HEX-код строки " A 0 B 1 0 C 1 D 8 A"

13. Обратное преобразование НЕХ-кода в строку байтов данных и проверить контрольную сумму - последний байт в строке

$$A0, B1, 0C, 1D \rightarrow$$
 "  $A0B10C1D8A$ " HEX-код строки

14. Регистр граничного сканирования n-контактов в JTAG-интерфейсе имеет длину 3n бит. Выбрать 3-хбитную j-ую ячейку в регистре. Нумерация битов регистра справа налево 3n,...2,1,0

"1 0 1 1 0 0 1 1 0 1 0 1 1 1 1 0 1 0 1" 
$$\rightarrow$$
 "110" o c i i c o

## 3.3. Машинная арифметика – умножение и деление.

В разделе рассматриваются алгоритмизация выполнения рекурсивных алгоритмов арифметических операций с числами в форматах с фиксированной запятой.

**Исполнитель** представлен функциональной схемой, которая определяет форматы используемых регистров, организацию доступа к памяти и управление (микрооперации) функциональными преобразованиями.

#### 3.3.1. Умножение

Формулы вычисления произведения в форматах с фиксированной точкой без знака



$$\frac{1}{A} * \frac{1}{B} * \frac{1}{S}$$
 дробные (,)

$$S=A*B= A*(b_12^{-1}+b_22^{-2}..+b_{n-1}2^{-7}+b_n2^{-8})$$

Алгоритмы пересчета можно представить в логике исполнения рекурсивных функций

#### А) С общим членом ряда

Возможны четыре варианта

- 1) целые числа (суммирование со стороны младших разрядов)  $S_{i+1} = S_i + Ab_i 2^i = S_i + (A2^i) bi = S_i + (R_i) bi$ ,  $R_i = R_{i-1} * 2$ ,  $R_0 = A$ , S0 = 0, i = 0,...7
- 2) целые числа (суммирование со стороны старших разрядов)  $S_{i+1} = S_i + Ab_i 2^i = S_i + (A2^i)$  bi  $= S_i + (R_i)$  bi  $R_i = R_{i-1}/2$ ,  $R_0 = A2^7$ ,  $S_0 = 0$ , i = 7,...0
- 3) дробные числа(суммирование со стороны старших разрядов)  $S_{i+1} = S_i + Ab_i 2^{-i} = S_i + (A2^{-i})$  bi  $= S_i + (R_i)$  bi  $, R_{i+1} = R_i * 2^{-1}, R_1 = A,$  S0=0, i=1,...8

2

2

4) дробные числа(суммирование со

стороны младших разрядов)

$$S_{i+1} = S_i + Ab_i 2^{-i} = \hat{S}_i + (A2^{-i}) bi = S_i + (R_i) bi$$
,  $R_{i+1} = R_i * 2$ ,  $R_1 = A^{-7}$ ,  $S_0 = 0$ ,  $i = 8,...1$ 

## В) Схема Горнера

Возможны два варианта

- 5) целые числа  $S_{i+1}=2S_i+Ab_i$  S0=0, i=7,..0
- 6) дробные числа  $S_{i+1}=2^{-1}(S_i+Ab_i)$  S0=0, i=1,...8

Формулы применимы к дробным или целым, если использовать масштабирование множителя.

## Умножение двоичных дробных чисел в С51 (вариант 2)

Вычисление с общим членом ряда со стороны старших разрядов множителя

$$\begin{array}{c} S = A * B = A * (B = 0.b_1b_2..b_7 \ ) = A * (b_12^{-1} + b_22^{-2} .. + b_62^{-6} + b_n2^{-7}) = \\ = Ab_12^{-1} + Ab_22^{-2} .. + Ab_62^{-6} + Ab_72^{-7} = \sum Ab_i2^{-i} = \sum R_ib_i \xrightarrow{\blacktriangleright} \\ S_{i+1} = S_i + (R_i2^{-1}) \ , \ R_i = R_{i-1}*2^{-1} \ i = 1..8; \ R_0 = A \end{array}$$



Рис.3.2. Функциональная схема умножения с общим членом ряда для дробных чисел

**Требуемые ресурсы памяти** — 16-разрядные регистры S и A. Регистр A со сдвигом вправо, 16-разрядный сумматор, 8-разрядный регистр B со сдвигом влево, счетчик циклов.

Если **bi=1**, то **S=S+ Ai\*bi** - разрешение записи (**wrs**). Регистр A=Ai>>1 сдвигается вправо (управление **shra**)

В регистре **B** множитель сдвигается влево ( $\mathbf{shlb}$ ), в старшем разряде контролируется текущее значение бита  $\mathbf{bi}$ .

Функциональная микропрограмма в С++

```
unsigned int S,A;
unsigned char i,B;
main()
{
m1: { A=P1<<8; B=P0; S=0; i=8; }//ввод
```

.

```
m2: {if(B&0x80) S=(S+(A>>1)); }
m3: {R>>=1; B<<=1; i++; }
m4: { if (i<8) goto m2;}
   while(1); //динамический останов
}</pre>
```

t=0,21 мс – время выполнения операции. Объем программы Code=78 байт.

1) Умножение целых чисел по схеме Горнера со стороны старших разрядов множителя (вариант 5)

```
\begin{array}{l} S = A * B = A( b_{n=1}2^7 + b_{n-2}2^6 ... + b_12^1 + b_02^0) = \\ = A b_{n=1}2^7 + A b_{n-2}2^6 ... + A b_12^1 + A b_02^0 = \\ = (( ..( 0 + A b_{n=1})2 + A b_{n-2})2 + ... + A b_1)2 + A b_0 \Rightarrow \\ \Rightarrow S_{i+1} = 2S_i + A b_i \quad S_0 = 0, i = 7,..0 \end{array}
```



Рис. 3.3. Схема умножения дробных чисел по схеме Горнера в С51

Множитель **B** размещается в регистре **B**, при сдвиге регистра влево в старшем разряде контролируется текущее значение бита  $\mathbf{bi}$ .

Суммирование выполняется в младших восьми разрядах регистра S частичных произведений . Микропрограмма умножения в C51, ввод и вывод выполняются через порты P0,P1,P2,P3.

```
#include <reg51.h>
char i;
unsigned int S;
unsigned char Bb,A;
main(){
m1: { A=P1; S=P0<<8; i=-8; }
m2: { if(~(S&0x8000==0)) {S=(S<<1); i++; goto m5;} }
m3: { i++; S<<=1; }
m4: { i++; S+=A; }
m5: if (i!=0) goto m2; }
2.3.2. Деление.
```

Если рассматривать деление чисел B=S/A как обратную операцию для умножения S=A\*B, то для рассмотренных итерационных формул умножения,

3

где произведение формируется со стороны младших разрядов, в делении цифры частного определяются всегда со старших разрядов.

Причем для операции деления дробных чисел, очевидно, делимое меньше делителя. Если условие не выполняется, то формируется признак переполнения и деление завершается. Также можно контролировать на очередном шаге равный нулю остаток и завершать деление простыми сдвигами.

Практически приемлемо только использование шестой формулы умножения при алгоритмизации деления.

#### Для схемы Горнера (6)

 $S_{i+1}=2^{-1}(Si + Ab_i)$  **i=1,..8,** В-дробное

Если  $S_i = (2S_{i+1}-A) >= 0$ , то  $b_i = 1$ .

Если  $S=S_i=(2S_{i+1}-A)$  <0, то  $b_i=0$  и на следующем шаге предполагается восстановление положительного остатка и затем вычитание для получения следующего остатка 2(S+A)-A=2S+2A-A=2S+A

Следовательно, при отрицательном остатке суммирование множимого и отрицательного остатка на следующем шаге эквивалентно восстановлению остатка и повторному вычитанию.

Если произведение вычислено с общим членом ряда (формула 1),

 $S_{i+1} = Si + Ab_i 2^i$ , i=7,...0, В-целое

то обратная операция деления выполняется по формулам

Если  $S_i=(S_{i+1}-A2^7)>=0$ , то  $b_i=1$ .

Если  $S=S_{i=}(S_{i+1}-A2^7)<0$ , то  $b_{i}=0$  и на следующем шаге предполагается восстановление положительного остатка и затем вычитание для получения следующего остатка  $(S+A2^7)-A2^6=S+A2^6$ 

Проблема переполнения — стандартное решение сводится к заверешению преобразования прерыванием и формированием признака неопределенного результата. Предлагается ограничиться признаком и продолжать вычисления, полагая результат равным максимальному значению  $2^8$ -1 в формате unsigned char. В частности, при делении на нуль это значение формируется естественно при вычислении 8-разрядного частного.



Рис.3.4. Схема деления целых.

```
#include <reg51.h>
int S;
unsigned int A=P1<<8;
unsigned char Bb;
unsigned char i=0x08;
main(){
    m1: { Bb=0;i=8; ov=0;}
    m2: {if(S>=A) {ov=1; S=0xFFFF;}
    m3: {if (S>=0) {S=S-A; Bb=(Bb<<1)|1; }}
    m4: {if (S<0) S=S+A; }
    m5: {i=i-1; A>>=1; goto m2;}
    wihile(1); }
```

## Задания к разделу.

Построить рекурсивные формулы и структурные схемы вычисления. Для схем разработать совмещенные программы и микропрограммы умножения и деления, ввод при тестировании с портов в C51

| варианты | умножение |
|----------|-----------|
| 1        | 1         |
| 2        | 2         |
| 3        | 3         |
| 4        | 4         |
| 5        | 5         |
| 6        | 6         |
| 7        | 1         |
| 8        | 2         |
| 9        | 3         |
| 10       | 4         |
| 11       | 5         |
| 12       | 6         |

## 3.5. Вычисления функций

#### 3.5.1. Числа с плавающей точкой

FP- машинный формат позволяет использовать полулогарифмическую запись числа при вычислениях и , следовательно, возможность обработки чисел на ЭВМ в широком диапазоне с автоматическим изменением масштаба, с постоянной относительной погрешностью .

В языке Си приняты форматы

**float** x= 12345,67 число с плавающей точкой в стандарте IEEE 754 с 24-разрядной мантиссой и 32 –разрядным форматом.

3

**double** x= 12345,6789 число с

плавающей точкой в 64-разрядном формате с 48-разрядной мантиссой.

К числам с плавающей точкой в Си применимы операции (+,-,\*,/) и функции стандартной библиотеки **math.h** 

Формат с плавающей точкой и соответствующую арифметику называют научной, здесь диапазон практически не ограничен и имеет фиксированную относительную погрешность.

- 1)Используя функцию из библиотеки **math.h** языка C51, вычислить значения  $\sin(x)$  в диапазоне аргумента 0-360° ( $2\pi$  радиан). При компиляции в Кейл записать параметры программы объем требуемой памяти данных и объем программы.
- 2)В Логическом Анализаторе измерить среднее время вычисления функции.

Схема вывода значений функции цифро-аналоговое графическое преобразование выполняет Анализатор. В окне Анализатора как на экране цифрового осциллографа могут быть измерены временные параметры графика функции и абсолютные значения в масштабе. Для чисел в формате FP устанавливается по умолчанию масштаб 5.0 volt или выбирается в меню **Setup.** Целые значения отображаются в масштабе формата — для **char** выбирается **255.** 

Виртуальное время вычислений контролируется Симулятором и определяется заданной при настройке частотой работы компьютера.

В опциях Project.options.Target частоту МСU выбираем 12.0 Мгц

```
Программа вычисления функции sinx в C51 #include <reg51.h> #include <math.h> float x,y; main() { while(1) for(x=0; x<6.28; x+=0.0628) y= sin(x); }
```



3.5. График функции в окне Анализатора.

Объем программы – 1.7 Кбайт, среднее время вычисления одного значения 3.7 мс.

### 3.5.2. Вычисление функции в целых числах и выбор масштабов.

Вычисления с фиксированной точкой позволяют существенно сократить время вычислений и объем программ, если операнды имеют ограниченную область значений (например, только дробные), в PLC основной машинный формат целый.

Функции в задании представлены разложением в ряд Тейлора

(3.8) 
$$\sin x \sim x - x^3/3! + x^5/5! - x^7/7! + \text{ при всех x<1}$$

Вычисления рядов выполняются по схеме Горнера[1] или с общим членом ряда.

$$\sin x \sim x - x^{3}/3! + x^{5}/5! - x^{7}/7! = x(1-x^{2}/6(1-x^{2}/20(1-x^{2}/42)) \Rightarrow xS_{i}$$

$$S_{1} = 1-x^{2}/a_{0}*S_{0} , a_{0} = 42, S_{0} = 1$$

$$\Rightarrow S_{2} = 1-x^{2}/a_{1}*S_{1} \Rightarrow , a_{1} = 20$$

$$\vdots$$

$$\Rightarrow S_{i+1} = 1-x^{2}/a_{i}*S_{i} , S_{0} = 1; i = 0,1,$$

Выберем аргумент в диапазоне дробных чисел **0- 0.99** радиан и преобразуем **в** целые с масштабом **m**.

$$S_{i+1}=1-x^2/a_i*S_i \rightarrow S_{i+1}=(m-(((x^2/m))/a_i*S_i)/m)$$

1) Maciitaδ m=100, программа в C51 typedef unsigned char uchar; uchar x,y,S,m; uchar Si(uchar ai) { return S=m-((y/ai\*S)/100) ;} main() { m=100;

```
while(1)
 for(x=0;x< m;x++)
  \{ v=(x*x)/100; S=m; \}
         S=Si(42);
         S=Si(20);
        S=Si(6);
      P2=(S*x)/100;}
2) Функциональная микропрограмма в С51, вычислений с масштабом 100
#include <reg51.h>
typedef unsigned char uchar;
  uchar x,y,S,z;
 Si(char ai )
 { m9: {z=y/ai; }
  m10: \{z=(z*S)/100; \}
  m11: {S=100-z; }}
 main()
 while(1)
   {m1: \{x=0; S=100; \}
   m2: \{y=(x*x)/100; \}
   m3: { Si(42);}
   m4: { Si(20);}
   m5: { Si(6);}
   m6: \{S=(S*x)/100; \}
   m7: \{x++; P2=S; \}
        \{if(x<100) \text{ goto } m2;
        }}
```



Рис.3.6. График значений  $\sin(x)$  с приближением в масштабе m=100 в C51 x – значение аргумента в диапазоне [0-100], от 0 до 1.0 радиан. Объем программы 320 байт, среднее время 0.72мс

3

Задания.

S=Si(6); P2=(S\*x)>>8;}}

Выполнить в C51 вычисления с плавающей точкой и с фиксированной точкой по схеме Горнера и с общим членом ряда с масштабами m=100 и m=2<sup>8</sup> в C51. Привести графики значений и погрешности, параметры программ.

1. 
$$(1+x)/((1-x)2) \sim 1/2 + x + x^2 + x^3 +$$
  
2.  $1/(1+x) \sim 1 - x + x^2 - x^3 +$   
3.  $x^{0.5} \sim x/2 - x^2/(2*4) + 1*3*x^3/(2*4*6) - 1*3*5*x^4/(2*4*6*9)$   
4.  $a^x \sim 1 + (\ln a)^*x + (\ln a)^2 x^2/2! + (\ln a)^3 x^3/3! +$   
 $a=1/2$   
5.  $\cos(x) \sim 1 - x^2/2! + x^4/4! - x^6/6! +$   
6.  $\tan x \sim x + x^3/3 + 2x^5/15 + 17x^7/315 + 62x^9/2835$ 

8.  $\ln(1+x) \sim x - x^2/2 + x^3/3 - x^4/4 + x^5/5 +$ 

7. ctgx ~  $1/x - (x/3 + x^3/45 + 2x^5/945 + 2x^7/4725 + ...)$ 

9. 
$$\arcsin(x) \sim x + \frac{x^3}{(2*3)} + \frac{1*3*x^5}{(2*4*5)} + \frac{1*3*5x^7}{(2*4*6*7)} + \frac{1*3*5x^7}{(2*4*6*7)} + \frac{1*3*5x^7}{(2*4*6*7)} = \frac{1}{2}$$

10. 
$$arctg(x) \sim x - x^3/3 + x^5/5 - x^7/7 +$$

3

11. 
$$(1-x)^{0.5} \sim 1 - x/2 - x^2/(2*4) - 1*3*x^3/(2*4*6) - 1*3*5*x^4/(2*4*6*9)$$

12. 
$$(1+x)^{1/3} \sim 1 + x/3 - 2x^2/(3*6) + 2*5*x^3/(3*6*9)$$

13. 
$$(1+x)^{3/2} \sim 1 + 3x/2 + 3x^2/(2*4) - 3x^3/(2*4*6) + 9x^4/(2*4*6*8)$$

15. 
$$\operatorname{arsh}(x) \sim x - x^3/(2*3) + 1*3*x^5/(2*4*5) - 1*3*5x^7/(2*4*6*7)$$

16. 
$$ch(x) \sim 1 + x^2/2! + x^4/4! + x^6/6! +$$

17.sh(x) 
$$\sim x/1 + x^3/3! + x^5/5! + x^7/7! +$$

18. Si(x) ~ 
$$x - x^3/(3*3!) + x^5/(5*5!) - x^7/(7*7!) +$$

19.Ci(x) ~ 
$$1 - x^2/(2*2!) + x^4/(4*4!) - x^6/(6*6!) +$$

## 3.6. Вероятностная логика

В работе [ 9 ] предлагается арифметика вычисления вероятности, эквивавалентная по смыслу логике, представленной логическими формулами. Значение истинности интерпретируется вероятностью в интервале [0..1]

Вероятностная ВФ функция P(f(x1,..xn)=1), обозначает вероятность истинности логической формулы.

Формула перехода  $\Phi\Pi 3$  к замещению допускает переход к  $B\Phi$  замещением переменных на вероятности.

Интерпретация операций логики высказываний в вероятностной логике необходимо ограничены и должны совпадать по смыслу в дискретных состояниях переменных  $\{0,1\}$ , соответственно с вероятностями  $P(\neg x=1)$  или P(x=1).

Эти состояния обозначают абсолютную "истинность" или "ложь".

- (1) Если P(xi=1)=Ri –вероятность прямого значения переменной хі и  $P(\neg xi=1)=(1-Ri)=Qi$  –вероятность инверсного значения переменной  $\neg xi$ ,
- (2)  $P{(xi&xj)=1}=Ri*Rj$
- (3)  $P{(\neg xi\& \neg xj)=1}=(1-Ri)(1-Rj)=QiQj$ 
  - (4)  $P((xi \ v \ xj)=1)=P(\neg(\neg xi \& \neg xj)=1)=1$  QiQj

В этих определениях сохраняется смысл логических операций для дискретных значений  $\mathbf{Ri}$ ,  $\mathbf{Rj}$   $\epsilon\{0, 1\}$  и сохраняются таблицы истинности соответствующих логических операций

Очевидно, выполняются законы коммутативности и ассоциативности относительно конъюнкции.

Интерпретация некоторых законов алгебры логики

(5)  $P(\neg xi=1)=1-(1-Ri)=Ri=1-Qi$ , двойное отрицание

3

3

(6) правила де Моргана

$$P(\neg(xi \ v \ xj)=1)=1-(1-QiQj)=QiQj=P\{(\neg xi\&\neg xj)=1\}$$
 
$$P\{\neg(xi \& xj)=1\}=1-P\{(xi \& xj)=1\}=1-Ri*Rj=P((\neg xi \ v \ \neg xj)=1)$$

Эти законы позволяют преобразовать любую логическую формулу в ВФ

- последовательно с использованием инверсий преобразуются дизьюнкции в конъюнкции с использованием законов де Моргана по правилам (1-6), затем последовательной заменой логических операций вероятностными формулами и упрощающими алгебраическими операциями

Булева функция может быть использована для описания структуры соединений блоков технической системы, технологического процесса, контактной схемы и др.

# Пример

 $F = x_1(x_2 v x_3 v \gamma x_4) v x_5(x_6 v x_7 \gamma x_8)$ 



Рис.3.7. Структура объекта, определяемая логической функцией.

3

Переменные  $x_1$  -  $x_5$  интерпретируются

как вероятности исправности блоков Ri, а инверсии как неисправности (1-Ri)=Qi,

Вероятность исправной работы системы вычисляется в области вероятностей с использованием вероятностной функции ФВ, которая может быть получена преобразованием логической формулы с использованием тождеств 1-6.

Пример преобразования логической функции

## $F = x_1(x_2vx_3v7x_4) vx_5(x_6vx_77x_8) = 77 [x_1(x_2vx_3v7x_4) vx_5(x_6v (x_77x_8))] =$

Последовательное исключение дизъюнкций с перемещением инверсий вниз по правилу де Моргана с заменой дизъюнкции на конъюнкцию

- $= \neg [\neg (x_1(x_2vx_3v\neg x_4)) \& \neg (x_5(x_6v (x_7\neg x_8)))] =$
- $= \neg \left[ \neg (x_1 \neg \neg (x_2 \lor x_3 \lor \neg x_4)) \& \neg (x_5 \lor \neg (x_6 \lor (x_7 \neg x_8))) \right] =$

С учетом скобок замена переменных на вероятности и исключение инверсий получим ФВ-формулу

$$S=1-[(1-R_1(1-Q_2Q_3R_4))(1-R_5(1-Q_6(1-R_7Q_8))]$$

Задание. 1)Для заданного варианта логической функции построить эквивалентную логику в виде структурной схемы

Построить таблицу истинности в С51 по формуле в портах.,

2)Выполнить преобразование булевой функции  $z(x_1x_2x_3x_4)$  в формулу вероятностей  $S(Q_1Q_2R_3R_4)$ .

Значения Q,R=False(0) и Q,R=True(1) кодируются при вычислениях в байтах и обозначают вероятности исправности или неисправности соответствующих блоков структуры. Значение S, равное 1 обозначает, что схема работоспособна, 0-схема неисправна. Тестировать формулу в С и С51 на наборах значений истинности.

#### Задания

- 1.  $z=(y_1/x_1 v y_2x_2)(/y_1 v x_2)$
- 2.  $z=(y_1 v/x_1)(y_2x_2 v x_1)$
- 3. z=/x1(x2 v/x3) v x1x4
- 4.  $z=(x_1 v/x_2x_3)(/x_2 v x_4)$
- 5.  $z=/y_1 v/y_2(y_1x_1 v/x_2)$
- 6.  $z=(x_1 v/x_3x_4)(/x_1 v x_2)$
- 7.  $z=/y_1x_2 v y_2(/x_1 v /x_2)$
- 8.  $z=(/x_1 \vee x_2)(x_1x_3 \vee /x_4)$
- 9.  $z=(x_1y_1 v/x_2y_2)(/x_2 v y_1)$
- 10.  $z=(/x_1 v y_1) (x_2y_2 v /y_1)$
- 11.  $z=y_1(/y_2 \text{ v }/y_3) \text{ v }/y_1y_4$
- 12.  $z=(y_1 v/y_2y_3)(/y_2 v y_4)$

3

13.  $z=/y_1 y_2 v /x_1x_2(y_1 v /y_2)$ 

14.  $z=x_1y_1 \ v / x_2(/y_2 \ v / x_1)$ 

 $15.z=(x_1 v/x_2 v/x_3x_4)(/x_1 v/x_4)$ 

#### 3.7.Работа с таблицам данных.

Во многих задачах численные данные представлены при вводе и отражают естественно исходные знания в памяти ЭВМ, например, в вид таблиц и численных массивов.

Логика в алгоритме решения задачи требует интуитивных размышлений и не очевидна. Таким образом, в алгоритмизации приемлема только текстуальная форма записи с последующим уточнением в формальной записи в виде блоксхемы и алгоритмического языка.

Пример такой задачи с расписанием поездов для ограниченного транспортного узла.

Требуется выбрать минимальный по времени маршрут между двумя поселениями Сыров(2) и Лесное(3), соседних областей. Известно расписание движения для шести поселков Ложев(1), Сыров(2), Лесное(3), Березов(4), Ольсов(5), Опуг(6).

| Отправление(о) | Прибытие (п) | Тоі (час) | Тјп (час) | Tji       |
|----------------|--------------|-----------|-----------|-----------|
| Ложев(о1),     | Сыров(2п),   | 8.20      | 10.05     | T12=1.45  |
| Ложев(о1),     | Лесное(3п)   | 9.10      | 12.35     | T13= 3.25 |
| Сыров(о2),     | Березов(4п), | 6.05      | 07.05     | T24=1.0   |
| Сыров(о2),     | Ложев(1п),   | 6.25      | 08.15     | T21= 1.50 |
| Березов(о4),   | Ольсов(5п),  | 7.15      | 08.40     | T45= 1.25 |
| Ольсов(о5),    | Лесное(3п)   | 8.25      | 09.45     | T53= 1.20 |
| Сыров(о2),     | Лесное(3п)   | 5.30      | 09.05     | T23=3.35  |
| Опуг(об).      | Лесное(3п)   | 7.0       | 9.20      | T63=2.20  |
| Сыров(о2),     | Ольсов(5п),  | 7.0       | 8.20      | T25=1.20  |
| Сыров(о2),     | Опуг(6п).    | 6.10      | 7.10      | T26= 1.0  |

Формализация схемы путей между городами в виде ориентированного графа Рис.



Временные интервалы определены задержками То(время отправления), Тж(время ожидания), Тп(время прибытия).

Пусть время прибытия в исходный пункт Тн2- предполагается равно То2.

Время ожидания Тж2=То2 -Тн2 =0

Выбор направления от Сырова(о2) на Лесное(3п) – время в пути

$$2 \rightarrow 3$$
: T23= 3.35

Найти все доступные пути

$$2 \rightarrow 1 \rightarrow 3$$
: T21 + T13 = 1.50 + 3.25 = 5.15

$$2\rightarrow 4\rightarrow 5\rightarrow 3$$
: T23= T24 + T45 + T53 = 3.35 + 1.25 + 1.20 = 6.20

$$2 \rightarrow 6 \rightarrow 3:T23=T26+T63=1.0+2.20=3.20$$

Описание шагов и логики алгоритма в содержательной вербальной записи:

#### 1. Описание знаний таблицами.

Необходимая информация может быть представлена в более доступной в алгоритмическом мышлении в форме двумерного массива S[j,i]

| j∖i | 1       | 2        | 3        | 4       | 5    | 6    |
|-----|---------|----------|----------|---------|------|------|
| 1   |         | T12=1.45 | T13=     |         |      |      |
|     |         |          | 3.25     |         |      |      |
| 2   | T21=    |          | T23=3.35 | T24=    |      | T26= |
|     | 1.50    |          |          | 1.0     |      | 1.0  |
| 3   | T31=    |          |          |         |      |      |
|     | 3.25    |          |          |         |      |      |
| 4   | T41=2.0 |          |          |         | T45= |      |
|     |         |          |          |         | 1.25 |      |
| 5   |         |          | T53=     |         |      |      |
|     |         |          | 1.20     |         |      |      |
| 6   |         |          | T63=2.20 | T64=1.7 |      |      |

При вводе должны быть заданы переменные :

номер входного пунка j=2 и выходного i=3, продолжительность T=0 движения по трассе  $j\rightarrow i$ , одномерный массив пунктов пути Q[ 0 ]=i,

2.Найти в столбце i=3 таблицы S[j,3] не равный нулю Tj3, j=1,2,..6

Может завершиться поиск, если соответствующий элемент не найден. Если (T13  $\neq$  0), то (T13= 3.25, j=1) , время в пути T=T+ T13, сохранить номер j в Q[ ]={3,1},

3.Найти в столбце j=i=1 для j=1,2,...6 ближайший не равный нулю элемент (T21= 1.50, j=2), длина пути T==T+T21=T+1.50=4.75,  $Q=\{3,1,2\}$ 

Если  $j \neq 2$ , то время в пути T = T + T21, сохраняем найденный путь в массиве  $Q[i] = \{1, i = j\}$  и переход к шагу 3- поиск продолжения пути (i = j, j = 1) Если j = 2 заданный пункт отправления, то время в пути T = T + T21 и сохраняем найденный пункт в массиве  $Q[i] = \{3,1,2\}$  и переходим к шагу 2- поиск нового пути (i = 3, j = ?). Здесь повторение поиска пути при  $(T13 \neq 0)$ . Предлагается сбрасывать его на шаге 2.

Представленную текстом интуитивно логику алгоритма выбора одного пути обозначим блок-схемой, в интуитивной формализации алгоритм уточняется и доопределяется поиском возможных других путей. Предлагается в последующей формализации на языке C++ уточнить логику поиска других путей и их оформление в массивах для выбора минимального.



4

Рис. 3.9. Блок-схема выбора маршрута между пунктами

```
#include <stdio.h>
char Q[12];
int R[6];
xdata int S[6][6]=\{\{0,145,325,0,0,0\},
                                        //j=1.., i=3
      {150,0,350,1.0,0,100},
                                         //j=2,
                                         //j=3
             \{0,0,0,0,0,0,0\},\
             \{0,0,0,0,125,0\},
                                         //j=4
             \{0,0,120,0,0,0\},\
                                         // j=5
                                         //j=6
             \{0,0,220,0,0,0\}\};
unsigned char j,i,k,L,F,N,p;
 int T,M;
 main(){
    k=0; j=1; F=i=3; L=2;
m2: M=S[j-1][i-1];
     if(M) //M>0
        {T=M+T; Q[k++]=i;}
                      if(i==F) S[j-1][i-1]=0; //
            if(j==L) \{ Q[k++]=j;
                   S[j-1][i-1]=0; goto m5;
                               else { i=j;j=1;}
                                       }
                    else if(j==6)goto m6;
                        j++; goto m2;
m5: \{i=F; j=1; R[N]=T; N++; goto m2; \}
  m6: while(1);
      }
```

Предлагается решить задачи с использованием модели расписания в виде графа



Рис. 3.10. Граф сети марщрутов

| Варианты ј\і | начало | конец |
|--------------|--------|-------|
| 1            | 1      | 2     |
| 2            | 2      | 1     |
| 3            | 2      | 3     |
| 4            | 3      | 2     |
| 5            | 1      | 4     |
| 6            | 4      | 1     |
| 7            | 2      | 5     |
| 8            | 5      | 2     |
| 9            | 2      | 6     |
| 10           | 6      | 1     |
| 11           | 1      | 6     |

# 3.8. Управление вводом и выводом в ПЛК

ПЛК как система на кристалле интегрирует схемы микропроцессора, память, средства управления внешними интерфейсами для управления вводом/выводом, схемы контроля и управления системой в реальном времени.

К последним относятся:

- **таймеры**, которые позволяют организовать измерение временных интервалов и управление совмещенными алгоритмическими процессами в реальном времени;
- **подсистема прерываний** обеспечивает контроль асинхронных системных событий в реальном времени.

Интерфейсы ввода/вывода классифицируются как **параллельные** (обмен данными в форматах байта за одно обращение) и **последовательные** (побитовый обмен данными).

Выполнение алгоритма начинается с ввода данных, сохранением их в доступной памяти. Решение задачи завершается чтением результата из памяти

4

и выводом. Форматы входных данных могут отличаются от стандартных форматов, используемых в ЭВМ для хранения и преобразования. Таким образом, при вводе необходимо не только идентифицировать двоичный код в цифровых портах ввода, но и выполнить необходимые преобразования в общепринятые форматы данных для сохранения в памяти.

#### 4.1. Алгоритмическое управление прерываниями

Для знакомства с организацией прерываний и алгоритмизацией управления рассматривается конкретная схема прерываний mcs51.

Схема регистрирует предполагаемые внутренние и внешние сигналы (запросы) прерываний, случайные по времени возникновения относительно исполнения "основной" программы.

Схема многоуровневой организации работы системы прерывания приведена на рис. 4.1.



Рис.4.1.. Многоуровневая организация работы системы прерывания

Если разрешены конкретные запросы, на микропрограммном уровне, то выбирается наиболее приоритетный зарегистрированный запрос. Формируется **адрес-вектор** перехода к подпрограмме принятия решения с сохранением адреса возврата.

В подпрограмме обработки прерывания сохраняются состояния регистров (контекст), которые могут быть при этом изменены. Выполняется программа принятия решения, восстанавливается контекст и происходит возврат в прерванную программу.

#### 1) Внутренние сигналы прерывания.

**Сигналы, формируемые** таймерами при завершении контрольных временных интервалов, сигналы завершения приема и/или передачи байта данных в последовательном интерфейсе. Признаки внутренних прерываний приведены в Таблице 2.1.

Таблица 2.1.

| a     | b       | c   | d |
|-------|---------|-----|---|
| Tm0   | TFO     | ETO | 1 |
| Usart | TI ∨ RI | ES  | 4 |
| Tm1   | TF1     | ET1 | 3 |

В столбцах таблицы представлены:

- а) Источники запросов прерываний таймеры **Tm0**, **Tm1**, последовательный интерфейс **Usart**.
- b) Биты запросов прерываний таймеров **TF0**, **TF1**. Биты сбрасываются автоматически при входе в прерывание.

В модуле управления **Usart** формируются:

**ТІ** – запрос прерывания при завершении передачи байта;

**RI** – запрос прерывания при завершении приема байта.

с) Маски разрешения прерывания от таймеров (ЕТ0 = 1 разрешено).

 $ES = (TI \lor RI)$  маска разрешения прерывания от Usart.

d) Номер (приоритет) прерывания – максимальный приоритет первый.

## 2) Внешние прерывания.

- В mcs51 формируются сигналами, связанными с асинхронными процессами в периферии на **входных** контактах цифровых портов.
  - а) При вводе с клавиатуры сигналы нажатия клавиш.
  - b) Контрольные точки временных диаграмм внешних сигналов.
- с) Программные прерывания могут быть сформированы на входных контактах для контроля программно доступных событий, представленных временными диаграммами.

Сигналы внешних прерываний подключаются к входам порта Р3. Признаки внешних прерываний приведены в Таблице.

Таблица 2.2.

| a                  | b   | c   | d   | e |
|--------------------|-----|-----|-----|---|
| p3.2 / <b>INT0</b> | IT0 | IE0 | EX0 | 0 |
| p3.3 / <b>INT1</b> | IT1 | IE1 | EX1 | 2 |

В столбцах таблицы представлены:

- а) Входные сигналы прерываний на контактах порта P3.2=INT0 и P3.3=INT1.
- b) Тип прерываний IT0=1 выбирается H/L фронт входного сигнала. При IT0=0 сигналом прерывания является низкий уровень.
- с) Бит регистра запросов прерываний (IE0=1 запрос). Бит сбрасывается при входе в прерывание.
- d) Маски разрешения прерывания (EX0=1 разрешено).
- е) Номер (приоритет) прерывания.

## Управление прерываниями:

- 1) Установить маску прерывания и бит разрешения прерываний **EA**=1.
- 2) Оформление функции принятия решения по прерыванию **INT0** void klav(void) interrupt **0**

{

**Klav** – имя подпрограммы обработки прерывания.

**interrupt** — служебное слово и 0 — номер(приоритет) прерывания **INT0** в таблице 2.2.

Компилятор в С51 формирует Стек для сохранения и восстановления контекста.

## 4.2. Алгоритмическое управление таймерами

**Таймеры** — счетчики реального времени. Единицу измерения времени определяет частота генератора синхросигналов ПЛК. В Keil для mcs51 частота F0 может быть выбрана в широком диапазоне, в частности, F0=12 Мгц.

В mcs51 и большинстве клонов **основной цикл** выполнения команды 12 тактов частоты F0. Команды выполняются за 1–3 цикла, что согласуется с форматами команд 1–3 байта и их последовательной выборкой из программной памяти. Один цикл является единицей времени, отсчитываемой таймером. Если установить частоту генератора 12 Мгц, то частота отсчета 1 Мгц и единица измерения времени 1 мкс.

Упрощенная схема таймера tmi (i = 0, 1) приведена на рис. 2.7.



Puc.4.2. Схема таймера tmi

**THi.TLi** инкрементный 16-разрядный счетчик **частоты F0/12.** Интервал измерения 16-битного таймера  $2^{16} \sim 65000$  мкс = 0.065 с.

 $\mathbf{TFi}$  — бит переноса из старшего разряда таймера используется как сигнал запроса прерывания.

**TRi** – бит разрешения счета

Для **расширения диапазона измерения времени** используется программный счетчик, который инкрементируется по прерыванию TFi.

Для инкрементного счетчика при записи константы(**Too**) задается интервал задержки.

# 1)Измерение реального времени.

в интервале нескольких минут с точностью 1 мкс

```
Представляем интервал последовательным счетчиком из нескольких
регистров
\rightarrowTm0\rightarrowcount\rightarrowsec\rightarrowmin
    Счетчик Тт0 гарантирует максимально доступную точность отсчета,
реализуемую схемой.
       Too = 50000; //1cek = 10^6MKC, count = 10^6/50000 \le 20.
Следующие счетчики – переменные инкрементируются программой по
прерыванию при переполнении таймера
(count = count + 1), (sec = sec + 1, ecли (count = 20)),
(\min = \min + 1, \text{ если (sec} = 60)).
#include <reg51.h>
int Too,Tm0;
char count, sec, min;
intt0() interrupt 1
{count++;
  if(count = 20) \{ sec++; count = 0; \}
  if(sec = = 60) \{min++; sec = 0;\}
                        //переменная программная задержка
 Tm0 = Too + TL0;
                        //останов таймера
 TR0 = 0:
 TH0=(Tm0 >>8); TL0=Tm0; //коррекция временной константы
                        //разрешение таймера
 TR0=1;
 }
main()
\{ TMOD = 1;
                      //режим 16-битового таймера Tm0
                       //маска прерывания при переполнении Tm0
 ET0 = 1;
 TR0 = 1;
                       //разрешение счетчика Тт0
                       //разрешение прерываний
 EA = 1;
-Too = -50000;
```

График состояния счетчика **sec** реального времени приведен на рис. 2.8.

//ожидание прерываний

while(1);



*Рис.4.3.* График состояния счетчика **sec** реального времени в Анализаторе

Длительность интервала одна минута, счетчик секунд sec = 60°, погрешность "реального" времени за минуту 0.05с.

Виртуальное время в симуляторе интерпретируется с частотой собственного генератора частоты ПЭВМ.

**Предлагается** измерить отношение реального времени к виртуальному и сократить погрешность измерения в "реальном" времени.

Эксперимент с ручным и программным контролем реального времени –



# 8. Ввод данных с клавиатуры.

Ручное управление , ввод и контроль состояния ЭВМ и объекта управления осуществляется с клавиатуры.

Принципы переключения – механические, сенсорные. В свою очередь сенсорные – конденсаторные и резистивные.

N переключателей для сокращения числа используемых цифровых линий при подключении к MCU объединяются в матрицу х\*у.



## Рис.4.5.Схема сканирования клавиатурыю

Линии X используются для последовательного сканирования строк матрицы при подключении к выходному порту P2[7.4], линии Y считываются при вводе с входного порта P2[3.0].

Сканирование в MCS51 выполняется сигналами низкого уровня построчно (унитарные инверсные коды сканирования Cx=P2[7..4]). Исходное состояние линий портов P1,P2,P3 в mcs51c опорным резистором по схеме с открытым коллектором высокое Н. (рис.4.5.). При ручном несоглассованном вводе запрещено использовать активный положительный сигнал, если бит регистра порта установлен в 0 и контакт закорочен на землю.

В данном случае при вводе соответствующие разряды порта Р2 , по умолчанию, во время сканирования находятся в состоянии Н.

При замыкании переключателя считывается инверсный унитарный код Су=Р2[3..0].

Если используются m=X+Y выводов для сканирования и распознавания замкнутых переключателей, то матрица позволяет коммутировать N=X\*Y=X\*(m-X) переключателей рис.4.6..

Клавишам присваиваются в определенном порядке символы алфавита, цифры и специальные функциональные обозначения их размещения (раскладка) Временная диаграмма переключения



Tz~ Tp – время замыкания и размыкания с дребезгом около 0.04 с Ty – время удержания в замкнутом состоянии 0.3 с

Раскладка клавиатуры и схема включения с портом P2 mcs51.



5

Входы

порта Y=Р2[3..0]

Рис. 4.6. Раскладка клавиатуры

Функциональные клавиши (-), (,), (esc)- конец ввода Если замкнут контакт одной из клавиш, L-уровень поступает на входные контакты порта P2[3.0]. Считываемый код с порта P2[7.0] идентифицирует нажатую клавишу.

Например, при сканировании строки P2.7=0 и нажатой клавише '1' считывается состояние порта P2 - **Код сканирования**.

Алгоритм сканирования

- 1. Формирование кода сканирования Сх
- 2. Ввод и контроль Су контроль нажатия клавиши
- 3. При нажатии клавиши идентифицировать замкнутый переключатель и выполнить соответствующую функцию
  - 4. Задержка дребезга Тz
- 5. Ожидание размыкания Тр считыванием и контролем кода Су Числа поразрядно вводятся с естественной запятой и преобразуются в заданном машинном формате (целое или с плавающей точкой).

Можно представить, что кроме дребезга, возможно неуверенное считывание кода сканирования в конце или в начале импульса сканирования. По этой причине предпочтительно синхронизировать считывание по прерыванию.

В системе Кейл нет адекватной модели клавиатуры. Предлагается заменить сканирование клавиатуры массивом кодов сканирования, использовать вручную программное прерывание INTO/INT1 - входы порта P3.2, P3.3 для имитации нажатия.

Программа ввода числа с естественной запятой с клавиатуры и преобразование с плавающей запятой

```
#include <reg51.h>
char w,x,i,digit,mas[7],min;
float numb,m; //массив кодов нажатия клавиш
char code scancode[]={ 0xdd,0x7b,0xde,0x7d,0x7e,0xb7,0xe7 }; //-1,234e
void Delay(int t)
```

5

```
{ while(t--); }
char what(void);
scan() interrupt 2
                     //прерывание INT1
{ Delay(100);
w=scancode[i];
 what();
   Delay(100);
   }
main ()
   x=0xFE;
    numb=0;
    i=0;
   m=0;
   IT1= EX1=EA=1; //маски и тип прерывания
   while (digit!='e'); //прзнак завершения строки
   while(1):
                   //динамический останов
char what(void)
{ switch (w)
          { case 0x77: digit='0'; break;
            case 0x7b: digit='1'; break;
            case 0x7d: digit='2'; break;
           case 0x7e: digit='3'; break;
           case 0xb7: digit='4'; break;
           case 0xbb: digit='5'; break;
           case 0xbd: digit='6'; break;
           case 0xbe: digit='7'; break;
           case 0xd7: digit='8'; break;
           case 0xdb: digit='9'; break;
           case 0xdd: digit='-'; break;
           case 0xde: digit=','; break;
           case 0xe7: digit='e'; break;
           default: digit=0xff;
 if(digit==',')
      { m=1;mas[i++]=digit; goto exit;}
  if(digit=='-') {min=1;mas[i++]=digit;goto exit;}
    if(digit=='e') \{ if(m) numb=numb/m; i=0; m=0; \}
              if (min) numb=-numb; goto exit; }
     else {mas[i++]=digit;
           numb=numb*10 + (digit&0xf);
           m*=10; }
   exit: return digit; }
```

#### 5 <mark>Задание 3.</mark>

Организовать в С51 последовательный ввод по прерыванию.

Использовать индивидуальный вариант раскладки клавиатуры Интерпретировать прерывание чтением кода из массива кодов сканирования. Числа при вводе в формате с естественной запятой преобразуются в формат с плавающей. Комментировать в программе алгоритм ввода.

## 9. Аналого-цифровое преобразование

Сенсоры (датчики) в составе измерительных, управляющих и медицинских приборов преобразуют параметры состояния внешней среды в данные, которые содержат информацию об их значениях в конкретный момент. Преобладает электрический входной сигнал в виде напряжения U~C\*X, пропорционального измеряемым физическим величинам X: температура, скорость, давление, освещенность и др. в соответствующих единицах.

Входные данные в измерительных и управляющих системах, в медицинских приборах, в системах искусственного климата формируются дискретным преобразованием аналоговых электронных сигналов в цифровые форматы дискретных данных (ADC-преобразование).

В ПЛК выходные дискретные цифровые данные преобразуются в аналоговые сигналы управления скоростью, температурой, давлением (**DAC-преобразование**). Прямое преобразование сохраняет дискретность в виде ступенчатого аналогового сигнала. Переход к аналоговому сигналу осуществляется интегрированием и фильтрацией.

ADC и DAC преобразования могут быть представлены как внешними, так и встроенными модулями в ПЛК и являются распространенными внешними интерфейсами.

Базовым элементом схемы преобразования является модуль DAC — электронная цифро-аналоговая схема взвешивания и суммирования уровней напряжения для битов двоичного кода.

аналогового



Обозначение цифрофункционального

5

5

B[8] - 8-разрядный двоичный код,

U(B) –выходное напряжение в диапазоне 0 - Uоп,

Uоп = 5 v – опорное напряжение.

Схема АDC преобразования последовательного приближения приведена на рис. 2.10.

Интуитивно схема исполнения и управляющая программа могут быть определены исполнением следующего алгоритма.

Регистр j = 0x80 устанавливается в начальном состоянии и может циклически (/**ror**) сдвигаться вправо, единица последовательно сдвигается по всем разрядам регистра направо.

1) Схема суммирования по модулю два (⊕) формирует двоичный код преобразования аналогового входного сигнала Ux.

Формируемый код  $D = j \ (\oplus) \ D$  записывается в регистр D управляющим сигналом /**wr** и поступает на вход DAC — предполагается значение текущего бита кода равно единице.

2) Если при этом Ux<Ud, то формируется инверсный сигнал /wrd, который сбрасывает установленный в D бит повторным суммированием  $\mathbf{D} = \mathbf{j} \; (\oplus) \; \mathbf{D}$ .

3)Единица в регистре ј сдвигается на один разряд вправо управляющим сигналом /ror.



*Puc.4.7.* Схема ADC преобразования последовательного приближения Программа моделирования преобразования в C51: //двоичные коды

текущего контролируемого бита кода

```
//8-разрядный двоичный код преобразования
unsigned char D;
   //аналоговые значения уровней напряжения в вольтах
 float Ud:
                       //выход DAC
float Ub = 5.0/256;
                      //цена бита в вольтах Uon/2^8
 float Ux = 4.0:
                       //аналоговый сигнал на входе в вольтах
 main(){
  D=0;Ud=0;
  j = 0x80; //предполагаемый старший бит кода
do{ D = j ^ D; // D = j + D}
Ud=Ud+(Ub*j); //DAC преобразование кода D в аналоговый сигнал
  if(Ux<Ud) //сравнение значений компаратором Стр
                      //сброс бита
   {D=j^D;}
           Ud = Ud - Ub*i;
     i>>=1;
     while(j);
     while(1);
   }
```

Временная диаграмма выполнения одного шага алгоритма преобразования (рис.4.7), clk — синхросигнал. Требуются две микрокоманды и два такта синхронизации



*Puc.4.8.*. Временная диаграмма выполнения одного шага алгоритма

/**ror** – уравляющий сигнал сдвига вправо, формируемый положительным фронтом синхросигнала /clk;

/wrd - уравляющий сигнал сдвига вправо, формируемый положительным фронтом синхросигнала clk.

```
m1: /ror(j>>=1), \wr(D = D^j); Ud = Ud + Ub*j;
m2: /wrd(if(Ux<Ud); {D = j^D; Ud = Ud-Ub*j;}
```

Время преобразования 16 тактов.

5

Для демонстрации работы встроенного ADC-преобразования в системе Keil доступен контроллер **SAB515/535** фирмы Infenion (Siemens) с ядром mcs51.

На рис. 4.9. приведена упрощенная схема встроенного модуля ввода двоичного кода значения аналогового сигнала (ADC) в SAB515 (полные настройки не представлены, но типовой программируемый режим доступен, Uon=5v, регистр результата Addat~D, выделен один из входов Ain0, BSY – сигнал завершения преобразования.



Puc. 4.9.. Схема встроенного ADC контроллера SAB515 фирмы Siemens

Значение аналогового сигнала  $Ux=(5v/2^8)*Addat$ .

В симуляторе Keil сигнальной функцией формируется аналоговый сигнал sin(x). Аналоговое значение типа **float** в диапазоне 0 - 1.0 интерпретируется в графике в диапазоне 0 - 5.0 v. Аналоговый сигнал при вводе через виртуальный порт Ain0 = sin(x)\*2 + 2.0 масштабируется и смещается в положительной области на 2 вольта.

Сигнальная функция (файл adc.inc) в интерпретаторе Keil

```
SIGNAL void Signa (time) {
float x;
char i:
while (1) {
  for(i=0; i<100; i++){}
 AIN0 = sin(x)*2 + 2.0; //виртуальный аналоговый ввод
  twatch (time); // интервал формирования (дискретность)значения в мкс
  x = x + 0.062;
  }}}
                 //запуск функции преобразования
  Signa(time)
  La Addat
                 //вывод значения на экране Логического анализатора
  LA AINO
                //график аналогового сигнала в окне Анализатора
Период аналогового синусоидального сигнала
    100*time*0.062 = 2π *time (μκς)
```

Порядок выполнения программы измерений:

1) выполняется в цикле библиотечная функция ADC() в C51 с ожиданием ее завершения по сигналу BSY = 0 adc(void) //adc-преобразование

**DAPR=0xA0;** //запуск преобразования с опорным напряжением 5v/16\*A, while(BSY); //ожидание завершения преобразования

- 2) в командном режиме
  - #include adc.inc //загружается файл сигнальной функции
- 3) Запуск **Run** программы измерений ADC.С и сигнальной функции. В окне анализатора формируются графики AIN0 и Addat.

**Задача** измерения параметров синусоидального сигнала (рис. 2.13). Основные параметры – **Umax**, **Umin**, **Ucm**, **T**.



Рис. 4.10. Исследуемый синусоидальный сигнал

Реальные измерения выполняются в условиях помех и случайных воздействий внешней среды. При этом значение **min** и **max** сигнала измеряются с погрешностью и практически при многократных измерениях не совпадают. В динамике выбираем метод измерения периода между двумя переходами через среднюю линию Ucм.

```
#include <reg515.h> // заголовочный файл из библиотеки Keil
    int mm;
    unsigned int T;
                         //период
    unsigned char max,min;
    float fmax;
    adc(void)
                    //интерпретация аdс преобразования
     { DAPR=0;
        while(BSY); }
    main()
     \{ max = 0; min = 0x70; 
    while(INT0)
                   //бит доступен для ручного контроля с пульта, по
умолчанию равен 1
         { adc();
            if (Addat>max) max = Addat;
         if (Addat<min) min = Addat; }</pre>
             mm = (max + min)/2; //среднее
```

```
TMOD=1:
                          //разрешение таймера 0
             TH0=TL0=0; //сброс таймеров
                          //запрет счета таймера 0
             TR0=0;
             while(adc()>=mm); //ожидание пересечения среднего с
нарастанием
                while(adc()<=mm);</pre>
                                       //ожидание +перехода к убыванию
           TR0=1; //разрешение работы таймера, единица отсчета 1 мкс
      while(adc()>=mm);
                           // ожидание среднего-перехода к возрастанию
              TR0 = 0;
                                         //конец измерения
              T = ((TH0 << 8) + TL0) << 1;
                                         //период
              Fmax = max*5.0/0x100;
                  while(1);
     }
```

#### Задания в Keil

В С51 выполнить программу измерений амплитуды и среднего значения в вольтах. Измерить период сигнала.

| N   | Частота (кГц) | Амплитуда (В) |
|-----|---------------|---------------|
| 1.  | 1             | 2.5           |
| 2.  | 2             | 3             |
| 3.  | 3             | 4             |
| 4.  | 4             | 5             |
| 5.  | 5             | 2.5           |
| 6.  | 1             | 3             |
| 7.  | 2             | 4             |
| 8.  | 3             | 5             |
| 9.  | 4             | 2.5           |
| 10. | 5             | 3             |

# Литература.

- 1. Фестингер Л. Теория когнитивного диссонанса / Пер. с англ. А. Анистратенко, И. Знаешева. СПб.: Ювента, 1999
- 2. Найссер У. Познание и реальность. М.: Прогресс, 1981.
- 3. Шереметьев К. Бешенный креатив.
- 4.Проектирование цифровых вычислительных машин. / С.А. Майоров, Г.И. Новиков, О.Ф. Немолочнов и др. Под ред. С.А. Майорова. М.: Высш.шк., 1972. 344 с.
- 5. Таненбаум

- 5 6.Сташин В.В. Урусов А.В.
- Мологонцева О.Ф. Проектирование цифровых устройств на однокристальных микроконтроллерах, М: Энергоатомиздат, 1990.
- 7.3лобин В.К. Григорьев В.Л. Программирование арифметических операций в микропроцессорах, М:ВШ, 1991 г-303 с
- 8. Гисин, В. Б. Дискретная математика: учебник и практикум для академического бакалавриата. / В. Б. Гисин. М.: Изд. Юрайт, 2016.
- 9.*Магда Ю.С*. Микроконтроллеры серии 8051: практический подход М.: ДМК Пресс, 2008.
- 10.Keil μVision MDK-ARM 5.20.
- 11. Павлов А.В. Архитектура вычислительных систем СПб:ГУ ИТМО,2016
- 12. Скорубский В.И. Поляков В.И. Зыков А.Г. Математическая логика, учебник, М:Юрайт=2016
- 13.Введение в психологию
- Р.Л. Аткинсон, Р.С. Аткинсон, Э.Е. Смит, Д.Дж. Бем, С. Нолен-
- 14.В.Н.Крупский, Е Плиско. Математическая логика и теория алгоритмов ДРОФА, 2013г 416с
- 15.Демидович Е.М. Основы алгоритмизации и программирования. Язык СИ. Минск-Бестпринт-2003.

#### Система команд MCS51 - мнемокоды

## Приложение 1

```
Арифметика и логика
add a,\{ri,@rj,\#d,ad\} a\leftarrowa+\{...\}, призн c,v,p
addc a,{ ......}
                          a ← a+{...}+c, ....
                          a←a-{...}-c, . ...
subb a,{.....}
inc \{ri,@rj,ad,dptr,a\} \{....\}+1, inc a \rightarrow p
                             dec a →p
dec {ri,@rj,ad,a}
              b.a←a*b
                           v=(a*b>255) 0\rightarrow c,p
mul ab
div ab a \leftarrow a/b, b \leftarrow a\%b (b==0) \rightarrow ov, 0 \rightarrow c
                                          0→c,p
anl a_{ri,@rj,\#d,ad} a_{s,.} \rightarrow a
anl ad,{#d,a}
orl a,\{ri,@rj,\#d,ad\} a v\{...\} \rightarrow a
  ad, \{\#d,a\} a v \{...\} \rightarrow Data[ad]
xrl a,{ri,@rj,\#d,ad} a v {...} \rightarrow a
xrl ad, \{\#d,a\}
clr a
                                     призн р
cpl a
             нe(a)
rl a
             rol(a)
                                       .... р
rlc a
             rolc(a,c)
                                       .... с,р
rr a
             ror(a)
                                       .... р
rrc a
             rorc(c.a)
                                       .... с,р
da a
             коррекция (+,-)2
```

```
Пересылки
mov a,{ri,@rj,#d,ad}
                         а←{......}, призн р
mov {ri,@rj},a
                          {.....} ← a
                          {.....}← ad
mov {ri,@rj},ad
mov ad,\{ri,@rj,\#d,ad,a\} ad \leftarrow \{.....\}
mov {ri,@rj},#d
mov dptr,#d16
movc a,@a+dptr
                       a←Code(dptr+a), призн р
movc a,@a+pc
                       a←Code(pc+a)
movx a,{@rj,@dptr}
                         a←xram{..}
movx {@rj,@dptr},a
                         xram{..}←a
push ad
                       Data(+sp) \leftarrow Data(ad)
                     Data(sp-)←Data(ad)
pop ad
          xch a,{ri,@rj,ad}
                                        a←→{.....}
                                                        призн р
      xchd a,@rj
                             a(3-0) \leftarrow \Rightarrow @rj(3-0) \dots p
swap a
                       a(3-0) \leftarrow \rightarrow a(7-4)
 команды булевского процессора
  mov bit,c
                                mov c,bit
  clr {c,bit}
                               anl c,{bit,/bit}
  cpl c
                                orl c,{......}
  setb {c,bit}
                                ibc bit,rel
  jc rel jnc rel jb bit,rel jnb bit,rel
```

```
Управление программой и ветвления
limp a16
                  PC←a16
                  PC(10.0) \leftarrow a11[10.0]
ajmp a11
sjmp rel
                 PC+2+ rel[7.0]
imp @a+dptr
                  PC←a+dptr
                 PC+2+rel[7.0],если (a=0)
jz rel
           .... ,eсли (a<>0)
inz rel
jc rel
               ,если С
jnc rel
               ,если неС
jb bit,rel
                 PC+3+rel,если bit=1
jnb bit,rel .... ,если bit=0
jbc bit,rel ... ,ecли bit=1,bit←0
djnz {ri,ad},rel {}-1;
               PC+1/2+rel[7.0],если {}<>0
cjne {ri,@rj},#d,rel .....,если {}<>#d
```

```
обозначения битов SFR
                                           адрес
         7 6 5 4 3
                                             e0i
acc
                                             F0i
 b
psw
         c ac f0 rs1 rs0 ov . p
                                             d0i
                                              81
 sp
                                              83
dph
                                              82
dpl
                   es et1 ex1 et0 ex0
                                              a8i
ie
                                             80i
\mathbf{p0}
                                              90i
p1
                                              a0i
p2
                                              b0i
             wr t1 t0 int1 int0 txd rxd
p3
                                              b8i
ip
                 . ps pt1 px1 pt0 px0
tmod
      gate1 c/t1 m1 m0 gate0 c/t0 m1 m0
                                              89
        tf1 tr1 tf0 tr0 te1 it1 ie0 it0
                                              88i
```

|           |                                   | (    | 5<br>  lcall a16 Data[+sp]← PC+3, | PC <b>←</b> a16 | th0 |
|-----------|-----------------------------------|------|-----------------------------------|-----------------|-----|
|           | 8c                                |      |                                   |                 |     |
|           |                                   | tl0  |                                   | 8a              |     |
| acall a11 | , $PC(10-0) \leftarrow a11[10.0]$ | sbuf |                                   | 99              |     |
| ret       | PC←Data[sp-]                      | th1  |                                   | 8d              |     |
|           |                                   | tl1  |                                   | 8b              |     |
| reti      | PC←стек0□,tf                      | pcon | smod gf1 gf0 pd idl               | 87              |     |
| nop       | пропуск                           | scon | sm0 sm1 sm2 ren tb8 rb8 ti ri     | 98i             |     |

$$ri=\{r0,r1,...,r7\}, rj=\{r0,r1\}$$
  
 $psw=(c,ac,f0,rs1,rs0,v,-,p)$ 

р - нечетное число единиц в аккумуляторе

f0- признак пользователя, rs1.rs0 - банк регистров

@r0,@r1 - косвенная адресация к внутренней RAM Data,

ad - адрес Data, имя регистра SFR

bit - адрес бита в поле битов 00-7f или в специальном регистре- 80-ff ,адрес образуется из собственного адреса регистра, к которому добавляется номер бита (разряд регистра асс.5, psw.0, ..., 80i - адеса битов 80,...87 регистра 80), обозначение бита smod,sm0,..., /bit - инверсия бита

rel - <метка>=смещение РС в дополнительном коде

## Приложение 2. Структурная схема mcs51



)



Для проектирования HDL-схемы выполняется разбиение структурной схемы на функциональные блоки .

*Блок основной памяти* (1-**16mem**) включает:

- 1) Постоянную программную память **Code**, регистр команд **IR**
- 2) Память данных **Xdata**.
- 3) 16-битовые адресные регистры-счетчики с прямым доступом (DPTR, PC),
- 4) используются раздельные адресные 16-битовые шины, слово памяти байт.

**Блок выборки битов** и выполнения битовых операций (2-Ubit). Блок подключается к рабочим регистрам Wrk, PB и содержит регистр признаков **PSW**. Формируется адрес доступа к битам **Adbit** и выбирается значение бита из памяти Ram для условных микрокоманд . Выбораются и формируются биты признаков в регистре PSW.

# **Регистровое арифметико-логическое устройство (3-RALU)** включает

- 1) схему 8-разрядого универсального программируемого арифметикологического устройства (ALU), рабочие регистры временного хранения операндов **PA**, **PB**, **Wrk**.
- 2) 8-битовые регистры с прямым доступом (**ACC**, **B**), используемые по умолчанию в арифметических и логических операциях, регистры имеют теневое отображение в SFR.
- 3) функциональные элементы параллельного целого **умножения** (mul 8\*8→16) и целого деления (div 8/8→8,8)

Блок (**4-Ports**) - Четыре 8-разрядных универсальных порта, подключаемые к контактам **Ppin** корпуса микросхемы, включают регистры и логику управления записью и чтением.

Двунаправленный порт Р0 и квазидвунаправленные порты ввода-вывода (Р1,Р2,Р3), связанные с внешними контактами микросхемы, содержат одноименные регистры с прямым доступом и с теневым отображением в SFR. Раздельные каналы ввода с контактов Pin, чтения и записи в регистры Pi Устройство управления (5-Control) содержит схемы декодирования команд ADC, память микропрограмм Rom, схему адресации микрокоманд

6

# Блок внутренней быстрой памяти

(6-bus8) включает 8-разрядную память данных RAM(256 байт), которая объединяет Data и SFR с локальной 8-битовой шиной адреса BasA[7..0] и адресным регистром, регистр- указатель стека Sp с прямым и адресным доступом в SFR.

**Блок прерываний (7-interrupt)** содержит входной регистр запросов , регистры управления прерываниями **Tcon, IE, IP**, схемы считывания запросов прерываний, выбора наиболее приоритетного запроса, формирование адресвекторов прерываний.

**Шинная организация соединений** определяет основные информационные связи между блоками и в дальнейшем представляет средства упорядоченного обмена данными между функциональными элементами.

Предполагается одна 8-разрядная общая шина данных **busb[8]** и шина управления, в которой формируется общий код микрокоманды *Demicro[]* для передачи для декодирования управляющих сигналов в каждом блоке..

Приложение 3.

## Интегрированная система программирования и отладки Keil.

# **Назначение** Интегрированной среды **IDE**:

- 1)Программирование (редактировать) задачу на языке Ассемблера MCS51, C51. (**new file**) и сохранить в своем каталоге
- 2)Создание проекта для работы с программой

```
в своем каталоге).
```

```
New project

→ имя.uprov

→ Intel

→ выбрать Device 80C51BH

→ отказать Startup

→ project

→ Manage компонент
```

**→Add Files →имя.с** (включить файл в проект)

# Manage component → включить файл в проект)

- 3) Синтаксический контроль. (Compile)
- 4) Компиляция программы в объектный код (НЕХ-файл и LIST-листинг) (**Build**).
- 5)Загрузка и симуляция выполнения программы с контролем состояния памяти и периферии.(**Debug**)

Система содержит полную библиотеку элементов с ядром MCS51, выпускаемых различными фирмами. Библиотека дополняется новыми элементами в последних версиях, которые можно загрузить из Интернета. Система работает во всех версиях ОС Windows.



- 1. Основное меню.
- 2. Кнопки синтаксический разбор, компиляция и сборка.
- 3 Кнопка вызова загрузчика и симулятора.
- 4. Проект.
- 5. Окно редактирования исходного текста программы.
- 6. Окно сообщений компилятора.

#### 6 Меню Vision

# File Edit View Project Debug Flash Peritherial Tools SVCS Window Help

Standart Tools Menu загружается в Tools и View и содержит символы обращения к различным функциям, локализованным в других ссылках Menu

#### File

**New** - редактирование текстовых файлов

Open -

Close -

Save - все остальные имеют стандартное назначение

## Edit - имеют стандартное назначение

## **Project**

New  $\rightarrow \mu Vision project$  (создать проект)

**Import** 

**Open** 

Close

Manage → компоненты, окрестности (в проект включить файл)

**Select Device** → библиотека элементов

Options  $\rightarrow$  настройки параметров компиляции и загрузки

**Device** – выбор модуля

Target - выбор частоты MCU

Out - вывод НЕХ-кода

List – вывод листинга .lst

С51 – размещение таблицы векторов

**L51** – размещение программы Code

размещение данных в памяти Xdata

**Build** - синтаксический разбор и линкирование

Translate – синтаксический контроль

Стандартная функция инициализации проекта Startup выполняет

- сброс всех типов памяти Ram
- формирование стека реентранной функции
- формирование значения указателя стека SP с учетом структуры программы
- выполняет инициализацию глобальных переменных

Peritherial –активизируется после загрузки Project и

Содержит ссылки на периферию конкретной выбранной в проекте машины.

## Окно Загрузчика (Debug)



- 1. Кнопки управления исполнением программы автомат, шаг, ..до маркера.
- 2. Выбор окна Анализатора.
- 3. Выход из загрузчика.
- 4. Окна цифровых портов.
- 5. Окно таймера выбрано из Периферии.

6 6. Сообщения загрузчика.

- 7. Командная строка.
- 8, 9. Размещение окон Watch, Memory выбираются в меню View.
- 10. Загруженный исполняемый файл в смешанной форме. В меню Анализатора выбираем форму оценивания

**Grafic** Perfomens Analizer

В **Grafic** оценивание выполняется средствами, близкими к оцениванию осциллографом

В **Perfomens Analizer** формируются гистограммы оценивания производительности - командами **PA function** в командном режиме **Debug** определяются (максимальное, среднее, минимальное) время исполнения циклической функции **function.**