# Tutorial verificação comportamental usando Quartus e ModelSim

Oscar Eduardo Anacona

7 de setembro de 2018

#### **VHDL**

Escrever em VHDL a descrição de uma ULA (Unidade Lógica Aritmética) usando componentes como é apresentado na Figura 1.



#### **VHDL**

Escrever em VHDL a descrição de uma ULA (Unidade Lógica Aritmética) usando componentes como é apresentado na Figura 1.



Figura 1: ULA

## Verificação comportamental em ModelSim

Simular a arquitetura da ULA implementa em VHDL.

## Unidade aritmética

Especificações da unidade aritmética.

| Sel  | Operation  | Function               | Unit         |
|------|------------|------------------------|--------------|
| 0000 | y<=a       | Transfer a             |              |
| 0001 | y<=a+1     | Increment a            |              |
| 0010 | y<=a-1     | Decrement a            |              |
| 0011 | y<=b       | Transfer b             | Arithmetic   |
| 0100 | y<=b+1     | Increment b            | Antillinetic |
| 0101 | y<=b-1     | Decrement b            |              |
| 0110 | y<=a+b     | Add a and b            |              |
| 0111 | y<=a+b+cin | Add a and b with carry |              |

# Unidade lógica

Especificações da unidade lógica.

| Sel  | Operation        | Function     | Unit  |
|------|------------------|--------------|-------|
| 1000 | y<=NOT a         | Complement a |       |
| 1001 | y<=NOT b         | Complement b |       |
| 1010 | y<=a AND b       | AND          |       |
| 1011 | y<=a OR b        | OR           | Logic |
| 1100 | $y \le a NAND b$ | NAND         | Logic |
| 1101 | y<=a NOR b       | NOR          |       |
| 1110 | y<=a XOR b       | XOR          |       |
| 1111 | y<=a XNOR b      | XNOR         |       |

## Roteiro

- Projeto no Quartus
- 2 Implementação da arquitetura em VHDL
- Sequemático da arquitetura
- Verificação comportamental
- Configuração do TestBench
- 6 Uso do ModelSim
- Modificação do Script de simulação
- Outras opções do ModelSim

## Roteiro

- Projeto no Quartus
- 2 Implementação da arquitetura em VHDL
- 3 Esquemático da arquitetura
- 4 Verificação comportamental
- Configuração do TestBench
- 6 Uso do ModelSim
- 🕜 Modificação do Script de simulação
- Outras opções do ModelSim

- Criar uma nova pasta chamada ALU onde o projeto do Quartus será salvado.
- Criar um novo projeto dentro do Quartus.
- Colocar o endereço da pasta nomeada ALU.
- Em EDA Tool Settings, na opção simulation escolher ModelSim-Altera e o formato VHDL.
- Fim da criação do novo projeto.

- Criar uma nova pasta chamada ALU onde o projeto do Quartus será salvado.
- Criar um novo projeto dentro do Quartus.
- Colocar o endereço da pasta nomeada ALU.
- Em EDA Tool Settings, na opção simulation escolher ModelSim-Altera e o formato VHDL.
- Fim da criação do novo projeto.

- Criar uma nova pasta chamada ALU onde o projeto do Quartus será salvado.
- Criar um novo projeto dentro do Quartus.
- Colocar o endereço da pasta nomeada ALU.
- Em EDA Tool Settings, na opção simulation escolher ModelSim-Altera e o formato VHDL.
- Fim da criação do novo projeto.

- Criar uma nova pasta chamada ALU onde o projeto do Quartus será salvado.
- Criar um novo projeto dentro do Quartus.
- Colocar o endereço da pasta nomeada ALU.
- Em EDA Tool Settings, na opção simulation escolher ModelSim-Altera e o formato VHDL.
- Fim da criação do novo projeto.

- Criar uma nova pasta chamada ALU onde o projeto do Quartus será salvado.
- Criar um novo projeto dentro do Quartus.
- Colocar o endereço da pasta nomeada ALU.
- Em EDA Tool Settings, na opção simulation escolher ModelSim-Altera e o formato VHDL.
- Fim da criação do novo projeto.

## Roteiro

- Projeto no Quartus
- 2 Implementação da arquitetura em VHDL
- 3 Esquemático da arquitetura
- 4 Verificação comportamental
- 5 Configuração do TestBench
- 6 Uso do ModelSim
- 🕜 Modificação do Script de simulação
- Outras opções do ModelSim

- Criar um novo arquivo .VHD nomeado como arith unit.vhd.
- Criar um novo arquivo .VHD nomeado como logic unit.vhd.
- Criar um novo arquivo .VHD nomeado como muxi.vhd.
- Criar um novo arquivo .VHD nomeado como alu.vhd.
- Declaramos os componentes arith\_unit, logic\_unit, e muxi e depois os instanciamos.
- Para verificação da sintaxe, escolher o arquivo alu.vhd como Top e fazer a síntese do circuito.

- Criar um novo arquivo .VHD nomeado como arith unit.vhd.
- Criar um novo arquivo .VHD nomeado como logic unit.vhd.
- Criar um novo arquivo .VHD nomeado como muxi.vhd.
- Criar um novo arquivo .VHD nomeado como alu.vhd.
- Declaramos os componentes arith\_unit, logic\_unit, e muxi e depois os instanciamos.
- Para verificação da sintaxe, escolher o arquivo alu.vhd como Top e fazer a síntese do circuito.

- Criar um novo arquivo .VHD nomeado como arith unit.vhd.
- Criar um novo arquivo .VHD nomeado como logic unit.vhd.
- Criar um novo arquivo .VHD nomeado como muxi.vhd.
- Criar um novo arquivo .VHD nomeado como alu.vhd.
- Declaramos os componentes arith unit, logic unit, e muxi e depois os instanciamos.
- Para verificação da sintaxe, escolher o arquivo alu.vhd como Top e fazer a síntese do circuito.

- Criar um novo arquivo .VHD nomeado como arith unit.vhd.
- Criar um novo arquivo .VHD nomeado como logic unit.vhd.
- Criar um novo arquivo .VHD nomeado como muxi.vhd.
- Criar um novo arquivo .VHD nomeado como alu.vhd.
- Declaramos os componentes arith unit, logic unit, e muxi e depois os instanciamos.
- Para verificação da sintaxe, escolher o arquivo alu.vhd como Top e fazer a síntese do circuito.

- Criar um novo arquivo .VHD nomeado como arith unit.vhd.
- Criar um novo arquivo .VHD nomeado como logic unit.vhd.
- Criar um novo arquivo .VHD nomeado como muxi.vhd.
- Criar um novo arquivo .VHD nomeado como alu.vhd.
- Declaramos os componentes arith unit, logic unit, e muxi e depois os instanciamos.
- Para verificação da sintaxe, escolher o arquivo alu.vhd como Top e fazer a síntese do circuito.

- Criar um novo arquivo .VHD nomeado como arith unit.vhd.
- Criar um novo arquivo .VHD nomeado como logic unit.vhd.
- Criar um novo arquivo .VHD nomeado como muxi.vhd.
- Criar um novo arquivo .VHD nomeado como alu.vhd.
- Declaramos os componentes arith unit, logic unit, e muxi e depois os instanciamos.
- Para verificação da sintaxe, escolher o arquivo alu.vhd como Top e fazer a síntese do circuito.

## Roteiro

- Projeto no Quartus
- 2 Implementação da arquitetura em VHDL
- Sequemático da arquitetura
- 4 Verificação comportamental
- 5 Configuração do TestBench
- 6 Uso do ModelSim
- 🕜 Modificação do Script de simulação
- Outras opções do ModelSim

## RTL viewer

O RTL Viewer e Technology Map Viewer fornecem uma lista hierárquica do projeto e links para uma vista esquemática onde são exibidos os componentes dos elementos do projeto (vide Figura 2).



Figura 2: Esquemático

## Roteiro

- Projeto no Quartus
- 2 Implementação da arquitetura em VHDL
- Squemático da arquitetura
- 4 Verificação comportamental
- 5 Configuração do TestBench
- 6 Uso do ModelSim
- Modificação do Script de simulação
- Outras opções do ModelSim

## TestBench

## Verificação

O objetivo da verificação comportamental é a comprovação das especificações que foram propostas inicialmente, a representação é mostrada na Figura 3.



Figura 3: Verificação comportamental

- Ir para Processing->Start->Start Test Bench Template Writer.
- Por defeito o Quartus gera um arquivo .vht dentro da pasta:
  Simulation->ModelSim.
- Mudar o nome da entidade do TestBench para alu\_tb e salvar na pasta raiz do projeto como alu\_tb.vhd.
- Deletar linhas dos estímulos que foram geradas pelo Quartus.
- Nomear a etiqueta da arquitetura que vai ser testada como DUT (Design Under Test).
- Verificar o caminho onde está salvado o executável do ModelSim, assim: Tool->EDA Tool Options->ModelSim-Altera.

- Ir para Processing->Start->Start Test Bench Template Writer.
- Por defeito o Quartus gera um arquivo .vht dentro da pasta:
  Simulation->ModelSim.
- Mudar o nome da entidade do TestBench para alu\_tb e salvar na pasta raiz do projeto como alu tb.vhd.
- Deletar linhas dos estímulos que foram geradas pelo Quartus.
- Nomear a etiqueta da arquitetura que vai ser testada como DUT (Design Under Test).
- Verificar o caminho onde está salvado o executável do ModelSim, assim: Tool->EDA Tool Options->ModelSim-Altera.

- Ir para Processing->Start->Start Test Bench Template Writer.
- Por defeito o Quartus gera um arquivo .vht dentro da pasta:
  Simulation->ModelSim.
- Mudar o nome da entidade do TestBench para alu\_tb e salvar na pasta raiz do projeto como alu\_tb.vhd.
- Deletar linhas dos estímulos que foram geradas pelo Quartus.
- Nomear a etiqueta da arquitetura que vai ser testada como DUT (Design Under Test).
- Verificar o caminho onde está salvado o executável do ModelSim, assim: Tool->EDA Tool Options->ModelSim-Altera.

- Ir para Processing->Start->Start Test Bench Template Writer.
- Por defeito o Quartus gera um arquivo .vht dentro da pasta:
  Simulation->ModelSim.
- Mudar o nome da entidade do TestBench para alu\_tb e salvar na pasta raiz do projeto como alu tb.vhd.
- Deletar linhas dos estímulos que foram geradas pelo Quartus.
- Nomear a etiqueta da arquitetura que vai ser testada como DUT (Design Under Test).
- Verificar o caminho onde está salvado o executável do ModelSim, assim: Tool->EDA Tool Options->ModelSim-Altera.

- Ir para Processing->Start->Start Test Bench Template Writer.
- Por defeito o Quartus gera um arquivo .vht dentro da pasta:
  Simulation->ModelSim.
- Mudar o nome da entidade do TestBench para alu\_tb e salvar na pasta raiz do projeto como alu tb.vhd.
- Deletar linhas dos estímulos que foram geradas pelo Quartus.
- Nomear a etiqueta da arquitetura que vai ser testada como DUT (Design Under Test).
- Verificar o caminho onde está salvado o executável do ModelSim, assim: Tool->EDA Tool Options->ModelSim-Altera.

- Ir para Processing->Start->Start Test Bench Template Writer.
- Por defeito o Quartus gera um arquivo .vht dentro da pasta:
  Simulation->ModelSim.
- Mudar o nome da entidade do TestBench para alu\_tb e salvar na pasta raiz do projeto como alu tb.vhd.
- Deletar linhas dos estímulos que foram geradas pelo Quartus.
- Nomear a etiqueta da arquitetura que vai ser testada como DUT (Design Under Test).
- Verificar o caminho onde está salvado o executável do ModelSim, assim: Tool->EDA Tool Options->ModelSim-Altera.

## Roteiro

- Projeto no Quartus
- Implementação da arquitetura em VHDL
- Squemático da arquitetura
- 4 Verificação comportamental
- 5 Configuração do TestBench
- 6 Uso do ModelSim
- 🕜 Modificação do Script de simulação
- Outras opções do ModelSim

- Configurar o TestBench dentro do Quartus, assim:
  Processing->Settings->EDA Tool Options->Simulation.
- Verificar que as configurações estejam corretas.
- Adicionar e configurar o arquivo TestBench alu\_tb.vhd.
- Observar que todos os arquivos .vhd, incluindo o TestBench, estão dentro da pasta raiz do projeto.
- Já configurado o TestBench, vamos lançar o ModelSim! Tools->RTL simulation.

- Configurar o TestBench dentro do Quartus, assim:
  Processing->Settings->EDA Tool Options->Simulation.
- Verificar que as configurações estejam corretas.
- Adicionar e configurar o arquivo TestBench alu tb.vhd.
- Observar que todos os arquivos .vhd, incluindo o TestBench, estão dentro da pasta raiz do projeto.
- Já configurado o TestBench, vamos lançar o ModelSim! Tools->RTL simulation.

- Configurar o TestBench dentro do Quartus, assim:
  Processing->Settings->EDA Tool Options->Simulation.
- Verificar que as configurações estejam corretas.
- Adicionar e configurar o arquivo TestBench alu\_tb.vhd.
- Observar que todos os arquivos .vhd, incluindo o TestBench, estão dentro da pasta raiz do projeto.
- Já configurado o TestBench, vamos lançar o ModelSim! Tools->RTL simulation.

- Configurar o TestBench dentro do Quartus, assim:
  Processing->Settings->EDA Tool Options->Simulation.
- Verificar que as configurações estejam corretas.
- Adicionar e configurar o arquivo TestBench alu tb.vhd.
- Observar que todos os arquivos .vhd, incluindo o TestBench, estão dentro da pasta raiz do projeto.
- Já configurado o TestBench, vamos lançar o ModelSim! Tools->RTL simulation.

- Configurar o TestBench dentro do Quartus, assim:
  Processing->Settings->EDA Tool Options->Simulation.
- Verificar que as configurações estejam corretas.
- Adicionar e configurar o arquivo TestBench alu\_tb.vhd.
- Observar que todos os arquivos .vhd, incluindo o TestBench, estão dentro da pasta raiz do projeto.
- Já configurado o TestBench, vamos lançar o ModelSim! Tools->RTL simulation.

## Roteiro

- Projeto no Quartus
- Implementação da arquitetura em VHDL
- Squemático da arquitetura
- 4 Verificação comportamental
- Configuração do TestBench
- 6 Uso do ModelSim
- Modificação do Script de simulação
- Outras opções do ModelSim

- Inicialmente a Janela que mostra as sinais de onda, chamada como Waveforms possui as extensões das sinais e apresenta uma pequena janela de tempo de simulação.
- No ícone nomeado como Toggle leaf names <-> full names, as extensões das sinais vão desaparecer e deixar só os nomes das sinais.
- Posicionar-se na janela Waveforms, pode ser habilitada a ferramenta Zoom Full.
- Mudança na representação numérica das sinais, selecionar as sinais e com o botão direito do mouse escolher: Radix->Unsigned.
- Posicionar-se na janela Waveforms, e armazenar as configurações das formas de onda modificadas.

- Inicialmente a Janela que mostra as sinais de onda, chamada como Waveforms possui as extensões das sinais e apresenta uma pequena janela de tempo de simulação.
- No ícone nomeado como Toggle leaf names <-> full names, as extensões das sinais vão desaparecer e deixar só os nomes das sinais.
- Posicionar-se na janela Waveforms, pode ser habilitada a ferramenta Zoom Full.
- Mudança na representação numérica das sinais, selecionar as sinais e com o botão direito do mouse escolher: Radix->Unsigned.
- Posicionar-se na janela Waveforms, e armazenar as configurações das formas de onda modificadas.

- Inicialmente a Janela que mostra as sinais de onda, chamada como Waveforms possui as extensões das sinais e apresenta uma pequena janela de tempo de simulação.
- No ícone nomeado como Toggle leaf names <-> full names, as extensões das sinais vão desaparecer e deixar só os nomes das sinais.
- Posicionar-se na janela Waveforms, pode ser habilitada a ferramenta Zoom Full.
- Mudança na representação numérica das sinais, selecionar as sinais e com o botão direito do mouse escolher: Radix->Unsigned.
- Posicionar-se na janela Waveforms, e armazenar as configurações das formas de onda modificadas.

- Inicialmente a Janela que mostra as sinais de onda, chamada como Waveforms possui as extensões das sinais e apresenta uma pequena janela de tempo de simulação.
- No ícone nomeado como Toggle leaf names <-> full names, as extensões das sinais vão desaparecer e deixar só os nomes das sinais.
- Posicionar-se na janela Waveforms, pode ser habilitada a ferramenta Zoom Full.
- Mudança na representação numérica das sinais, selecionar as sinais e com o botão direito do mouse escolher: Radix->Unsigned.
- Posicionar-se na janela Waveforms, e armazenar as configurações das formas de onda modificadas.

- Inicialmente a Janela que mostra as sinais de onda, chamada como Waveforms possui as extensões das sinais e apresenta uma pequena janela de tempo de simulação.
- No ícone nomeado como Toggle leaf names <-> full names, as extensões das sinais vão desaparecer e deixar só os nomes das sinais.
- Posicionar-se na janela Waveforms, pode ser habilitada a ferramenta Zoom Full.
- Mudança na representação numérica das sinais, selecionar as sinais e com o botão direito do mouse escolher: Radix->Unsigned.
- Posicionar-se na janela Waveforms, e armazenar as configurações das formas de onda modificadas.

### Roteiro

- Projeto no Quartus
- 2 Implementação da arquitetura em VHDL
- 3 Esquemático da arquitetura
- 4 Verificação comportamental
- 5 Configuração do TestBench
- 6 Uso do ModelSim
- Modificação do Script de simulação
- Outras opções do ModelSim

- Na pasta Simulation->ModelSim foi criado um arquivo com várias extensões, entre eles, os mais importantes têm extensão <alguma-coisa>.d.
- O arquivo wave.do armazena as configurações das sinais de onda.
- O arquivo ULA\_run\_msim\_rtl\_vhdl.do é o script que o ModelSim usa para fazer a simulação.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl num editor de texto e modificar a linha add wave\* por: do wave.do view wave
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do
- Programar os estímulos que vão entrar para a ALU

- Na pasta Simulation->ModelSim foi criado um arquivo com várias extensões, entre eles, os mais importantes têm extensão <alguma-coisa>.d.
- O arquivo wave.do armazena as configurações das sinais de onda.
- O arquivo **ULA\_run\_msim\_rtl\_vhdl**.do é o **script** que o ModelSim usa para fazer a simulação.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl num editor de texto e modificar a linha add wave\* por: do wave.do view wave
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do
- Programar os estímulos que vão entrar para a ALU

- Na pasta Simulation->ModelSim foi criado um arquivo com várias extensões, entre eles, os mais importantes têm extensão <alguma-coisa>.d.
- O arquivo wave.do armazena as configurações das sinais de onda.
- O arquivo ULA\_run\_msim\_rtl\_vhdl.do é o script que o ModelSim usa para fazer a simulação.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl num editor de texto e modificar a linha add wave\* por: do wave.do view wave
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do
- Programar os estímulos que vão entrar para a ALU

- Na pasta Simulation->ModelSim foi criado um arquivo com várias extensões, entre eles, os mais importantes têm extensão <alguma-coisa>.d.
- O arquivo wave.do armazena as configurações das sinais de onda.
- O arquivo ULA\_run\_msim\_rtl\_vhdl.do é o script que o ModelSim usa para fazer a simulação.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl num editor de texto e modificar a linha add wave\* por:
  do wave.do
  view wave
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do
- Programar os estímulos que vão entrar para a ALU

- Na pasta Simulation->ModelSim foi criado um arquivo com várias extensões, entre eles, os mais importantes têm extensão <alguma-coisa>.d.
- O arquivo wave.do armazena as configurações das sinais de onda.
- O arquivo ULA\_run\_msim\_rtl\_vhdl.do é o script que o ModelSim usa para fazer a simulação.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl num editor de texto e modificar a linha add wave\* por: do wave.do view wave
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do
- Programar os estímulos que vão entrar para a ALU

- Na pasta Simulation->ModelSim foi criado um arquivo com várias extensões, entre eles, os mais importantes têm extensão <alguma-coisa>.d.
- O arquivo wave.do armazena as configurações das sinais de onda.
- O arquivo **ULA\_run\_msim\_rtl\_vhdl**.do é o **script** que o ModelSim usa para fazer a simulação.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl num editor de texto e modificar a linha add wave\* por: do wave.do view wave
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do
- Programar os estímulos que vão entrar para a ALU

### Roteiro

- Projeto no Quartus
- 2 Implementação da arquitetura em VHDL
- Squemático da arquitetura
- 4 Verificação comportamental
- 5 Configuração do TestBench
- O Uso do ModelSim
- Modificação do Script de simulação
- Outras opções do ModelSim

- Pode-se mudar a cor de cada sinal dentro da janela Waveforms.
- Se quisermos ver as sinais de cada componente da ALU, no Workspace do ModelSim aparecem as janelas nomeadas como Instance (Hierarquia do circuito) e Objects (Entidade de cada circuito).
- Escolher as portas de cada instancia que vai ser monitorada e arrastrar para a janela WaveForms.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl.do num editor de texto e modificar o tempo de simulação.
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do

- Pode-se mudar a cor de cada sinal dentro da janela Waveforms.
- Se quisermos ver as sinais de cada componente da ALU, no Workspace do ModelSim aparecem as janelas nomeadas como Instance (Hierarquia do circuito) e Objects (Entidade de cada circuito).
- Escolher as portas de cada instancia que vai ser monitorada e arrastrar para a janela WaveForms.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl.do num editor de texto e modificar o tempo de simulação.
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do

- Pode-se mudar a cor de cada sinal dentro da janela Waveforms.
- Se quisermos ver as sinais de cada componente da ALU, no Workspace do ModelSim aparecem as janelas nomeadas como Instance (Hierarquia do circuito) e Objects (Entidade de cada circuito).
- Escolher as portas de cada instancia que vai ser monitorada e arrastrar para a janela WaveForms.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl.do num editor de texto e modificar o tempo de simulação.
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do

- Pode-se mudar a cor de cada sinal dentro da janela Waveforms.
- Se quisermos ver as sinais de cada componente da ALU, no Workspace do ModelSim aparecem as janelas nomeadas como Instance (Hierarquia do circuito) e Objects (Entidade de cada circuito).
- Escolher as portas de cada instancia que vai ser monitorada e arrastrar para a janela WaveForms.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl.do num editor de texto e modificar o tempo de simulação.
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do

- Pode-se mudar a cor de cada sinal dentro da janela Waveforms.
- Se quisermos ver as sinais de cada componente da ALU, no Workspace do ModelSim aparecem as janelas nomeadas como Instance (Hierarquia do circuito) e Objects (Entidade de cada circuito).
- Escolher as portas de cada instancia que vai ser monitorada e arrastrar para a janela WaveForms.
- Abrir o arquivo ULA \_run \_msim \_rtl \_vhdl.do num editor de texto e modificar o tempo de simulação.
- Testar as configurações criadas posicionando-se no prompt do ModelSim e procurar o comando:
   do ULA run msim rtl vhdl.do