# Resume Assembleur Lobo 3

08.11.2020 Owen 60mbas ISCIC bra Entry /

# Modes d'adressage

- Il y'a differents modes d'adressage qui permettent d'atteindre la ROH, la RAM ou les registres
- 11 y'a 3 groupes d'adressages:
  - · les opérandes se trouve dans les registres CPU: Pas besoin d'acceder à la ROM ou la RAM
    - · Les opérandes se trouvent en mémoire
      - 1) On utilise directement leurs adresses absolues
      - On utilise une adresse de référence à laquelle on ajoute/soustrait un offset afin d'accéder de manière indirecte à ces opérandes

# Adressage inhérent INH

- Tous les opérandes se trouvent dans les registres CPU
- · Pas d'accès à la mémoire cour les données se trouvent dans le CPU
- Il est utilise par les instructions qui agissent seulement sur les registres du CPU (A,B,D, x, y, SP, PC, CCR)

#### Exemples:

ABA  $A+B \rightarrow A$ INX  $X+1 \rightarrow X$ ASRA  $A >> 1 \rightarrow A$ 

# Adressage immédiat IMM

- Lorsque l'opérande est une constante
- · l'operande suit directement l'instruction
- La données est fixe, elle est inscrite dans le code (ROM). Elle peut donc seulement être modifiée en réassamblant le programme.
- · Une constante est indiquée par #

Exemples

LDAA #64

64 -> A

DAA #\$64

\$64 -> A

ADDA #10

A+10->A

LDD #5ffff

\$fff -> D

# Adressage direct ou étendu DIR, EXT

- · Quand l'operande est une adresse constante de 8 bits (direct) ou 16 bits (etendu)
- · L'adresse est indiquée dans le code soit par une valeur numérique ou un symbole (DS, DC, EQU)
- · L'adressage direct permet d'accéder à la zone [0x00; 0xft] (8bits -> 28 = 255)
  du memory map
- · L'adressage étendu permet d'accéder à la zone [0x0000; 0xFFFF] (16 bits -> 216 = 65535) du memory map
- · Il n'y pas le caractère # de vont l'operande

## Exemples

LDAA \$64 contenu  $0x64 \rightarrow A$ STAB 255 contenu de B  $\rightarrow$  adresse 255

ADDA \$12  $A + [$12] \rightarrow A$ LDD \$8000  $[$8000] \rightarrow 12$ 

# Adressage Relatif REL

- · Utilisé par les branchement et les sauts
- Un branchement est un saut, par exemple BRA
  Loop permet de saute au label Loop
  (permet de créer des boucles)
- Un saut est une modification du compleur ordinal (PC). Après BRA Loop la valeur du PC sera celle du label Loop

## Adressages indexes IDX

- · Quand on utilise une adresse de base à laquelle on ajoute un offset
- · Cette adresse de base se trouve dans le registre x, y, sp ou PC.
- l'offset est une constante de 5 bits, 9 bits ou
   l6 bits
   ou le contenu d'un accumulateur
- On peut faire l'analogie avec les tableaux en langage haut niveau. (C. Java, C.#...)
  On stock une adresse de bose et on fait varier (increment, decrement) un offset.

LD... offset, registre d'index

registre d'index + offset -> destination

## Avec un offset constant IDXI, IDX2

- · l'offset est constant et code sur 8 bits ou 16 bits.
  - Il est connu lors de l'écriture du logiciel
- · Elle est donc stockée en ROM

#### Exemples:

LDAA O, X contenu de l'adresse x+0-> A (offset)

LDAA 64, X contenu de l'adresse x+64-> A (offset)

STAA -1, SP A-> à l'adresse de (SP-1) (offset 1 byte)

LDAA 5000, PC contenu de l'adresse (PC+5000)-> A

#### En C

char Tab[10]

Var = Tab [5]

### En ASM

Tab: ds.b 10 Var: ds.b 1

ldx #Tabo ldaa 5,x Staa Vur Tab variable 10 bits Var variable 1 bit

x & contenu de Tab A & addr de Tab + 5 Vour & A

## Avec un accumulateur comme offset

- · L'offset est le contenu d'un accumulateur A, B ou D.
- · Pour A et B l'offsel est loujours positif
- · Pour D l'offset peut être negatif
- · L'offset est donc inconnu lors de l'ecriture (variable)

Exemples

DAA B, X contenu de l'adresse x+B->A

DAB A, Y contenu de l'adresse Y+A->A

DY D,X contenu de l'adresse x+D-> Y

## Post/pre increment/decrement (modification des regustres d'index)

- · le but est de modissier le registre d'index
- On modifie soit awant ou après l'execution de l'instruction.

(ela dépend du placement de signe (increment ou décrément entre 1 et 8)

LDAA Offset, ± X

inaciment / decrement execute awant 1 instruction LDAA

x t offset -> x

X -> A

LDAA Offset, X ±

increment / decrement execute après l'instruction LDAA

x → A

x + offset -> x

# Adressage indirects indexes avec offset constante 16 bits ou accumulateur D [IDX2], [D, IDX]

- · Semblable à l'adresse indexe classique
- · On calcul donc une adresse avec le contenu d'un registre d'index (x, y, SP ou PC) auquel on ajoute un offset (D ou constante 16 bits)
- · le calcul de l'offset ne donne pas directement le resultat (d'où adressage indirect) mais il retourne une nouvelle adresse contenant le resultat qui nous interesse

LDS [D, x]

# Résume des modes d'adressage

| Mode d'adressage                                  | Format                                       | Abréviation | Description                                                                                                       |
|---------------------------------------------------|----------------------------------------------|-------------|-------------------------------------------------------------------------------------------------------------------|
| Inhérent                                          | INST<br>(no externally<br>supplied operands) | INH         | Operands (if any) are in CPU registers                                                                            |
| Immédiat                                          | INST #opr8i or<br>INST #opr16i               | IMM         | Operand is included in instruction stream<br>8- or 16-bit size implied by context                                 |
| Directe                                           | INST opr8a                                   | DIR         | Operand is the lower 8 bits of an address in the range \$0000–\$00FF                                              |
| Etendu                                            | INST opr16a                                  | EXT         | Operand is a 16-bit address                                                                                       |
| Relatif                                           | INST rel8 or INST<br>rel16                   | REL         | An 8-bit or 16-bit relative offset from the current pc is supplied in the instruction                             |
| Indexé avec offset de 5 bits                      | INST oprx5,xysp                              | IDX         | 5-bit signed constant offset<br>from X, Y, SP, or PC                                                              |
| Indexé avec pré décrémentation automatique        | INST oprx3,-xys                              | IDX         | Auto pre-decrement x, y, or sp by $1 \sim 8$                                                                      |
| Indexé avec pré incrémentation automatique        | INST oprx3,+xys                              | IDX         | Auto pre-increment x, y, or sp by $1 \sim 8$                                                                      |
| Indexé avec post décrémentation automatique       | INST oprx3,xys-                              | IDX         | Auto postdécrément x, y, or sp by 1 ~ 8                                                                           |
| Indexé avec post incrémentation automatique       | INST oprx3,xys+                              | IDX         | Auto postinclémente x, y, or sp by 1 ~ 8                                                                          |
| Indexé avec accumulateur comme offset             | INST abd,xysp                                | IDX         | Indexed with 8-bit (A or B) or 16-bit (D) accumulator offset from X, Y, SP, or PC                                 |
| Indexé avec offset de 9 bits                      | INST oprx9,xysp                              | IDX1        | 9-bit signed constant offset from X, Y, SP, or PC (lower 8 bits of offset in one extension byte)                  |
| Indexé avec offset de 16 bits                     | INST oprx16,xysp                             | IDX2        | 16-bit constant offset from X, Y, SP, or PC (16-bit offset in two extension bytes)                                |
| Indexé indirect avec offset 16 bits               | INST [oprx16,xysp]                           | [IDX2]      | Pointer to operand is found at 16-bit constant offset from X, Y, SP, or PC (16-bit offset in two extension bytes) |
| Indexé indirect avec un accumulateur comme offset | INST [D,xysp]                                | [D,IDX]     | Pointer to operand is found at X, Y, SP, or PC plus the value in D                                                |

→ A or B or CCR abc abcdxys  $\rightarrow$  A or B or CCR or D or X or Y or SP. abd  $\rightarrow$  A or B or D  $\rightarrow$  A or B or D or X or Y or SP abdxys dxys  $\rightarrow$ D or X or Y or SP msk8 →8-bit mask, some assemblers require # symbol before value →8-bit immediate value opr8i →16-bit immediate value opr16i →8-bit address used with direct address mode opr8a →16-bit address value opr16a oprx0\_xysp →Indexed addressing postbyte code: oprx3,-xys Predecrement X or Y or SP by 1 . . . 8 oprx3,+xys Preincrement X or Y or SP by 1 . . . 8 oprx3,xys-Postdecrement X or Y or SP by 1 . . . 8 oprx3,xys+ Postincrement X or Y or SP by 1 . . . 8 oprx5,xysp 5-bit constant offset from X or Y or SP or PC abd,xysp Accumulator A or B or D, offset from X or Y or SP or PC oprx3 → Any positive integer 1 . . . 8 for pre/post increment/decrement oprx5  $\rightarrow$  Any integer in the range  $-16 \dots +15$  $\rightarrow$  Any integer in the range  $-256 \dots +255$ oprx9  $\rightarrow$  Any integer in the range  $-32,768 \dots 65,535$ oprx16 →8-bit value for PPAGE, some assemblers require # symbol before this value page → Label of branch destination within -256 to +255 locations rel8 rel9 → Label of branch destination within -512 to +511 locations rel16 → Any label within 64K memory space trapnum — Any 8-bit integer in the range \$30-\$39 or \$40-\$FF  $\rightarrow$ X or Y or SP xys  $\rightarrow$ X or Y or SP or PC xysp