## INSTITUTO SUPERIOR DE ENGENHARIA DE LISBOA

## DEPARTAMENTO DE ENGENHARIA DE ELECTRÓNICA E TELECOMUNICAÇÕES E DE COMPUTADORES Lógica e Sistemas Digitais

2° teste - (11/Fev/2008)

[1]

- a) Dada a função  $F = \left(\overline{\overline{A}.\overline{C}} + \overline{D}.(A.B \oplus \overline{A}.B)\right) \oplus \left(\overline{A.\overline{B}} + \overline{A.\overline{C}}.\overline{D} + \overline{C} + \overline{D}\right)$ , obtenha a forma AND-OR, simplificando algebricamente.
- b) Dado o circuito da figura, obtenha a forma OR-AND simplificada, utilizando mapas de Karnaugh.
- [2] Não dispondo das variáveis na forma complementar, realize com o mínimo de componentes as seguintes funções:



- b)  $I = A.C + \overline{A}.\overline{B} + \overline{B}.C + \overline{A}.B.\overline{C}$ , apenas com multiplexers de 4x1. Só dispõe de  $A,\overline{B}$  e C.
- [3] Projecte o módulo da figura ao lado que tem o seguinte comportamento: a saída X fica activa quando (A-B)!=0, a saída Y fica activa quando A==X. A entrada E funciona como inibidora do circuito, ou seja, quando a zero desactiva as saídas X e Y.



G

[4] Dado o circuito da figura abaixo, obtenha a expressão simplificada para a saída J. Justifique.



[5]

- Represente o número -1 em código dos complementos para dois a 9 bits, e determine, para o mesmo domínio, a sua representação em base 8, em código de sinal e amplitude.
- Na operação  $(A \ 1 \ \overline{B}) * 3$  calcule, justificando, expressões booleanas para cada um dos cinco bits do resultado (em função de A e B).
- Complete os campos da tabela, assumindo que numa ALU de 4 bits está seleccionada a operação R = A B Ci. Justifique sucintamente os cálculos efectuados e o significado dos valores dos vários indicadores.

|         |          | R | A | В    | Ci | Cy/ | Ov  | BL | GE |
|---------|----------|---|---|------|----|-----|-----|----|----|
| Base 2  |          |   |   | 0001 |    | Br  | Ov. |    |    |
| Base 10 | natural  |   |   |      | 0  | 1   | -   |    | -  |
|         | relativo |   |   |      |    | _   |     | -  |    |

[6] Dado o programa em CUPL, desenhe o ASM-chart referente a este módulo. Os símbolos gráficos de decisão só devem conter o teste a uma variável, ou seja, não devem conter expressões booleanas.

```
[Q0..1].AR = 'b' 0;
[Q0..1].SP = 'b' 0;
SEQUENCE [Q1,Q0]{
PRESENT 0
  out Z,W;
  if !A next 1;
  if A&!B next 2;
  default next 0;
PRESENT 1
  if A#B next 3;
  default next 2;
PRESENT 2
  next 3;
PRESENT 3
  if A out Z;
  next 0;
```

- [7] Dada a máquina de estados descrita pelo ASM-chart da figura:
  - a) obtenha as funções de saída e de geração do estado seguinte utilizando flip-flops do tipo JK;
  - b) realize a máquina de estados descrita pelo ASM da figura utilizando uma PAL22V10.
     Descreva o programa em CUPL utilizando a estrutura SEQUENCE e especifique os pinos utilizados.
  - c) admita a existência de uma entrada I que quando activa inibe a evolução de estados. Indique as alteração a realizar na implementação da alínea a) de forma a implementar esta funcionalidade. Não é admitida como solução a inibição do sinal de *clock*.



[8] Desenhe o ASM-chart correspondente ao circuito da figura abaixo, com início no estado 00.



Os docentes

| Questão       | 1a  | 1b  | 2a  | 2b  | 3 | 4 | 5a  | 5b  | 5c  | 6   | 7a | 7b  | 7c  | 8 |
|---------------|-----|-----|-----|-----|---|---|-----|-----|-----|-----|----|-----|-----|---|
| Classificação | 1,5 | 1,5 | 1,5 | 1.5 | 1 | 2 | 0,5 | 1,5 | 1,5 | 1,5 | 2  | 1,5 | 0,5 | 2 |