

# INF352 - Projet Logiciel Réalisation d'un simulateur ARM Année 2014-2015

L'objectif de ce projet est d'écrire, à partir d'un squelette de code fourni, un simulateur d'un sousensemble du jeu d'instructions ARMv5T. Ce jeu d'instructions est décrit dans un manuel de référence disponible dans le placard électronique.

## 1 Principe général

Le programme que l'on souhaite construire doit permettre d'exécuter du code machine respectant le jeu d'instructions ARMv5 sur une machine hôte avec un autre jeu d'instructions. Dans le cadre du projet, la machine hôte sera basée sur l'architecture Intel x86 (32 bits) ou x86-64 (64 bits), mais, si le code du simulateur est écrit de manière portable, celui-ci pourra être compilé et exécuté sur d'autres architectures <sup>1</sup>.

Pour simplifier la mise en œuvre du projet, on s'appuie sur le debugger gdb (en fait arm-eabi-gdb, puisque l'on s'intéresse à du code exécutable pour machine ARM), et plus précisément sur son mode client-serveur. Dans ce mode d'utilisation, on distingue deux entités :

- la cible, ou serveur gdb, qui exécute un programme P en suivant les ordres du client;
- le client gdb, qui interagit avec l'utilisateur et, en fonction de ses demandes, envoie des requêtes à la cible pour contrôler/observer l'exécution du programme P.

Ici, le serveur et le client correspondent respectivement au simulateur ARM et au programme interactif arm-eabi-gdb. Les points importants du protocole d'interaction entre client et serveur sont décrits en section 2.3.

Le client et le serveur interagissent via un canal de communication. Dans ce projet, il s'agit de canal de communication réseau (sockets TCP/IP, qui seront étudiées au deuxième semestre). Le client et le serveur peuvent ainsi être lancés sur la même machine ou sur des machines différentes.

Après l'exécution de chaque instruction d'un programme chargé sur la cible, on doit pouvoir inspecter l'état de la machine simulée afin d'observer son état courant, c'est-à-dire le contenu des registres ainsi que de la mémoire.

# 2 Squelette fourni

Le squelette qui vous est fourni contient la gestion de l'état de la machine simulée (registres et mémoire), une interface pour piloter le simulateur depuis gdb, quelques exemples de code ARM à simuler et une commande permettant d'envoyer un signal d'interruption au simulateur.

## 2.1 Compilation

Le code source fourni est construit à l'aide des GNU *autotools*. Cette suite d'outils fournit un environnement portable et standard pour configurer et compiler un projet logiciel sur un large panel d'architectures. Dans le cadre de ce projet, vous n'aurez pas à connaître le fonctionnement des autotools, sachez simplement qu'il ne faudra pas toucher aux Makefiles qui sont générés automatiquement par un outil appelé automake à partir de fichiers Makefile.am.

<sup>1.</sup> Dans ce but, il est notamment recommandé d'utiliser les types entiers de taille fixe (tels que int32\_t, uint32\_t, etc.) définis par la norme C99 (voir exemples dans le code fourni).

Dans ce projet vous pourrez modifier et compléter tous les fichiers source (les .h et les .c) sans avoir besoin de toucher aux autres fichiers. Vous pourrez également ajouter de nouveaux exemples en assembleur ARM dans le répertoire Examples, ils seront automatiquement compilés par le Makefile. En revanche, si vous souhaitez ajouter de nouveaux .h ou .c au projet (mais vous n'êtes pas forcé de le faire) il vous faudra modifier le fichier Makefile.am.

Pour compiler le projet initial qui vous est fourni il vous faut effectuer les actions suivantes :

- décompresser l'archive fournie
  - tar xvzf arm\_simulator-1.1.tar.gz
- vous rendre dans le répertoire arm\_simulator-1.1 créé et exécuter le script de configuration cd arm\_simulator-1.1
  - ./configure
- l'exécution avec succès du script de configuration provoque la création des Makefiles qui vous serviront à compiler le projet, il reste juste à les utiliser
- à l'issue de toutes ces étapes, vous devriez obtenir l'exécutable principal du simulateur : ./arm\_simulator

Ce simulateur accepte un certain nombre d'options en ligne de commande brièvement présentées par l'option --help.

#### 2.2 Utilisation

Comme expliqué dans l'introduction, le simulateur s'utilise comme un serveur piloté par les ordres du client arm-eabi-gdb. Il n'est pas demandé, dans le cadre du projet de développer un simulateur autonome, c'est-à-dire capable de fonctionner sans le client arm-eabi-gdb<sup>2</sup>. Pour démarrer une simulation vous devez donc ouvrir deux terminaux pour lancer deux programmes distincts :

- le simulateur lui-même (./arm\_simulator) qui commence par afficher les numéros de deux ports sur lesquels il attend l'arrivée de connexions TCP.
- un client gdb (arm-eabi-gdb) qui va nous servir à piloter le simulateur via une connexion TCP. Le terminal dans lequel s'exécute le simulateur servira à l'affichage de l'état interne de celui-ci et du progrès de la simulation, tandis que le terminal dans lequel s'exécute gdb servira à envoyer des ordres au simulateur. Au préalable, il va falloir effectuer quelques étapes d'initialisation à partir du terminal de gdb :
  - indiquer sur quel fichier en langage machine ARM nous souhaitons travailler, par exemple file Examples/example1
  - connecter le client gdb au serveur simulateur
    - target remote localhost:<port indiqué par le simulateur>
  - charger le code en langage machine dans le simulateur
    - load

**Attention** : le simulateur qui vous est fourni initialement n'implémente pas les opérations en mémoire. Cette étape échouera donc tant que vous n'aurez pas réalisé la toute première partie du travail qui vous est demandé.

Une fois ces premières étapes accomplies, vous pouvez exécuter le programme depuis gdb de la manière usuelle :

- placement de points d'arrêts, à l'aide de la commande break;
- exécution pas-à-pas, avec la commande stepi (avancée d'une instruction).

**Attention** : le simulateur qui vous est fourni initialement n'implémente pas l'étape de chargement de la prochaine instruction et d'incrémentation du compteur ordinal. L'exécution n'avancera donc pas en mémoire tant que vous n'aurez pas réalisé la toute première partie du travail de décodage des instructions ;

- exécution continue jusqu'à un point d'arrêt avec la commande cont;
- visualisation du contenu des registres à l'aide de la commande info registers ou print \$nom;
- visualisation du contenu de la mémoire à l'aide de la commande print (à laquelle il est possible de fournir une étiquette par exemple);

<sup>2.</sup> Cela demanderait la lecture du format binaire, typiquement ELF, utilisé pour le code simulé.

Il est à noter que, dans le squelette fourni, la simulation se termine lors de l'exécution de l'instruction SWI OX123456. En conséquence, cela doit être la dernière instruction de tous les programmes d'exemple que vous écrirez. Dans le cas contraire le simulateur continue l'exécution des instructions au delà de la dernière véritable instruction du programme et les conséquences sont indéterminées (boucle infinie, erreur de segmentation, ...). Par ailleurs, il est possible d'arrêter l'exécution d'un programme à n'importe quelle étape via la commande kill de gdb.

## 2.3 Interface avec gdb

Lors de son démarrage, le simulateur ARM exécute un procédure (nommée gdb\_listener jouant le rôle du serveur gdb. Cette procédure exécute une boucle qui effectue les étapes suivantes : récupération d'une requête du client, traitement de la requête puis envoi d'une réponse au client. Les requêtes et les réponses doivent respecter des conventions de format bien précises qui ne seront pas détaillées ici (cet aspect est pris en charge par le code fourni dans les fichiers gdb\_protocol.h et gdb\_protocol.c).

Les requêtes peuvent être de différents types. Les requêtes qui nous intéressent dans ce projet concernent deux aspects principaux : (i) la consultation et la modification de l'état de la cible (contenu des registres et de la mémoire centrale) et (ii) la progression de l'exécution du programme chargé sur la cible. Le serveur gdb doit notamment fournir un ensemble de *traitants* (définis dans gdb\_protocol.c) pour les requêtes suivantes <sup>3</sup> :

- consultation de registre(s) Demande de lecture du contenu actuel d'un registre précis ou de l'ensemble des registres. Les traitants read\_register et read\_general\_registers appellent les procédures arm\_read\_register et arm\_read\_cpsr définies dans arm\_core.c. Ces procédures vous sont fournies.
- modification de registre(s) Demande de modification du contenu actuel d'un registre précis ou de l'ensemble des registres. Les traitants write\_register et write\_general\_registers appellent les procédures arm\_write\_register et arm\_write\_cpsr définies dans arm\_core.c. Ces procédures vous sont fournies.
- consultation de la mémoire Demande de lecture des octets associés à une plage d'adresses. Le traitant read\_memory appelle la procédure memory\_read\_byte définie dans memory.c. Vous allez devoir écrire cette procédure.
- modification de la mémoire Demande d'écriture des octets associés à une plage d'adresses. Le traitant write\_memory appelle la procédure memory\_write\_byte définie dans memory.c. Vous allez devoir écrire cette procédure.
- step Exécution de l'instruction suivante sur la cible. Le traitant step appelle la procédure arm\_step, qui appelle elle-même la procédure arm\_execute\_instruction (cf. arm\_instruction.c). Vous allez devoir écrire arm\_execute\_instruction.
- cont Poursuite de l'exécution du programme sur la cible, jusqu'à ce qu'elle atteigne un point d'arrêt ou la fin du programme. Le traitant cont appelle la procédure arm\_step ainsi que plusieurs procédures d'accès aux registres du processeur simulé.

## 2.4 Etat de la machine simulée

Le premier travail du simulateur est de stocker et faire évoluer l'état de la machine simulée. Cet état est constitué des registres du processeur ainsi que de la mémoire à laquelle le processeur pourra accéder.

#### 2.4.1 Registres

Le simulateur stocke l'état des registres dans un tableau de mots de 32 bits. Les détails d'implémentation se trouvent dans le fichier arm\_core.c. Ce fichier fournit des primitives pour :

— lire le contenu d'un registre généraliste ou d'un registre d'état (voir notamment arm\_read\_register et arm\_read\_cpsr);

<sup>3.</sup> Remarque : la liste de requêtes/traitants donnée ici est incomplète. Seules les requêtes ayant un lien avec le travail d'implémentation demandé dans le projet sont mentionnées.

- modifier le contenu d'un registre généraliste ou d'un registre d'état (voir notamment arm\_write\_register et arm\_write\_cpsr).
- afficher le contenu actuel des registres (voir arm\_print\_state).

Les registres précis manipulés par ces fonctions dépendent du mode d'exécution courant du processeur. Dans un premier temps, vous n'aurez pas à vous préoccuper du mode d'exécution du processeur, qui sera USR uniquement. Ce mode d'exécution sera amené à varier si vous vous attaquez au support des exceptions dans le processeur.

#### 2.4.2 Mémoire

L'état de la mémoire centrale de la plateforme simulée est stocké sous la forme d'un tableau d'octets. Un ensemble de fonctions permet d'accéder à la mémoire à différents niveaux de granularité :

- octet (memory\_read\_byte et memory\_write\_byte);
- demi-mot de 16 bits (memory\_read\_half et memory\_write\_half);
- mot de 32 bits (memory\_read\_word et memory\_write\_word).

Les détails d'implémentation se trouvent dans le fichier memory.c. Le fichier arm\_core.c fournit une surcouche pour les fonctions ci-dessus, qui ne sera pas à modifier : arm\_read\_byte, arm\_write\_byte, arm\_read\_byte, arm\_read\_half, etc. Le rôle de cette surcouche est essentiellement d'intégrer un système de traçage des accès mémoire d'un programme ARM.

Remarque: Pour les accès mémoire sur 16 bits et 32 bits, les processeurs ARM peuvent être configurés pour utiliser la convention de boutisme big endian ou bien la convention little endian. Dans le cadre du projet, on utilisera la convention big endian, activée par le squelette fourni. Il est à noter que le boutisme d'une machine simulée peut être différent de celui de la machine hôte (qui exécute le simulateur). Cette situation se présente d'ailleurs dans le cas de ce projet : on simule un processeur ARM en big endian sur une architecture Intel little endian. Il sera necessaire d'en tenir compte lors de l'écriture des fonctions d'accès à la mémoire (dans memory.c).

### 2.5 Système de traces

Le simulateur initialement fourni contient un système permettant de tracer les accès à la mémoire et/ou aux registres afin de déboguer le comportement du simulateur. Ces traces peuvent être simplement affichées à l'écran ou sauvegardées dans un fichier. Ce système est paramétré par l'ensemble d'options suivant, qu'il est possible de donner à la commande arm\_simulator:

- --trace-file fichier : permet de stocker les information de trace dans un fichier plutôt que de les afficher à l'écran :
- **--trace-registers** : trace l'ensemble des accès aux registres ;
- --trace-memory : trace l'ensemble des accès à la mémoire ;
- --trace-state: trace l'état complet du processeur après chaque instruction;
- --trace-position : ajoute aux informations de trace le fichier et la ligne auxquels la fonction d'accès a été appelée.

Les exemples qui vous sont fournis sont accompagnés de fichiers de trace obtenus en les simulant avec un simulateur complet exécuté avec les options --trace-registers et --trace-memory. Ces fichiers de trace peuvent vous servir à tester la correction du décodage de vos premières instructions en les comparant à la trace produite par votre implémentation (souvenez vous de la commande diff).

Votre implémentation pouvant différer de l'implémentation ayant servi à générer les traces fournies (ordre des accès, multiples accès identiques si le résultat n'est pas stocké, ...), vous pouvez normaliser les traces obtenues en les triant (commande sort) et en éliminant les lignes en double (commande uniq) avant de les comparer. Après un tel traitement, les traces obtenues ne correspondent plus à un comportement réel du processeur (ni même correct), mais permettent, dans certains cas, de comparer deux implémentations distinctes de manière automatique.

#### 2.6 Système de déboguage

Le simulateur initialement fourni vous offre un système de messages de déboguage activable selectivement pour chacun des fichiers source grâce à l'option --debug de la ligne de commande. Ce système est constitué de deux fonctions : debug et debug\_raw qui s'utilisent comme printf. La différence entre

debug et debug\_raw est que la première ajoute en début de ligne la chaîne de caractères "[DEBUG]" suivie du nom de fichier dans lequel elle se trouve ainsi de le numéro de ligne. Ces fonctions ne produisent un affichage que si l'option --debug suivie du nom de fichier dans lequel elles se trouvent est fournie sur la ligne de commande.

## 3 Travail demandé

Le travail demandé consiste à compléter le squelette fourni afin d'implémenter un simulateur fonctionnel pour un sous-ensemble du jeu d'instructions ARMv5T. La liste des instructions à prendre en compte est donnée en annexe. Une fois les instructions demandées initialement simulées correctement, vous pourrez vous attaquer à la gestion des interruptions et des modes d'exécution autres que le mode USR.

## 3.1 Parties à compléter

La toute première étape du projet consiste à compléter les fonctions d'accès à la mémoire de la machine simulée (dans le fichier memory.c). En effet, cette étape est nécessaire pour permettre le dialogue entre le simulateur et le client gdb et permettre le chargement d'un programme dans le simulateur. Un programme, memory\_test.c vous est fourni pour tester votre implémentation (make memory\_test puis ./memory\_test).

Une fois cette première étape réalisée, vous pourrez charger un programme dans le simulateur. Dans son état initial, le simulateur n'exécute rien. Votre second travail sera donc de coder l'étape de chargement d'une instruction et d'incrémentation du compteur ordinal. Ensuite seulement, vous pourrez vous attaquer au reste du décodage <sup>4</sup>, qui consistera à implémenter le comportement correct d'autant d'instructions que possible en prenant soin de factoriser le code. Pour cela vous vous aiderez du manuel de référence du jeu d'instructions ARM fourni sur la page web du projet (ou accessible sur le site de la compagnie ARM).

Les instructions ARM à prendre en charge dans le simulateur peuvent globalement être regroupées selon les catégories suivantes :

- **traitement de données** (*data processing*) : opérations arithmétiques et logiques, transferts entre registres;
- accès à la mémoire : opérations *load/store* entre un registre et la mémoire avec différents niveaux de granularité (mot, demi-mot, octet), transferts multiples entre un ensemble de registres et la mémoire;
- rupture de séquence : branchement avec sauvegarde éventuelle de l'adresse de retour ;
- **autres instructions :** instructions ne rentrant pas dans les catégories précédentes, par exemple transfert entre le registre d'état et un registre généraliste.

## 3.2 Squelette fourni pour vous guider

Le squelette fourni donne une trame pour l'organisation du code de décodage et de traitement des différentes catégories d'instructions. Les fichiers concernés sont arm\_data\_processing.c, arm\_load\_store.c et arm\_branch\_other.c ainsi que le fichier pivot arm\_instruction.c. Le fichier arm\_instruction.c est le premier à compléter. La fonction arm\_execute\_instruction est la toute première partie de la simulation d'un cycle d'exécution d'une instruction dans le processeur. Idéalement, cette fonction devra contenir la partie commune à l'exécution de toute instruction ARM: la lecture de la prochaine instruction, l'incrémentation du compteur ordinal et l'interprétation du champ d'exécution conditionnelle. Ensuite, cette fonction devra sélectionner la classe d'instructions concernée par l'instruction courante et appeler la fonction appropriée, chargée de la suite du décodage.

L'interprétation du champ d'exécution conditionnelle et la détermination de la classe de l'instruction courante peuvent être implémentées principalement selon deux approches : bloc switch ou table de pointeurs de fonctions. Les listings (de pseudo-code) donnés en Figure 1 illustrent ces deux techniques de décodage, en considérant un champ de 3 bits extrait des bits 15 à 17 d'un mot de 32 bits.

<sup>4.</sup> excepté pour swi 0x123456 qui est déjà fournie.

```
uint_32t mot;
                                            // lors de l'initialisation, remplir un tableau
uint8_t champ;
                                            // contenant des pointeurs (de fonctions)
                                            // vers les routines de decodage
champ = (uint8_t)((mot & 0x38000) >> 15);
                                            tableau[0] = routine_pour_valeur_champ_0;
switch (champ) {
                                            tableau[1] = routine_pour_valeur_champ_1;
    case 0: ... break;
   case 1: ... break;
                                            uint_32t mot;
                                            uint8_t champ;
    case 7: ... break;
   default: ... // cas impossible
                                            champ = (uint8_t)((mot & 0x38000) >> 15);
}
                                            // appel de la routine correspondante
                                            tableau[champ](mot, ...);
. . .
```

FIGURE 1 – Pseudo-code de décodage via bloc switch (gauche) ou tableau de pointeurs (droite)

Afin de minimiser les difficultés lors du démarrage du projet, vous pouvez commencer par implémenter et tester la prise en charge des instructions présentes dans le jeu de tests fourni, en suivant la numérotation des tests.

### 4 Tests

Toutes les fonctionnalités implémentées dans le simulateur devront être validées par des tests. Pour cela, vous devrez développer des jeux de tests pertinents pour chaque cas de figure possible (type d'instruction, mode d'adressage, etc.). En complément, certains programmes de tests vous sont fournis, accompagnés de traces de référence (cf. explications dans les sections précédentes).

## 5 Documents à produire

En complément du code du simulateur, chaque groupe devra fournir un ensemble de documents à la fin du projet, sous la forme de fichiers au format texte ou pdf. Ces documents ont pour objectif de donner une vue d'ensemble du projet et de la façon dont il a été mené. Leur contenu doit être aussi synthétique que possible.

Liste des documents demandés :

- Descriptif de la structure du code développé : principales fonctions et fichiers correspondants (inutile de décrire le squelette fourni, sauf en cas de modifications importantes);
- Liste des fonctionnalités implémentées et manquantes;
- Liste des éventuels bogues connus mais non résolus;
- Liste et description des tests effectués;
- Journal décrivant la progression du travail et la répartition des tâches au sein du groupe (à remplir quotidiennement).

## Annexe A: liste des principaux fichiers fournis dans le squelette

arm\_constants.h/c définition des différents modes d'exception et types d'exceptions

arm.h/c définition de l'enveloppe arm\_init() pour l'initialisation globale du simulateur

arm\_simulator.c fichier principal du simulateur, gestion du serveur gdb, gestion du serveur pour les demandes d'interruption

gdb\_protocol.h/c, scanner.l/h/c gestion du protocole gdb (il n'est pas demandé d'étudier cette partie du code).

arm\_core.h/c gestion des registres et de la mémoire

arm\_exception.h/c gestion des exceptions et des interruptions (fichier(s) à compléter dans un second temps, après la simulation correcte des instructions à prendre en charge)

trace.h/c, trace\_location.h gestion des traces (cf. 2.5)

debug.h/c primitives utiles pour le débogage (cf. 2.6)

util.h/c fonctions utiles pour le décodage de certaines instructions

memory.h/c fonctions de base pour la gestion des accès à la mémoire (fichier(s) à compléter en tout premier)

arm\_instruction.h/c gestion de l'exécution d'une instruction et des premières étapes de son décodage (fichier(s) à compléter en second)

arm\_data\_processing.h/c décodage spécialisé pour les instructions de data processing (fichier(s) à compléter)

arm\_load\_store.h/c décodage spécialisé pour les instructions d'accès à la mémoire (fichier(s) à compléter)

arm\_branch\_other.h/c décodage spécialisé pour les instructions de branchement et les instructions n'appartenant pas aux catégories précédentes (fichier(s) à compléter)

## Annexe B: liste des instructions à prendre en charge

Remarque : Le simulateur doit prendre en charge les instructions ci-dessous dans tous les différents modes (modes d'adressages, flags, etc.) possibles. En cas de doute sur la nécessité de prendre en charge une fonctionnalité précise, consulter l'équipe pédagogique.

Instructions de rupture de séquence (branchement) B/BL

Instructions de traitement de données AND, EOR, SUB, RSB, ADD, ADC, SBC, RSC, TST, TEQ, CMP, CMN, ORR, MOV, BIC, MVN

Instructions d'accès à la mémoire LDR, LDRB, LDRH, STR, STRB, STRH, LDM(1), STM(1)

Instructions diverses MRS

# Annexe C: extensions possibles

Pour les groupes ayant terminé l'implémentation et les tests des fonctionnalités demandées, différentes pistes d'extension facultatives peuvent être considérées, telles que la prise en charge d'instructions supplémentaires (par exemple, LDRSH et LDRSB) ou d'extensions plus importantes du jeu d'instruction. Les groupes souhaitant travailler sur de telles extensions doivent faire le point avec un enseignant au préalable.