#### Projektgruppe FastSense

# Meilenstein 2 TSDF SLAM mit FPGA

17. Juni 2020

#### Inhalt

#### Ziele für MS2

#### Hauptspeise

Algorithmus

Recap: Prototyping Demo Hardware Implementierung

FastSense Prototyp Kommunikation

#### Evaluation

Strom

Zeit

#### **Fazit**

Bisherige Verbesserungen

Verbesserungspotenzial

## Ziele für MS2

#### Ziele für MS2

- Implementation von inkrementellem SLAM mit TSDF in "autarker" Box
- Komplett vorimplementiert in Software
- Implementation von Bottleneck-Komponenten in Hardware
- Speicherung von Pose-Graph und TSDF-Karte zur Rekonstruktion des kompletten explorierten Bereichs
- Evaluation durch Zeit- und Strommessung

# Hauptspeise

## Algorithmus

#### Recap: Prototyping Demo

- Registrierung mithilfe von IMU
- Gute Parameterkombination herausgefunden
- Geplante Funktionalität war vorhanden und in rviz darstellbar
- Erkannte Probleme / Bottlenecks:
  - Laufzeit stark abhängig von der Auflösung der Karte
  - Probleme mit Orientierung (kurz nach Demo gefixt)
  - Insgesamt noch recht langsam ( $\sim$ 0.5s/Scan auf Glumanda, 2-5s/Scan in Testwelt)
  - Bottlenecks Registrierung und TSDF-Update (dachten wir)

## Hardware Implementierung

## FastSense Prototyp



## FastSense Prototyp



## Kommunikation

## **Evaluation**

### Strom



### Zeit

# Fazit

## Bisherige Verbesserungen

# Verbesserungspotenzial