# Ψηφιακά Συστήματα HW σε Χαμηλά Επίπεδα Λογικής ΙΙ



# **ΚΑΡΑΜΗΤΟΠΟΥΛΟΣ ΠΑΝΑΓΙΩΤΗΣ ΑΕΜ 9743**

email: karamitopp@ece.auth.gr

# Περιεχόμενα

| 1 Up and Down Counter                           | 3  |
|-------------------------------------------------|----|
| 1.1 Περιγραφή εισόδων/εξόδων                    | 3  |
| 1.2 Περιγραφή της λειτουργίας του κυκλώματος    | 3  |
| 1.3 System Verilog Code                         | 4  |
| 1.4 Testbench                                   | 4  |
| 1.5 SVA                                         | 8  |
| 2 Απλή Σύγχρονη FIFO (First-in First-Out) Μνήμη | 12 |
| 2.1 Περιγραφή εισόδων/εξόδων                    | 12 |
| 2.2 Περιγραφή της λειτουργίας του κυκλώματος    | 13 |
| 2.3 System Verilog Code                         | 14 |
| 2.4 Testbench                                   | 15 |
| 2.5 SVA                                         | 21 |
| 3 Βιβλιονραφία-Πηνές                            | 27 |

## 1 Up and Down Counter



Figure 1 Top level diagram of the 16 bit Up/Down Counter

#### 1.1 Περιγραφή εισόδων/εξόδων

Ο 16 bit Up/Down Counter έχει τις εξής εισόδους:

- ❖ Δεδομένα εισόδου 16bit (data in)
- ❖ Ένα σήμα ρολογιού (clk)
- Ένα σήμα enable (active High count\_enb)
- ❖ Ένα σήμα load (active Low ld\_cnt)
- Ένα σήμα που ρυθμίζει αν ο counter μετράει προς πάνω ή προς τα κάτω (updn cnt)
- Ένα ασύγχρονο σήμα αρχικοποίησης (active Low rst\_)

Ως έξοδο έχει τα δεδομένων εξόδου 16bit (data\_out)

# 1.2 Περιγραφή της λειτουργίας του κυκλώματος

Ο counter λειτουργεί στην θετική ακμή του ρολογιού, και έχει ενα ασύγχρονο reset (active low). Όταν το ld\_cnt είναι στο λογικό 0, τότε φορτώνονται τα δεδομένα εισόδου, στην έξοδο του counter. Η λειτουργία φόρτωσης έχει μεγαλύτερη προτεραιότητα από την λειτουργία αύξησης/μείωσης τις τιμής του counter (count\_enb). Καθώς το count\_enb βρίσκεται στο λογικό 1, αν το updn\_cnt βρίσκεται στο λογικό 1, τότε ο counter μετράει προς τα πάνω, αλλίως αν το updn\_cnt βρίσκεται στο λογικό 0, τότε ο counter μετράει προς τα κάτω, αν το count\_enb βρίσκεται στο λογικό 0, ο μετρητής διατηρεί τα δεδομένα εξόδου σταθερά.

#### 1.3 System Verilog Code

Χρησιμοποιώντας την γλώσσα περιγραφής υλικού System Verilog, ο κώδικας που αντιστοιχεί στην παραπάνω περιγραφή του Up/Down counter φαίνεται στην εικ. 2. Οι είσοδοι/έξοδοι του κυκλώματος είναι logic.

```
module UpDownCounter(input logic clk, rst , ld cnt, updn cnt, count enb, input logic [15:0] data in, output logic [15:0] data out);
always_ff @(posedge clk, negedge rst_)
begin
        if (!rst_)
                 data out <= 16'b0;
        else if (!ld_cnt)
                data out <= data in;
        else if (count_enb)
                begin
                if (updn_cnt)
                        data_out <= data_out + 1'bl;
                else
                        data_out <= data_out - 1'bl;
        else
                data_out <= data_out;
end
endmodule
```

Figure 2: System Verilog Code Up/Down Counter

#### 1.4 Testbench

Για την επαλήθευση της σωστής λειτουργίας του κυκλώματος

δημιουργήθηκε το αρχείο δοκιμής, το οποίο φαίνεται στην εικ. 3.

```
module test_UpDownCounter;
 bit rst = 1;
 bit ld_cnt = 1;
 bit clk, updn_cnt, count_enb;
bit [15:0] data_in;
 wire [15:0] data out;
 UpDownCounter dut(.rst_(rst_), .clk(clk), .ld_cnt(ld_cnt), .updn_cnt(updn_cnt), .count_enb(count_enb), .data_in(data_in), .data_out(data_out));
bind dut SVA_UpDownCounter pdut (.clk(clk), .rst_(rst_), .ld_cnt(ld_cnt), .count_enb(count_enb), .updn_cnt(updn_cnt), .data_out(data_out));
 always #1 clk = ~clk;
 always @(posedge clk)
    display(%stime,,,"clk=%b rst_=%b ld_cnt=%b updn_cnt=%b count_enb=%b data_out=%d",clk, rst_, ld_cnt, updn_cnt, count_enb, data_out);
begin
updn_cnt = 0;
 count_enb = 0;
data_in = 16'b1111111;
 rst_ = 0;

#2 rst_ = 1;

count_enb = 1;

updn_cnt = 1;

#20 count_enb = 0;
 #4 ld_cnt = 0;
#2 ld_cnt = 1;
 #12 rst_ = 0;
#2 rst_ = 1;
 #8 count_enb = 1;
 #12 updn_cnt = 0;
#22 ld_cnt = 0;
 #2 1d cnt = 1;
 #4 count_enb = 0;
 #4 rst_ = 0;
#2 $finish;
 end
-endmodule
```

Figure 3: Testbench



Figure 4

Εικ. 4: Αρχικά το reset πέφτει στο λογικό 0, ώστε να αρχικοποιηθεί η έξοδος του counter στο 0. Έπειτα στα 2ns το rst\_, updn\_cnt, count\_enb οδηγούνται στο λογικό 1 (αφού το updn\_cnt είναι στο λογικό 1 ο counter θα μετράει προς τα πάνω). Στην επόμενη θετική ακμή του ρολογίου (3ns) η έξοδος του counter πηγαίνει στο 1 (0001 δεκαεξαδικό). Στην μεθεπόμενη θετική ακμή του ρολογίου (5ns) η έξοδος του counter γίνεται 2 (0002 δεκαεξαδικό) κ.ο.κ.



Figure 5

Εικ. 5: Καθώς το rst\_, updn\_cnt, count\_enb βρίσκονται στο λογικό 1, ο counter συνεχίζει να μετρά προς τα πάνω. Την στιγμή 22ns το count\_enb πηγαίνει στο λογικό 0, οπότε ο μετρήτης σταματά να μετράει προς τα άνω/κάτω και τα δεδομένα εξόδου παραμένουν σταθερά (000a) όσο το count\_enb είναι 0. Την στιγμή 26ns το ld\_cnt γίνεται 0, και στην επόμενη θετική ακμή του ρολογίου (27ns) φορτώνονται στην έξοδο τα δεδομένα εισόδου (data\_in -> 007f δεκαεξαδικό). Μέχρι και την χρονική στιγμή 40ns (και Εικ. 6) δεν θα αυξήθει η τιμή της εξόδου του μετρητή (παραμένει 007f) γιατί το count\_enb είναι 0.



Figure 6



Figure 7

Εικ. 6 και Εικ. 7: Την χρονική στιγμή 40ns το rst\_ πηγαίνει στο λογικό 0, οπότε η έξοδος του κυκλώματος ξανα-μηδενίζεται. Το count\_enb συνεχίζει να είναι 0 και ld\_cnt=1, rst\_=1 μέχρι την στιγμή 50ns, οπότε η έξοδος του κυκλώματος μέχρι τότε παραμένει σταθερή (0000). Την 50ns γίνεται το count\_enb 1, οπότε στην επόμενη θετική ακμή του ρολογίου (51ns), η τιμή της εξόδου του μετρήτη γίνεται 1 κ.ο.κ.



Figure 8

Εικ. 8: Από την χρονική στιγμή 62ns το updn\_cnt γίνεται 0, το count\_enb είναι ήδη 1, οπότε ο μετρητής θα αρχίσει να μετράει προς τα κάτω. Στην επόμενη θετική του ρολογιού (63ns) η έξοδος του μετρήτη μειώνεται στο

5 από το 6 που ήταν προηγουμένως. Την μεθεπόμενη θετική ακμή του ρολογιού (65ns) η έξοδος του μετρήτη γίνεται 4 κ.ο.κ. Την στιγμή 73ns ο μετρητής έχει φτάσει στην ελάχιστη δυνατή τιμή που μπορεί να πάρει (μηδέν). Στην επόμενη θετική ακμή του ρολογιού(75ns) η έξοδος μεταβαίνει από το μηδέν στην μέγιστη τιμή του counter (ffff δεκαεξαδικό).



Figure 9

Εικ. 9: Η έξοδος του μετρητή συνεχίζει να μειώνεται σε κάθε θετική ακμή του ρολογίου αφού το updn\_cnt είναι 0 και τα ld\_cnt, count\_enb είναι 1. Επομένως την στιγμή 77ns η έξοδος του μετρητή θα γίνει fffe, την στιγμή 79ns η έξοδος του μετρητή θα γίνει fffd, την στιγμή 81ns η έξοδος του μετρητή θα γίνει fffb. Έπειτα την στιγμή 84ns το ld\_cnt γίνεται 0, οπότε την επόμενη θετική ακμή του ρολογίου (85ns) η είσοδος (007f) φορτώνεται στην έξοδο.



Figure 10

Εικ. 10: Η έξοδος του μετρητή συνεχίζει να μειώνεται σε κάθε θετική ακμή του ρολογίου αφού το updn\_cnt είναι 0 και τα  $Id_cnt$ , count\_enb είναι 1. Επομένως την στιγμή 87ns η έξοδος του μετρητή  $\theta$ α γίνει 007e, την στιγμή 89ns η έξοδος του μετρητή  $\theta$ α γίνει 007d. Την στιγμή 90ns το count\_enb γίνεται 0, οπότε η έξοδος (007d) δεν  $\theta$ α αλλάξει όσο count\_enb = 0,  $Id_cnt=1$  και  $Id_cnt=1$ . Ενώ την στιγμή  $Id_cnt=1$ 0, και μηδενίζεται  $Id_cnt=1$ 0, και μηδενίζεται  $Id_cnt=1$ 0, και μηδενίζεται  $Id_cnt=1$ 0 και μηδενίζει  $Id_cnt=1$ 0 και μηθενίζει  $Id_cnt=1$ 0

#### 1.5 SVA

Χρησιμοποιώντας SVA, οι properties παράγουν τα κατάλληλα μηνύματα (PASS/FAIL) στο κατάλληλο παράθυρο του προσομοιωτή, προκειμένου να γίνεται γνωστό αν ικανοποιούνται ή όχι οι εξής έλεγχοι:

- Όταν το reset είναι asserted, τότε η έξοδος του counter πρέπει να είναι 0.
- ❖ Αν το Id\_cnt είναι deasserted (δηλ. είναι 1) και το count\_enb είναι 0, τότε η έξοδος δεν πρέπει να έχει αλλάξει. Αυτήν η ιδιότητα πρέπει να απενεργοποιείται όταν το rst\_ είναι στο 0.
- Αν το ld\_cnt είναι deasserted (δηλ. είναι 1) και το count\_enb είναι 1, τότε αν το updn\_cnt είναι 1, η έξοδος πρέπει να έχει αυξηθεί, αλλίως αν το updn\_cnt είναι 0, η έξοδος του counter πρέπει να έχει μειωθεί. Αυτήν η ιδιότητα πρέπει να απενεργοποιείται όταν το rst\_ είναι στο 0.

Στην Εικ. 11 φαίνεται ο κώδικας ο οποίος αναπτύχθηκε για αυτόν τον σκοπό.

Figure 11

```
reset \rightarrow έλεγχος No 1 εκφωνήσης
property1 \rightarrow έλεγχος No 2 εκφωνήσης
property2 \rightarrow έλεγχος No 3 εκφωνήσης
```

Στις Εικ. 12, 13 και 14 φαίνονται τα αποτελέσματα που τυπώνονται στην κονσόλα του προσομοιωτή. Όλοι οι πρόσθετοι έλεγχοι είναι PASS, επαληθεύεται έτσι η σωστή συμπεριφορά του counter. Πιο συγκεκριμένα:

```
1 clk=1 rst_=0 ld_cnt=1 updn_cnt=0 count_enb=0 data_out=
               test_UpDownCounter.dut.pdut.reset PASS
3 clk=l rst_=l ld_cnt=l updn_cnt=l count_enb=l data_out=
5 clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=1 data_out=
               test_UpDownCounter.dut.pdut.property2 PASS
7 clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=1 data_out=
               test UpDownCounter.dut.pdut.property2 PASS
9 clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=1 data_out=
               test_UpDownCounter.dut.pdut.property2 PASS
11 clk=l rst_=l ld_cnt=l updn_cnt=l count_enb=l data_out=
        11
              test UpDownCounter.dut.pdut.property2 PASS
13 clk=1 rst =1 ld_cnt=1 updn_cnt=1 count_enb=1 data_out=
        13
              test UpDownCounter.dut.pdut.property2 PASS
15 clk=l rst =l ld_cnt=l updn_cnt=l count_enb=l data_out=
        15
              test UpDownCounter.dut.pdut.property2 PASS
17 clk=1 rst =1 ld_cnt=1 updn_cnt=1 count_enb=1 data_out=
        17
               test_UpDownCounter.dut.pdut.property2 PASS
19 clk=1 rst =1 ld cnt=1 updn cnt=1 count_enb=1 data_out=
        19
              test UpDownCounter.dut.pdut.property2 PASS
21 clk=1 rst =1 ld_cnt=1 updn_cnt=1 count_enb=1 data_out=
        21
              test_UpDownCounter.dut.pdut.property2 PASS
23 clk=1 rst =1 ld cnt=1 updn cnt=1 count enb=0 data out=
        23
              test UpDownCounter.dut.pdut.property2 PASS
25 clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=0 data_out=
        25
              test UpDownCounter.dut.pdut.propertyl PASS
27 clk=l rst_=l ld_cnt=0 updn_cnt=l count_enb=0 data_out=
               test UpDownCounter.dut.pdut.propertyl PASS
29 clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=0 data_out= 127
31 clk=l rst_=l ld_cnt=l updn_cnt=l count_enb=0 data_out= 127
        31 test_UpDownCounter.dut.pdut.propertyl PASS
33 clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=0 data_out= 127
              test_UpDownCounter.dut.pdut.propertyl PASS
```

Figure 12

Την στιγμή 1ns, το rst\_ έχει πέσει στο 0, data\_out =  $0 \Rightarrow PASS$  ο έλεγχος No1 της εκφώνησης (το property που σχετίζεται με το reset -> No1).

Έπειτα την στιγμή 3ns τα rst\_, ld\_cnt , updn\_cnt, count\_enb είναι 1, και η έξοδος γίνεται από 0 που ήταν, 1 => την στιγμή 5ns PASS ο έλεγχος No3 (της εκφώνησης).

Ομοίως συνεχίζεται η ίδια διαδικασία μέχρι και την στιγμή 23ns

Τις χρονικές στιγμές 23ns και 25ns το count\_enb είναι 0, η έξοδος παραμένει σταθερή => τις χρονικές στιγμές 25ns και 27ns αντίστοιχα PASS ο έλεγχος No2 (της εκφώνησης).

Την χρονική στιγμή 27ns το ld\_cnt είναι 0, οπότε φορτώνεται στην έξοδο το data\_in που είναι το 127 (θα τυπωθεί όμως στην κονσόλα στον επόμενο κύκλο).

Τις χρονικές στιγμές 29ns, 31ns, 33ns, 35ns, και 37ns το ld\_cnt έχει γίνει 1 αλλά το count\_enb είναι 0, 0, 00 έξοδος παραμένει σταθερή => τις χρονικές στιγμές 31ns, 33ns, 35ns, 37ns και 39ns αντίστοιχα PASS ο έλεγχος No2.

```
test uppowncounter.aut.paut.property: PASS
35 clk=1 rst =1 ld cnt=1 updn cnt=1 count enb=0 data out= 127
               test UpDownCounter.dut.pdut.propertyl PASS
37 clk=1 rst =1 ld cnt=1 updn cnt=1 count enb=0 data out= 127
               test_UpDownCounter.dut.pdut.propertyl PASS
39 clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=0 data_out= 127
               test_UpDownCounter.dut.pdut.propertyl PASS
41 clk=1 rst_=0 ld_cnt=1 updn_cnt=1 count_enb=0 data_out=
               test_UpDownCounter.dut.pdut.reset PASS
43 clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=0 data_out=
                                                             0
45 clk=l rst_=l ld_cnt=l updn_cnt=l count_enb=0 data_out=
               test_UpDownCounter.dut.pdut.propertyl PASS
47 clk=l rst_=l ld_cnt=l updn_cnt=l count_enb=0 data_out=
                                                             0
               test_UpDownCounter.dut.pdut.propertyl PASS
   clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=0 data_out=
                                                             0
               test_UpDownCounter.dut.pdut.propertyl PASS
51 clk=1 rst_=1 ld_cnt=1 updn_cnt=1 count_enb=1 data_out=
                                                             0
               test_UpDownCounter.dut.pdut.propertyl PASS
53 clk=l rst_=l ld_cnt=l updn_cnt=l count_enb=l data_out=
                                                             1
               test_UpDownCounter.dut.pdut.property2 PASS
55 clk=l rst_=l ld_cnt=l updn_cnt=l count_enb=l data_out=
               test_UpDownCounter.dut.pdut.property2 PASS
57 clk=l rst_=l ld_cnt=l updn_cnt=l count_enb=l data_out=
               test_UpDownCounter.dut.pdut.property2 PASS
59 clk=l rst_=l ld_cnt=l updn_cnt=l count_enb=l data_out=
               test_UpDownCounter.dut.pdut.property2 PASS
61 clk=1 rst =1 ld cnt=1 updn cnt=1 count enb=1 data out=
               test UpDownCounter.dut.pdut.property2 PASS
63 clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=1 data out=
               test UpDownCounter.dut.pdut.property2 PASS
65 clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=1 data out=
               test UpDownCounter.dut.pdut.property2 PASS
67 clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=1 data out=
```

Figure 13

Την στιγμή 41ns, το rst\_ έχει πέσει στο 0, data\_out = 0 => PASS ο έλεγχος No1 στην εκφώνηση (το property που σχετίζεται με το reset).

Έπειτα τις χρονικές στιγμές 43ns, 45ns, 47ns, και 49ns τα rst\_, ld\_cnt και updn\_cnt είναι 1 αλλά το count\_enb είναι 0, η έξοδος παραμένει σταθερή => τις χρονικές στιγμές 45ns, 47ns, 49ns και 51ns αντίστοιχα PASS ο έλεγχος No2.

Την χρονική στιγμή 51ns τα rst\_, ld\_cnt , updn\_cnt και count\_enb είναι 1, η έξοδος αυξάνει => την χρονική στιγμή 53ns PASS ο έλεγχος No3.

Ομοίως συνεχίζεται η ίδια διαδικασία μέχρι και την στιγμή 63ns.

```
65 clk=1 rst_=1 ld_cnt=1 updn_cnt=0 count_enb=1 data_out=
               test_UpDownCounter.dut.pdut.property2 PASS
  clk=1 rst =1 1d cnt=1 updn cnt=0 count enb=1 data out=
              test UpDownCounter.dut.pdut.property2 PASS
69 clk=1 rst_=1 ld_cnt=1 updn_cnt=0 count_enb=1 data_out=
               test_UpDownCounter.dut.pdut.property2 PASS
71 clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=1 data out=
               test_UpDownCounter.dut.pdut.property2 PASS
  clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=1 data out=
         73
                test UpDownCounter.dut.pdut.property2 PASS
  clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=1 data out=
                test UpDownCounter.dut.pdut.property2 PASS
   clk=1 rst =1 1d cnt=1 updn cnt=0 count enb=1 data out=65535
                test UpDownCounter.dut.pdut.property2 PASS
   clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=1 data out=65534
         79
                test UpDownCounter.dut.pdut.property2 PASS
   clk=1 rst =1 1d cnt=1 updn cnt=0 count enb=1 data out=65533
                test UpDownCounter.dut.pdut.property2 PASS
83 clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=1 data out=65532
               test_UpDownCounter.dut.pdut.property2 PASS
85 clk=1 rst_=1 ld_cnt=0 updn_cnt=0 count_enb=1 data_out=65531
               test_UpDownCounter.dut.pdut.property2 PASS
87 clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=1 data out=
89 clk=1 rst_=1 ld_cnt=1 updn_cnt=0 count_enb=1 data_out=
                test UpDownCounter.dut.pdut.property2 PASS
91 clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=0 data out=
               test UpDownCounter.dut.pdut.property2 PASS
93 clk=1 rst =1 ld cnt=1 updn cnt=0 count enb=0 data out= 125
               test UpDownCounter.dut.pdut.propertyl PASS
95 clk=1 rst =0 ld cnt=1 updn cnt=0 count enb=0 data out=
              test UpDownCounter.dut.pdut.reset PASS
```

Fiaure 14

Συνεχίζεται η ίδια διαδικασία μέχρι την στιγμή 85ns. (Την χρονική στιγμή 75ns η έξοδος έχει φτάσει στην ελάχιστη δυνατή τιμή της, την μηδενική, επομένως την στιγμή 77ns η τιμή της εξόδου που «μειώθηκε» είναι η μέγιστη δυνατή δηλ. 65535).

Την χρονική στιγμή 85ns το Id\_cnt είναι 0, οπότε φορτώνεται στην έξοδο τα data\_in που είναι το 127 (θα τυπωθεί όμως στην κονσόλα στον επόμενο κύκλο).

Τις χρονικές στιγμές 87ns και 89ns, και τα rst\_, ld\_cnt και count\_enb είναι 1 αλλά το updn\_cnt είναι 0, η έξοδος μειώνεται => την χρονική στιγμή 89ns και 91ns αντίστοιχα PASS ο έλεγχος No3 (η έξοδος έχει μειωθεί κατά 1).

Την χρονική στιγμή 91ns τα rst\_ και ld\_cnt είναι 1 αλλά τα updn\_cnt και count\_enb είναι 0, η έξοδος παραμένει σταθερή (125) => την χρονική στιγμή 93ns PASS ο έλεγχος No2.

Την στιγμή 95ns, το rst\_ έχει πέσει στο 0, data\_out = 0 => PASS ο έλεγχος No1 στην εκφώνηση (το property που σχετίζεται με το reset No1).

#### 2 Απλή Σύγχρονη FIFO (First-in First-Out) Μνήμη

Οι FIFO είναι ίσως ο πιο κοινός μηχανισμός αξιόπιστης μεταφοράς δεδομένων μεταξύ ασύγχρονων περιοχών ρολογιού.

- Η αρχή λειτουργίας είναι ότι η λέξη που γράφτηκε πρώτη (χρονικά πιο νωρίς), θα διαβαστεί επίσης πρώτη (χρονικά πιο σύντομα)
- Δείκτες (pointers) ελέγχουν τι γράφεται και τι διαβάζεται από τη FIFO
- > Το πλάτος της FIFO εξαρτάται από το πλάτος των δεδομένων που μεταφέρονται μεταξύ των περιοχών
- Το βάθος της FIFO εξαρτάται από τη σχέση μεταξύ των ρολογιών των δύο περιοχών και το κόστος (σε επιφάνεια)
- Υπάρχουν σύγχρονες αλλά και ασύγχρονες FIFO
- Τύποι FIFO, δύο θυρών (dual port) και δύο ρολογιών (dual clock)



Figure 15 Top level diagram of the synchronous FIFO

# 2.1 Περιγραφή εισόδων/εξόδων

Η Σύγχρονη FIFO έχει τις εξής είσοδους:

- ❖ Τα δεδομένα είσοδου \*16 bit (fifo\_data\_in)
- ❖ Ένα σήμα ρολογίου (clk)
- Ένα σήμα «αιτήματος» εγγραφής (fifo\_write)
- Ένα σήμα «αιτήματος» ανάγνωσης (fifo\_read)
- Ένα ασύγχρονο σήμα αρχικοποίησης (rst\_)

## Και τις εξής εξόδους:

- ❖ Τα δεδομένα εξόδου \*16 bit (fifo\_data\_out)
- Ένα σήμα πλήρους fifo (fifo\_full)
- Ένα σήμα κένη fifo (fifo\_empty)

## 2.2 Περιγραφή της λειτουργίας του κυκλώματος

- Η σύγχρονη FIFO λειτουργεί στην θετική ακμή του ρολογίου, και έχει ένα ασύγχρονο reset(active low). Η μνήμη πρακτικά ελέγχεται από έναν δείκτη εγγραφής και έναν δείκτη ανάγνωσης (wr\_ptr και rd\_ptr αντίστοιχα πλάτους \*"size\_bits" στην προκειμένη περίπτωση 4 bit).
- Χρησιμοποιήθηκε ένας unpacked πίνακας fifo\_memory (μνήμη FIFO), με παραμετροποιημένο το πλάτος και το βάθος.
- Ο δείκτης εγγραφής αυξάνεται κατά 1 κάθε φορά που υπάρχει αίτημα εγγραφής και η FIFO δεν είναι γεμάτη, μηδενίζεται κατά την αρχικοποίηση, σε κάθε άλλη περίπτωση παραμένει σταθερός.
- Ο δείκτης ανάγνωσης αυξάνεται κατά 1 κάθε φορά που υπάρχει αίτημα ανάγνωσης και η FIFO δεν είναι κενή, μηδενίζεται κατά την αρχικοποίηση, σε κάθε άλλη περίπτωση παραμένει σταθερός.
- Η μνήμη περιέχει έναν μετρητή (cnt πλάτους \*"size\_bits+1" στην προκειμένη περίπτωση 5 bit) που αυξάνεται κατά 1 σε μια εγγραφή, μειώνεται κατά 1 σε μια ανάγνωση, μηδενίζεται κατά την αρχικοποίηση, παραμένει σταθερός σε κάθε άλλη περίπτωση (ταυτόχρονη εγγραφή και ανάγνωση κ.λ.π.). Αυτός ο μετρητής χρησιμοποιείται για να γίνεται το fifo\_full 1 όταν η fifo είναι γεμάτη και για να γίνεται το fifo\_empty 1 όταν η fifo είναι άδεια, σε κάθε άλλη περίπτωση τα fifo\_empty και fifo\_full είναι στο λογικό 0.
- Κατά την αρχικοποίηση τα δεδομένα εξόδου "fifo\_data\_out" μηδενίζονται. Κάθε φορά που υπάρχει αίτημα ανάγνωσης και η FIFO δεν είναι κενή, ανατίθενται τα δεδομένα που βρίσκονται στην θέση μνήμης που ορίζει ο rd\_ptr στα δεδομένα εξόδου, αλλιώς τα δεδομένα εξόδου "fifo\_data\_out" παραμένουν σταθερά. Κάθε φορά που υπάρχει αίτημα εγγραφής και η FIFO δεν είναι γεμάτη, γίνεται

<sup>\*</sup>Το πλάτος και το βάθος της fifo παραμετροποιείται, στην εφαρμογή μας το πλάτος και το βάθος είναι 16.

εγγραφή των δεδομένων εισόδου "fifo\_data\_in" στην θέση μνήμης που ορίζει ο wr\_ptr.

\*ο αριθμός των bits του μετρητή, καθώς και ο αριθμός των bits wr\_ptr και rd\_ptr παραμετροποιείται, γιατί εξαρτώνται από το βάθος της FIFO το οποίο είναι παραμετροποιημένο.

#### 2.3 System Verilog Code

| module synchronous\_FIF0

Χρησιμοποιώντας την γλώσσα περιγραφής υλικού System Verilog, ο κώδικας που αντιστοιχεί στην παραπάνω περιγραφή τις σύγχρονης FIFO φαίνεται στην εικ. 16. Οι είσοδοι/έξοδοι του κυκλώματος είναι logic.

```
#(parameter width = 16, size_bits = 4, depth = 16)
 (input logic clk, rst_, fifo_write, fifo_read, input logic [width-1:0] fifo_data_in, output logic [width-1:0] fifo_data_out, output logic fifo_full, fifo_empty);
 logic[size_bits-1:0] wr_ptr;
 logic[size_bits-1:0] rd_ptr;
 logic [size_bits:0] cnt;
 logic [width-1:0]fifo_memory[depth-1:0];
 always_comb
         if (cnt == 0)
                fifo_empty = 1;
                fifo empty = 0;
         if (cnt == depth)
                fifo_full = 1;
                fifo_full = 0;
end
 always_ff @(posedge clk, negedge rst_)
begin
                 cnt <= 0:
         else if((fifo_write && !fifo_full) && (fifo_read && !fifo_empty))
                 cnt <= cnt;
         else if(fifo_write && !fifo_full)
                 cnt <= cnt + 1;
         else if (fifo read && !fifo empty)
                cnt <= cnt - 1;
                 cnt <= cnt:
end
```

```
always ff @(posedge clk, negedge rst)
begin
         if(!rst)
                 fifo_data_out <= 0;
         else if (fifo_read && !fifo_empty)
                 fifo_data_out <= fifo_memory[rd_ptr];
                 fifo_data_out <= fifo_data_out;
end
always_ff @(posedge clk, negedge rst_)
begin
         if (fifo write && !fifo full)
                 fifo_memory[wr_ptr] <= fifo_data_in;
                 fifo_memory[wr_ptr] <= fifo_memory[wr_ptr];</pre>
 always_ff @(posedge clk, negedge rst_)
begin
         if(!rst )
         begin
                 wr_ptr <= 0;
                 rd ptr <= 0;
         end
         else
         begin
                 if(fifo_write && !fifo_full)
                         wr_ptr <= wr_ptr + 1;
                 else
                         wr_ptr <= wr_ptr;
                 if (fifo read && !fifo empty)
                         rd_ptr <= rd_ptr + 1;
                         rd_ptr <= rd_ptr;
         end
end
endmodule
```

Figure 16: System Verilog Code synchronous FIFO

#### 2.4 Testbench

Για την επαλήθευση της σωστής λειτουργίας του κυκλώματος δημιουργήθηκε το αρχείο δοκιμής, το οποίο φαίνεται στην εικ. 17.

```
initial
begin
 fifo write = 0;
 fifo read = 0;
 fifo data in = 16'b00000011;
 rst = 0;
 #2 rst_ = 1;
 fifo write = 1;
 #2 fifo data in = 16'b00000010;
 #2 fifo_data_in = 16'b00000011;
 #2 fifo data in = 16'b0000100;
 #2 fifo data in = 16'b0000101;
 #2 fifo data in = 16'b0000110;
 #2 fifo write = 0;
fifo read = 1;
 #4 fifo write = 1;
 fifo read = 0;
 #2 fifo data in = 16'b0000100;
 #2 fifo data in = 16'b0000101;
 #2 fifo data in = 16'b0000110;
 #2 fifo data in = 16'b0000111;
 #2 fifo data in = 16'b0001000;
 #2 fifo data in = 16'b0001001;
 #2 fifo_data_in = 16'b0001010;
 #2 fifo data in = 16'b0001011;
 #2 fifo write = 0;
 fifo read = 1;
 #28 fifo write = 1;
 fifo read = 0;
 #2 fifo data in = 16'b0100010;
 #2 fifo data in = 16'b0100011;
 #2 fifo data in = 16'b0100100;
 #2 fifo data in = 16'b0100101;
 #2 fifo_data_in = 16'b0100110;
 #2 fifo data in = 16'b0100111;
 #2 fifo data in = 16'b0101000;
 #2 fifo data in = 16'b0101001;
 #2 fifo data in = 16'b0101010;
 #2 fifo data in = 16'b0111011;
 #2 fifo data in = 16'b0110010;
 #2 fifo data in = 16'b0110011;
 #2 fifo data in = 16'b0110100;
 #2 fifo data in = 16'b0110101;
 #2 fifo data in = 16'b0110110;
```

```
#2 fifo data in = 16'b0110111;
#2 fifo data in = 16'b0111000;
#2 fifo data in = 16'b0111001;
#2 fifo data in = 16'b0111010;
#2 fifo_data_in = 16'b0111011;
#2 fifo write = 0;
fifo_read = 1;
#36 fifo write = 1;
fifo read = 0;
#2 fifo data in = 16'b0111010;
#2 fifo data in = 16'b0111011;
#2 fifo data in = 16'b0110111;
#2 fifo data in = 16'b0111000;
#2 fifo write = 0;
fifo read = 0;
#2 fifo data in = 16'b0111001;
#2 fifo data in = 16'b0111010;
fifo read = 1;
fifo write = 1;
#2 fifo data in = 16'b0111011;
#8 fifo write = 0;
#14 fifo read = 0;
fifo_write = 1;
fifo data in = 16'bl111011;
#2 fifo write = 0;
fifo read = 1;
#2 rst = 0;
#2 $finish;
end
```

#### endmodule

Figure 17: Testbench



Fiaure 18

Εικ. 18: Αρχικά την στιγμή Ons το rst\_ κατέρχεται στο λογικό 0, τα δεδομένα εξόδου αρχικοποιούνται στο 0, το fifo\_empty είναι στο

- λογικό 1 (αφού η FIFO είναι κενή), τα fifo\_read και fifo\_write είναι στο λογικό 0, και το fifo\_full είναι στο λογικό 0.
- Την χρονική στιγμή 2ns το rst\_ και το fifo\_write γίνονται 1, επόμενως κατά την ανερχόμενη ακμή του ρολογίου (3ns) εγγράφονται τα δεδομένα εισόδου (0003 16δικό) στην θέση 0 της FIFO και αφού πλέον υπάρχουν δεδομένα στην FIFO το fifo\_empty έγινε 0. Ομοίως τις επόμενες ανερχόμενες ακμές του ρολογιού 5ns, 7ns, 9ns, 11ns και 13ns εγγράφονται τα δεδομένα εισόδου 0002, 0003, 0004, 0005, 0006 αντίστοιχα στις αντίστοιχες θέσεις (1, 2, 3, 4, 5) της FIFO, η FIFO δεν είναι κενή ούτε πλήρης για αυτό το fifo\_empty, και fifo\_full είναι στο 0.
- Στο χρονικό διάστημα 14ns-18ns το rst\_, fifo\_read είναι 1, το fifo\_write είναι 0, στην ανερχόμενη ακμή του ρολογίου (15ns) διαβάζονται στην έξοδο τα δεδομένα της θέσης 0 της FIFO δηλ το 0003, στην επόμενη θετική ακμή του ρολογιού(17ns), διαβάζονται τα δεδομένα της θέσης 1 της FIFO δηλ. το 0002, μέσα σε αυτό το χρονικό διάστημα η FIFO δεν είναι κενή ούτε πλήρης για αυτό το fifo\_empty, και fifo\_full είναι στο 0.
- Στο χρονικό διάστημα 18ns-36ns το rst\_, fifo\_write είναι 1, το fifo\_read είναι 0, στις ανερχόμενες ακμές του ρολογιού 19ns, 21ns, 23ns, 25ns, 27ns, 29ns, 31ns, 33ns και 35ns εγγράφονται τα δεδομένα εισόδου 0006, 0004, 0005, 0006, 0007, 0008, 0009, 000a και 000b αντίστοιχα στις αντίστοιχες θέσεις (6, 7, 8, 9, 10, 11, 12, 13, 14) της FIFO, μέσα σε αυτό το χρονικό διάστημα η FIFO δεν είναι κενή ούτε πλήρης για αυτό το fifo\_empty, και fifo\_full είναι στο 0.
- Στο χρονικό διάστημα 36ns-64ns το rst\_, fifo\_read είναι 1, το fifo\_write είναι 0, στις ανερχόμενες ακμές του ρολογίου 37ns, 39ns, 41ns, 43ns, 45ns, 47ns, 49ns, 51ns, 53ns, 55ns, 57ns, 59ns και 61ns διαβάζονται στην έξοδο τα δεδομένα των θέσεων 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14 αντίστοιχα της FIFO (δηλ το 0003, 0004, 0005, 0006, 0006, 0004, 0005, 0006, 0007, 0008, 0009, 000a και 000b αντίστοιχα), μέσα σε αυτό το χρονικό διάστημα η FIFO δεν είναι πλήρης για αυτό το fifo\_full είναι στο 0, αλλά την χρονική στιγμή 61ns η FIFO έχει αδειάσει για αυτό το fifo\_empty γίνεται 1. Την στιγμή 63ns η FIFO είναι άδεια οπότε δεν μπορεί να γίνει ανάγνωση δεδομένων.



Figure 19

- Εικ. 19: Στο χρονικό διάστημα 64ns-106ns το rst\_, fifo\_write είναι 1, το fifo\_read είναι 0, στις ανερχόμενες ακμές του ρολογιού 65ns, 67ns, 69ns, 71ns, 73ns, 75ns, 77ns, 79ns, 81ns, 83ns, 85ns, 87ns, 89ns, 91ns, 93ns και 95ns εγγράφονται τα δεδομένα εισόδου 000b, 0022, 0023, 0024, 0025, 0026, 0027, 0028, 0029, 002a, 003b, 0032, 0033, 0034, 0035 και 0036 αντίστοιχα στις αντίστοιχες θέσεις (15,0,1,2, ... 13, 14) της FIFO. Την χρονική στιγμή 95ns στην FIFO έχουν εγγραφεί 16 δεδομένα οπότε είναι πλήρης, το fifo\_full γίνεται 1, και δεν μπορούν να εγγραφούν στις επόμενες ανερχόμενες ακμές του ρολογιού(97ns, 99ns, 101ns, 103ns και 105ns) νέα δεδομένα. Την στιγμή 64ns η FIFO είναι κενή, fifo\_empty -> 1, ενώ την στιγμή 65ns το fifo\_empty γίνεται 0 γιατί γράφηκε το 000b.
- Στο χρονικό διάστημα 106ns-124ns το rst\_, fifo\_read είναι 1, το fifo\_write είναι 0, στις ανερχόμενες ακμές του ρολογίου 107ns, 109ns, 111ns, 113ns, 115ns, 117ns, 119ns, 121ns και 123ns διαβάζονται στην έξοδο τα δεδομένα των θέσεων (15,0, 1, 2, 3, 4, 5, 6, 7) αντίστοιχα της FIFO (δηλ το 000b, 0022, 0023, 0024, 0025, 0026, 0027, 0028 και 0029 αντίστοιχα), μέσα σε αυτό το χρονικό διάστημα η FIFO είναι αρχικά πλήρης για αυτό το fifo\_full είναι στο 1, αλλά την χρονική στιγμή 107ns έχει αδειάσει μια θέση της FIFO για αυτό το fifo\_full γίνεται 0, ενώ το fifo\_empty είναι 0 μιας που η fifo δεν είναι κενή.



Figure 20

Εικ. 20: Στο χρονικό διάστημα 124ns-142ns το rst\_, fifo\_read είναι 1, το fifo\_write είναι 0, στις ανερχόμενες ακμές του ρολογίου 125ns, 127ns, 129ns, 131ns, 133ns, 135ns και 137ns διαβάζονται στην έξοδο τα δεδομένα των θέσεων 8,9, 10, 11, 12, 13 και 14 αντίστοιχα της FIFO (δηλ το 002a, 003b, 0032, 0033, 0034, 0035 και 0036 αντίστοιχα), μέσα σε αυτό το χρονικό διάστημα η FIFO δεν είναι ποτέ πλήρης για αυτό το fifo\_full είναι στο 0. Το fifo\_empty είναι αρχικά 0 μιας που η fifo δεν είναι κενή, αλλά την χρονική στιγμή 137ns η FIFO έχει αδειάσει για αυτό το

ΤΗΜΜΥ ΑΠΘ Ιούλιος 2022

fifo\_empty γίνεται 1. Τις χρονικές στιγμές 139ns και 141ns (θετικές ακμές του ρολογιού) δεν γίνεται ανάγνωση των δεδομέων γιατί η FIFO είναι κενή.

- Στο χρονικό διάστημα 142ns-152ns το rst\_, fifo\_write είναι 1, το fifo\_read είναι 0, στις ανερχόμενες ακμές του ρολογιού 143ns, 145ns, 147ns, 149ns και 151ns εγγράφονται τα δεδομένα εισόδου 003b, 003a, 003b, 0037 και 0038 αντίστοιχα στις αντίστοιχες θέσεις (15,0,1,2,3) της FIFO. Την χρονική στιγμή 142ns η FIFO είναι κενή για αυτό το fifo\_empty είναι 1, ενώ την χρονική στιγμή 143ns εγγράφεται στην FIFO το 003b, παύει η FIFO να είναι κενή για αυτό το fifo\_empty γίνεται 0. Μέσα σε αυτό το χρονικό διάστημα η FIFO δεν είναι ποτέ πλήρης, για αυτό το fifo\_full είναι παραμένει 0.
- Στο χρονικό διάστημα 152ns-156ns το rst\_ είναι 1, αλλά το fifo\_read και το fifo\_write είναι 0, άρα σε αυτό το χρονικό διάστημα δεν γίνεται ούτε κάποια εγγραφή ούτε κάποια ανάγνωση δεδομένων. Η FIFO σε αυτό το χρονικό διάστημα δεν είναι ούτε πλήρης ούτε άδεια για αυτό το fifo\_full και το fifo\_empty είναι 0.
- Στο χρονικό διάστημα 156ns-166ns το rst\_, το fifo\_read και το fifo\_write, είναι 1, άρα σε αυτό το χρονικό διάστημα γίνονται ταυτόχρονα εγγραφή και ανάγνωση δεδομένων. Στις ανερχομένες ανερχόμενες ακμές του ρολογιού 157ns, 159ns, 161ns, 163ns και 165ns εγγράφονται τα δεδομένα εισόδου 003a, 003b, 003b, 003b και 003b αντίστοιχα στις αντίστοιχες θέσεις 4,5,6,7,8 της FIFO, ενώ παράλληλα τις αντίστοιχες χρονικές στιγμές γίνεται ανάγνωση των δεδομένων των θέσεων 15, 0, 1, 2, 3 αντίστοιχα (003b, 003a, 003b, 0037, 0038). Η FIFO σε αυτό το χρονικό διάστημα δεν είναι ούτε πλήρης ούτε άδεια για αυτό το fifo\_full και το fifo\_empty είναι 0.
- Στο χρονικό διάστημα 166ns-180ns το rst\_, fifo\_read είναι 1, το fifo\_write είναι 0, στις ανερχόμενες ακμές του ρολογίου 167ns, 169ns, 171ns, 173ns και 175ns διαβάζονται στην έξοδο τα δεδομένα των θέσεων 4, 5, 6, 7, 8 αντίστοιχα της FIFO (δηλ το 003a, 003b, 003b, 003b και 003b αντίστοιχα), μέσα σε αυτό το χρονικό διάστημα η FIFO δεν είναι ποτέ πλήρης για αυτό το fifo\_full είναι στο 0. Το fifo\_empty είναι αρχικά 0 μιας που η fifo δεν είναι κενή, αλλά την χρονική στιγμή 175ns η FIFO έχει αδειάσει για αυτό το fifo\_empty γίνεται 1. Τις χρονικές στιγμές 177ns και 179ns (θετικές ακμές του ρολογιού) δεν γίνεται ανάγνωση των δεδομέων γιατί η FIFO είναι κενή.



Figure 21

- ▶ Εικ.21: Στο χρονικό διάστημα 180ns-182ns το rst\_ και το fifo\_write είναι 1, το fifo\_read είναι 0, στην ανερχόμενη ακμη του ρολογιού (181ns) εγγράφονται τα δεδομένα εισόδου 007b στην θέση 9 της FIFO. Την χρονική στιγμή 180ns η FIFO είναι κενή για αυτό το fifo\_empty είναι 1, ενώ την χρονική στιγμή 181ns εγγράφεται στην FIFO το 007b, παύει η FIFO να είναι κενή για αυτό το fifo\_empty γίνεται 0. Μέσα σε αυτό το χρονικό διάστημα η FIFO δεν είναι ποτέ πλήρης, για αυτό το fifo\_full είναι παραμένει 0.
- Στο χρονικό διάστημα 182ns-184ns το rst\_, fifo\_read είναι 1, το fifo\_write είναι 0, στην ανερχόμενη ακμη του ρολογιού (183ns) διαβάζεται στην έξοδο το δεδομένο της θέσης 9 της FIFO (δηλ το 007b), μέσα σε αυτό το χρονικό διάστημα η FIFO δεν είναι ποτέ πλήρης για αυτό το fifo\_full είναι στο 0. Το fifo\_empty είναι αρχικά 0 μιας που η fifo δεν είναι κενή, αλλά την χρονική στιγμή 183ns η FIFO έχει αδειάσει για αυτό το fifo\_empty γίνεται 1.
- Την χρονική στιγμή 184ns το rst\_ γίνεται 0, η έξοδος της FIFO γίνεται 0, και το το fifo\_empty συνεχίζει να είναι 1, αφού η FIFO κατά την αρχικοποίηση αδειάζει.

#### 2.5 SVA

Χρησιμοποιώντας SVA, οι properties παράγουν τα κατάλληλα μηνύματα (PASS/FAIL) στο κατάλληλο παράθυρο του προσομοιωτή, προκειμένου να γίνεται γνωστό αν ικανοποιούνται ή όχι οι εξής έλεγχοι:

Όταν το reset είναι ενεργό, τότε οι read και write pointers πρέπει να είναι 0, οι indicators empty και full πρέπει να είναι 1 και 0 αντίστοιχα (καθώς η μνήμη είναι άδεια), και ο μετρητής πρέπει να είναι 0.

- Το fifo\_empty ενεργοποιείται (γίνεται 1) κάθε φορά που cnt = 0. Αυτήν η ιδιότητα πρέπει να απενεργοποιείται όταν το rst\_ είναι στο 0.
- Το fifo\_full ενεργοποιείται (γίνεται 1) κάθε φορά που cnt >= 16. Αυτήν η ιδιότητα πρέπει να απενεργοποιείται όταν το rst\_είναι στο 0.
- Εάν η FIFO είναι πλήρης και υπάρχει αίτημα εγγραφής (αλλά όχι ανάγνωσης), τότε ο δείκτης εγγραφής δεν πρέπει να αλλάξει.
- Εάν η FIFO είναι κενή και υπάρχει αίτημα ανάγνωσης (αλλά όχι εγγραφής), τότε ο δείκτης ανάγνωσης δεν πρέπει να αλλάξει.

```
module SVA_synchronous_FIFO
 (parameter width = 16, size bits = 4, depth = 16)
 (input clk, rst_, fifo_write, fifo_read, fifo_full, fifo_empty, input [width-1:0] fifo_data_out, input [size_bits:0] cnt, input [size_bits-1:0] wr_ptr, rd_ptr);
 property rstl;
          @(negedge rst_) 1'bl |=> @(posedge clk) ((fifo_empty == 1) && (fifo_full == 0) && (cnt == 0) && (rd_ptr==0) && (wr_ptr==0));
          //On reset, the read and write pointers are zero, empty and full indicators are ?1? and ?0?, respectively (since the memory is indeed empty), and the cou
 endproperty
          @(posedge clk) disable iff(!rst_) cnt == 0 |-> fifo_empty: // The fifo empty signal is asserted whenever cnt = 0. Disable this property if the reset is
 endproperty
 property p3;
          @(posedge clk) disable iff(!rst_) cnt >= 16 |-> fifo_full; //The fifo full signal is asserted whenever cnt >= 16. Disable this property if the reset is
 endproperty
 property p4;
          @(posedge clk) /*disable iff(!rst_)*/ (fifo_full && fifo_write && !fifo_read) |=> $stable(wr_ptr); //If the FIFO is full and there is write request (bu
 endproperty
 property p5;
          @[posedge clk] /*disable iff(!rst_)*/ (fifo_empty && !fifo_write && fifo_read) |=> $stable(rd_ptr); //If the FIFO is empty and there is read request (b)
 endproperty
reset: assert property (rstl) else $display($time,,, "\t\t %m FAIL");
resetl: cover property (rstl) $display($time,,, "\t\t %m PASS");
 property2: assert property (p2) else $display($time,,, "\t\t %m FAIL");
propert2: cover property (p2) $display($time,,, "\t\t %m PASS");
property3: assert property (p3) else $display($time,,, "\t\t %m
propert3: cover property (p3) $display($time,,, "\t\t %m PASS");
property4: assert property (p4) else $display($time,,, "\t\t %m PASS");
propert4: cover property (p4) $display($time,,, "\t\t %m PASS");
                                                                    "\t\t %m FAIL");
property5: assert property (p5) else $display($time,,, "\t\t %m
propert5: cover property (p5) $display($time,,, "\t\t %m PASS");
```

Figure 22

Στην Εικ. 22 φαίνεται ο κώδικας ο οποίος αναπτύχθηκε για αυτόν τον σκοπό.

```
reset \rightarrow έλεγχος No 1 εκφωνήσης property2 \rightarrow έλεγχος No 2 εκφωνήσης property3 \rightarrow έλεγχος No 3 εκφωνήσης property4 \rightarrow έλεγχος No 4 εκφωνήσης property5 \rightarrow έλεγχος No 5 εκφωνήσης
```

Στις Εικ. 23, 24 και 25 φαίνονται τα αποτελέσματα που τυπώνονται στην κονσόλα του προσομοιωτή. Όλοι οι πρόσθετοι έλεγχοι είναι PASS, επαληθεύεται έτσι η σωστή συμπεριφορά της FIFO. Πιο συγκεκριμένα:

```
clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 37 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 4 wr_ptr= 3 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 38 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 5 wr_ptr= 4 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 40 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 6 wr_ptr= 5 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 40 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 8 wr_ptr= 7 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 42 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 8 wr_ptr= 7 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 42 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 8 wr_ptr= 3 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 40 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 4 wr_ptr= 3 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 40 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 4 wr_ptr= 3 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 40 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 6 wr_ptr= 5 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 40 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 6 wr_ptr= 8 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 40 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 6 wr_ptr= 8 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 40 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 6 wr_ptr= 8 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 40 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt= 6 wr_ptr= 8 rd_ptr=15 clk=1 rst_=1 fifo_write=1 fifo_
```

Figure 23

Tην στιγμή 1ns, το rst\_ ήδη έχει πέσει στο 0, γίνεται fifo\_data\_out  $0 \Rightarrow$ PASS ο έλεγχος No1 της εκφώνησης (το property που σχετίζεται με το reset -> No1).

Έπειτα την στιγμή 3ns το rst και το fifo write είναι 1, το fifo read είναι 0, τα δεδομένα εξόδου, ο cnt, ο rd\_ptr και ο wr\_ptr είναι 0, το fifo\_empty είναι 1 => PASS ο έλεγχος No2.

Στο χρονικό διάστημα 4-61ns το rst είναι ανενεργό (δηλ. είναι 1), γίνονται κάποιες εγγραφές και αναγνώσεις, αλλά η FIFO δεν είναι ποτέ κενή ή πλήρης (0<cnt<16), οπότε δεν θα γίνει η αποτίμηση των ελέγχων.

Την στιγμή 63ns το rst και το fifo read είναι 1, το fifo write είναι 0, τα δεδομένα εξόδου είναι 11, ο cnt είναι 0, ο rd ptr και ο wr ptr είναι 15, το fifo empty είναι  $1 \Rightarrow PASS$  ο έλεγχος No2, και την χρονική στινμή 65ns PASS ο έλεχγος No5, (η FIFO είναι κενή και υπάχει αίτημα ανάγνωσης(αλλά όχι εγγραφής), τότε ο δείκτης ανάγνωσης παραμένει σταθερός, 15 στην περίπτωση αυτήν).

Την στιγμή 65ns το rst και το fifo write είναι 1, το fifo read είναι 0, τα δεδομένα εξόδου είναι 11, ο cnt είναι 0, ο rd ptr και ο wr ptr είναι 15, το fifo empty είναι 1 => PASS ο έλεγχος No2.

Στο χρονικό διάστημα 66-83ns το rst\_ είναι ανενεργό (δηλ. είναι 1), γίνονται κάποιες εγγραφές (αφού fifo\_write = 1), αλλά η FIFO δεν είναι ποτέ κενή ή πλήρης (0<cnt<16), οπότε δεν θα γίνει η αποτίμηση των ελέγχων.

```
85 clk=l rst_=l fifo_write=l fifo_read=0 fifo_data_in=
87 clk=l rst_=l fifo_write=l fifo_read=0 fifo_data_in=
89 clk=l rst_=l fifo_write=l fifo_read=0 fifo_data_in=
                                                                                                                                                                                                                  11 fifo_full=0 fifo_empty=0 cnt=11 wr_ptr=10 rd_ptr=15
11 fifo_full=0 fifo_empty=0 cnt=12 wr_ptr=11 rd_ptr=15
                                                                                                                                                             50 fifo_data_out=
51 fifo_data_out=
    91 clk=l rst_=l fifo_write=l fifo_read=0 fifo_data_in=
93 clk=l rst_=l fifo_write=l fifo_read=0 fifo_data_in=
                                                                                                                                                              52 fifo_data_out=
53 fifo_data_out=
                                                                                                                                                                                                                 11 fifo_full=0 fifo_empty=0 cnt=13 wr_ptr=12 rd_ptr=15
11 fifo_full=0 fifo_empty=0 cnt=14 wr_ptr=13 rd_ptr=15
            clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in=
clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in=
                                                                                                                                                              54 fifo data out=
                                                                                                                                                                                                                  11 fifo full=0 fifo empty=0 cnt=15 wr ptr=14 rd ptr=15
    97 test_synchronous_FIFO.dut.pdut.property3 PASS
99 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 56 f:
99 test_synchronous_FIFO.dut.pdut.property3 PASS
99 test_synchronous_FIFO.dut.pdut.property4 PASS
                                                                                                                                                               56 fifo_data_out= 11 fifo_full=1 fifo_empty=0 cnt=16 wr_ptr=15 rd_ptr=15
99 test_synchronous_FIFO.dut.pdut.property4 PASS
101 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 57 f.
101 test_synchronous_FIFO.dut.pdut.property4 PASS
103 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in= 58 f.
103 test_synchronous_FIFO.dut.pdut.property4 PASS
103 test_synchronous_FIFO.dut.pdut.property4 PASS
103 test_synchronous_FIFO.dut.pdut.property4 PASS
                                                                                                                                                              57 fifo_data_out= 11 fifo_full=1 fifo_empty=0 cnt=16 wr_ptr=15 rd_ptr=15
                                                                                                                                                              58 fifo_data_out= 11 fifo_full=1 fifo_empty=0 cnt=16 wr_ptr=15 rd_ptr=15
59 fifo_data_out= 11 fifo_full=1 fifo_empty=0 cnt=16 wr_ptr=15 rd_ptr=15
                                                                                                                                                               59 fifo_data_out= 11 fifo_full=1 fifo_empty=0 cnt=16 wr_ptr=15 rd_ptr=15
                                                test_synchronous_FIFO.dut.pdut.property3 PASS
test_synchronous_FIFO.dut.pdut.property4 PASS
109 clk=1 rst_=1 fifo_write=0 fifo_read=1 fifo_data_in=
111 clk=1 rst_=1 fifo_write=0 fifo_read=1 fifo_data_in=
113 clk=1 rst_=1 fifo_write=0 fifo_read=1 fifo_data_in=
115 clk=1 rst_=1 fifo_write=0 fifo_read=1 fifo_data_in=
                                                                                                                                                              59 fifo_data_out= 11 fifo_full=0 fifo_empty=0 cnt=15 wr_ptr=15 rd_ptr= 0
59 fifo_data_out= 34 fifo_full=0 fifo_empty=0 cnt=14 wr_ptr=15 rd_ptr= 1
59 fifo_data_out= 35 fifo_full=0 fifo_empty=0 cnt=13 wr_ptr=15 rd_ptr= 2
59 fifo_data_out= 36 fifo_full=0 fifo_empty=0 cnt=12 wr_ptr=15 rd_ptr= 3
115 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
117 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
119 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
121 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
123 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
125 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
127 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
129 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
131 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
133 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
135 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
137 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
138 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
139 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
130 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
130 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
130 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
131 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
132 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
133 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
134 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
135 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
136 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
137 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
138 clk=l rst_=l fifo_write=0 fifo_read=l fifo_data_in=
139 clk=l rst_=l fifo_write=0 
                                                                                                                                                              59 fifo_data_out=
59 fifo_data_out=
                                                                                                                                                                                                                  37 fifo_full=0 fifo_empty=0 cnt=l1 wr_ptr=15 rd_ptr=
                                                                                                                                                                                                                  38 fifo_full=0 fifo_empty=0 cnt=10 wr_ptr=15 rd_ptr= 5
                                                                                                                                                              59 fifo_data_out=
                                                                                                                                                                                                                  39 fifo full=0 fifo empty=0 cnt= 9 wr_ptr=15 rd_ptr=
40 fifo_full=0 fifo_empty=0 cnt= 8 wr_ptr=15 rd_ptr=
                                                                                                                                                              59 fifo_data_out=
                                                                                                                                                              59 fifo_data_out=
59 fifo_data_out=
                                                                                                                                                                                                                  41 fifo full=0 fifo empty=0 cnt= 7 wr_ptr=15 rd ptr=
42 fifo full=0 fifo_empty=0 cnt= 6 wr_ptr=15 rd_ptr=
                                                                                                                                                              59 fifo_data_out=
59 fifo_data_out=
                                                                                                                                                                                                                  59 fifo full=0 fifo empty=0 cnt= 5 wr ptr=15 rd ptr=10 50 fifo full=0 fifo empty=0 cnt= 4 wr ptr=15 rd ptr=11
                                                                                                                                                                                                                51 fifo full=0 fifo empty=0 cnt= 3 wr ptr=15 rd ptr=12
52 fifo_full=0 fifo_empty=0 cnt= 2 wr ptr=15 rd ptr=13
53 fifo_full=0 fifo_empty=0 cnt= 1 wr ptr=15 rd ptr=14
                                                                                                                                                              59 fifo_data_out=
59 fifo_data_out=
                                                                                                                                                              59 fifo_data_out=
59 fifo_data_out=
                                                                                                                                                                                                               54 fifo_full=0 fifo_empty=1 cnt= 0 wr_ptr=15 rd_ptr=15
 139 test_synchronous FIFO.dut.pdut.property2 PASS
141 clk=1 rst_=1 fifo_write=0 fifo_read=1 fifo_data_in= 59 f
                                                                                                                                                              59 fifo_data_out= 54 fifo_full=0 fifo_empty=1 cnt= 0 wr_ptr=15 rd_ptr=15
                                       test_synchronous_FIFO.dut.pdut.property2 PASS
test_synchronous_FIFO.dut.pdut.property5 PASS
 143 clk=l rst_=l fifo_write=l fifo_read=0 fifo_data_in=
                                                                                                                                                              59 fifo_data_out= 54 fifo_full=0 fifo_empty=1 cnt= 0 wr_ptr=15 rd_ptr=15
                                                test_synchronous_FIFO.dut.pdut.property2 PASS
test_synchronous_FIFO.dut.pdut.property5 PASS
 145 clk=l rst_=l fifo_write=l fifo_read=0 fifo_data_in=
                                                                                                                                                             58 fifo data out= 54 fifo full=0 fifo empty=0 cnt= 1 wr ptr= 0 rd ptr=15
```

Figure 24

Στο χρονικό διάστημα 83-95ns το rst\_ είναι ανενεργό (δηλ. είναι 1), γίνονται κάποιες εγγραφές (αφού fifo\_write = 1), αλλά η FIFO δεν είναι ποτέ κενή ή πλήρης (0<cnt<16), οπότε δεν θα γίνει η αποτίμηση των ελέγχων.

Την στιγμή 97ns το rst\_ και το fifo\_write είναι 1, το fifo\_read είναι 0, τα δεδομένα εξόδου είναι 11, ο cnt είναι 16, ο rd\_ptr και ο wr\_ptr είναι 15, το fifo\_full είναι 1 => PASS ο έλεγχος No3, και την χρονική στιγμή 99ns PASS ο έλεχγος No4, (η FIFO είναι πλήρης και υπάχει αίτημα εγγραφής (αλλά όχι ανάγνωσης), τότε ο δείκτης εγγραφής παραμένει σταθερός, 15 στην περίπτωση αυτήν).

Την στιγμή 99ns το rst\_ και το fifo\_write είναι 1, το fifo\_read είναι 0, τα δεδομένα εξόδου είναι 11, ο cnt είναι 16, ο rd\_ptr και ο wr\_ptr είναι 15, το fifo\_full είναι 1 => PASS ο έλεγχος No3, και την χρονική στιγμή 101ns PASS ο έλεχγος No4, (η FIFO είναι πλήρης και υπάχει αίτημα εγγραφής

(αλλά όχι ανάγνωσης), τότε ο δείκτης εγγραφής παραμένει σταθερός, 15 στην περίπτωση αυτήν).

Την στιγμή 101ns το rst\_ και το fifo\_write είναι 1, το fifo\_read είναι 0, τα δεδομένα εξόδου είναι 11, ο cnt είναι 16, ο rd\_ptr και ο wr\_ptr είναι 15, το fifo\_full είναι 1 => PASS ο έλεγχος No3, και την χρονική στιγμή 103ns PASS ο έλεχγος No4, (η FIFO είναι πλήρης και υπάχει αίτημα εγγραφής (αλλά όχι ανάγνωσης), τότε ο δείκτης εγγραφής παραμένει σταθερός, 15 στην περίπτωση αυτήν).

Την στιγμή 103ns το rst\_ και το fifo\_write είναι 1, το fifo\_read είναι 0, τα δεδομένα εξόδου είναι 11, ο cnt είναι 16, ο rd\_ptr και ο wr\_ptr είναι 15, το fifo\_full είναι 1 => PASS ο έλεγχος No3, και την χρονική στιγμή 105ns PASS ο έλεχγος No4, (η FIFO είναι πλήρης και υπάχει αίτημα εγγραφής (αλλά όχι ανάγνωσης), τότε ο δείκτης εγγραφής παραμένει σταθερός, 15 στην περίπτωση αυτήν).

Την στιγμή 105ns το rst\_ και το fifo\_write είναι 1, το fifo\_read είναι 0, τα δεδομένα εξόδου είναι 11, ο cnt είναι 16, ο rd\_ptr και ο wr\_ptr είναι 15, το fifo\_full είναι 1 => PASS ο έλεγχος No3, και την χρονική στιγμή 107ns PASS ο έλεχγος No4, (η FIFO είναι πλήρης και υπάχει αίτημα εγγραφής (αλλά όχι ανάγνωσης), τότε ο δείκτης εγγραφής παραμένει σταθερός, 15 στην περίπτωση αυτήν).

Την στιγμή 107ns το rst\_ και το fifo\_read είναι 1, fifo\_write είναι 0, τα δεδομένα εξόδου είναι 11, ο cnt είναι 16, ο rd\_ptr και ο wr\_ptr είναι 15, το fifo full είναι 1 => PASS ο έλεγχος No3.

Στο χρονικό διάστημα 108-137ns το rst\_ είναι ανενεργό (δηλ. είναι 1), γίνονται κάποιες αναγνώσεις (αφού fifo\_read = 1), αλλά η FIFO δεν είναι ποτέ κενή ή πλήρης (0<cnt<16), οπότε δεν θα γίνει η αποτίμηση των ελέγχων.

Την στιγμή 139ns το rst\_ και το fifo\_read είναι 1, το fifo\_write είναι 0, τα δεδομένα εξόδου είναι 54, ο cnt είναι 0, ο rd\_ptr και ο wr\_ptr είναι 15, το fifo\_empty είναι 1 => PASS ο έλεγχος No2, και την χρονική στιγμή 141ns PASS ο έλεχγος No5, (η FIFO είναι κενή και υπάχει αίτημα ανάγνωσης (αλλά όχι εγγραφής), τότε ο δείκτης ανάγνωσης παραμένει σταθερός, 15 στην περίπτωση αυτήν).

Την στιγμή 141ns το rst\_ και το fifo\_read είναι 1, το fifo\_write είναι 0, τα δεδομένα εξόδου είναι 54, ο cnt είναι 0, ο rd\_ptr και ο wr\_ptr είναι 15, το fifo\_empty είναι 1 => PASS ο έλεγχος No2, και την χρονική στιγμή 143ns PASS ο έλεχγος No5, (η FIFO είναι κενή και υπάχει αίτημα

ανάγνωσης (αλλά όχι εγγραφής), τότε ο δείκτης ανάγνωσης παραμένει σταθερός, 15 στην περίπτωση αυτήν).

Την στιγμή 143ns το rst\_ και το fifo\_write είναι 1, το fifo\_read είναι 0, τα δεδομένα εξόδου είναι 54, ο cnt είναι 0, ο rd\_ptr και ο wr\_ptr είναι 15, το fifo\_empty είναι 1 => PASS ο έλεγχος No2.

Στο χρονικό διάστημα 145-175ns το rst\_ είναι ανενεργό (δηλ. είναι 1), γίνονται κάποιες εγγραφές και αναγνώσεις, αλλά η FIFO δεν είναι ποτέ κενή ή πλήρης (0<cnt<16), οπότε δεν θα γίνει η αποτίμηση των ελέγχων.

```
147 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in=
149 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in=
151 clk=1 rst_=1 fifo_write=1 fifo_read=0 fifo_data_in=
152 clk=1 rst_=1 fifo_write=0 fifo_read=0 fifo_data_in=
153 clk=1 rst_=1 fifo_write=0 fifo_read=0 fifo_data_in=
154 fifo_data_out=
155 clk=1 rst_=1 fifo_write=0 fifo_read=0 fifo_data_in=
156 clk=1 rst_=1 fifo_write=0 fifo_read=0 fifo_data_in=
157 clk=1 rst_=1 fifo_write=1 fifo_read=1 fifo_data_in=
158 clk=1 rst_=1 fifo_write=1 fifo_read=1 fifo_data_in=
159 clk=1 rst_=1 fifo_write=1 fifo_read=1 fifo_data_in=
150 clk=1 rst_=1 fifo_write=0 fifo_read=1 fifo_data_in=
150 clk=1 r
```

Figure 25

Την στιγμή 177ns το rst\_ και το fifo\_read είναι 1, το fifo\_write είναι 0, τα δεδομένα εξόδου είναι 59, ο cnt είναι 0, ο rd\_ptr και ο wr\_ptr είναι 9, το fifo\_empty είναι 1 => PASS ο έλεγχος No2, και την χρονική στιγμή 179ns PASS ο έλεχγος No5, (η FIFO είναι κενή και υπάχει αίτημα ανάγνωσης (αλλά όχι εγγραφής), τότε ο δείκτης ανάγνωσης παραμένει σταθερός, 9 στην περίπτωση αυτήν).

Την στιγμή 179ns το rst\_ και το fifo\_read είναι 1, το fifo\_write είναι 0, τα δεδομένα εξόδου είναι 59, ο cnt είναι 0, ο rd\_ptr και ο wr\_ptr είναι 9, το fifo\_empty είναι 1 => PASS ο έλεγχος No2, και την χρονική στιγμή 181ns PASS ο έλεχγος No5, (η FIFO είναι κενή και υπάχει αίτημα ανάγνωσης (αλλά όχι εγγραφής), τότε ο δείκτης ανάγνωσης παραμένει σταθερός, 9 στην περίπτωση αυτήν).

Την στιγμή 181ns το rst\_ και το fifo\_write είναι 1, το fifo\_read είναι 0, τα δεδομένα εξόδου είναι 59, ο cnt είναι 0, ο rd\_ptr και ο wr\_ptr είναι 9, το fifo\_empty είναι 1 => PASS ο έλεγχος No2.

Την στιγμή 183ns το rst\_και το fifo\_read είναι 1, το fifo\_write είναι 0, τα δεδομένα εξόδου είναι 59, ο cnt είναι 1, ο rd\_ptr είναι 9 και ο wr\_ptr είναι 10, το fifo\_empty και το fifo\_full είναι  $0 \Rightarrow \gamma$ ίνεται ανάγνωση δεδομένων, η FIFO δεν είναι κενή ή πλήρης (0<cnt<16), οπότε δεν θα γίνει η αποτίμηση των ελέγχων.

Την στιγμή 185ns, το rst\_ έχει ήδη πέσει στο 0, έχει γίνει fifo\_data\_out=0 => PASS ο έλεγχος No1 της εκφώνησης (το property που σχετίζεται με το reset -> No1).

Παρατήρηση: Στις εικόνες με κώδικα δεν υπάρχουν τα σχετικά σχόλια, ενώ στα αρχεία .sv που συνοδεύουν την παρούσα αναφορά έχουν προστεθεί σχόλια για την καλύτερη κατανόηση του κώδικα.

#### 3 Βιβλιογραφία-Πηγές

- 1) Υλικό Μαθήματος Ψηφιακά Συστήματα HW-2, THMMY ΑΠΘ, Βασίλειος Παυλίδης.
- 2) Ψηφιακή Σχεδίαση, 6η Έκδοση, Mano Morris, Ciletti Michael