#### ΠΑΝΕΠΙΣΤΗΜΙΟ ΘΕΣΣΑΛΙΑΣ

#### ΤΜΗΜΑ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ ΚΑΙ ΜΗΧΑΝΙΚΩΝ ΥΠΟΛΟΓΙΣΤΩΝ

#### ΕΡΓΑΣΤΗΡΙΟ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ (ΗΥ430)

## ΤΕΧΝΙΚΗ ΑΝΑΦΟΡΑ 4<sup>ΗΣ</sup> ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΕΡΓΑΣΙΑΣ

ΠΑΝΑΓΙΩΤΗΣ ΑΝΑΣΤΑΣΙΑΔΗΣ 2134

#### ΤΙΤΛΟΣ: «ΥΛΟΠΟΙΗΣΗ ΟΔΗΓΟΥ ΕΝΔΕΙΞΗΣ LCD»

## Περίληψη Τεχνικής Αναφοράς

Η 4<sup>η</sup> εργαστηριακή άσκηση υλοποιήθηκε με τη χρήση τριών μηχανών πεπερασμένων καταστάσεων.

Συγκεκριμένα οι 3 ΜΠΚ που χρησιμοποιήθηκαν αποτελούνται από τη ΜΠΚ αρχικοποίησης της ένδειξης LCD, την ΜΠΚ διαχείρισης των χρονικών περιορισμών και την κεντρική ΜΠΚ που πραγματοποιεί τη διαμόρφωση της ένδειξης καθώς και την εγγραφή των δεδομένων σε αυτή..

- **Στόχοι**: Εισαγωγή στην 4<sup>η</sup> εργαστηριακή εργασία, αναλύοντας τα ζητούμενα και τους στόχους που απαιτεί αυτή να επιτευχθούν ολοκληρώνοντας την υλοποίηση.
- Υλοποίηση ΜΠΚ διαχείρισης χρονικών περιορισμών: Η μηχανή αυτή αναλαμβάνει, εφόσον ενεργοποιηθεί από την ΜΠΚ κεντρικού ελέγχου να διαχειρίζεται το σήμα LCD\_Ε και να στέλνει κατάλληλα σήματα που επιδεικνύουν στην κεντρική μηχανή πότε να αλλάξει τα δεδομένα (εντολών ή χαρακτήρων) ώστε να αποφευχθούν φαινόμενα setup και hold. Δεν χρησιμοποιείται κατά την αρχικοποίηση της ένδειξης.
- Υλοποίηση ΜΠΚ αρχικοποίησης της ένδειξης: Η μηχανή καταστάσεων της αρχικοποίησης εκτελεί βήμα προς βήμα τις διαδικασίες που ορίζει η εκφώνηση ότι πρέπει να πραγματοποιηθούν μετά την αρχικοποίηση του κυκλώματος.
- Υλοποίηση κεντρικής ΜΠΚ διαμόρφωσης ένδειξης & αποστολής δεδομένων: Η κεντρική μηχανή ξεκινά την λειτουργία της μετά το στάδιο της αρχικοποίησης. Ρόλος της είναι να διαμορφώνει την οθόνη με κάθε ανανέωση της (ενεργοποιεί ένδειξη, ορίζει κατάλληλες παραμέτρους, καθαρίζει την οθόνη) και να στέλνει τις κατάλληλες εντολές ή τα δεδομένα ASCII, τα οποία βρίσκονται αποθηκευμένα σε μια διαμόρφωση Block Ram. Για κάθε εντολή ή δεδομένο που μεταφέρει στην ένδειξη, χρησιμοποιεί την ΜΠΚ διαχείρισης χρονικών περιορισμών, ώστε αυτά να στέλνονται εντός του επιθυμητού χρόνου.
- Κατασκευή του LCD Driver: Στο στάδιο αυτό οι κατασκευασμένες ΜΠΚ που αναφέρθηκαν παραπάνω, ενώνονται κατάλληλα ως υπό-κυκλώματα στο εσωτερικό του top-level συστήματος, το οποίο και αποτελεί τον οδηγό ένδειξης της οθόνης LCD.
- Τελικό Πείραμα: Δοκιμή του κυκλώματος στην πλακέτα και σχολιασμός των αποτελεσμάτων.
- **Συμπέρασμα**: Εξαγωγή συμπεράσματος για την συνολική δομή της εργασίας, το τελικό πείραμα και τις δυσκολίες που προέκυψαν κατά τον σχεδιασμό ή την δοκιμή στην πλακέτα.

# Στόχοι Της 4ης Εργασίας



Η τέταρτη εργασία θέτει ως ζητούμενο την υλοποίηση ενός οδηγού ένδειξης LCD για την πλακέτα Spartan 3Ε της Xilinx. Με την ολοκλήρωση της υλοποίησης του οδηγού και τον προγραμματισμό του πάνω στη πλακέτα, η ένδειξη LCD θα πρέπει, ως αποτέλεσμα αυτού, να εμφανίζει ένα μήνυμα 31 χαρακτήρων μαζί με έναν δρομέα που θα δείχνει την ανανέωση της οθόνης.

Αντικείμενο της τέταρτης εργαστηριακής άσκησης, είναι η κατασκευή του οδηγού ένδειξης LCD, συγκεκριμένα της οθόνης LCD 32 χαρακτήρων (5 x 8 pixel) της πλακέτας Spartan 3E (Xilinx).

Βασικό σκοπό της εργασίας αποτελεί η παρουσίαση ενός μηνύματος στην οθόνη **(2x16 χαρακτήρων)** μέσα από τον ελεγκτή, το οποίο απαρτίζεται από τα εξής δυο τμήματα:

- το τμήμα 16 χαρακτήρων «ABCDEFGHIJKLMNOP» στο πάνω μέρος.
- το τμήμα 15 χαρακτήρων «abcdefghijklmno» συν τον δρομέα που αντιστοιχεί στην τελευταία θέση και επιδεικνύει την ανανέωση της οθόνης.

Για το μήνυμα που αναφέρθηκε, στόχος είναι η χρησιμοποίηση μιας διαμόρφωσης Block Ram στην οποία θα αποθηκευτεί κατάλληλα. Η BRAM θα είναι των 8-bit δεδομένων και θα αντιστοιχιστεί στην πάνω αριστερά BRAM της συσκευής.

Στη συνέχεια, αναφορικά με τις διαδικασίες αρχικοποίησης που απαιτεί η χρήση της ένδειξης LCD, θα υλοποιηθεί μια μηχανή πεπερασμένων καταστάσεων που θα περιλαμβάνεται σε ένα ανεξάρτητο module της Verilog. Η μονάδα, αφού πραγματοποιήσει την αρχικοποίηση της ένδειξης, θα αποστείλει ένα σήμα που δηλώνει την ολοκλήρωση αυτή στην κεντρική μονάδα του συστήματος.

Μετέπειτα, ως προς τους χρονικούς περιορισμούς στην οδήγηση των σημάτων του ελεγκτή που ορίζονται αναλυτικά από το τεχνικό δελτίο της πλακέτας Spartan 3E, μια ξεχωριστή μονάδα θα οδηγεί ως ΜΠΚ το σήμα ενεργοποίησης LCD\_Ε κατάλληλα για κάθε εντολή ή δεδομένο που πρόκειται να σταλεί. Επιπρόσθετα, στόχος της μονάδας είναι να δηλώνει στην κεντρική μονάδα πότε είναι ασφαλές να αλλάξει τα δεδομένα προς την ένδειξη, ώστε να αποφευχθούν φαινόμενα SETUP και HOLD.

Τελευταίο τμήμα της υλοποίησης πριν την ένωση των επιμέρους μονάδων, είναι η υλοποίηση της κεντρικής μηχανής πεπερασμένων καταστάσεων. Ως άλλη μια ξεχωριστή μονάδα, η κεντρική μηχανή χρησιμοποιώντας την ΜΠΚ των χρονικών περιορισμών, θα εκτελεί την διαδικασία διαμόρφωσης της ένδειξης πριν από κάθε προβολή του μηνύματος και λαμβάνοντας το μήνυμα από την Block Ram θα το στέλνει στο κατάλληλο χρονικό περιθώριο. Η ανανέωση του δρομέα και κατά επέκταση της οθόνης θα πραγματοποιείται κάθε ένα δευτερόλεπτο.

Η ένωση των μονάδων που αναφέρθηκαν αποτελεί και τον τελικό σκοπό, η οποία θα γίνει μέσα από ένα top-level module στη Verilog που κάνοντας Instantiate όλες τις μονάδες, θα οδηγεί καταλλήλως τα σήματα του ελεγκτή προς την ένδειξη LCD.

# Μέρος Α - Υλοποίηση ΜΠΚ Χρονικών Περιορισμών

i

Η υλοποίηση της μηχανής καταστάσεων των χρονικών περιορισμών διαχειρίζεται το σήμα ενεργοποίησης της ένδειξης LCD\_Ε, με τρόπο ώστε να μεσολαβούν οι κατάλληλες χρονικές διάρκειες που αποτρέπουν την εμφάνιση SETUP και HOLD παραβιάσεων.

Βάσει του τεχνικού δελτίου της πλακέτας SPARTAN-3Ε στην οποία και προγραμματίζεται η ένδειξη LCD, απαιτούνται τα εξής στοιχεία ως προς την διαχείριση του χρόνου και αναφέρονται εδώ επιγραμματικά.

- Τα σήματα SF\_D<11:8> και LCD\_RS πρέπει να είναι έτοιμα τουλάχιστον 40 ns πριν τη άνοδο του LCD Ε.
- Τα σήματα SF\_D<11:8> και LCD\_RS πρέπει να διατηρήσουν την τιμή τους για τουλάχιστον 10 ns μετά την πτώση του LCD\_E.
- Απαιτείται τουλάχιστον 240ns χρονική διάρκεια για το σήμα LCD\_Ε να παραμείνει στο 1.
- Απαιτείται μεσολάβηση τουλάχιστον 1 με χρονικού διαστήματος από την αποστολή των Upper 4 bits μιας 8-bit εντολής ή 8-bit δεδομένων μέχρι την αποστολή των Lower Bits.
- Απαιτείται μεσολάβηση τουλάχιστον 40μs χρονικού διαστήματος από την αποστολή των Lower Bits μέχρι την επόμενη αποστολή δεδομένων ή εντολής.

#### Είσοδοι/Εξοδοι Μονάδας:

Η δομή της μονάδας παίρνει για είσοδο εκτός από το reset και το ρολόι, ένα σήμα ενεργοποίησης/απενεργοποίησης **fsm\_enable** που εκκινεί την μηχανή ή την κρατά αδρανή.

Ένα σήμα **lcd\_e\_tc\_fsm** βγαίνει στην έξοδο της μονάδας και αφορά το παραγόμενο LCD\_E σήμα, το οποίο στη συνέχεια θα διαχειριστεί μια μονάδα πολυπλεκτών (βλέπε παρακάτω, Μέρος Γ) για να το επιλέξει ή όχι ως το βασικό σήμα LCD\_E εξόδου του οδηγού.

Τέλος δύο σήματα **send\_upper** και **send\_lower** (1-bit και διάρκειας 1 κύκλου) οδηγούνται στην έξοδο για να δηλώσουν στην κεντρική μηχανή διαμόρφωσης τον κύκλο στον οποίο πρέπει να στείλει στην έξοδο τα ανάλογα 4-bit δεδομένα.

## Υλοποίηση:

time control fsm module: Η δομή της μηχανής 5 καταστάσεων που υπάρχει στο εσωτερικό της μονάδας φαίνεται αναλυτικά παρακάτω:

```
sedge clk or posedge reset)
 if (reset) begin
   state = STATE_IDLE;
 state = next_state;
next_state = state;
setup_counter_enable = 1'b0;
palm_enable = 1'b0;
wait_enable = 1'b0;
send_upper = 1'b0;
send_lower = 1'b0;
 case (state)
     if ( fsm_enable == 1'b1 ) begin //module is idle until fsm is activated.
| next_state = STATE_SETUP;
end
     setup_counter_enable = 1'b1; //enable setup counter
     if ( setup_counter == 2'd1 ) begin //if setup counter reaches max value, proceed to next state
    next_state = STATE_LCD_E_PALM;
     palm_enable = 1'b1; //enable Lcd_e palm counter
      if ( palm_counter == 4'd11 ) begin //if palm counter reaches max value, proceed
| next_state = STATE_HOLD;
      if ( switch_to_lus == 1'b0 ) begin //if upper bits (new command or date) are to be sent,
| send_upper = 1'b1; //..send to output 1-cycle-active signal for upper bits
       else begin //if lower bits are to be sent, send to output 1-cycle-active signal for lower bits send_lower = 1'b1;
     next_state = STATE_WAIT; //hold state lasts one cycle until next state
     wait_enable = 1'b1; //start wait counter for 40us or 1us
      end
slse if ( fsm_enable == 0 ) begin //if input signal disabled fsm, go to state IDLE
next_state = STATE_IDLE;
```

• **STATE\_IDLE**: Η μονάδα παραμένει στην κατάσταση αυτή, εφόσον το σήμα εισόδου fsm\_enable είναι 0, αλλιώς μεταβαίνει στην κατάσταση STATE\_SETUP.

• STATE\_SETUP & STATE\_LCD\_E\_PALM: Οι καταστάσεις αυτές ενεργοποιούν από την αδράνεια το ακόλουθο always block. Το σήμα setup\_counter\_enable όταν είναι 1, ενεργοποιεί τον μετρητή setup\_counter που μετρά συνολικά 40 ns. Όταν τελειώσει την μέτρηση, το σήμα lcd\_e\_tc\_fsm γίνεται 1 και η μονάδα μεταβαίνει στην κατάσταση STATE\_LCD\_E\_PALM, όπου το σήμα palm\_enable ενεργοποιεί τον palm\_counter. Ο τελευταίος αφού μετρήσει 240 ns ρίχνει το lcd\_e\_tc\_fsm στο 0 και η μηχανή μεταβαίνει στην κατάσταση STATE\_HOLD.

- STATE\_HOLD: Η μηχανή στην κατάσταση STATE\_HOLD ανάλογα με την τιμή του switch\_to\_1us στέλνει στην έξοδο είτε το σήμα send\_upper = 1 είτε το σήμα send\_lower = 1. Κατά την αρχικοποίηση της μονάδας το switch\_to\_1us έχει την τιμή 1. Οι καταχωρητές 1-bit switch\_to\_1us και switch\_to\_40us, όπως θα παρουσιαστεί παρακάτω, δηλώνουν κατά την κατάσταση STATE\_WAIT αν πρόκειται το κύκλωμα να περιμένει 1 us για να στείλει μετέπειτα τα lower bits ή πρέπει να περιμένει 40 us ώστε να σταλθεί στη συνέχεια νέα εντολή. Η κεντρική μηχανή καταστάσεων (περιγράφεται παρακάτω) συμβουλεύεται τα σήματα send\_lower και send\_upper για να αλλάξει τα δεδομένα στον επόμενο κύκλο, επομένως μεσολαβεί χρονικό διάστημα 20 ns και έτσι αποφεύγεται η παραβίαση HOLD.
- STATE\_WAIT: Στην κατάσταση αυτή το σήμα wait\_enable γίνεται 1. Όπως φαίνεται στο always block παρακάτω, αναλόγως το ποιος register εκ των switch\_to\_1us και switch\_to\_40us είναι 1, ο αντίστοιχος μετρητής (count\_to\_1us ή count\_to\_40us) μετρά 1 us ή 40 us. Σε περίπτωση που η μηχανή απενεργοποιηθεί (fsm\_enable == 0) οι μετρητές του block μηδενίζονται και η μηχανή επιστρέφει στην αδράνεια και την κατάσταση STATE\_IDLE. Σε άλλη περίπτωση όταν ένας εκ των μετρητών count\_to\_1us και count\_to\_40us μετρήσει τον αντίστοιχο χρόνο, η μηχανή επιστρέφει στην κατάσταση STATE\_SETUP, ώστε να σταλθούν είτε τα lower bits της τρέχουσας εντολής είτε τα upper bits της επόμενης.

```
//This always block is active when time control fam is activated (fam_enable == 1)
//...and cirquit is going through state STATE_MAIT

//1.if fam is deactivated (fam_enable == 0), leave always block "idle" with same values as reset.

//2.when in state MAIT, and upper bits are already sent --> wait ius (switch_to_ius == 1, switch_to_40us == 0),
//Increment count_to_ius counter.

//3.when in state MAIT, and next command or data are to be sent --> wait 40us (switch_to_ius == 0, switch_to_40us == 1),
//Increment count_to_abus counter.

shaws @(posedge clk or posedge reset) begin

if (reset) begin
count_to_lus = 1'de;
switch_to_ius = 1'be;
end
count_to_lus = 1'be;
end
count_to_lus = 1'be;
end
clse if (sm_enable == 0) begin
count_to_lus = 1'be;
switch_to_lus = 1'be;
switch_to_dus = 1'be;
```

bram module: Για την επιλογή της Block Ram που απαιτεί η αποθήκευση του μηνύματος, επιλέχθηκε μια διαμόρφωση 8-bit από τα έτοιμα Language Templates του λογισμικού ISE της Xilinx.Το μήνυμα όπως φαίνεται παρακάτω αποθηκεύεται στις πρώτες θέσεις των INIT\_xx παραμέτρων.

Σημείωση: Η σειρά «abcdefghijklmno(κέρσορας)» που αντιστοιχεί στην δεύτερη γραμμή της ένδειξης LCD, αποθηκεύεται 24 θέσεις μετά την πρώτη σειρά «ABCDEFGHIJKLMNOP», ενώ οι 24 θέσεις αυτές περιέχουν μηδενικά. Αυτό συμβαίνει γιατί οι 24 αντίστοιχες διευθύνσεις της ένδειξης LCD δεν προφέρονται για προβολή στην οθόνη.

Τέλος, αναφορικά με τον κέρσορα, η θέση του ορθογωνίου παραλληλογράμμου αποθηκεύεται στην προτελευταία θέση των δεδομένων, δηλαδή την θέση 55 της μνήμης, ενώ ο κενός χαρακτήρας στην τελευταία θέση των δεδομένων, την θέση 56.

Παρακάτω δίνεται ένα τμήμα του κώδικα της Block Ram στη Verilog και συγκεκριμένα το τμήμα των INIT\_xx παραμέτρων που περιέχουν τα δεδομένα. Η δεκαεξαδική κωδικοποίηση κάθε χαρακτήρα βασίζεται στον πίνακα με τις κωδικοποιήσεις των χαρακτήρων που υπάρχει στο τεχνικό δελτίο της πλακέτας.

#### Επαλήθευση:

Για την επαλήθευση της μονάδας δημιουργείται το κατάλληλο κύκλωμα προσομοίωσης, στο οποίο γίνονται instantiate τόσο η μονάδα της μηχανής των χρονικών περιορισμών time\_control\_fsm όσο και η μονάδα της Block Ram, με σκοπό να ελεγχθούν οι χρονικοί περιορισμοί κατά την αποστολή δεδομένων.

Για τον λόγο αυτό, ο κώδικας Verilog του Testbench που φαίνεται παρακάτω, σχεδιάστηκε έτσι ώστε να χρησιμοποιεί την μηχανή καταστάσεων χρονικών περιορισμών για να απεικονίσει στην έξοδο όλα τα δεδομένα της Block Ram που προορίζονται για την ένδειξη LCD.

Η λειτουργία του πλαισίου ελέγχου είναι συνοπτικά η εξής:

- Στο initial block στέλνεται σε τυχαία επιλεγμένη στιγμή, σήμα ενεργοποίησης της μηχανής καταστάσεων (fsm\_enable = 1) και ταυτόχρονα ορίζεται το LCD\_RS στην τιμή 1 για να δηλώσει την αποστολή δεδομένων που θα ακολουθήσει.
- Στο always block που ακολουθεί και σε κάθε σήμα send\_upper που στέλνεται από τη μονάδα της μηχανής, η τιμή της διεύθυνσης της Block Ram (address) αυξάνεται κατά 1 για να προσπελαστεί το νέο 8-bit δεδομένο. Όταν αντίθετα στέλνεται σήμα send\_lower, η τιμή του register lower\_bits\_time γίνεται 1. Τελικά, όταν όλες οι διευθύνσεις της μνήμης που αντιστοιχούν σε δεδομένα προσπελαστούν (address == 11'd55), η μονάδα της μηχανής απενεργοποιείται (fsm\_enable == 0).
- Ολοκληρώνοντας με την εντολή assign που ακολουθεί, για lower\_bits\_time == 1, τα 4 λιγότερα σημαντικά bits της μνήμης οδηγούνται στην έξοδο data, ενώ στην αντίθετη περίπτωση οδηγούνται τα περισσότερα σημαντικά bits.

**Κυματομορφές**: Οι κυματομορφές που προκύπτουν από την προσομοίωση, επαληθεύουν ότι οι χρονικοί περιορισμοί τηρούνται αυστηρά κατά την αποστολή δεδομένων.





Για τον πρώτο αποθηκευμένο χαρακτήρα στη μνήμη, το γράμμα με κωδικοποίηση 0x41 (γράμμα «**A**»), τόσο για τα upper bits (πρώτη εικόνα) όσο και για τα lower bits (δεύτερη εικόνα), τα δεδομένα data κρατούν την τιμή τους σταθερή για 20 ns μετά την πτώση του LCD\_E.



Με την ενεργοποίηση της FSM, επαληθεύεται από το στιγμιότυπο ότι το LCD\_RS παίρνει την τιμή του 40 ns πριν την άνοδο του LCD\_E. Επίσης, πριν από κάθε LCD\_E == 1, τα δεδομένα data παίρνουν και διατηρούν την τιμή τους πολλά nanoseconds παραπάνω από το ελάχιστο των 40 ns που απαιτείται. Αυτό συμβαίνει γιατί τα δεδομένα αλλάζουν την τιμή τους ακριβώς μόλις περάσουν τα 20 ns που χρειάζονται για την αποφυγή HOLD παραβιάσεων μετά την πτώση του LCD\_E.

Κάλυψη λειτουρχίας: Η κάλυψη των διανυσμάτων ελέγχου του πλαισίου δοκιμής είναι η μέγιστη δυνατή, διότι ελέγχονται όλες οι δυνατές διευθύνσεις της Block Ram που περιέχουν δεδομένα. Συνεπώς, η μηχανή ενεργοποιείται και ελέγχεται για την αποστολή όλων των δεδομένων που προορίζονται για την ένδειξη LCD.

# Μέρος Β – Υλοποίηση ΜΠΚ Αρχικοποίησης Της Ένδειξης



Η υλοποίηση της ΜΠΚ της αρχικοποίησης εκτελεί τις απαραίτητες ενέργειες που αφορούν την αρχικοποίηση του κυκλώματος. Ένα σήμα initialization\_done οδηγείται στο 1 για να δηλώσει το τέλος της διαδικασίας, όταν αυτή ολοκληρωθεί.

Για το μέρος Β, υλοποιείται η μηχανή καταστάσεων που αναλαμβάνει να πραγματοποιήσει την διαδικασία αρχικοποίησης της ένδειξης κατά την εκκίνηση λειτουργίας του συστήματος. Η μηχανή, σε κώδικα Verilog υλοποιείται ως ξεχωριστή μονάδα που εκτελεί κατά σειρά τις ενέργειες αρχικοποίησης, έτσι όπως περιγράφονται από την εκφώνηση. Η εικόνα που ακολουθεί, απεικονίζει αυτούσιο το κομμάτι της εκφώνησης της εργασίας που αφορά τα βήματα αρχικοποίηση της ένδειξης.

#### Αρχικοποίηση:

- Αναμένουμε 15ms μετά την αρχικοποίηση του κυκλώματος.
- ii) Γράφουμε SF\_D<11:8> = 0x03, και δίνουμε θετικό παλμό στο LCD\_Ε πλάτους 12 κύκλων.
- iii) Αναμένουμε 4,1ms ή περισσότερο (205.000 χύχλοι των 50MHz).
- iv) Γράφουμε SF\_D<11:8> = 0x03, και δίνουμε θετικό παλμό στο LCD\_Ε πλάτους 12 κύκλων.
- v) Αναμένουμε 100μs ή περισσότερο (5.000 χύχλοι των 50MHz).
- vi) Γράφουμε SF\_D<11:8> = 0x03, και δίνουμε θετικό παλμό στο LCD\_Ε πλάτους 12 κύκλων.
- vii) Αναμένουμε 40μs ή περισσότερο (2.000 χύκλοι των 50MHz).
- viii) Γράφουμε SF\_D<11:8> = 0x02, και δίνουμε θετικό παλμό στο LCD\_Ε πλάτους 12 κύκλων.
- ίχ) Ανομένουμε 40με ή περισσότερο (2.000 κύκλοι των 50MHz).

#### Υλοποίηση:

<u>Initialization fsm module:</u> Κάθε αριθμημένη πρόταση της εκφώνησης παραπάνω υλοποιείται ως ξεχωριστή κατάσταση σε μια μηχανή 10 συνολικά καταστάσεων. Η τελευταία κατάσταση DONE σημαίνει το τέλος της αρχικοποίησης.

Στο always block που ακολουθεί, ένας κοινός για όλες τις καταστάσεις μετρητής **clock\_counter** ενεργοποιείται με το σήμα **counter\_enable** και αναλόγως την τρέχουσα κατάσταση έχει και διαφορετική μέγιστη τιμή. Ένα σήμα **done = 1** στέλνεται κάθε φορά που ο μετρητής αγγίζει τη μέγιστη τιμή που του έχει ανατεθεί. Το σήμα done δηλώνει σε κάθε κατάσταση, εξαιρώντας την κατάσταση DONE, ότι ο απαιτούμενος χρόνος μετρήθηκε και η μηχανή πρέπει να μεταβεί στην επομένη κατάσταση.

Η μηχανή των 10 συνολικά καταστάσεων φαίνεται παρακάτω. Η λειτουργία κάθε κατάστασης είναι η ακόλουθη:

- **INIT\_1:** Αναμένουμε 15 ms.
- INIT\_2: lcd\_e\_init (LCD\_E) = 1 για 240 ns, init\_data (SF\_DATA<11:8>) = 0x03.
- **INIT\_3:** Αναμένουμε 4.1ms.
- INIT\_4: lcd\_e\_init (LCD\_E) = 1 yια 240 ns, init\_data (SF\_DATA<11:8>) = 0x03.
- **INIT\_5:** Αναμένουμε 100us.
- INIT\_6: lcd\_e\_init (LCD\_E) = 1 για 240 ns, init\_data (SF\_DATA<11:8>) = 0x03.
- INIT\_7: Αναμένουμε 40us.
- INIT\_8: lcd\_e\_init (LCD\_E) = 1 για 240 ns, init\_data (SF\_DATA<11:8>) = 0x02.
- INIT\_9: Αναμένουμε 40us.
- **DONE:** Ολοκλήρωση αρχικοποίησης, initialization\_done = 1.

```
s @(posedge clk or posedge reset) begin
 if (reset) begin
     state = INIT_1;
state = next_state;
next_state = state;
init data
initialization_done = 1'b0;
case (state)
            counter_enable = 1'b1;
            if ( done == 1'b1 ) begin
    next_state = INIT_2;
    lcd_e_init = 1'b1;
    init_data = 4'h3;
end
            counter_enable = 1'b1;
lcd_e_init = 1'b1;
init_data = 4'h3;
              if ( done == 1'b1 ) begin
  lcd_e_init = 1'b0;
  next_state = INIT_3;
            counter_enable = 1'b1;
                  ( done == 1'b1 ) begin
next_state = INIT_4;
lcd_e_init = 1'b1;
init_data = 4'h3;
            counter_enable = 1'b1;
lcd_e_init = 1'b1;
init_data = 4'h3;
               f ( done == 1'b1 ) begin
lcd_e_init = 1'b0;
next_state = INIT_5;
```

```
counter_enable = 1'b1;
           next_state = INIT_6;
lcd_e_init = 1'b1;
init_data = 4'h3;
   counter_enable = 1'b1;
lcd_e_init = 1'b1;
init_data = 4'h3;
   if ( done == 1'b1 ) begin
  lcd_e_init = 1'b0;
  next_state = INIT_7;
counter_enable = 1'b1;
init_data = 4'h2;
counter_enable = 1'b1;
lcd_e_init = 1'b1;
init_data = 4'h2;
   if ( done == 1'b1 ) begin
  lcd_e_init = 1'b0;
  next_state = INIT_9;
counter_enable = 1'b1;
   f ( done == 1'b1 ) begi
next_state = DONE;
   counter_enable = 1'b0;
initialization_done = 1'b1;
counter_enable = 1'b0;
initialization_done = 1'b1;
```

## Επαλήθευση:

Για την επαλήθευση της ΜΠΚ της αρχικοποίησης, κατασκευάζεται ένα απλό στη δομή του πλαίσιο δοκιμής το οποίο κάνει instantiate τη μονάδα initialization\_fsm και ελέγχει την λειτουργία της.

Κυματομορφές: Οι κυματομορφές της προσομοίωσης επαληθεύουν τις αναθέσεις και τους χρόνους που απαιτούν οι ενέργειες της αρχικοποίησης. Παρακάτω δίνονται μερικά στιγμιότυπα των κυματομορφών που δείχνουν τους χρόνους αναμονής, με τη σειρά που δίνονται στην εκφώνηση της εργασίας.













<u>Κάλυψη λειτουργίας</u> Η κάλυψη λειτουργίας φτάνει στο μέγιστο, καθώς τα διανύσματα εισόδου για την μονάδα της μηχανής καταστάσεων της αρχικοποίησης είναι μόνο το reset και το ρολόι, τα οποία οδηγούνται κατάλληλα.

# Μέρος Γ – Υλοποίηση ΜΠΚ Διαμόρφωσης Ένδειξης και Αποστολής Δεδομένων

i

Η μονάδα που αναλαμβάνει την διαμόρφωση της ένδειξης αλλά και την αποστολή δεδομένων προς αυτή, έχει τον ρόλο της κεντρικής μηχανής καταστάσεων του συστήματος, καθώς αλληλοεπιδρά με τις 2 προηγούμενες ΜΠΚ, προβάλει το μήνυμα στην ένδειξη και προκαλεί την ανανέωση της οθόνης κάθε ένα δευτερόλεπτο.

Οι βασικές λειτουργίες της μονάδας configuration\_fsm πραγματοποιούνται μέσα από ένα σύνολο καταστάσεων που απαρτίζει την ΜΠΚ στο εσωτερικό της. Οι κύριες ενέργειες της μονάδας είναι οι ακόλουθες:

Πραγματοποιεί την διαδικασία διαμόρφωσης της ένδειξης την πρώτη φορά μετά την αρχικοποίηση της, αλλά και κάθε φορά που η οθόνη ανανεώνεται. Τα βήματα της διαμόρφωσης φαίνονται παρακάτω στην εικόνα που πάρθηκε αυτούσια από την εκφώνηση της εργασίας. Κάθε βήμα – αριθμημένη πρόταση μεταφράστηκε σε μια κατάσταση της μηχανής στον κώδικα Verilog της μονάδας.

## Διαμόρφωση:

- α΄) Στέλνουμε εντολή Καθιέρωσης Λειτουργίας, 0x28, για να διαμορφώσουμε την Ένδειζη.
- β΄) Στέλνουμε εντολή Καθιέρωσης Κατάστασης, 0x06, προσδιορίζοντας ότι ο ελεγκτής θα αυξάνει αυτόματα την διεύθυνση.
- γ΄) Στέλνουμε εντολή Ενεργοποίησης Ένδειξης, 0x0C, ενεργοποιόντας την Ένδειξη, και σβήνοντας τον αυτόματο δρομέα.
- δ΄) Στέλνουμε εντολή Εχχαθάρισης Έχδειξης, για να χαθαρίσει η οθόνη.
- ε΄) Αναμένουμε τουλάχιστον 1,64ms (82.000 χύχλοι των 50MHz).

Μετά τις δυο παραπάνω διαδικασίες μπορούμε να στείλουμε εντολή Ανάθεσης Διεύθυνσης και κατόπιν Εγγραφής δεδομένων στην DDRAM.

- Κάθε ένα δευτερόλεπτο η οθόνη πρέπει να ανανεώνεται και αυτό οπτικά πρέπει να φανεί με την αλλαγή του συμβόλου στην θέση του κέρσορα που βρίσκεται τέρμα δεξιά στην κάτω γραμμή της ένδειξης. Η ανανέωση αυτή πραγματοποιείται μέσα από τη μονάδα, αφού κάθε δευτερόλεπτο η μηχανή ξανατρέχει τις καταστάσεις που αφορούν την διαδικασία της διαμόρφωσης και ταυτόχρονα αλλάζει το σύμβολο του κέρσορα προσπελαύνοντας διαφορετική κάθε φορά θέση στη Block Ram.
- Τέλος η μηχανή αλληλοεπιδρά με τις προηγούμενες ΜΠΚ που περιεγράφηκαν, διότι ξεκινά την λειτουργία της μόνο όταν λάβει το σήμα initialization\_done = 1 από την μηχανή αρχικοποίησης, αλλιώς μένει αδρανής. Επίσης, κάθε εντολή ή δεδομένο που στέλνεται προς την ένδειξη, πρέπει να τηρεί τους προαναφερθέντες χρονικούς περιορισμούς και συνεπώς για κάθε κατάσταση που αφορά εντολή διαμόρφωσης ή αποστολή χαρακτήρα, η μηχανή χρησιμοποιεί την μονάδα διαχείρισης των χρονικών περιορισμών (time\_control\_fsm).

## Υλοποίηση:

**configuration fsm module:** Η μονάδα περιέχει στο εσωτερικό της μηχανή 9 καταστάσεων, η οποία φαίνεται αναλυτικά στην παρακάτω εικόνα με τον κώδικα Verilog. Κατηγοριοποιώντας σε πρώτη φάση τις καταστάσεις έχουμε:

**Κατάσταση αδράνειας της μονάδας:** Κατάσταση IDLE. Στο στάδιο αυτό η μηχανή στέκεται αδρανής μέχρι να δοθεί το σήμα initialization\_done = 1 που σημαίνει το τέλος της διαδικασίας της αρχικοποίησης.

Καταστάσεις που αφορούν εντολές της διαδικασίας διαμόρφωσης: Οι καταστάσεις FUNCTION\_SET, ENTRY\_MODE\_SET, DISPLAY\_ON\_OFF, CLEAR\_DISPLAY και SET\_DDRAM\_ADDRESS είναι όλες βήματα της διαδικασίας διαμόρφωσης έτσι όπως αυτή παρουσιάστηκε από την εκφώνηση.

Κατάσταση αποστολής δεδομένων: Κατάσταση DATA\_TRANSFER. Στο στάδιο αυτό η μονάδα προσπελαύνει την Block Ram και στέλνει ένα προς ένα τα δεδομένα της μνήμης προς την ένδειξη.

Καταστάσεις αναμονής συγκεκριμένου χρονικού διαστήματος: Καταστάσεις WAIT\_1\_64\_MS και WAIT\_1\_SEC. Στη πρώτη κατάσταση, όπως αναφέρεται στην διαδικασία της διαμόρφωσης, η μονάδα περιμένει αδρανής για 1,64 ms μέχρι να στείλει την εντολή ανάθεση

```
timing_control_enable = 1'b0; //Stay idle until initialization process is done
    if ( initialization_done == 1'b1 ) begin //Proceed to LCD Configura
   next_state = FUNCTION_SET;
   timing_control_enable = 1'b1; // Enable time_control_fsm module
            change_state == 1'b1 ) begi
next_state = ENTRY_MODE_SET;
ENTRY MODE SET: begin
          ( change_state == 1'b1 ) begi
next_state = DISPLAY_ON_OFF;
          ( change_state == 1'b1 ) beg
next_state = CLEAR_DISPLAY;
    if ( change_state == 1'b1 ) be
  next_state = WAIT_1_64_MS;
           ( send_upper == 1'b1 || clock_counter != 0 ) begin //keep c
timing_control_enable = 1'b0; //disable timing_control for
counter_enable = 1'b1;
    if ( change_state == 1'b1 ) begi
  next_state = DATA_TRANSFER;
```

διεύθυνσης. Στη δεύτερη κατάσταση, η μονάδα έχει πραγματοποιήσει την διαμόρφωση και έχει στείλει όλα τα δεδομένα στην ένδειξη. Συνεπώς, περιμένει αδρανής 1 δευτερόλεπτο για να ανανεώσει και πάλι την οθόνη.

#### Περιγραφή των καταστάσεων

## Κατάσταση IDLE:

Με την αρχικοποίηση του κυκλώματος η μηχανή ξεκινά από την κατάσταση IDLE στην οποία η μονάδα μένει αδρανής. Το σήμα εισόδου initialization\_done προέρχεται από την μηχανή initialization\_fsm και δηλώνει την ολοκλήρωση της αρχικοποίησης της ένδειξης. Συνεπώς, μόλις το σήμα λάβει την τιμή 1, η μηχανή μεταβαίνει στην κατάσταση FUNCTION\_SET, δηλαδή τη πρώτη σε σειρά ενέργεια στη διαδικασία διαμόρφωσης της ένδειξης.

# Καταστάσεις FUNCTION\_SET, ENTRY\_MODE\_SET, DISPLAY\_ON\_OFF, CLEAR\_DISPLAY και SET\_DDRAM\_ADDRESS:

Οι καταστάσεις που περιγράφουν τις εντολές διαμόρφωσης ενεργοποιούν από την αδράνεια το παρακάτω always block. Ο 4-bit καταχωρητής config\_data λαμβάνει την κατάλληλη τιμή των upper ή lower bits για την εκάστοτε εντολή (βλέπε τεχνικό δελτίο SPARTAN 3E για την δεκαεξαδική κωδικοποίηση κάθε εντολής). Τα σήματα εισόδου send\_upper και send\_lower προέρχονται από την μηχανή time\_control\_fsm και καθορίζουν ποια τετράδα bits πρέπει να ανατεθεί στον καταχωρητή. Ένα σήμα change\_state = 1'b1 καθορίζει στο always block των καταστάσεων τον κύκλο που πρέπει η μηχανή να μεταβεί στην επόμενη κατάσταση.

```
always @(posedge clk or posedge reset) begin
     if ( reset ) begin
         config_data = 4'b0000;
change_state = 1'b1;
     else if ( send_lower == 1'b1 && next_state == FUNCTION_SET ) begin
  config_data = 4'b1000;
  change_state = 1'b1;
                send_upper == 1'b1 && next_state == ENTRY_MODE_SET ) begin
         e if ( send_lower == 1'b1 && next_state == ENTRY_MODE_SET ) begin
config_data = 4'b0110;
change_state = 1'b1;
                 send_upper == 1'b1 && next_state == DISPLAY_ON_OFF ) begin
g_data = 4'b0000;
         config data
              ( send lower == 1'b1 && next state == DISPLAY ON OFF ) begin
         config_data = 4'b1100;
change_state = 1'b1;
         e if ( send_upper == 1'b1 && next_state == CLEAR_DISPLAY ) begin config_data = 4'b0000;
                ( send_lower == 1'b1 && next_state == CLEAR_DISPLAY ) begin
         e if ( send_lower == 1'b1 && next_state == SET__DDRAM_ADDRESS ) begin
         config_data = 4'b0000
change_state = 1'b1;
         e if ( next_state == SET__DDRAM_ADDRESS ) begin
config_data = 4'b1000;
         e if ( next_state == FUNCTION_SET ) begin config_data = 4'b0010;
         change_state = 1'b0;
```

## Κατάσταση DATA\_TRANSFER:

Η κατάσταση DATA\_TRANSFER ενεργοποιεί από την αδράνεια το παρακάτω always block, υπεύθυνο για την αποστολή των δεδομένων του μηνύματος που βρίσκονται στη Block Ram. Ένας μετρητής address αντιστοιχεί στις θέσεις της μνήμης και αυξάνεται κάθε φορά που το σήμα send\_upper είναι 1, γεγονός που δηλώνει τον κύκλο που πρέπει να σταλεί ο επόμενος χαρακτήρας στην ένδειξη. Κατά το πρώτο send\_upper = 1, όταν το κύκλωμα βρίσκεται στην κατάσταση DATA\_TRANSFER, το σήμα lcd\_rs γίνεται 1 για να δηλώσει την ερχομένη αποστολή δεδομένων και όχι εντολών προς την ένδειξη.

Στην άλλη περίπτωση, όταν το σήμα send\_lower γίνει 1, ο μετρητής address δεν αυξάνεται αλλά το σήμα lower\_bits\_time αλλάζει την τιμή του σε 1. Τότε, η ανάθεση assign, όπως φαίνεται στην εικόνα, υποδηλώνει ότι πρέπει να σταλούν στην ένδειξη τα lower bits του χαρακτήρα για την τρέχουσα διεύθυνση της μνήμης.

Όταν ο μετρητής address φτάσει στην θέση 54 της μνήμης, δηλαδή μια θέση πριν τα δεδομένα του κέρσορα, συμβουλεύεται το σήμα last\_char\_change. Όπως προαναφέρθηκε στο μέρος Α, η θέση 55 περιέχει τον χαρακτήρα του χρωματιστού ορθογωνίου παραλληλογράμμου (κωδικοποίηση 0xff), ενώ η θέση 56 αυτόν του κενού χαρακτήρα (κωδικοποίηση 0x20). Έτσι αναλόγως την τιμή του last\_char\_change η μνήμη προσπελαύνει μια από τις 2 θέσεις και αλλάζει την τιμή του last\_char\_change, ώστε στην επομένη ανανέωση να δείξει τον άλλο χαρακτήρα από αυτόν που έδειξε στην τρέχουσα.

Τέλος, όταν όλα οι χαρακτήρες του μηνύματος σταλούν προς την ένδειξη, ένα σήμα all\_address\_sent γίνεται 1 για έναν κύκλο και δηλώνει στην μηχανή ότι πρέπει να προχωρήσει στην κατάσταση WAIT\_1\_SEC.

## Καταστάσεις WAIT\_1\_64\_MS και WAIT\_1\_SEC:

Οι καταστάσεις WAIT\_1\_64\_MS και WAIT\_1\_SEC είναι καταστάσεις αναμονής της μονάδας και ενεργοποιούν το παρακάτω always block. Όπως φαίνεται στον κώδικα της Verilog, ένας μετρητής clock\_counter ανάλογα την κατάσταση που ενεργοποίησε το block (μέσω του σήματος counter\_enable = 1), μετρά είτε μέχρι το 1 δευτερόλεπτο είτε μέχρι τα 1.64 ms. Μόλις η τιμή του clock\_counter φτάσει στο μέγιστο, ένα σήμα done = 1 δηλώνει στην εκάστοτε κατάσταση να προχωρήσει στην επόμενη.

Η κατάσταση WAIT\_1\_64\_MS, με την ολοκλήρωση της αναμονής προχωρά στην κατάσταση ανάθεσης διεύθυνσης SET\_DDRAM\_ADDRESS. Αντίστοιχα, η μηχανή από την κατάσταση WAIT\_1\_SEC μεταβαίνει ξανά στην κατάσταση IDLE για να δρομολογηθεί η ανανέωση της οθόνης.

#### Επαλήθευση:

Η επαλήθευση της μονάδας θα πραγματοποιηθεί από το πλαίσιο δοκιμής ολόκληρου του LCD οδηγού στο μέρος Δ της αναφοράς. Αυτό συμβαίνει διότι η κεντρική μονάδα configuration\_fsm πρακτικά εξαρτάται από όλες τις μονάδες που περιεγράφηκαν (bram, initialization\_fsm, time\_control\_fsm), μονάδες οι οποίες μαζί με την πρώτη αποτελούν σχεδόν ολόκληρο το εσωτερικό του συστήματος του οδηγού. Συγκεκριμένα, όπως θα τονιστεί, τα μόνο επιπλέον modules που προστίθενται στη συνέχεια είναι το απλό κύκλωμα του reset\_synchronizer για το συγχρονισμό του reset και ο signal\_controller που αποτελεί ένα κύκλωμα πολυπλεκτών που διαχειρίζεται τα σήματα των μονάδων.

# Μέρος Δ – Κατασκευή LCD Driver

i

Στο στάδιο της ένωσης μερών, ολοκληρώνεται ο οδηγός της ένδειξης LCD με την ένωση των μερών Α,Β,Γ σε ένα ενιαίο συνθέσιμο σύστημα. Με την ολοκλήρωση του μέρους Δ, ο οδηγός είναι σε θέση να προγραμματιστεί πάνω στη πλακέτα για να ελεγχθεί η λειτουργία του.

Το μέρος Δ της εργασίας αποτελείται από 3 τμήματα:

- O **lcd\_driver** που αποτελεί τη top-level μονάδα του τελικού κυκλώματος και κάνει instantiate όλες τις επιμέρους μονάδες.
- O reset\_synchronizer, μονάδα έτοιμη από τις προηγούμενες εργασίες που συγχρονίζει τις το ασύγχρονο σήμα reset με το ρολόι.
- Η μονάδα **signal\_controller**, της οποίας η υλοποίηση αναθέτει στα σήματα LCD\_E, LCD\_RS, LCD\_RW και SF\_D<11:8> τις κατάλληλες τιμές. Πρακτικά, διαχειρίζεται τα σήματα εξόδου των μονάδων μηχανών και τα συνδέει με τα σήματα εξόδου του ελεγκτή τη σωστή στιγμή.
- Αρχείο UCF με τις κατάλληλες συνδέσεις των σημάτων του οδηγού στα pins της πλακέτας.

## Υλοποίηση:

*Icd\_driver module:* Η μονάδα lcd\_driver είναι το top-level module του συστήματος και κάνει instantiate σε επίπεδο Verilog όλες τις επιμέρους μονάδες του οδηγού. Οι μονάδες που γίνονται instantiate στο εσωτερικό του είναι οι εξής:

- reset\_synchronizer
- initialization\_fsm
- configuration\_fsm
- time\_control\_fsm
- signal\_controller

Ο κώδικας Verilog της μονάδας φαίνεται παρακάτω:

```
| module lcd_driver_ clk, rst, LCD_M, LCD_M, LCD_M, LCD_E, SF_D10, SF_
```

signal\_controller module: Ο κώδικας Verilog της μονάδας φαίνεται στην παρακάτω εικόνα.

Στο always block ο signal\_controller αναθέτει στην τιμή του LCD\_E την τιμή του lcd\_e\_init της μονάδας αρχικοποίησης initialization\_fsm. Όταν η αρχικοποίηση τελειώσει (initialization\_done = = 1'b1), το LCD\_E παίρνει την τιμή lcd\_e\_tc που παράγει η μονάδα διαχείρισης των χρονικών περιορισμών (time\_control\_fsm).

Το σήμα LCD\_RW αναθέτεται μέσω assign πάντα στο 0. Αυτό συμβαίνει γιατί η λειτουργία του οδηγού που υλοποιείται **δεν** απαιτεί σε κάποιο σημείο τη χρήση εντολών ανάγνωσης από την οθόνη (LCD\_RW = 1).

Στα 4-bit command\_data, αναθέτονται τα δεδομένα που αφορούν μόνο εντολές. Έτσι όταν πρόκειται για το στάδιο ακόμα της αρχικοποίησης, παίρνουν την τιμή των δεδομένων init\_data από την μονάδα initialization\_fsm. Όταν η αρχικοποίηση ολοκληρωθεί (initialization\_done == 1'b1), τα δεδομένα command\_data αρχίζουν και λαμβάνουν τα δεδομένα εντολών config\_data της διαμόρφωσης από την μονάδα configuration\_fsm.

Στη συνέχεια, τα 4-bit δεδομένων LCD\_D αντιστοιχούν στα δεδομένα που εξέρχονται από τον οδηγό LCD και αυτά μπορεί να είναι είτε δεδομένα εντολών είτε δεδομένα-χαρακτήρες. Τον τύπο των δεδομένων καθορίζει το σήμα LCD\_RS, το οποίο όταν βρίσκεται σε άνοδο, το LCD\_D πρέπει να αντιστοιχεί σε χαρακτήρες (character\_data), ενώ όταν βρίσκεται σε κάθοδο πρέπει να αντιστοιχεί σε εντολές (command\_data).

Τέλος, τα 4-bit δεδομένα LCD\_D χωρίζονται σε 1-bit σήματα, έτσι δηλαδή όπως πρέπει να σταλούν από τον οδηγό στην ένδειξη. Συγκεκριμένα, μέσω assign, τα LCD\_D μοιράζονται στα SF\_D11, SF\_D10, SF\_D9, SF\_D8.

```
//if system is running under the initialization process, consider icd_e_init from initialization_fsm as icD_E signal.

always @(*) begin

if (initialization_done == 1'bi ) begin

if (initialization_done == 1'bi ) begin

col_E = icd_e_it;

end

//Recause of the lack of need for reading operations, assign to icD_NN value of 0.

assign icD_NN = 1'bb;

end

//Recause of the lack of need for reading operations, assign to icD_NN value of 0.

assign command_data = (initialization_done == 1'bi ) ? config_data : init_data from initialization_fsm as the output data.

assign command_data = (initialization_done == 1'bi ) ? config_data : init_data ;

///CO_RS indicates whether commands or data are to be sent. When icD_NS == 1, icD Driver output data should be the data from if

assign ICD_D = (icD_NS == 1'bi ) ? character_data : command_data ;

//Separate 4-bit icD_Data to i-bit values.

assign SiD = icD_D(0);

assign SiD = icD_D(0);

assign SiD = icD_D(0);

endmodule
```

**Αρχείο UCF συνδέσεων (Icd\_driver.ucf):** Παρακάτω δίνεται το αρχείο UCF με τις κατάλληλες αντιστοιχίσεις στη πλακέτα SPARTAN 3E.

```
NET "CLO_E" LOC = "M18" | IOSTANDARD = LVCMOS33 | DRIVE = 4 | SLEW = SLOW;
NET "LCO_RS" LOC = "L18" | IOSTANDARD = LVCMOS33 | DRIVE = 4 | SLEW = SLOW;
NET "LCO_RS" LOC = "L17" | IOSTANDARD = LVCMOS33 | DRIVE = 4 | SLEW = SLOW;
# The LCD four-bit data interface is shared with the Strataflash.

NET "SF_D8" LOC = "R15" | IOSTANDARD = LVCMOS33 | DRIVE = 4 | SLEW = SLOW;
NET "SF_D9" LOC = "R16" | IOSTANDARD = LVCMOS33 | DRIVE = 4 | SLEW = SLOW;
NET "SF_D10" LOC = "P17" | IOSTANDARD = LVCMOS33 | DRIVE = 4 | SLEW = SLOW;
NET "SF_D11" LOC = "P17" | IOSTANDARD = LVCMOS33 | DRIVE = 4 | SLEW = SLOW;
NET "SF_D11" LOC = "M15" | IOSTANDARD = LVCMOS33 | DRIVE = 4 | SLEW = SLOW;
NET "SF_D11" LOC = "M15" | IOSTANDARD = LVCMOS33 | DRIVE = 4 | SLEW = SLOW;
NET "ST LOC = D18;
NET "CLK" TNNLNET = "CLK";
TIMESPEC "TS_CLK" = PERIOD "CLK" 20 NS HIGH 50 %;
INST "configuration_fsm_0/bram_0/RAMB16_S9_inst" LOC = "RAMB16_X0Y9";
```

## Επαλήθευση:

Για την επαλήθευση όλου του κυκλώματος μέσα από κυματομορφές πριν το τελικό πείραμα, κατασκευάζεται ένα πλαίσιο ελέγχου που είναι σε θέση να επαληθεύσει το σύστημα του οδηγού της ένδειξης LCD μετά το **Place & Route.** 

Το πλαίσιο δοκιμής είναι απλό και κάνει instantiate τον LCD Driver για να επαληθεύσει τις εξόδους του. Δίνεται παρακάτω:

Κυματομορφές: Σε πρώτο στάδιο και μελετώντας τις παραγόμενες κυματομορφές, μπορεί να διαπιστωθεί η σωστή λειτουργία της διαμόρφωσης της ένδειξης που πραγματοποιείται από την μονάδα configuration\_fsm. Παρακάτω δίνονται οι κυματομορφές με τις τιμές των δεδομένων LCD\_D να αντιστοιχούν στα δεδομένα των εντολών της διαμόρφωσης.













Οι κυματομορφές πέρα από την διαδικασία της διαμόρφωσης επαληθεύουν και την ορθή αποστολή των δεδομένων – χαρακτήρων προς την ένδειξη. Στη πρώτη από τις κυματομορφές που ακολουθούν, φαίνεται η λειτουργία του κυκλώματος για 2 ανανεώσεις της οθόνης.



Στην επόμενη κυματομορφή, μέσα από αρκετή μεγέθυνση μπορεί να δειχθεί ότι στην πρώτη αποστολή δεδομένων ο τελευταίος χαρακτήρας που στέλνεται, δηλαδή ο κέρσορας, έχει την τιμή 0xff (Upper Bits = 1111, Lower Bits = 1111) που είναι το σύμβολο του χρωματιστού ορθογωνίου παραλληλογράμμου.



Από την άλλη, στην επόμενη ανανέωση της οθόνης που έπεται της αποστολής δεδομένων της προηγούμενης κυματομορφής, μπορεί να φανεί ότι ο κέρσορας έχει την τιμή 0x20 (Upper Bits = 0010, Lower Bits = 0000) που αντιστοιχεί στον κενό χαρακτήρα.



Κάλυψη λειτουρχίας: Δεδομένου ότι τα διανύσματα ελέγχου του lcd\_driver είναι μόνο το reset και το ρολόι, η κάλυψη λειτουργίας είναι η μέγιστη. Το κύκλωμα αφού οδηγηθούν τα 2 σήματα, ελέγχεται πλήρως και δεν υπάρχει κάποιο κομμάτι του κώδικα που απαιτεί διαφορετική μεταχείριση των εισόδων.

## Τελικό Πείραμα Στην Πλακέτα

i

Το κύκλωμα με την ολοκλήρωση των μερών Α, Β, Γ, Δ βρίσκεται στην συνθέσιμη μορφή του και μπορεί να προγραμματιστεί στη πλακέτα SPARTAN 3Ε με το εξαγόμενο bit file από το λογισμικό ISE και το αρχείο UCF.

Αποτελέσματα πειράματος: Τα αποτελέσματα του πειράματος αποδεικνύουν ότι ο οδηγός της ένδειξης LCD λειτουργεί ορθά και παράγει το σωστό μήνυμα. Η οθόνη ανανεώνεται κάθε ένα δευτερόλεπτο και ο κέρσορας δείχνει εναλλάξ τον κενό χαρακτήρα και το ορθογώνιο παραλληλόγραμμο. Τα αποτελέσματα του πειράματος φαίνονται στις παρακάτω εικόνες.





Αλλαγές στον κώδικα που προέκυψαν από την πρακτική δοκιμή: Η πρακτική δοκιμή δεν επέφερε ουσιαστικά την ανάγκη να πραγματοποιηθούν δομικές αλλαγές στον κώδικα του συστήματος. Το κύκλωμα δούλεψε στο επιθυμητό σημείο στη δεύτερη προσπάθεια που δοκιμάστηκε. Αυτό συνέβη διότι κατά τη πρώτη προσπάθεια ο μετρητής που έχει τον ρόλο να μετρά το 1 δευτερόλεπτο της ανανέωσης μετρούσε στην πραγματικότητα 10 ms, οπότε ο κέρσορας άλλαζε τιμή με υπερβολική ταχύτητα, Τα 10 ms που είχαν επιβληθεί, οφείλονταν στην ανάγκη να διευκολυνθεί η εξέταση της ανανέωσης μέσα από τις κυματομορφές, καθώς το 1 δευτερόλεπτο είναι αρκετά μεγάλο και αργό διάστημα κατά τη προσομοίωση.

## Συμπέρασμα



Με το τέλος της περιγραφής των τμημάτων της εργασίας, ολοκληρώνεται η τεχνική αναφορά που σχετίζεται με την υλοποίηση του οδηγού της ένδειξης LCD. Παρακάτω δίδεται το συμπέρασμα που εξάγεται μετά το τέλος της υλοποίησης του οδηγού και την υλοποίηση της εργασίας.

Η τέταρτη εργαστηριακή άσκηση στο σύνολο της και αφού επήλθε η ολοκλήρωση της αποτέλεσε διαδικασία αυξημένης δυσκολίας.

Η περιπλοκότητα γύρω από την κατανόηση της λειτουργίας της ένδειξης LCD ήταν αρκετά μεγάλη, καθώς έπρεπε να γίνει κατανοητός ο τρόπος με τον οποίο η ένδειξη διαχειρίζεται τις εντολές και τα δεδομένα, αλλά και τις κωδικοποιήσεις αυτών.

Επιπρόσθετα, οι χρονικοί περιορισμοί που ήταν αναγκαίο να επιβληθούν στο κύκλωμα, κατέστησαν αναγκαία την υλοποίηση της μονάδας της διαχείρισης αυτών (time\_control\_fsm), η οποία θα έπρεπε να πετύχει αυστηρά τους χρόνους που εμποδίζουν τα φαινόμενα παραβίασης SETUP και HOLD.

Παράλληλα, η μονάδα της αρχικοποίησης της ένδειξης (initialization\_fsm) δεν παρουσίασε ιδιαίτερη δυσκολία στο να υλοποιηθεί, ενώ αντίθετα αρκετό συλλογισμό προκάλεσε η κατασκευή της κεντρικής μηχανής (configuration\_fsm), η οποία θα έπρεπε όχι μόνο να αλληλοεπιδρά κατάλληλα με τις άλλες μηχανές καταστάσεων, αλλά και να στέλνει σωστά δεδομένα προς την ένδειξη με κάθε ανανέωση της οθόνης.

Τέλος, με την ολοκλήρωση της γραφής του κώδικα Verilog και την επαλήθευση της σωστής λειτουργίας του κυκλώματος μέσα από τις κυματομορφές, το πείραμα στην πλακέτα δεν επέφερε κάποιο νέο εμπόδιο στην υλοποίηση και συνεπώς η πρακτική δοκιμή εκτελέστηκε επιτυχώς.

ΤΕΛΟΣ ΑΝΑΦΟΡΑΣ