# ΗΥ220 Εργαστήριο Ψηφιακών Κυκλωμάτων

Εαρινό Εξάμηνο 2025

SystemVerilog: Επιπλέον Χαρακτηριστικά

#### Καλύτερη οργάνωση του κώδικα

- Η πολυπλοκότητα των σχεδίων μεγαλώνει και η οργάνωση του κώδικα γίνεται σημαντική για πολλαπλούς λόγους:
  - Αναγνωσιμότητα (Readability): Ευκολότερη κατανόηση του κώδικα.
  - Συντήρηση (Maintainability): Ευκολότερες αλλαγές και debugging.
  - Επαναχρησιμοποίηση (Reusability): Εύκολη χρήση των μπλοκ / components σε διαφορετικά σημεία του σχεδίου.
- Η System Verilog έχει αρκετούς μηχανισμούς για καλύτερη οργάνωση του κώδικα:
  - Typedefs: Δημιουργία προσαρμοσμένων τύπων (user-defined types).
  - Enums: Ορισμός απαριθμήσεων (enumerated types).
  - **Structs**: Οργάνωση σχετικών σημάτων / δεδομένων.
  - Arrays: Συλλογές από ομοειδή σήματα / δεδομένα (packed & unpacked).
  - Packages: Πακέτα για διαμοιρασμό και επαναχρησιμοποίηση δηλώσεων τύπων, συναρτήσεων, κτλ.

#### System Verilog: Προσαρμοσμένοι Τύποι

- Τα typedef επιτρέπουν τη δημιουργία νέων ονομάτων τύπων (aliases) για υπάρχοντες τύπους ή τύπους που ορίζονται από τον σχεδιαστή.
- Βελτιώνουν την αναγνωσιμότητα του κώδικα και διευκολύνουν τις αλλαγές ή προσαρμογές των τύπων αργότερα.

```
typedef existing data type new type name;
typedef logic [7:0] byte_t;
// 'byte t' is now an alias for 'logic [7:0]'
typedef integer count t;
// 'count t' is now an alias for 'integer'
typedef struct {
  logic valid;
  logic [31:0] data;
} data payload t;
// 'data payload t' is a new struct type
```

#### Τα πλεονεκτήματα των typedefs

- Βελτιωμένη Αναγνωσιμότητα
  - Χρησιμοποιώντας περιγραφικά ονόματα για τους τύπους, η κατανόηση του κώδικα γίνεται ευκολότερη
- Απλοποίηση Δηλώσεων
  - Αντί να χρησιμοποιούνται σύνθετοι τύποι, ο σχεδιαστής χρησιμοποιεί το όνομα που επιλέγει να ορίσει με το typedef
- Ευκολότερες Αλλαγές / Προσαρμογές:
  - Αν χρειαστεί αλλαγή ενός τύπου, η αλλαγή γίνεται μόνο σε ένα σημείο του κώδικα (τον ορισμό του typedef) και όχι σε όλα τα σημεία που χρησιμοποιείται
- Επαναχρησιμοποίηση Κώδικα
  - Οι τύποι που ορίζει ο χρήστης μπορούν εύκολα να επαναχρησιμοποιηθούν σε όλο το σχέδιο (με τη χρήση packages αργότερα...)

```
module top;
  typedef logic [7:0] byte t;
  typedef byte t address t;
  byte t my data;
  address t memory location;
  initial begin
    my data = 8'hAA;
    memory location = 8'h10;
    $display("Data: %h at Address: %h",
             my data, memory location);
  end
endmodule
```

#### Απαριθμήσεις – Enumerations

- Το enum (enumeration / απαρίθμηση)
  ορίζει έναν τύπο που μπορεί να παίρνει
  ένα συγκεκριμένο πεδίο τιμών και ορίζει
  ονόματα για καθεμιά από αυτές τις τιμές.
- Είναι χρήσιμο σε αναπαράσταση καταστάσεων σε FSM, τύπους εντολών (opcodes), ή σε οποιαδήποτε μεταβλητή πρέπει να δεχτεί ένα περιορισμένο αριθμό από πιθανές τιμές.
- Από default, το πρώτο όνομα παίρνει την τιμή 0, το δεύτερο 1, κτλ. Μπορούμε επίσης να ορίσουμε ρητά τις τιμές για κάθε όνομα.

```
typedef enum {
  value1,
  value2,
  value3 // ...
 enum name e;
enum name e variable name;
```

#### Παραδείγματα Enums

```
typedef enum logic [1:0] { // Specifying a 2-bit encoding
 IDLE = 2'b00.
 READ = 2'b01,
 WRITE = 2'b10,
 ERROR = 2'b11
} state e;
typedef enum {
 ADD,
 SUB,
 MUL,
 DIV
} opcode e;
module top;
  state e current state;
 opcode e operation;
 initial begin
   current state = READ;
   operation = MUL;
   $display("Current State: %s", current state.name()); // Prints "READ"
   $display("Operation Code: %s", operation.name()); // Prints "MUL"
   $display("Opcode Value: %0d", operation);
                                                 // Prints "2"
 end
endmodule
```

## Δομές – Structs στην System Verilog

- Το struct επιτρέπει τη δημιουργία γκρουπ «σχετικών» μεταβλητών / σημάτων που έχουν διαφορετικούς τύπους, χρησιμοποιώντας ένα όνομα.
- Είναι χρήσιμο για την αναπαράσταση «σχετικών» κομματιών πληροφορίας / δεδομένων, όπως τα πεδία εντολών ή πακέτων ή για παραμετροποίηση των modules

```
typedef struct {
   data_type member1_name;
   data_type member2_name;
   // ...
} struct_name_t; // Optional typedef name
struct_name_t instance_name;
```

#### Παράδειγμα Struct: Αναπαράσταση Pixel

```
typedef struct {
  logic [7:0] red;
  logic [7:0] green;
  logic [7:0] blue;
} pixel t;
module top();
pixel t my pixel;
initial begin
  my pixel.red = 8'hFF;
  my pixel.green = 8'h00;
  my pixel.blue = 8'h00;
  $display("Red pixel: r=%h q=%h b=%h",
             my pixel.red, my pixel.green, my pixel.blue);
end
endmodule
```

#### Structs: Packed vs. Unpacked

- Τα struct στην SystemVerilog είναι unpacked από default.
  - Unpacked σημαίνει ότι ο compiler έχει ευελιξία στο πώς θα τοποθετήσει τα πεδία στη μνήμη και πιθανώς να προσθέσει padding για ευθυγράμμιση / alignment
- Μπορούμε να χρησιμοποιήσουμε το packed keyword για να ζητήσουμε τα πεδία να τοποθετηθούν συνεχόμενα στη μνήμη και χωρίς padding
- Αυτό χρησιμοποιείται συχνά όταν τα structs πρέπει να απεικονιστούν απευθείας ένα hardware interface ή πρέπει να έχουν ένα συγκεκριμένο memory layout
- «Υποχρεωτική» χρήση struct packed για συνθέσιμο κώδικα!



```
// Unpacked Struct Example
typedef struct {
  logic valid;
  logic [7:0] data;
 unpacked data t;
unpacked data t my unpacked data;
// Packed Struct Example
typedef struct packed {
  logic valid;
  logic [7:0] data;
 packed data t;
packed data t my packed data;
```

#### Structs σε πόρτες των modules

- Η χρήση structs για τις πόρτες των modules βελτιώνει την οργάνωση και την αναγνωσιμότητα των διεπαφών των modules. Ειδικά για γκρουπ από «σχετικά» σήματα
  - Αντί για ξεχωριστές πόρτες, μπορούμε να ομαδοποιούμε τα σήματα σε ένα struct

```
typedef struct packed {
  logic [7:0] address;
  logic [7:0] data;
  logic read enable;
  logic write enable;
} bus interface t;
module memory controller (
  input logic
  input logic
                     rst n,
  input bus interface t req if,
  output bus interface t tgt if
// Internal logic using
// req if.address, req if.data, etc.
// also do full assignment between structs
assign tgt if = req if;
endmodule
```

```
module top;
logic clk;
logic rst n;
bus interface t request bus;
bus interface t target bus;
memory controller dut (
  .clk(clk),
  .rst n(rst n),
  .req if(request bus),
  .tqt if (target \overline{b}us)
initial begin
  clk = 0;
  rst n = 1;
  request bus.address = 8'h20;
  request bus.data = 8'h55;
  request bus.read enable = 0;
  request bus.write enable = 1;
  #10;
  $display("Target Address: %h, Target Data: %h",
            target bus.address, target bus.data);
end
endmodule
```

#### Πίνακες - Unpacked

- Κάθε πίνακας unpacked είναι μια συλλογή στοιχείων του ιδίου τύπου δεδομένων.
- Κάθε στοιχείο μπορεί να προσπελαστεί με ένα δείκτη (index)

```
• Σύνταξη:
```

```
data_type array_name [dimension1] [dimension2] ... ;
```

• Χρήση:

```
logic [7:0] byte_array [11:0]; // Array of 12 bytes
integer count [10]; // Array of 10 integers
```

#### Παράδειγμα Unpacked Array

```
module top;
  logic [3:0] nibble array [4:0];
                                                                             4'b0001
  // Array of 5 4-bit values
                                                                             4'b0010
  initial begin
                                                                             4'b0100
    // Initialize individual elements
    nibble array[0] = 4'b0001;
                                                                             4'b1000
    nibble array[1] = 4'b0010;
    nibble array[2] = 4'b0100;
                                                                             4'b1111
    nibble array[3] = 4'b1000;
                                                       31
    nibble array[4] = 4'b1111;
    // Initialize using an assignment pattern
    logic [3:0] another_array [5] = '{4'b1111, 4'b1010, 4'b0101, 4'b1100, 4'b0000};
    $display("nibble array[2] = %b", nibble array[2]);
    $display("another array[1] = %b", another array[1]);
  end
endmodule
```

**Unpacked Array Layout** 

index 0

index 1

index 2

index 3

index 4

#### **Packed Arrays**

- Ένας packed πίνακας αναπαριστά μια συνεχόμενη ακολουθία από bits
- Χρησιμοποιείται συχνά για τη μοντελοποίηση σημάτων και μνήμης όπου η σειρά των bits και η «συνέχεια» είναι σημαντικές
- Σύνταξη:

```
data type [msb:lsb] [dimension1] [dimension2] ... array name;
```

#### Παράδειγμα Packed Array

```
module top;
  logic [3:0][4:0] nibble array; // Array of 5 4-bit values
  initial begin
    nibble array = '0; // possible to initialize them all together as a flat signal!
    // Initialize individual elements
    nibble array[0] = 4'b0001;
    nibble array[1] = 4'b0010;
    // nibble array[2] = 4'b0100;
    nibble array[3] = 4'b1000;
    nibble array[4] = 4'b1111;
    $display("nibble array[2] = %b", nibble array[2]);
  end
endmodule
                               Packed Array Layout
                                               index 4 index 3 index 2 index 1
                                                                                index 0
```

20

31

4'b1111

16

12

|4'b1000 |4'b0000 |4'b0010 |4'b0001

8

#### Packed vs Unpacked Arrays

| Χαρακτηριστικό | Packed Array                       | Unpacked Array              |  |  |
|----------------|------------------------------------|-----------------------------|--|--|
| Χώρος          | Συνεχόμενη ακολουθία από bits      | Τα στοιχεία αποθηκεύονται   |  |  |
|                | Ζυνεχομενή ακολουσία από δίιδ      | ξεχωριστά στην μνήμη        |  |  |
| Δήλωση         | data_type [packed_dims] array_name | data_type array_name [dims] |  |  |
| IXANAN         | Μοντελοποίηση σημάτων, μνημών, και | Συλλογή δεδομένων, όπως οι  |  |  |
|                | ευέλικτος χειρισμός των bits       | κλασσικοί software πίνακες  |  |  |

#### **Packed Array Layout**

|    |    | index 4 | index 3 | index 2 | index 1 | index 0 |
|----|----|---------|---------|---------|---------|---------|
|    |    | 4'b1111 | 4'b1000 | 4'b0100 | 4'b0010 | 4'b0001 |
| 31 | 20 | 16      | 12      | . 8     | 4       | 0       |

#### **Unpacked Array Layout**

|      | 4'b0001 | index 0 |
|------|---------|---------|
|      | 4'b0010 | index 1 |
|      | 4'b0100 | index 2 |
|      | 4'b1000 | index 3 |
|      | 4'b1111 | index 4 |
| 31 4 | . 0     |         |

#### Τα Packages της System Verilog

- Τα packages παρέχουν ένα μηχανισμό να ενθυλακώνουμε (encapsulate) και να διαμοιραζόμαστε δηλώσεις (typedefs, structs, enums, functions, tasks, etc) σε όλη την ιεραρχία ενός σχεδίου.
  - Βοηθάει στην επαναχρησιμοποίηση και την αποφυγή «διπλών» δηλώσεων και «διπλότυπων» ονομάτων

#### • Σύνταξη:

```
package package_name;
    // Declarations (typedefs, functions, tasks, etc.)
endpackage
```

#### Παράδειγμα Package: Κοινοί τύποι και συναρτήσεις

```
package common types pkg;
                                                       common types pkg
  typedef enum logic [1:0] {
    IDLE,
                                                         state e
    READ,
                                                         bus transaction t
    WRITE,
                                                        print transaction
    ERROR
  } state e;
                                                               import
  typedef struct packed {
                                                       module A
                                                                     module B
    logic [7:0] address;
    logic [7:0] data;
  } bus transaction t;
  function void print transaction (input bus transaction t trans);
    $display("Address: %h, Data: %h", trans.address, trans.data);
  endfunction
endpackage
```

### Χρήση των Packages

- Για να χρησιμοποιήσετε το περιεχόμενο ενός package σε ένα module πρέπει να το κάνετε import.
- Σύνταξη:

```
import package name::*;
// Import all items from the package
  import package name::item name; // Import a specific item

    Χρήση:

module my module;
  import common types pkg::*; // Import everything from the package
  state e current state;
  bus transaction t my transaction;
  initial begin
    current state = READ;
    my transaction.address = 8'h10;
    my transaction.data = 8'hAA;
    $display("Current state: %s", current state.name());
    print transaction(my transaction); // Calling the function from the package
  end
endmodule
```

### Χρήσιμες συναρτήσεις (1/2)

 Πολλές χρήσιμες built-in συναρτήσεις της SystemVerilog (ξεκινούν με \$). Κάποιες είναι συνθέσιμες.

#### • \$bits(expression):

- Χρήσιμη για παραμετρικό και ευέλικτο κώδικα RTL
- Επιστρέφει τον αριθμό των bits μιας έκφρασης
- Πολύ χρήσιμο για τύπους ορισμένους από το χρήστη (typedefs) ή για τον προσδιορισμό του μεγέθους δυναμικά

```
typedef logic [15:0] word t;
typedef struct packed {
  logic valid;
  word t data;
 message t;
module top;
  word t my word;
  message t my message;
  integer word size;
  integer message size;
  initial begin
    word size = $bits(my word);
    // word size will be 16
    message size = $bits(my message);
    // message size will be 1 + 16 = 17
    $display("Size of my word: %0d bits", word size);
    $display("Size of my message: %0d bits", message size);
  end
endmodule
```

## Χρήσιμες συναρτήσεις (2/2)

- \$clog2(integer\_expr)
  - Υπολογίζει το «ταβάνι (ceiling)»
     του λογάριθμου με βάση 2 για την ακέραια έκφραση
- Χρησιμοποιείται συχνά για να υπολογίσει τον ελάχιστο αριθμό από bits που χρειάζεται για να αναπαρασταθεί ένα συγκεκριμένο εύρος τιμών ή για το «πλάτος» των διευθύνσεων μιας μνήμης με συγκεκριμένο «ύψος/αριθμό λέξεων»

```
module top;
parameter MEMORY WORDS = 256;
// Example memory size
localparam ADDRESS BITS = $clog2 (MEMORY WORDS);
// ADDRESS BITS will be $clog2(256) = 8
initial begin
  $display("Memory Size: %d", MEMORY SIZE);
  $display("Address Bits: %d", ADDRESS BITS);
end
endmodule
```

#### Επισκόπηση

- Typedefs επιτρέπουν τη χρήση «συνωνύμων» για υπάρχοντες τύπους ή τύπους ορισμένους από τον χρήστη. Βελτιώνουν την αναγνωσιμότητα και την συντήρηση του κώδικα.
- Enums ορίζουν σύνολα από ονοματισμένες τιμές. Χρήσιμα για αναπαράσταση καταστάσεων και επιλογών/options.
- Structs επιτρέπουν τη δημιουργία γκρουπ από «σχετικά» σήματα χρησιμοποιώντας ένα μόνο όνομα (packed ή unpacked). Μπορούν να χρησιμοποιηθούν και σε πόρτες των modules για να απλοποιήσουν τις διεπαφές και τον αριθμό των συνδέσεων/πορτών.
- Unpacked arrays είναι συλλογές στοιχείων ιδίου τύπου και η προσπέλαση γίνεται με δείκτες/indexes.
- Packed arrays αναπαριστούν συνεχόμενες ακολουθίες από bits και είναι χρήσιμα για μοντελοποίηση κάποιων HW components.
- **Packages** δίνουν τη δυνατότητα για «ενθυλάκωση/encapsulation» και παρέχουν ένα τρόπο να διαμοιραστούμε δηλώσεις, ορισμούς, συναρτήσεις. Βοηθούν την οργάνωση των σχεδίων και την επαναχρησιμοποίηση κώδικα.

#### Επισκόπηση

- **Typedefs** allow creating aliases for existing or user-defined data types, improving readability and maintainability.
- Enums define a set of named values, useful for representing states and options.
- Structs allow grouping related data items under a single name (can be packed or unpacked).
- Module ports can be structs to simplify interfaces.
- Unpacked arrays are collections of elements of the same data type, accessed by index.
- Packed arrays represent contiguous sequences of bits, often used for hardware modeling (data\_type [packed\_dims] array\_name).
- Packages provide a way to encapsulate and share declarations, promoting organization and reusability.