

Budapesti Műszaki és Gazdaságtudományi Egyetem Villamosmérnöki és Informatikai Kar Méréstechnika és Információs Rendszerek Tanszék

# Snake megvalósítása Logsys Spartan 6 fejlesztőpanelen

Mikrorendszerek házi feladat

Készítette

Gránicz Attila - GQEKMH

Tóth Tibor - HH6PXT

## Tartalomjegyzék

| Tartalomjegyzék                    | 1 -    |
|------------------------------------|--------|
| Feladat                            | 2 -    |
| 1. Architektúra                    | 2 -    |
| LCD periféria leírása:             | 3 -    |
| A perifériák szimuciós eredményei: |        |
| 2. Szoftver                        |        |
| 3. Felhasználói dokumentáció       | 8 -    |
| Szoftver forráskódok:              | 9 -    |
| Hardver forráskódok:               | 23 -   |
| Testbench forráskódok              | - 30 - |

## **Feladat**

A feladat egy snake játék megvalósítása Logsys Spartan6 fejlesztői kártyán. A játékot a grafikus LCD kijelzőn kell megjeleníteni, a kezelés a jostick-al, illetve a nyomógombokkal történik. A pontszám a megjelenítésére a hétszegmenses kijelző használandó. A játék szintjének néhány pont szerzése után emelkednie kell.

### 1. Architektúra

A megvalósításhoz microblaze szoftprocesszort használtunk, a következő paraméterekkel:

- Engedélyezett barrel shifter
- Hardveres integer szorzó
- Hardveres integer osztó
- Letiltott lebegőpontos egység
- Letiltott cache
- Letiltott memóriamenedzsment egység
- Engedélyezett debug interface
- 64 kB blokkram
- 50MHz órajel

A processzort ki kellett egészítenünk az általunk megírt LCD vezérlővel, illetve a gombok és ledek kezelésére használt simpleIO perifériával.

Ezeken kívül a megvalósításhoz felhasználtunk egy axi timer és egy interrupt controller IP-t.

A processzor és a hozzáadott perifériák:



1. ábra: Perifériák



2. ábra: Blokkvázlat

#### LCD periféria leírása:

A periféria konfigurálható órajelgenerátorral rendelkezik. A legnagyobb előállítható frekvencia a bemeneti órajel fele. Jelen esetben ez 25 MHz, ami pont ideális, mert a használt kijelző maximális interfész órajele 33 MHz lehet.

A periféria két belső regiszterrel rendelkezik:

|   | Regiszter<br>neve | AXI cím | Bit[11]      | Bit[10]   | Bit[9]   | Bit[8]    | Bit[7:0] |
|---|-------------------|---------|--------------|-----------|----------|-----------|----------|
|   | Control reg       | 0x00    | Slave select | Global EN | Int EN   | Int clr   | Baudrate |
| Ī | Status reg        | 0x04    | X            | Irq reg   | Busy reg | CMDn/Data | Data     |

A preiféria konfigurálása után (baudrate beállítása, global enable, slave select) a kijelző írása automatikusan történik, az átküldeni kívánt biteket a Status regiszter [7:0] bitjeibe kell írni, továbbá a CMDn/Data bitet kell megfelelő értékre állítani.

#### A perifériák szimuciós eredményei:

#### LCD vezérlő:



3. ábra: AXI LCD regiszter írási ciklus



4. ábra: AXI LCD regiszter olvasási ciklus



5. ábra: LCD soros adatátvitel

#### SimpleIO periféria:



6. ábra: SimpleIO regiszter írás/olvasás



7. ábra: SimpleIO CPLD interfész írás

## 2. Szoftver

A kód folyamatábrája a következő oldalon látható. A játék a joystick megnyomásával veszi kezdetét, a megnyomás pillanatában a timer regisztert kiolvassuk, az "alma" elhelyezésére használt pszeudorandom generátor inicializálása ezzel az értékkel történik.

Az LCD kijelző pixeleinek értékét egy 102\*64 méretű egydimenziós bájtos tömbben tároljuk. A memóriafoglalás malloc fügvénnyel történik. Ennek az az oka, hogy a fordító nem jelezte az elegendő memória hiányát a fix méretű tömbre.

A játék megvalósítására akövetkező módszert alkalmazzuk:

- A játéktér 3x3 pixeles négyzetekből áll, tehát a kígyó 3 pixelenként mozog
- Ezeknek a négyzeteknek a középpontjait egy játéktér méretű, snake nevű tömbben tároljuk (33\*22 elem)
- A snake tömbben, a játéktér szélének megfelelő helyeken 0xFFFF értékkel helyezkednek el a keret elemei
- A kígyó pixeleit a snake tömb tárolja, a következő módon:
  - A fejhez tartozó érték megegyezik a kígyó hosszával
  - A farok felé közeledve a pixelek értéke csökken, a farok értéke 1
- A fej x-y koodinátáját, illetve a haladási irányt külön változokban tároljuk
- A játéktér frissítésekor (mapupdate függvény) a snake tömb minden elemét 1-gyel csökkentjük (kivéve az alma helyének megfelelő elemet illetve a keret elemeit), majd egy új fejet helyezünk a megfelelő koordinátára, a kígyó hosszának megfelelő értékkel
- Ütközésdetektáláshoz a fej új koordinátájának megfelelő elemet vizsgáljuk a snake tömbből, ha ez nagyobb mint 0, és nem esik egybe az alma pozíciójával, akkor ütközés történt



## 3. Felhasználói dokumentáció

A hardver felkonfigurálása után a játék a jostick lenyomására vár. A lenyomást követően megjelenik a kígyó és az "alma", a kép azonban "áll".

A jostick ismételt lenyomását követően kezdetét veszi a játék, a lenyomás pillanatában beállított szinten. A szintet a dipswitch segítségével állíthatjuk be.

A játék bármikor megállítható, ezt a jostick lenyomásával tehetjük meg. A következő lenyomással folytatható. A szintet játék közben megállításkor állíthatjuk, az indítás pillanatában beállított szintet veszi fel.

Adott szinten felvett 5 alma után a játék automatikusan a következő szintre lép. Ezt megállítással illetve újraindítással felülírhatjuk.

A pontszám a hétszegmenses kijelzőn, a szint a ledeken olvasható le.

A játék véget ér, ha a kígyó falnak, vagy saját magának ütközik. A játék végén a "Game over" szöveg, illetve a pontszám kiírásra kerül a kijelzőre.

Új játékot a jostick kétszeri lenyomásával indíthatunk.



8. ábra: Game over

#### Szoftver forráskódok:

#### snake.c:

```
#include <stdio.h>
#include <stdlib.h>
#include <xparameters.h>
#include <xintc_1.h>
#include <xtmrctr 1.h>
#include <mb_interface.h>
#include "platform.h"
#include "lcd lib/lcd lib.h"
#include "io lib/io lib.h"
#include "font/font.h"
#define MAP WIDTH 34
#define MAP HEIGHT 22
#define MAPSIZE MAP WIDTH*MAP HEIGHT
#define SNAKESIZE START 10
#define LVLTHR 5
volatile uint8_t counter = 0;
volatile uint8_t update = 0;
int8 t headpos x = 0;
int8 t headpos y = 0;
int8 t direction = RIGHT;
int8 t direction x = 0;
int8_t direction_y = 0;
int8 t activedirection x = 0;
int8 t activedirection y = 0;
int16 t snake size = 0;
uint8_t running = 0;
uint8_t alma_x;
uint8_t alma_y;
uint8_t snake_grow = 0;
void TimerInit(void);
void drawframe(uint16_t width, uint16_t height, uint16_t * array);
void drawframe2(uint16 t width, uint16 t height, uint8 t * array);
void mapupdate(uint16 t * map);
int8 t snakecheck(uint16 t * map);
uint8_t almagen(uint16_t * map);
void placealma(uint16_t * map);
void maplcdconv(uint16 t width, uint16 t height, uint16 t * map,
        uint16_t lcdwidth, uint16_t lcdheight, uint8_t * framebuffer);
inline void drawpixel(uint16_t loc_x, uint16_t loc_y, uint16_t value, uint8_t *
framebuffer);
void printchar(uint8_t row, uint8_t col, uint8_t * array, char ch);
void printstring(uint8_t row, uint8_t col, uint8_t * array, char * string);
void printnum(uint8_t row, uint8_t col, uint8_t * array, char * num);
void num2string(char num, char * string);
uint8 t getmsb(uint8 t num);
void timer int handler(void *instance Ptr)
  if (update != 0){
  update--;
```

```
// clear interrupt flag
  unsigned long csr;
  csr = XTmrCtr_GetControlStatusReg(XPAR_AXI_TIMER_0_BASEADDR, 0);
  XTmrCtr_SetControlStatusReg(XPAR_AXI_TIMER_0_BASEADDR, 0, csr);
}
int main()
  init_platform();
  TimerInit();
  microblaze_enable_interrupts();
  LcdInit();
  uint8_t * framebuffer = NULL;
  framebuffer = malloc(LCD_SIZE * sizeof(uint8_t));
  if (framebuffer == NULL){
    print ("not enough free memory\r\n");
    return 0;
  else print("framebuffer OK\r\n");
  uint16 t * snake = NULL;
  snake = malloc(MAPSIZE * sizeof(uint16_t));
  if (snake == NULL){
    print ("not enough free memory\r\n");
    return 0;
  else print("map OK\r\n");
while(1){
  drawframe2(LCD_WIDTH, LCD_HEIGHT, framebuffer);
  drawframe(MAP_WIDTH, MAP_HEIGHT, snake);
  headpos x = MAP WIDTH / 2;
  headpos_y = MAP_HEIGHT / 2;
  direction_x = 1;
  direction_y = 0;
  snake_size = SNAKESIZE_START;
  uint8_t running = 1;
  uint8_t midbutton = 0;
  uint8_t level;
  int64_t dummy64 = 0;
  uint8_t dummy;
  // initial snake
  for (dummy = 0; dummy < snake size; dummy++){</pre>
    snake[headpos_y*MAP_WIDTH + headpos_x - dummy] = snake_size - dummy;
  while(NavswR() != PUSH); // wait for buttonpress
  dummy64 = XTmrCtr_GetTimerCounterReg(XPAR_AXI_TIMER_0_BASEADDR,0);
  srand(dummy64); // random init
  level = getmsb(DipswR());
  update = 8 - level;
```

```
// place food
 uint8_t almacheck;
  almacheck = almagen(snake);
  } while (almacheck);
  placealma(snake);
  maplcdconv(MAP_WIDTH, MAP_HEIGHT, snake, LCD_WIDTH, LCD_HEIGHT, framebuffer);
  LcdArrayConv(framebuffer);
  // game cycle
   while (running){
    // btn read
    switch(NavswR()){
     case 0x01:
                 if (activedirection_y != 1){
                direction x = 0;
                direction_y = -1;
            } break;
      case 0x02: if (activedirection_y != -1){
                direction x = 0;
                direction_y = 1;
            } break;
      case RIGHT: if (activedirection_x != -1){
                direction_x = 1;
                direction_y = 0;
            } break;
     case LEFT: if (activedirection_x != 1){
                direction_x = -1;
                direction_y = 0;
            } break;
                  midbutton = 1; break;
     case PUSH:
    if (midbutton){
     update = 4;
      while(update); //button debounce
     while (NavswR() != PUSH ); //paused until next push
     update = 4;
     while(update);
     midbutton = 0;
      level = getmsb(DipswR()); //read the dipswitch
      update = 0;
    }
      if(update == 0 && midbutton == 0) {
        if (snakecheck(snake) != 0) { //collision detected, game over
          running = 0;
          printstring(26, 24, framebuffer, "Game over!");
          uint8_t printpos = 33;
          char scorebuf[5];
          int16_t score = snake_size - SNAKESIZE_START;
          // print the score
          if(score > 99) {
            num2string(score / 100 , &scorebuf[0]);
            score = score % 100;
            num2string(score / 10 , &scorebuf[1]);
            num2string(score % 10 , &scorebuf[2]);
            scorebuf[3] = 0;
```

```
printpos = 26;
          else if(score > 9){
            num2string(score / 10 , &scorebuf[0]);
            num2string(score % 10 , &scorebuf[1]);
            scorebuf[2] = 0;
            printpos = 29;
          else {
            num2string(score, &scorebuf[0]);
            scorebuf[1] = 0;
            printpos = 32;
          }
          printstring(35, printpos, framebuffer, "Score:");
          printstring(35, printpos + 36, framebuffer, scorebuf);
          LcdArrayConv(framebuffer);
          while (NavswR() != PUSH );
          break;
        if (!snake grow) { //food not picked up
          mapupdate(snake);
        else { //food picked up
          do {
            almacheck = almagen(snake);
            } while (almacheck);
            placealma(snake);
            if ((snake_size - SNAKESIZE_START) % LVLTHR == 0 && (snake_size -
SNAKESIZE_START) > 0){ //increase level after LVLTHR points
              if (level < 8) {
                level++;
              }
            }
        }
        maplcdconv(MAP_WIDTH, MAP_HEIGHT, snake, LCD_WIDTH, LCD_HEIGHT, framebuffer);
        LcdArrayConv(framebuffer);
        DispW(snake_size - SNAKESIZE_START);
        LedW(level);
        update = 8 - level; //set delay
      }
   }
  }
return 0;
void drawframe(uint16_t width, uint16_t height, uint16_t * array){ // draw frame on
map (invisible, only for collision detection)
  uint16 t i;
  for (i=0; i < width * height;i++ ){</pre>
    if (i < width || (i % width) == 0 || i > width * height - width || (i % (width)) ==
      array[i] = 0xffff; // frame pixels have 0xff value for easy recognition (no value
decrement on map update)
    }
    else {
      array[i] = 0;
    }
  }
}
```

```
void drawframe2(uint16_t width, uint16_t height, uint8_t * array){ // draw frame on
the LCD
  uint16 t i;
  for (i=0; i < width * height; i++ ){</pre>
    if (i < 2*width - 1 || (i % width) < 3 || i > width * height - 2*width || (i %
(width)) >= width - 3){
     array[i] = 0xff;
    else {
      array[i] = 0;
  }
}
int8_t snakecheck(uint16_t * map){ // collision detection
  uint8_t ret=1;
  activedirection x = direction x;
  activedirection_y = direction_y;
  headpos_x = headpos_x + activedirection_x;
  headpos_y = headpos_y + activedirection_y;
  if (headpos_y == alma_y && headpos_x == alma_x){    // ate food
    snake grow = 1;
    snake_size += 1;
   ret = 0;
  }
                                 // no collision
  else {
    snake_grow = 0;
   ret = 0;
  if (map[headpos_y*MAP_WIDTH + headpos_x] && snake_grow == 0){ // collision detected
    running = 0;
    ret = -1;
  }
return ret;
void mapupdate(uint16_t * map){ // decrease all map element values by one (this makes
the tail disappear)
  int i;
  for (i=0; i< (MAPSIZE);i++ ){</pre>
                                         // if not part of the edge
      if (map[i] != 0xffff){
        if (i != alma y*MAP WIDTH + alma x){ // if does not match the food position
          if (map[i] != 0){
            map[i] -= 1;
        }
      }
  }
  map[headpos_y*MAP_WIDTH + headpos_x] = snake_size; // give maximum value to the head
}
```

```
void maplcdconv(uint16_t width, uint16_t height, uint16_t * map,
        uint16_t lcdwidth, uint16_t lcdheight, uint8_t * framebuffer){ // convert the
small map to the LCD resolution
  int x, y;
  for (y = 1; y < height - 1; y++){
    for (x = 1; x < width - 1; x++){
      //framebuffer[(y*3*lcdwidth + 1 + 3*x] = map[y*width + x]; <math>// only draws the
middle points
      drawpixel(1+3*x, y*3, map[y*width + x], framebuffer);
    }
  }
}
inline void drawpixel(uint16 t loc x, uint16 t loc y, uint16 t value, uint8 t *
framebuffer){ // draw the other 8 pixels around the middle coordinate
  uint16_t x, y;
  for (y = loc_y - 1; y \le loc_y + 1; y++){
    for (x = loc_x - 1; x \le loc_x + 1; x++){
      framebuffer[y * LCD WIDTH + x] = value;
    }
  }
}
uint8_t almagen(uint16_t * map){ // generate food
  alma_x = 1 + (rand() \% (MAP_WIDTH-1));
  alma_y = 1 + (rand() % (MAP_HEIGHT-1));
  if (map[alma_y*MAP_WIDTH + alma_x]){
    return 1;
  else return 0;
void placealma(uint16_t * map){ // place generated food
  map[alma_y*MAP_WIDTH + alma_x] = snake_size;
void printchar(uint8_t row, uint8_t col, uint8_t * array, char ch) { // print character
to framebuffer
  unsigned char buf[5];
  uint8_t i, b;
  for (i = 0; i < 5; i++) {
   buf[i] = font5x8[5*ch + i]; // read from character font array
  }
  for (i = 0; i < 5; i++) {
    for (b = 0; b < 8; b++) {
      array[row*LCD WIDTH + b*LCD WIDTH + col + i] = (buf[i] & 1<<b); // copy character</pre>
to framebuffer
    }
  }
  for (b = 0; b < 8; b++) {
    array[row*LCD WIDTH + b*LCD WIDTH + col + 5] = 0; // clear screen between
characters (1 vertical line)
  }
}
```

```
void printstring(uint8_t row, uint8_t col, uint8_t * array, char * string) { // print
string to framebuffer
  unsigned char buf;
  while(*string != 0) {
    buf = *string;
    printchar(row,col,array, buf - 32);
    col += 6; // 1 empty line between characters
    string++;
  }
}
void num2string(char num, char * string) {
  *string = num + 48;
uint8_t getmsb(uint8_t num) {
  uint8_t shift;
  for (shift = 8; shift > 0; shift--) {
    if(num & (0x01 << (shift-1))) {
      return shift;
    }
  }
  return 0;
void TimerInit(void){
  // register interrupt routines
  XIntc_RegisterHandler(
      XPAR_MICROBLAZE_0_INTC_BASEADDR,
      XPAR_MICROBLAZE_0_INTC_AXI_TIMER_0_INTERRUPT_INTR, // timer interrupt
      (XInterruptHandler)timer_int_handler,
      NULL
  );
  // enable interrupts
  // configure the handler
  XIntc MasterEnable(XPAR MICROBLAZE 0 INTC BASEADDR);
  XIntc EnableIntr(XPAR MICROBLAZE 0 INTC BASEADDR,
      XPAR_AXI_TIMER_0_INTERRUPT_MASK
  XTmrCtr SetLoadReg(
      XPAR_AXI_TIMER_0_BASEADDR,
      XPAR_AXI_TIMER_0_CLOCK_FREQ_HZ / 20 - 2 //50 ms interrupt
  XTmrCtr_SetControlStatusReg(
      XPAR_AXI_TIMER_0_BASEADDR,
      XTC CSR INT OCCURED MASK |
      XTC CSR LOAD MASK
  XTmrCtr SetControlStatusReg(
      XPAR_AXI_TIMER_0_BASEADDR,0,
      XTC_CSR_ENABLE_TMR_MASK
      XTC_CSR_ENABLE_INT_MASK
      XTC CSR AUTO RELOAD MASK
      XTC CSR DOWN COUNT MASK
  );
}
```

#### lcd\_lib.h:

```
#ifndef __LCD_LIB_H_
#define __LCD_LIB_H_
#include <inttypes.h>
#include <xparameters.h>
                     (*(volatile uint8 t *)(addr))
#define MEM8(addr)
#define MEM16(addr) (*(volatile unsigned short *)(addr))
#define MEM32(addr) (*(volatile unsigned long *)(addr))
      SPI CONTROL REGISTER
      [ SS_reg [11] | Global EN [10] | Interrupt EN [9] | Interrupt Clear [8] |
//
Baudrate [7:0] ]
#define SPICR
                                0x00
#define SS REG(bit)
                          (bit << 11)
#define GLOBAL EN(bit)
                          (bit << 10)
#define INT_EN(bit)
                          (bit << 9)
#define INT CLR(bit)
                          (bit << 8)
      SPI STATUS
// [ IRQreg [10] | BUSY reg [9] | LCD CMDn/DATA [8] | Data [7:0] ]
#define SPISR
                                0x04
#define IRQ_REG(bit)
                          (bit << 10)
#define BUSY_REG(bit)
                          (bit << 9)
#define CMDn_DAT(bit)
                          (bit << 8)
#define LCD CONTROLREG
                          MEM32(XPAR_LCD_SPI_0_BASEADDR + SPICR)
#define LCD_STATUSREG
                          MEM32(XPAR_LCD_SPI_0_BASEADDR + SPISR)
//2: display start line set (lower 6 bits select first line on 1cd from 64 lines in
memory)
#define LCD START LINE
                              0x40
//3: Page address set (lower 4 bits select one of 8 pages)
#define LCD_PAGE_ADDRESS
                              0xB0
//4: column address (lower 4 bits are upper / lower nibble of column address)
#define LCD COL ADDRESS MSB
                              0x10
#define LCD COL ADDRESS LSB
                              0x00 //second part of column address
#define LCD_RESET_CMD
                              0xE2
#define LCD WIDTH
                                  102
#define LCD HEIGHT
#define LCD SIZE
                                  LCD WIDTH*LCD HEIGHT
#define LCD_PAGENUM
void LcdBusy(void);
uint32 t LcdCntrl(uint32 t cntrl);
void LcdCmd(uint8_t cmd);
void LcdData(uint8_t data);
void LcdSelect(void);
void LcdDeSelect(void);
void LcdInit(void);
void LcdReset(void);
void LcdSetFirstLine(uint8_t line);
void LcdSetColumnAddress(uint8 t col);
void LcdSetPageAddress(uint8 t page);
void LcdGoToXY(uint8_t col, uint8_t page);
```

```
void LcdEnable(void);
void LcdDisable(void);
void LcdArrayOut(uint8 t *data);
void LcdArrayConv(uint8_t *data);
inline void LcdLineOut(uint8_t data, uint8_t page, uint8_t x);
#endif
lcd_lib.c:
#include "lcd_lib.h"
inline void LcdBusy(void){
  uint32_t reg;
  do{
    reg = LCD_STATUSREG;
  } while (reg & BUSY_REG(1));
inline uint32 t LcdCntrl(uint32 t cntrl){
  LcdBusy();
  if (cntrl != 0)
    LCD_CONTROLREG = (cntrl);
  return LCD_CONTROLREG;
inline void LcdCmd(uint8_t cmd){
  uint32_t reg;
  LcdBusy();
  reg = cmd & (~CMDn_DAT(1));
  LCD_STATUSREG = reg;
inline void LcdData(uint8_t data){
  uint32_t reg;
  LcdBusy();
  reg = data | CMDn_DAT(1);
  LCD_STATUSREG = reg;
}
inline void LcdSelect(void){
  uint32_t cfg;
  LcdBusy();
  cfg = LCD CONTROLREG;
  cfg = cfg | SS_REG(1);
  LCD_CONTROLREG = cfg;
}
inline void LcdDeSelect(void){
  uint32_t cfg;
  LcdBusy();
  cfg = LCD_CONTROLREG;
  cfg = cfg \& (\sim SS_REG(1));
  LCD_CONTROLREG = cfg;
inline void LcdEnable(void){
  uint32_t cfg;
  LcdBusy();
  cfg = LCD_CONTROLREG;
```

```
cfg = cfg | GLOBAL_EN(1);
  LCD_CONTROLREG = cfg;
inline void LcdDisable(void){
  uint32 t cfg;
  LcdBusy();
  cfg = LCD CONTROLREG;
  cfg = cfg & (~GLOBAL_EN(1));
  LCD_CONTROLREG = cfg;
}
void LcdInit(void)
  uint8_t init_seq [] =
          { 0x40, // Fuggoleges gorgetes
                                                  Az elso megjelenitett sor a 0
                     // SEG <u>irany</u> <u>beallitas</u>
             0xA0,
                                                 Normal <u>iranyu</u> <u>oszlopcimzes</u>
             0xC8, // COM <u>irany</u> <u>beallitas</u>
                                                Forditott iranyu sorcimzes
                   // <u>Minden</u> pixel be
                                               Az SRAM tartalom megjelenitese
             0xA4,
                                               Az inverz megjelenites tiltasa
             0xA6.
                   // Inverz kijelzes
                   // LCD bias beallitas
             0xA2,
                                               1/9 LCD bias
             0x2F,
                   // <u>Tapellatas</u> <u>vezerles</u>
                                                A <u>tapellatas</u> <u>bekapcsolasa</u>
            0x24,
                   // <u>Tapellatas</u> <u>vezerles</u>
                                                A kontraszt beallitasa
            0x81,
                                            A <u>kontraszt</u> <u>beallitasa</u>
                   // VEV <u>beallitas</u>
             0x2C, // VEV beallitas
                                            A kontraszt beallitasa
             0xFA, // APC0 regiszter irasa Homerseklet kompenzacio
             0x90, // APC0 regiszter irasa
                                                 Homerseklet kompenzacio
             0xAF, // Kijelzo engedelyezes
                                                 A megjelenites bekapcsolasa
            0x00 };
  LcdEnable();
  LcdSelect();
  uint8_t i;
  for(i=0; init_seq[i] != 0; i++){
    LcdCmd(init_seq[i]);
  }
}
inline void LcdReset(void){
  LcdCmd(LCD_RESET_CMD);
inline void LcdSetFirstLine(uint8_t line){
  LcdCmd(LCD_START_LINE | ((line) & 0x3F));
}
inline void LcdSetColumnAddress(uint8 t col){
  LcdCmd(LCD COL ADDRESS MSB | ((col>>4) & 0x0F));
  LcdCmd(LCD_COL_ADDRESS_LSB | ((col) & 0x0F));
}
inline void LcdSetPageAddress(uint8_t page){
   LcdCmd(LCD_PAGE_ADDRESS | ((page) & 0x0F));
inline void LcdGoToXY(uint8_t col, uint8_t page){
  LcdSetColumnAddress(0x1e + col);
  LcdSetPageAddress(page);
}
```

```
inline void LcdArrayOut(uint8_t *data){
  uint8 t page, col;
  for(page = 0; page < LCD_PAGENUM; page++){</pre>
    for(col = 0; col < LCD WIDTH;col++){</pre>
      LcdGoToXY(col,page);
      LcdData(data[page*LCD WIDTH + col]);
    }
  }
}
inline void LcdLineOut(uint8_t data, uint8_t page, uint8_t x){
  LcdGoToXY(x,page);
  LcdData(data);
void LcdArrayConv(uint8_t *data){
  uint8 t y, x, bit;
  uint8 t dataout = 0;
  for(y = 0; y < LCD_PAGENUM; y++){
    for (x = 0; x < LCD_WIDTH; x++){
      for (bit = 0; bit < 8; bit++){</pre>
        if (data[LCD_WIDTH*8*y+bit*LCD_WIDTH+x]){
          dataout |= (1 << bit);
        }
        else {
          dataout &= (~(1 << bit));
        }
      LcdLineOut(dataout,y, x);
    }
  }
}
io_lib.h:
#ifndef __IO_LIB_H_
#define __IO_LIB_H_
#include <inttypes.h>
#include <xparameters.h>
#define MEM8(addr)
                      (*(volatile uint8 t *)(addr))
#define MEM16(addr) (*(volatile unsigned short *)(addr))
#define MEM32(addr) (*(volatile unsigned long *)(addr))
#define LEDREG
                                 0x00 // 8bit W
#define DISPREG1
                                 0x01 // 8bit W
#define DISPREG2
                                 0x02 // 8bit W
#define DIPSWITCH
                                 0x06 // 8bit R
#define NAVSWITCH
                                 0x0A // 8bit R
#define O_DISP1
                    MEM8(XPAR_LOGSYS_AXI_SP6_SIMPLEIO_0_BASEADDR + DISPREG1)
#define O DISP2
                    MEM8(XPAR LOGSYS AXI SP6 SIMPLEIO 0 BASEADDR + DISPREG2)
#define O LED
                          MEM8(XPAR_LOGSYS_AXI_SP6_SIMPLEIO_0_BASEADDR + LEDREG)
#define I DIPSW
                    MEM32(XPAR_LOGSYS_AXI_SP6_SIMPLEIO_0_BASEADDR + DIPSWITCH)
                    MEM32(XPAR LOGSYS AXI SP6 SIMPLEIO 0 BASEADDR + NAVSWITCH)
#define I NAVSW
```

```
#define UP
                           0x01
#define DOWN
                           0x02
#define RIGHT
                           80x0
#define LEFT
                    0x04
#define PUSH
                    0x10
const unsigned char bin2sevenseg[] = {
             0x3f,
             0x06,
             0x5b,
             0x4f,
             0x66,
             0x6d,
             0x7d,
             0x07,
             0x7f,
             0x6f
};
const unsigned char ledtable[] = {
             0x00,
             0x01,
             0x03,
             0x07,
             0x0f,
             0x1f,
             0x3f,
             0x7f,
             0xff
};
void Disp1W(uint8_t datd1);
void Disp2W(uint8_t datd2);
void DispW(uint8_t dat);
void LedW(uint8_t dat);
uint8_t DipswR(void);
uint8_t NavswR(void);
#endif
io lib.c:
#include "io_lib.h"
inline void Disp1W(uint8_t dat){
      0 DISP1 = dat;
}
inline void Disp2W(uint8_t dat){
      0_DISP2 = dat;
}
void DispW(uint8_t dat){
      if (dat>99) dat = 66;
      Disp2W(bin2sevenseg[dat / 10]);
      Disp1W(bin2sevenseg[dat % 10]);
}
void LedW(uint8_t dat){
      if(dat > 8) dat = 8;
      O_LED = ledtable[dat];
}
```

```
uint8 t DipswR(void){
      uint8_t dat;
      dat = (I DIPSW & 0x00ff0000) >> 16;
      return dat;
}
uint8 t NavswR(void){
      uint8 t dat;
      dat = (I NAVSW & 0x00ff0000) >> 16;
      return dat;
}
font.h:
#ifndef __FONT_H_
#define __FONT_H_
#include <inttypes.h>
const uint8 t font5x8[] = {
0x00, 0x00, 0x00, 0x00, 0x00,// (space)
0x00, 0x00, 0x5F, 0x00, 0x00,//!
0x00, 0x07, 0x00, 0x07, 0x00,// "
0x14, 0x7F, 0x14, 0x7F, 0x14, // #
0x24, 0x2A, 0x7F, 0x2A, 0x12,// $
0x23, 0x13, 0x08, 0x64, 0x62,// %
0x36, 0x49, 0x55, 0x22, 0x50,// &
0x00, 0x05, 0x03, 0x00, 0x00,// '
0x00, 0x1C, 0x22, 0x41, 0x00,// (
0x00, 0x41, 0x22, 0x1C, 0x00,// )
0x08, 0x2A, 0x1C, 0x2A, 0x08,// *
0x08, 0x08, 0x3E, 0x08, 0x08, // +
0x00, 0x50, 0x30, 0x00, 0x00,//,
0x08, 0x08, 0x08, 0x08, 0x08,// -
0x00, 0x30, 0x30, 0x00, 0x00, // .
0x20, 0x10, 0x08, 0x04, 0x02,// /
0x3E, 0x51, 0x49, 0x45, 0x3E,// 0
0x00, 0x42, 0x7F, 0x40, 0x00,// 1
0x42, 0x61, 0x51, 0x49, 0x46,// 2
0x21, 0x41, 0x45, 0x4B, 0x31,// 3
0x18, 0x14, 0x12, 0x7F, 0x10,// 4
0x27, 0x45, 0x45, 0x45, 0x39,// 5
0x3C, 0x4A, 0x49, 0x49, 0x30,// 6
0x01, 0x71, 0x09, 0x05, 0x03, // 7
0x36, 0x49, 0x49, 0x49, 0x36, // 8
0x06, 0x49, 0x49, 0x29, 0x1E,// 9
0x00, 0x36, 0x36, 0x00, 0x00, //:
0x00, 0x56, 0x36, 0x00, 0x00,//;
0x00, 0x08, 0x14, 0x22, 0x41,// <
0x14, 0x14, 0x14, 0x14, 0x14, // =
0x41, 0x22, 0x14, 0x08, 0x00,// >
0x02, 0x01, 0x51, 0x09, 0x06,// ?
0x32, 0x49, 0x79, 0x41, 0x3E,// @
0x7E, 0x11, 0x11, 0x7E,// A
0x7F, 0x49, 0x49, 0x49, 0x36,// B
0x3E, 0x41, 0x41, 0x41, 0x22,// C
0x7F, 0x41, 0x41, 0x22, 0x1C,// D
0x7F, 0x49, 0x49, 0x49, 0x41,// E
0x7F, 0x09, 0x09, 0x01, 0x01, // F
0x3E, 0x41, 0x41, 0x51, 0x32,// G
```

```
0x7F, 0x08, 0x08, 0x08, 0x7F,// H
0x00, 0x41, 0x7F, 0x41, 0x00,// I
0x20, 0x40, 0x41, 0x3F, 0x01,// J
0x7F, 0x08, 0x14, 0x22, 0x41,// K
0x7F, 0x40, 0x40, 0x40, 0x40,// L
0x7F, 0x02, 0x04, 0x02, 0x7F,// M
0x7F, 0x04, 0x08, 0x10, 0x7F,// N
0x3E, 0x41, 0x41, 0x41, 0x3E,// 0
0x7F, 0x09, 0x09, 0x09, 0x06,// P
0x3E, 0x41, 0x51, 0x21, 0x5E,// 0
0x7F, 0x09, 0x19, 0x29, 0x46,// R
0x46, 0x49, 0x49, 0x49, 0x31,// S
0x01, 0x01, 0x7F, 0x01, 0x01, //
0x3F, 0x40, 0x40, 0x40, 0x3F,// U
0x1F, 0x20, 0x40, 0x20, 0x1F,// V
0x7F, 0x20, 0x18, 0x20, 0x7F,// W
0x63, 0x14, 0x08, 0x14, 0x63,// X
0x03, 0x04, 0x78, 0x04, 0x03,// Y
0x61, 0x51, 0x49, 0x45, 0x43, // Z
0x00, 0x00, 0x7F, 0x41, 0x41,//
0x02, 0x04, 0x08, 0x10, 0x20,// "\"
0x41, 0x41, 0x7F, 0x00, 0x00,// ]
0x04, 0x02, 0x01, 0x02, 0x04,// ^
0x40, 0x40, 0x40, 0x40, 0x40,//
0x00, 0x01, 0x02, 0x04, 0x00,//
0x20, 0x54, 0x54, 0x54, 0x78,// a
0x7F, 0x48, 0x44, 0x44, 0x38,// b
0x38, 0x44, 0x44, 0x44, 0x20,// c
0x38, 0x44, 0x44, 0x48, 0x7F,// d
0x38, 0x54, 0x54, 0x54, 0x18,// e
0x08, 0x7E, 0x09, 0x01, 0x02,// f
0x08, 0x14, 0x54, 0x54, 0x3C,// g
0x7F, 0x08, 0x04, 0x04, 0x78,// h
0x00, 0x44, 0x7D, 0x40, 0x00,// i
0x20, 0x40, 0x44, 0x3D, 0x00,// j
0x00, 0x7F, 0x10, 0x28, 0x44,// k
0x00, 0x41, 0x7F, 0x40, 0x00,// 1
0x7C, 0x04, 0x18, 0x04, 0x78,// m
0x7C, 0x08, 0x04, 0x04, 0x78,// n
0x38, 0x44, 0x44, 0x44, 0x38,// o
0x7C, 0x14, 0x14, 0x14, 0x08,// p
0x08, 0x14, 0x14, 0x18, 0x7C,// q
0x7C, 0x08, 0x04, 0x04, 0x08,// r
0x48, 0x54, 0x54, 0x54, 0x20,// s
0x04, 0x3F, 0x44, 0x40, 0x20,// t
0x3C, 0x40, 0x40, 0x20, 0x7C,// u
0x1C, 0x20, 0x40, 0x20, 0x1C,// v
0x3C, 0x40, 0x30, 0x40, 0x3C,// w
0x44, 0x28, 0x10, 0x28, 0x44, // x
0x0C, 0x50, 0x50, 0x50, 0x3C,// y
0x44, 0x64, 0x54, 0x4C, 0x44,// z
0x00, 0x08, 0x36, 0x41, 0x00,// {
0x00, 0x00, 0x7F, 0x00, 0x00,//
0x00, 0x41, 0x36, 0x08, 0x00,//
0x08, 0x08, 0x2A, 0x1C, 0x08,// ->
0x08, 0x1C, 0x2A, 0x08, 0x08 // <-
};
```

#endif

#### Hardver forráskódok:

#### LCD vezérlő userlogic:

```
`uselib lib=unisims ver
`uselib lib=proc common v3 00 a
module user logic#(
      parameter C NUM REG
                                       = 2, //Az IPIF által
dekódolt 32 bites regiszterek száma.
                                        = 32
 parameter C SLV DWIDTH
                                                        //Az
adatbusz szélessége bitekben.
      // General Input Signals
                                 Bus2IP_Clk, //Órajel.
      input wire
                                                       //Aktív
      input wire
                                  Bus2IP Resetn,
alacsony reset jel.
      input wire [C SLV DWIDTH-1:0] Bus2IP Data,
                                                         //Írási
adatbusz.
      input wire [C SLV DWIDTH/8-1:0] Bus2IP BE,
                                                        //Bájt
engedélyező jelek (csak írás esetén érvényesek).
      input wire [C NUM REG-1:0] Bus2IP RdCE,
                                                        //A
regiszterek olvasás engedélyező jelei.
     input wire [C_NUM_REG-1:0] Bus2IP_WrCE,
                                                        //A
regiszterek írás engedélyező jelei.
      //Olvasási
adatbusz.
      output wire
                                 IP2Bus RdAck,
                                                        //Az
olvasási můveletek nyugtázó jele.
     output wire
                                 IP2Bus WrAck,
                                                        //Az írási
mûveletek nyugtázó jele.
      output wire
                                 IP2Bus Error,
                                                        //Hibajelzés
      output wire
                                o irq, // Interrupt Request
      // SPI Signals
                  o_spi_miso, // Master-In-Slave-Out / LCD
      output wire
CMD/DATA
      output wire
                              o_spi_mosi, // Master-Out-Slave-In
                              o_spi_sck, // Bus-Clock
o_spi_ss_n // Slave-Sel
      output wire
                                           // Slave-Select
      output wire
);
//----
// Net Alias
i_cmd_wr = Bus2IP_WrCE[1];
i_dat_rd = Bus2IP_RdCE[0];
wire
wire
            i dat wr = Bus2IP WrCE[0];
```

```
wire
          o ack wr;
wire
          o_ack_rd;
// Acknowledge
           o ack;
//-----
// olvasási multiplexer
//----
reg [31:0] rd mux;
always @(*)
begin
     case(Bus2IP RdCE)
           2'b10: IP2Bus Data <= {20'b0, r SPICR};</pre>
           2'b01: IP2Bus Data <= {20'b0, r SPISR};</pre>
           default: IP2Bus Data <= 0;</pre>
      endcase
end
//Az IPIF felé menő jelek meghajtása.
//assign o dout = rd mux;
assign o_ack_wr = ( r_ack_wr c | r ack wr d);
assign o_ack_rd = ( r_ack_rd_c | r_ack_rd_d);
//assign IP2Bus Data = o dout;
assign IP2Bus Error = 1'b0;
//assign IP2Bus WrAck = o ack wr;
//assign IP2Bus_RdAck = o_ack_rd;
assign IP2Bus WrAck = |Bus2IP WrCE;
assign IP2Bus RdAck = |Bus2IP RdCE;
//----
// Registers for SPI
//----
// SPI CONTROL REGISTER
// [ SS reg [11] | Global EN [10] | Interrupt EN [9] | Interrupt Clear [8]
| Baudrate [7:0] ]
reg [11:0] r_SPICR;
//-----
    SPI STATUS REGISTER
// [ IRQreg [10] | BUSY reg [9] | LCD CMDn/DATA [8] | Data [7:0] ]
reg [11:0] r SPISR;
//----
// Control Register Value Settings
//----
reg r ack wr c;
reg r ack rd c;
always @ (posedge i sysclk)
begin
     if(i sysrst) begin
```

```
r SPICR <= 12'b0;
               r ack wr c <= 1'b0;
               r ack rd c <= 1'b0;
               r ack rd d <= 1'b0;
        end
        else if (i cmd wr && (i byte en == 4'b1111)) begin
               r SPICR <= i din[11:0];
               r ack wr c <= 1'b1;
               r ack rd c <= 1'b0;
               r ack rd d <= 1'b0;
        end
        else if(i_cmd_rd) begin
               r ack wr c <= 1'b0;
               r ack rd c <= 1'b1;
               r ack rd d <= 1'b0;
        end
        else if (i dat rd) begin
               r ack wr c <= 1'b0;
               r ack rd c <= 1'b0;
               r ack rd d <= 1'b1;
       end
        else begin
               r ack wr c <= 1'b0;
               r ack rd c <= 1'b0;
               r ack rd d <= 1'b0;
               if (~r_SPISR[10])
                       r SPICR[8] <= 1'b0;
        end
end
// State Machine
//----
// 0
      - Idle
// 1
       - Start - SS Down, SCK Enable
// 2:9 - Transmission
// 10 - Stop - SS Up, SCK Disable
reg [3:0] r state = 0;
        r ack wr d;
reg
reg
        r_ack_rd_d;
        r sck en;
always @ (posedge i sysclk)
begin
if(i sysrst) begin
       r state <= 4'b0;
       r_ack_wr_d <= 0;
       r sck en <= 0;
       r_SPISR <= 12'b0;
                                                                     // Status
Register Clear
 end
 else begin
        if (r state == 4'h0) begin
                                                            // Idle
               if (i dat wr && (r SPICR[10])
                       && (i byte en == 4'b1111))
                                       - 25 -
```

```
begin
                      r state <= 4'h1;
                      r sck en <= 0;
                      r SPISR[9] <= 1;
                                                                 // BUSY
Flag Write
                      r_SPISR[8] <= i_din[8];
                                                                 // LCD
CMDn/DATA
                      r SPISR[7:0] <= i din[7:0]; // Data from cpu bus
                      r ack wr d <= 1;
                                                                 //
Acknowledge
               end
       end
       else if (r state == 4'h1) begin
                                                   // Start
               r state <= 4'h2;
               r ack wr d <= 0;
               r_sck_en <= 1;
       end
       else if ((r state \geq 4'h2) &&
                                                    // Transmission
                      ((r state <= 4'h9)))
       begin
               if (w_spi_sck_fall) begin
                                                          // State Change on
Falling Edge
                      r state <= r state + 1;
               end
       end
       else if (r state == 4'hA) begin
                                                   // Stop
               r state <= 4'h0;
               if (r SPICR[9] == 1) begin
                                                          // If Interrupt
Enable Set
                      r SPISR[10] <= 1;
                                                                 // Then
Interrupt Request
               end
               r SPISR[9] <= 0;
                                                                  // BUSY
Flag Clear
               r SPISR[7:0] <= spi shr dout;
               r_sck_en <= 0;
       end
       if (r SPICR[8])
               r SPISR[10] <= 1'b0;
end
end
assign o_spi_miso = r_SPISR[8];
//----
// Output Signal Generation
//-----
assign o irq = r SPISR[10];
assign o_spi_ss_n = (~r_SPICR[11]);
assign o_spi_sck = (w_sck & r_sck_en);
// Internal Signal Generation
wire w sck en;
assign w sck en = (r sck en && r SPICR[11]);
```

```
assign w shr ld = (r state == 4'h1);
~o spi ss n));
//-----
//----
// SCK frequency divider module instantiation
//----
wire w spi sck rise, w spi sck fall, w sck;
sckgen spi sckgen (
     .i sysclk(i sysclk),
     .i_sysrst(i_sysrst),
     .i en(w sck en),
     .i_baudrate(r SPICR[7:0]),
     .o sck(w sck),
     .o_sck_rise(w_spi_sck_rise),
     .o_sck_fall(w_spi_sck_fall)
//----
// SPI shift register module instantiation
//----
wire [7:0] spi shr dout;
shr spi shr (
     .i sysclk(i sysclk),
     .i_sysrst(i_sysrst),
     .i_din(o_spi_miso),
     .i sh(w shr sh),
     .i ld(w shr ld),
     .i ld data(r_SPISR[7:0]),
     .o dout(o spi mosi),
     .o_dstr(spi_shr_dout)
);
//-----
//-----
endmodule
```

- 27 -

#### LCD vezérlő shift register module:

```
module shr(
                    i sysclk,
     input
     input
                    i_sysrst,
                    i din,
     input
                                  // Data In
     // Shift Signal
                        o_dout, // Data Out
     output
                           // Data to Store
              [7:0] o dstr
     output
);
// Shift-Register Block
//----
reg [7:0] r shr;
always @ (posedge i sysclk)
begin
     if(i sysrst)
          r_shr <= 8'b0;
     else if(i ld)
          r_shr <= i_ld_data;</pre>
     else if(i sh)
          r shr <= {r shr[6:0], i din};
//----
//----
// Output Signal Generation
//----
assign o dstr = r shr;
assign o_dout = r_shr[7];
_ _ _ _
endmodule
```

#### LCD vezérlő sckgen:

endmodule

```
module sckgen (
                      i sysclk,
                                    // System Clock
     input
                      i sysrst,
                                    // System Reset
     input
                                           // Enable Clock
     input
                      i en,
Generator
                           // Baudrate Divider
     input [7:0] i baudrate,
     output
                           o sck,
                                                // SPI SCK
     output
                           o_sck_rise, // SCK Rising Edge
     output
                           o sck fall
                                           // SCK Falling
Edge
//----
// Counter
//----
reg [7:0] r cntr;
always @ (posedge i sysclk)
begin
     if (i_sysrst)
           r cntr <= 8'b0;
     else if(i en) begin
           if (r_cntr == i_baudrate)
                r cntr <= 8'b0;
           else
                r_cntr <= r_cntr + 1'b1;
     end
     else
           r cntr <= 8'b0;
//----
// SCK Register
//-----
reg r sck;
always @ (posedge i_sysclk)
begin
     if (i sysrst)
           r sck <= 1'b0;
     else if(~i en)
           r sck <= 1'b0;
     else if(r cntr == i baudrate)
           r sck <= ~r sck;
end
//----
// Output Signal Generation
//----
assign o sck
                = ( r_sck) & (i_en);
```

#### SimpleIO periféria:

A <a href="http://home.mit.bme.hu/~rtamas/mikrorendszerek/EDK/">http://home.mit.bme.hu/~rtamas/mikrorendszerek/EDK/</a> weboldalról letöltött simpleIO perifériát használtuk, módosítás nélkül.

Testbench forráskódok:

#### LCD testbench:

```
module user logic tb;
// Inputs
                               Bus2IP Clk;
        req
                               Bus2IP Resetn;
        req
                           Bus2IF_Resect
Bus2IP_Data;
Bus2IP_BE;
Bus2IP_RdCE;
Bus2IP_WrCE;
IP2Bus_Data;
        reg [31:0]
        reg [3:0]
        reg [1:0]
        reg [1:0]
wire [31:0]
                              IP2Bus RdAck;
        wire
                               IP2Bus WrAck;
        wire
        wire
                               IP2Bus Error;
                               w spi irq;
        wire
                               w spi miso;
        wire
                               w spi mosi;
        wire
        wire
                               w spi sck;
                                w spi ss n;
        wire
//----
// Instantiate the Unit Under Test (UUT)
//-----
user logic uut(
        // General input signals
        .Bus2IP Clk(Bus2IP Clk),
        .Bus2IP Resetn(Bus2IP Resetn),
        // Internal signals
        .Bus2IP Data(Bus2IP Data),
                                                         // Data from bus
        .Bus2IP BE(Bus2IP BE),
                                                         // Modify settings
                                                         // Write data
        .Bus2IP_RdCE(Bus2IP_RdCE),
                                                         // Read data
        .Bus2IP WrCE(Bus2IP WrCE),
        .IP2Bus Data(IP2Bus Data),
                                                 // Data to bus
        .IP2Bus RdAck(IP2Bus RdAck),
                                                         // Acknowledge
        .IP2Bus WrAck(IP2Bus WrAck),
                                                         // Acknowledge
        .IP2Bus Error(IP2Bus Error),
                                                 // Interrupt request
        .o_irq(w_spi_irq),
        // SPI signals
        .o_spi_miso(w_spi_miso), // Master-In-Slave-Out
.o_spi_mosi(w_spi_mosi), // Master-Out-Slave-In
.o_spi_sck(w_spi_sck), // Bus-Clock
        .o spi ss n(w spi ss n)
                                                // Slave-Select
```

```
//-----
// Bus write cycle
//----
task bus write (input [1:0] addr,input [3:0] byte en, input [31:0] data);
begin
    #10 Bus2IP WrCE <= addr;</pre>
    Bus2IP BE <= byte en;
    Bus2IP Data <= data;</pre>
    wait(IP2Bus_WrAck);
    #10 Bus2IP WrCE <= 2'b00;
    Bus2IP BE <= 4'b0000;
    Bus2IP Data <= 32'h0000 0000;
end
endtask
//----
//----
// Bus read cycle
//----
task bus_read (input [1:0] addr,input [3:0] byte_en);
begin
    #10 Bus2IP RdCE <= addr;</pre>
    Bus2IP BE <= byte en;
    wait(IP2Bus RdAck);
    #10 Bus2IP RdCE <= 2'b00;</pre>
    Bus2IP BE <= 4'b0000;
end
endtask
//----
//-----
// Initialize Inputs
//----
initial begin
    Bus2IP Clk
                  = 1;
    Bus2IP Resetn = 0;
    Bus2IP_Data
                  = 0;
    Bus2IP BE
                  = 0;
    Bus2IP RdCE
                  = 0;
    Bus2IP_WrCE
                  = 0;
end
//-----
//----
// Generate clock
//-----
always #5 Bus2IP Clk = ~Bus2IP Clk;
//----
//----
// Main Block
//----
initial begin
    #100
```

```
Bus2IP Resetn = 1;
       #200
      bus write(2'b01,4'b1111, 32'h0000 0E04); // Set baudrate,
int clr =0, int en, global en, SS=0
      bus write(2'b10,4'b1111, 32'h0000 0137);
                                                        // Set data to
0x137
      wait(w_spi_irq);
                                                        //wait for
interrupt
      bus write(2'b01,4'b1111, 32'h0000 0F01);
      bus write(2'b10,4'b1111, 32'h0000 00F2);
                                                       // Set data to
0xF2
      wait(w_spi_irq);
      bus write(2'b01,4'b1111, 32'h0000 0F01);
       #10
      bus read(2'b01,4'b1111);
       #10
      bus read(2'b10,4'b1111);
end
//-----
```

#### endmodule

#### **Simpleio testbench:**

```
module simple io tb;
// Inputs
       reg
                            Bus2IP Clk;
                            Bus2IP Resetn;
       reg
       reg [31:0]
                            Bus2IP Data;
                           Bus2IP BE;
       reg [3:0]
                           Bus2IP RdCE;
       reg [3:0]
       reg [3:0]
                           Bus2IP WrCE;
       reg [3:0]
wire [31:0]
                            IP2Bus Data;
       wire
                            IP2Bus RdAck;
       wire
                           IP2Bus WrAck;
                            IP2Bus Error;
       wire
       wire
                            w irq;
       reg [2:0]
                            r btn in;
                                                             //GPIO
input data.
       wire [7:0]
                           w sw out;
                                                             //GPIO
input data.
       reg [12:0]
                           r gpio i;
                                                    //GPIO input data.
       wire [12:0]
                                                    //GPIO output data.
                           w gpio o;
       reg [12:0]
                                                    //GPIO direction
                           r gpio dir;
control (0:out, 1:in).
       //CPLD interface ports.
                            w cpld jtagen; //CPLD JTAG interface
       wire
enable signal.
                            w cpld rstn;
                                              //CPLD reset signal.
       wire
                                              //CPLD clock signal.
       wire
                            w cpld clk;
```

```
wire
       wire
output.
                          r cpld miso;
       reg
//----
// Instantiate the Unit Under Test (UUT)
//----
simple io uut(
      // General input signals
       .Bus2IP Clk(Bus2IP_Clk),
       .Bus2IP Resetn(Bus2IP Resetn),
       // Internal signals
       .Bus2IP_Data(Bus2IP_Data), // Data from bus
                                           // Modify settings
       .Bus2IP BE(Bus2IP BE),
       .Bus2IP_BE(Bus2IP_BE), // Mod
.Bus2IP_RdCE(Bus2IP_RdCE), // Write data
.Bus2IP_WrCE(Bus2IP_WrCE), // Read data
                                         // Data to bus
       .IP2Bus_Data(IP2Bus_Data), // Data
.IP2Bus_RdAck(IP2Bus_RdAck), // Acknowledge
       .IP2Bus Data(IP2Bus Data),
       .IP2Bus_WrAck(IP2Bus_WrAck), // Acknowledge
       .IP2Bus Error(IP2Bus Error), //
                                                         //GPIO input
       .irq(w spi irq),
data.
                                                 //GPIO input data.
       .btn_in(r_btn_in),
                                                 //GPIO input data.
       .sw_out(w_sw_out),
                                 //GPIO input data.
       .gpio I(13'd0),
       .gpio_O(w_gpio_o),
                          //GPIO output data.
//GPIO direction control (0:out, 1:in).
                                  //GPIO output data.
       .gpio T(),
       //CPLD interface ports.
       . \verb|cpld_jtagen| (\verb|w_cpld_jtagen|)|, \qquad // \verb|CPLD JTAG interface enable signal|.
      );
//----
// Bus write cycle
//----
task bus write (input [3:0] addr,input [3:0] byte en, input [31:0] data);
       #10 Bus2IP WrCE <= addr;</pre>
       Bus2IP_BE <= byte_en;</pre>
       Bus2IP Data <= data;</pre>
       wait(IP2Bus WrAck);
       #10 Bus2IP WrCE <= 4'b0000;
       Bus2IP_BE <= 4'b0000;
       Bus2IP_Data <= 32'h0000_0000;</pre>
end
```

```
endtask
//----
//-----
// Bus read cycle
//----
task bus_read (input [3:0] addr,input [3:0] byte_en);
     #10 Bus2IP RdCE <= addr;</pre>
    Bus2IP BE <= byte en;
    wait(IP2Bus RdAck);
     #10 Bus2IP_RdCE <= 4'b0000;
    Bus2IP BE <= 4'b0000;
end
endtask
//----
//----
// Initialize Inputs
//----
initial begin
    Bus2IP Clk
                   = 1;
    Bus2IP Resetn = 0;
    Bus2IP Data
                  = 0;
    Bus2IP BE
                  = 0;
    Bus2IP RdCE
                  = 0;
    Bus2IP_WrCE
                   = 0;
end
//-----
//----
// Generate clock
always #5 Bus2IP Clk = ~Bus2IP Clk;
//----
//----
// Main Block
//----
initial begin
     #100
    Bus2IP Resetn = 1;
     #200
     r cpld miso = 1;
    bus write(4'b1000,4'b0100, 32'h00550000);
                                     //disp2 write
    bus write(4'b1000,4'b0001, 8'b0000 0101);
                                      //led
write
    bus read(4'b1000,4'b0100);
    bus read(4'b1000,4'b0001);
end
```

endmodule