

## آز طراحی سیستمهای دیجیتال

نيمسال اول ۱۴۰۰-۱۴۰۱

مدرس: دكتر سياوش بيات سرمدي

دستیار آموزشی: خانم زینب رشیدی

## گزارش آزمایش دوم

شماره دانشجویی: ۱۱۸ ۰۸۱۰۹

نام و نامخانوادگی: پرهام چاوشیان

مطابق با دستور کاریک ماژول counter نوشته شده است که قابلیت شمارش رو به بالا و رو به پایین را دارد. زمانی که شمارنده آن برابر · باشد، دیگر رو به پایین شمارش نخواهد کرد. سپس یک ماژول room داریم که درواقع همان کنترل کننده اتاق است. این ماژول یه نمونه از ماژول counter درون خودش دارد و سیگنالها ورودی این نمونه را کنترل می کند. زمانی که اجازه ورود صادر بشود، ورودی up شمارنده را ۱ می کند. اگر همزمان ورود و خروج داشته باشیم و یا ورود و خروجی نداشته باشیم، آنگاه سیگنال en شمارنده را ۰ می کند. سیگنالها open و close را نیز باتوجه به وضعیت فعلی و بعدی اتاق تعيين ميكند.

پس آز سنتز مشاهده می شود که فرکانس مدار به شکل زیر خواهد بود:

Clock period: 1.833ns (frequency: 545.643MHz)

نتایج شبیه سازی نیز در ادامه آمده است (در صورت نیاز تصاویر به طور جداگانه نیز پیوست شده اند):





