# Progetto di Reti Logiche

Pasquale Scarmozzino 10582003 31 marzo 2020

# Indice

| 1        | Intr | roduzione                              |              | 3    |
|----------|------|----------------------------------------|--------------|------|
| <b>2</b> | Arc  | hitettura                              |              | 5    |
|          | 2.1  | project_reti_logiche                   |              | . 7  |
|          | 2.2  | FSM1                                   |              |      |
|          | 2.3  | out_log                                |              |      |
|          | 2.4  | address_map                            |              |      |
|          | 2.5  | Registri                               |              |      |
| 3        | Ris  | ultati sperimentali                    |              | 10   |
|          | 3.1  | Sintesi                                |              | . 10 |
|          |      | 3.1.1 synth_1_synth_synthesis_report   | _0 - synth_1 | . 11 |
|          |      | 3.1.2 synth_1_synth_report_utilization | n_0          | . 14 |
|          | 3.2  | Simulazioni                            |              | . 17 |
|          |      | 3.2.1 Indirizzo appartenente a una v   | vorking zone | . 17 |
|          |      | 3.2.2 Indirizzo non appartenente a u   | _            |      |
|          |      | 3.2.3 Reset multipli                   |              |      |
|          |      | 3.2.4 Richieste multiple               |              |      |
| 4        | Tes  | t Bench                                |              | 20   |
|          | 4.1  | tb_pfrl_2020_repeated                  |              | . 20 |
|          | 4.2  | tb_pfrl_2020_multi_reset               |              |      |
| 5        | Cor  | nclusioni                              |              | 27   |

# 1 Introduzione

Il componente progettato realizza la codifica di un indirizzo immesso su un bus indirizzi secondo il metodo "Working Zone". Nello spazio degli indirizzi si individuano Nwz, in questo caso 8, indirizzi base per un intervallo di dimensione fissa Dwz, in questo caso 4. Il primo bit da sinistra, detto WZ\_BIT, specifica se l'indirizzo è stato ricodificato o meno. L'indirizzo immesso sul bus viene trasformato nel seguente modo prima di essere ritrasmesso:



Figura 1: Suddivisione bit indirizzo, sopra non codificato, sotto ricodificato

- 1. se l'indirizzo non appartiene a una working zone, viene ritrasmesso così com'è, con WZ\_BIT = 0;
- 2. se l'indirizzo appartiene a una working zone viene ricodificato:
  - si asserisce  $WZ\_BIT = 1$ ;
  - i successivi [log<sub>2</sub> (Nwz)] bit, in questo caso dal bit 6 al bit 4, contengono la codifica in binario naturale del numero di working zone WZ\_NUM;
  - i rimanenti bit sono utilizzati per la codifica *one hot* della posizione dell'indirizzo nella working zone WZ\_OFFSET, con la posizione 0

corrispondente a 0001, 1 a 0010, 2 a 0100, 3 a 1000.

Il componente inizia la codifica quando un segnale START (i\_start) viene asserito. Una volta conclusa la fase di elaborazione porta alto un segnale DONE (o\_done) precedentemente basso finché il segnale START non viene abbassato, infine il segnale DONE viene ribassato come nello schema della figura 2 e si aspetta un nuovo segnale di START.

Gli indirizzi di base delle working zone sono contenuti in una memoria nelle posizioni da 0 a 7, l'indirizzo da codificare è in posizione 8 e la codifica deve essere scritta nella posizione 9. Per leggere un valore da memoria occorre indicare l'indirizzo che lo contiene o\_address di 16 bit e porre o\_en = '1'. Per scrivere un indirizzo sulla memoria occorre porre o\_en = '1', o\_we = '1' e indicare con o\_address l'indirizzo di memoria del dato desiderato. Il dato arriva all'entrata i\_data del componente, mentre l'indirizzo codificato esce su o\_data. Altri segnali sono i\_rst per resettare il componente e i\_clk che è il segnale di clock, con un periodo maggiore o uguale a 100 ns.

Il protocollo della memoria utilizzato è quello di una RAM single-port e writefirst. I valori degli indirizzi base delle working zone contenuti in essa non cambiano se non in presenza di un segnale di reset, mentre l'indirizzo di codificare può cambiare ogni volta che START viene abbassato. Ogni volta che si attivano i segnali di enable adatti e si carica un indirizzo valido la RAM rende disponibile alle sue uscite il valore desiderato entro l'inizio del ciclo di clock successivo.



Figura 2: Andamento dei segnali e schema interazione tra RAM e componente

# 2 Architettura

Dal punto di vista architetturale il componente è strutturato come una macchina a stati finiti, i cui dettagli sono forniti in seguito, che preleva gli indirizzi delle working zone di base e li memorizza in 8 registri, successivamente preleva l'indirizzo da codificare e, una volta codificato, lo invia alla memoria e asserisce o\_done tenendolo alto finché i\_start non viene posto a 0. La logica che calcola la codifica è un modulo a parte (output\_logic1) che seleziona l'uscita corretta tra quelle prodotte da 8 moduli addrmap contenuti in esso. La logica del modulo output\_logic1 e di ciò che contiene è interamente combinatoria per comprimere il tempo necessario a fornire l'indirizzo codificato e i moduli addrmap lavorano in parallelo. Questo comporta un costo in termini di area maggiore di una realizzazione sequenziale, ma non vi erano vincoli sulla area utilizzabile sul dispositivo. I registri servono per avere una memoria cache che riduca il numero di accessi in lettura alla RAM e, quindi, il tempo necessario a produrre un risultato. Le dimensioni di tutti i bus, registri, entrate e uscite sono state parametrizzate in modo da poter riutilizzare il codice anche per indirizzi di dimensione diversa con le dovute accortezze. Si deduce che il componente si struttura di una parte di memoria, ossia i registri, una parte di logica sequenziale, ossia la FSM e una parte di logica combinatoria di output che si integrano semplicemente e in modo chiaro, senza sovrapposizioni. La scelta di rendere la macchina a stati e la logica di output dei moduli autonomi è stata effettuata per poter agire sull'uno senza modificare l'altro per interventi che non modifichino in modo sostanziale la filosofia seguita. La figura a pag. 6 contiene la rappresentazione a piena pagina dei moduli principali.



Figura 3: Architettura componente

# 2.1 project\_reti\_logiche

Questo modulo, centrale, descrive strutturalmente come si connettono gli altri moduli tra di loro e con l'interfaccia esterna. Strutturalmente vi sono 9 registri reg0, reg1, ..., reg7 per gli indirizzi base delle working zone e reg\_in per memorizzare l'indirizzo da codificare, una istanza di output\_logic1, out\_log e una istanza della FSM contenente la logica sequenziale. I registri, con enable come specificato sotto, sono collegati a i\_data e opportunamente attivati per memorizzare i valori opportuni. Le uscite dei registri sono indicate con i signal ad0, ..., ad7 e addr\_in. Gli enable dei registri degli indirizzi base sono resi con il segnale enable\_reg di 8 bit, uno per registro, mentre l'enable per il registro dell'indirizzo da codificare è enable\_addr\_in.

### 2.2 FSM1

Questo modulo concentra la logica sequenziale del componente in una macchina a stati finiti con 15 stati specificata in due process. Il processo state\_reg attivato su i\_rst e i\_clk si occupa di selezionare lo stato di reset corretto e di aggiornare lo stato sul fronte ascendente del clock (il reset è invece asincrono). Il processo FSM, sensibile a current\_state e i\_start fonde le funzioni di stato prossimo e di uscita. I segnali di interfaccia o\_done, o\_en e o\_we sono sempre definiti, o\_data e o\_address sono non specificati dove possibile per permettere ottimizzazioni nella sintesi. I segnali enable\_reg e enable\_addr\_in corrispondono a quelli del modulo precedente. I suoi stati sono:

- S0 stato di reset. Gli enable dei registri e o\_data e o\_address sono indefiniti (in questa fase non importa cosa contengono) mentre gli altri segnali di output sono pari a '0'. Si rimane in questo stato finche i\_start non viene alzato, in tal caso si passa nello stato S1.
- S1 si richiede l'indirizzo della working zone 0. Quindi o\_en='1', o\_done='0', o\_we='0' e o\_address="00000000000000" con gli enable indefiniti. Lo stato prossimo è S2.
- S2-S8 si richiedono ordinatamente gli indirizzi di memoria da 1 a 7 e si memorizzano quelli da 0 a 6. en\_addr\_in è indefinito mentre enable\_reg viene di volta in volta aggiornato al valore opportuno: se lo stato è Si, enable\_reg vale  $2^{i-2}$ . Per gli altri segnali si ha o\_en='1', o\_done='0' e o\_we='0'. Lo stato prossimo è quello di indice successivo.

- S9 si richiede il valore contenuto nell'indirizzo 8 della RAM e si memorizza il valore dell'indirizzo base della working zone 7. Il resto vale come al punto prima. Lo stato prossimo è S10.
- S10 si memorizza l'indirizzo da codificare nell'opportuno registro senza scrivere o leggere nulla dalla RAM. Non si modificano i valori dei registri degli indirizzi base, cioè i loro enable sono messi a 0 mentre en\_addr\_in='1'. Lo stato prossimo è S11.
- S11 si scrive l'indirizzo opportunamente codificato in memoria richiedendo di scrivere in posizione 9 quanto prodotto da out\_log. o\_en='1', o\_done='0', o\_we='1'. I valori di tutti i registri non sono modificati. Lo stato successivo è S12.
- S12 si asserisce o\_done il resto rimane come nello stato precedente.
- S13 in questo stato si aspetta che i\_start venga abbassato. Non si chiede né di leggere né di scrivere da memoria (o\_data e o\_address sono perciò indefiniti). Se i\_start viene abbassato o\_done viene abbassato e si passa in S14, altrimenti si mantiene o\_done alto e si rimane in questo stato.
- S14 si legge dalla RAM l'indirizzo da codificare: finché i\_start è basso si rimane in questo stato, se viene alzato si riprende la computazione da S10.

La macchina è strutturata in modo tale da garantire, in caso di diverse richieste in sequenza, una codifica in tempi brevi. Tutte le uscite sono definite per tutti gli stati per evitare che siano inferiti dei latch, possibili cause di problemi nei circuiti reali come visto a lezione per via della trasparenza in ingresso e sostanzialmente inutili in quanto la memoria è contenuta nello stato corrente della macchina a stati.

## 2.3 out\_log

Unica istanza del component output\_logic1 contiene a sua volta 8 istanze di address\_map, da addrmap0 per la prima working zone fino a addrmap7 per l'ultima. Sia le entrate che l'uscita sono di ADDR\_DIM:=8 bit. L'uscita è out1, mentre le entrate sono addr\_in per l'indirizzo da codificare e 8 entrate per i valori contenuti nei registri reg0, reg1, ..., reg7. La descrizione è parzialmente strutturale con le già citate 8 istanze di address\_map che producono partendo da reg0, reg1, ..., reg7 e addr\_in addr\_out0, addr\_out1, ..., addr\_out7. Inoltre, è anche parzialmente dataflow. Si definisce un vettore first\_bits di 8 bit che contiene i bit 7 in uscita dalla addrmap i in posizione i che va in input a un decoder, che effettua la trasformazione onehot-binario producendo wz\_number, e a un demultiplexer che seleziona il segnale opportuno tra addr\_in e la concatenazione

dell'uscita dalla addrmap corretta e di WZ\_BIT e WZ\_NUM ('1' & wz\_number ). Si è scelta tale soluzione per parallelizzare la computazione dell'uscita senza ricorrere a stati aggiuntivi. La scelta di una descrizione dataflow anziché comportamentale favorisce la semplicità del circuito e diminuisce il percorso critico non utilizzando un numero elevato di multiplexer e avendo delle tavole di verità ricche di condizioni di indeterminatezza (nel caso della conversione).

# 2.4 address\_map

Questi moduli, istanziati progressivamente come addrmap*i* con i il numero di working zone con base l'indirizzo nel registro al quale ciascun modulo è collegato, eseguono il mappaggio parziale tra l'indirizzo da codificare e la sua codifica. Le entrate e l'uscita, tutte di 8 bit, sono addr\_in che contiene l'indirizzo da codificare, reg che indica il registro al quale si valuta l'appartenenza dell'indirizzo e addr\_out meglio specificato nel seguito. Il modulo esegue la differenza diff tra addr\_in e reg. Se tale differenza è compresa tra 0 e 3 e, quindi, l'indirizzo in ingresso appartiene alla working zone identificata dal registro si pone il bit 7 di addr\_out a 1 e gli ultimi 4 bit al codice di offset appropriato lasciando i rimanenti indefiniti. Se l'indirizzo non appartiene alla working zone si pone a 0 il bit 7 e il resto viene lasciato non definito. Il leftmost bit è sempre specificato per poter definire il vettore first\_bits nel modulo superiore. Il resto rimane indefinito per poter effettuare le opportune ottimizzazioni.

# 2.5 Registri

I registri usati sono registri parallelo-parallelo con un segnale di enable en, una entrata in1, una uscita out1 e i canonici segnali di reset, rst, e clock, clk. La dimensione, modificabile con la costante ADDR\_DIM, è di 8 bit. Il componente è specificato comportalmente con un processo con lista di sensitività clk, rst, en. Il reset è asincrono a '00000000' e l'uscita viene aggiornata sul fronte ascendente del clock solo se en = '1'.

# 3 Risultati sperimentali

# 3.1 Sintesi

Il circuito è sintetizzabile. Di seguito le parti salienti del report di sintesi.

### 3.1.1 synth\_1\_synth\_synthesis\_report\_0 - synth\_1

Start RTL Hierarchical Component Statistics

```
Vivado v2019.2.1 (64-bit)
SW Build 2729669 on Thu Dec 5 04:49:17 MST 2019
IP Build 2729494 on Thu Dec 5 07:38:25 MST 2019
Start of session at: Tue Feb 25 16:57:17 2020
;####
  Process ID:
                  13652
Starting Synthesize : Time (s): cpu = 00:00:05 ; elapsed = 00:00:06 . Memory (MB): peak = 574.484 ; gain = 244.891
Finished Synthesize: Time (s): cpu = 00:00:07; elapsed = 00:00:07. Memory (MB): peak = 647.723; gain = 318.129
Finished Constraint Validation : Time (s): cpu = 00:00:07; elapsed = 00:00:08 . Memory (MB): peak = 647.723; gain = 647.723
      318.129
Start Loading Part and Timing Information
Loading part: xc7a200tfbg484-1
Finished Loading Part and Timing Information : Time (s): cpu = 00:00:07 ; elapsed = 00:00:08 . Memory (MB): peak = 647.723 ; gain = 318.129
       [Device 21-403] Loading part xc7a200tfbg484-1
[Synth 8-802] inferred FSM for state register 'current_state_reg' in module 'FSM'
INFO:
                          State
                                                               New Encoding
                                                                                                        Previous Encoding
                                                           0000000000000001
                              s0
                                                                                                                         0000
                                                           0001
                                                           000000000000100
                             s2
                                                                                                                         0010
                                                           00000000001000
00000000001000
                              s3
                                                                                                                         0011
                             s4
                                                                                                                         0100
                             s5
s6
                                                           000000000100000
000000001000000
                                                                                                                         0101
                                                                                                                         0110
                             s7
s8
                                                           \begin{array}{c} 000000010000000\\ 000000100000000 \end{array}
                                                                                                                         0111
                                                                                                                          1000
                              s9
                                                           \begin{matrix} 000001000000000\\ 0000100000000000\end{matrix}
                                                                                                                         1001
                            s10
                                                                                                                         1010
                                                           \begin{array}{c} 0001000000000000\\ 00100000000000000 \end{array}
                                                                                                                          1011
                                                                                                                         1100
                            s12
                            s13
                                                           01000000000000000
                                                                                                                         1101
                                                           10000000000000000
                                                                                                                         1110
                            s14
INFO: [Synth 8-3354] encoded FSM with state register 'current_state_reg' using encoding 'one-hot' in module 'FSM'
Finished RTL Optimization Phase 2 : Time (s): cpu = 00:00:08 ; elapsed = 00:00:08 . Memory (MB): peak = 647.723 ; gain = 647.723
Report RTL Partitions:
   RTL Partition
                       Replication
                                         Instances
No constraint files found.
Start RTL Component Statistics
Detailed ...

+---Adders :

3 Input
Detailed RTL Component Info :
                                8 Bit
                                                Adders := 8
+---Registers
                                8 Bit
                                            Registers := 9
+---Muxes
             .
15 Input
                               16 Bit
                                                  Muxes := 1
             15 Input
2 Input
                               15 Bit
15 Bit
                                                  Muxes :=
                                                  \begin{array}{lll} \text{Muxes} & := & 1 \\ \text{Muxes} & := & 3 \end{array}
              2 Input
4 Input
                                                  Muxes := 8
Muxes := 8
                                8
                                   Bit
                                   Bit
             15 Input
                                1 Bit
                                                  Muxes := 3
Finished RTL Component Statistics
```

```
8 Bit
                                                {\tt Registers} \; := \; 1
Module address_map
Detailed RTL Component Info:
+--Adders:
3 Input 8 Bit
Adders := 1
                                                      Muxes := 1
Muxes := 1
                                 16 Bit
15 Bit
15 Bit
1 Bit
                                                      Muxes := 1
Muxes := 1
Muxes := 3
Muxes := 3
              15 Input
2 Input
15 Input
```

Finished RTL Hierarchical Component Statistics

Start Part Resource Summary

Part Resources: DSPs: 740 (col length:100) BRAMs: 730 (col length: RAMB18 100 RAMB36 50)

Finished Part Resource Summary

No constraint files found.

Report RTL Partitions:

| +-+           |             |           |
|---------------|-------------|-----------|
| RTL Partition | Replication | Instances |
| +-+           |             | +         |
| +-+           | <del></del> | +         |

Report Check Netlist:

| 1 |   | Item              | Errors | Warnings | Status | Description       |
|---|---|-------------------|--------|----------|--------|-------------------|
| į | 1 | multi_driven_nets | 0      | 0        | Passed | Multi driven nets |
| 7 |   |                   |        |          |        | ТТ                |

Report Cell Usage:

|    | Cell   | Count |
|----|--------|-------|
| 1  | BUFG   | 1     |
| 2  | CARRY4 | 16    |
| 3  | LUT2   | 68    |
| 4  | LUT3   | 3     |
| 5  | LUT4   | 9     |
| 6  | LUT5   | 1     |
| 7  | LUT6   | 34    |
| 8  | FDCE   | 86    |
| 9  | FDPE   | 1     |
| 10 | IBUF   | 11    |
| 11 | OBUF   | 27    |

Report Instance Areas:

| <u> </u> | Instance | Module         | Cells |
|----------|----------|----------------|-------|
| 1        | top      |                | 257   |
| 2        | out_log  | output_logic1  | 41    |
| 3        | addrmap0 | address_map    | 5     |
| 4        | addrmap1 | address_map_8  | 3     |
| 5        | addrmap2 | address_map_9  | 4     |
| 6        | addrmap3 | address_map_10 | 5     |
| 7        | addrmap4 | address_map_11 | 4     |
| 8        | addrmap5 | address_map_12 | 7     |
| 9        | addrmap6 | address_map_13 | 6     |
| 10       | addrmap7 | address_map_14 | 2     |
| 11       | FSM1     | FSM            | 27    |
| 12       | reg0     | register1      | 8     |
| 13       | reg1     | register1_0    | 8     |
| 14       | reg2     | register1_1    | 8     |
| 15       | reg3     | register1_2    | 8     |

| 16 | reg4   | register1_3 |   | 8  |
|----|--------|-------------|---|----|
| 17 | reg5   | register1_4 | j | 8  |
| 18 | reg6   | register1_5 |   | 8  |
| 19 | reg7   | register1_6 |   | 8  |
| 20 | reg_in | register1_7 |   | 86 |
|    | 1      |             |   |    |

#### $synth\_1\_synth\_report\_utilization\_0$ 3.1.2

Copyright 1986-2019 Xilinx, Inc. All Rights Reserved.

Tool Version: Vivado v.2019.2.1 (win64) Build 2729669 Thu Dec 5 04:49:17 MST 2019

Date: Tue Feb 25 16:58:24 2020

Host: DESKTOP-7BRK978 running 64-bit major release (build 9200)

Command: report\_utilization -file project\_reti\_logiche\_utilization\_synth.rpt -pb

project\_reti\_logiche\_utilization\_synth.pb

Design : project\_reti\_logiche
Device : 7a200tfbg484-1
Design State : Synthesized

Utilization Design Information

#### Table of Contents

- 1. Slice Logic
- 1.1 Summary of Registers by Type 2. Memory

- 2. Memory
  3. DSP
  4. IO and GT Specific
  5. Clocking
  6. Specific Feature
  7. Primitives

- 7. Primitives 8. Black Boxes 9. Instantiated Netlists

#### 1. Slice Logic

| Site Type             | Used | Fixed | Available | Util% |
|-----------------------|------|-------|-----------|-------|
| Slice LUTs*           | 111  | 0     | 134600    | 0.08  |
| LUT as Logic          | 111  | 0     | 134600    | 0.08  |
| LUT as Memory         | 0    | 0     | 46200     | 0.00  |
| Slice Registers       | 87   | 0     | 269200    | 0.03  |
| Register as Flip Flop | 87   | 0     | 269200    | 0.03  |
| Register as Latch     | 0    | 0     | 269200    | 0.00  |
| F7 Muxes              | 0    | 0     | 67300     | 0.00  |
| F8 Muxes              | 0    | 0     | 33650     | 0.00  |

\* Warning! The Final LUT count, after physical optimizations and full implementation, is typically lower. Run opt\_design after synthesis, if not already completed, for a more realistic count.

#### 1.1 Summary of Registers by Type

| Total | Clock Enable | Synchronous | Asynchronous |
|-------|--------------|-------------|--------------|
| 0     | _            | _           | _            |
| 0     | _            | i –         | Set          |
| 0     | i _          | i –         | Reset        |
| 0     | j -          | Set         | i – i        |
| 0     | -            | Reset       |              |
| 0     | Yes          | i –         |              |
| 1     | Yes          | <u> </u>    | Set          |
| 86    | Yes          | _           | Reset        |
| 0     | Yes          | Set         |              |
| 0     | Yes          | Reset       | -            |
| +     |              |             |              |

#### 2. Memory

| Site Type      | Used | Fixed | Available | Util% |
|----------------|------|-------|-----------|-------|
| Block RAM Tile | 0    | 0     | 365       | 0.00  |
| RAMB36/FIFO*   | 0    | 0     | 365       | 0.00  |
| RAMB18         | 0    | 0     | 730       | 0.00  |

\* Note: Each Block RAM Tile only has one FIFO logic available and therefore can accommodate only one FIFO36E1 or one FIFO18E1. However, if a FIFO18E1 occupies a Block RAM Tile, that tile can still accommodate a RAMB18E1

#### 3. DSP

| Site Type | Used | Fixed | Available | Util% | ĺ |
|-----------|------|-------|-----------|-------|---|
| DSPs      | 0    | 0     | 740       | 0.00  |   |

#### 4. IO and GT Specific

| Site Type                   | Used | Fixed | Available | Util% |
|-----------------------------|------|-------|-----------|-------|
| Bonded IOB                  | 38   | 0     | 285       | 13.33 |
| Bonded IPADs                | j 0  | 0     | 14        | 0.00  |
| Bonded OPADs                | 0    | 0     | 8         | 0.00  |
| PHY_CONTROL                 | 0    | 0     | 10        | 0.00  |
| PHASER_REF                  | 0    | 0     | 10        | 0.00  |
| OUT_FIFO                    | 0    | 0     | 40        | 0.00  |
| IN_FIFO                     | 0    | 0     | 40        | 0.00  |
| IDELAYCTRL                  | 0    | 0     | 10        | 0.00  |
| IBUFDS                      | 0    | 0     | 274       | 0.00  |
| GTPE2_CHANNEL               | 0    | 0     | 4         | 0.00  |
| PHASER_OUT/PHASER_OUT_PHY   | 0    | 0     | 40        | 0.00  |
| PHASER_IN/PHASER_IN_PHY     | 0    | 0     | 40        | 0.00  |
| IDELAYE2/IDELAYE2_FINEDELAY | 0    | 0     | 500       | 0.00  |
| IBUFDS_GTE2                 | 0    | 0     | 2         | 0.00  |
| ILOGIC                      | 0    | 0     | 285       | 0.00  |
| OLOGIC                      | 0    | 0     | 285       | 0.00  |

#### 5. Clocking

| Site Type  | Used | Fixed | Available | Util% |
|------------|------|-------|-----------|-------|
| BUFGCTRL   | 1    | 0     | 32        | 3.13  |
| UFIO       | 0    | 0     | 40        | 0.00  |
| MMCME2_ADV | 0    | 0     | 10        | 0.00  |
| PLLE2_ADV  | 0    | 0     | 10        | 0.00  |
| BUFMRCE    | 0    | 0     | 20        | 0.00  |
| BUFHCE     | 0    | 0     | 120       | 0.00  |
| BUFR       | 0    | 0     | 40        | 0.00  |

#### 6. Specific Feature

| Site Type   | Used | Fixed | Available | Util% |
|-------------|------|-------|-----------|-------|
| BSCANE2     | 0    | 0     | 4         | 0.00  |
| CAPTUREE2   | 0    | 0     | 1         | 0.00  |
| DNA_PORT    | 0    | 0     | 1         | 0.00  |
| EFUSE_USR   | 0    | 0     | 1         | 0.00  |
| FRAME_ECCE2 | 0    | 0     | 1         | 0.00  |
| ICAPE2      | 0    | 0     | 2         | 0.00  |
| PCIE_2_1    | 0    | 0     | 1         | 0.00  |
| STARTUPE2   | 0    | 0     | 1         | 0.00  |
| XADC        | 0    | 0     | 1         | 0.00  |

### 7. Primitives

| Ref Name | Used | Functional Category |
|----------|------|---------------------|
| FDCE     | 86   | Flop & Latch        |
| LUT2     | 68   | LUT                 |
| LUT6     | 34   | LUT                 |
| OBUF     | 27   | IO                  |
| CARRY4   | 16   | CarryLogic          |
| IBUF     | 11   | IO                  |
| LUT4     | 9    | LUT                 |

|   | LUT3<br>LUT5 | 3<br>1 |     | LUT<br>LUT   | I   |
|---|--------------|--------|-----|--------------|-----|
| İ | FDPE         | 1      | İ   | Flop & Latch | ĺ   |
| İ | BUFG         | 1      | ĺ   | Clock        | ĺ   |
| 1 |              | 1      | - 1 |              | - 1 |

#### 8. Black Boxes

| + |                      |      | +   |      | -+ |
|---|----------------------|------|-----|------|----|
|   | $\operatorname{Ref}$ | Name |     | Used |    |
| + |                      |      | -+- |      | -+ |

### 9. Instantiated Netlists

| + |     |      | -+   | $^{-+}$ |
|---|-----|------|------|---------|
|   | Ref | Name | Used |         |
| + |     |      | +    | -+      |

## 3.2 Simulazioni

Il componente ha prodotto gli output corretti nei testbench forniti e in quelli definiti sia nella simulazione Behavioural che nella Functional Post-Synthesis. Di seguito i grafici relativi alle simulazioni.

### 3.2.1 Indirizzo appartenente a una working zone



## 3.2.2 Indirizzo non appartenente a una working zone



# 3.2.3 Reset multipli



# 3.2.4 Richieste multiple



X 0 X 9 X 0

# 4 Test Bench

Oltre ai test di esempio che testano la correttezza del comportamento del componente in caso di indirizzo contenuto in una working zone e è stato approntato un altro test bench:

# $4.1 ext{ tb_pfrl_2020_repeated}$

Verifica che in caso di richiesta di una nuova codifica per un indirizzo in posizione 8 della RAM funzioni correttamente. Verifica, quindi, sia il caso che l'indirizzo appartenga a una working zone che il caso che non appartenga. Si testano i seguenti casi limite:

- 1. indirizzo non appartenente ad alcuna working zone;
- 2. indirizzo appartenente a una working zone in posizione 0001;
- 3. indirizzo appartenente a una working zone in posizione 0010;
- 4. indirizzo appartenente a una working zone in posizione 0100;
- 5. indirizzo appartenente a una working zone in posizione 1000;
- 6. indirizzo non appartenente a una working zone ma precedente all'indirizzo base di qualcuna;
- 7. indirizzo non appartenente a una working zone ma immediatamente successivo ad essa.

In questo modo si verifica, inoltre, che la working zone abbia esattamente dimensione 4, che gli indirizzi interni a essa siano ben codificati e che quelli immediatamente precedenti o successivi non siano inclusi in essa.

Listing 1: tb\_pfrl\_2020\_repeated.vhd

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
use ieee.std_logic_unsigned.all;
entity project_tb is
end project_tb;
architecture projecttb of project_tb is
constant c_CLOCK_PERIOD signal tb_done
                                                 : time := 100 ns;
: std_logic;
signal
                                                : std_logic_vector (15 downto 0) := (others => '0');

: std_logic := '0';

: std_logic := '0';

: std_logic := '0';

: std_logic := '0';
             mem_address
signal
signal
signal
             tb_start
signal
             mem_o_data, mem_i_data :
                                                   std_logic_vector (7 downto 0);
signal
              enable_wire
                                                   std_logic;
signal
signal
signal
             mem_we
                                                   std_logic;
             sel_input, component_we, component_en: std_logic := '0'; --propridata_from_component, i_new_data : std_logic_vector(7 downto 0);
signal
```

```
signal component_address : std_logic_vector(15 downto 0);
\textbf{type} \hspace{0.1in} \texttt{ram\_type} \hspace{0.1in} \textbf{is} \hspace{0.1in} \textbf{array} \hspace{0.1in} (65535 \hspace{0.1in} \textbf{downto} \hspace{0.1in} 0) \hspace{0.1in} \textbf{of} \hspace{0.1in} \texttt{std\_logic\_vector} \hspace{0.1in} (7 \hspace{0.1in} \textbf{downto} \hspace{0.1in} 0) \hspace{0.1in} ;
component project_reti_logiche is
port (
                              : in std_logic;
                              in std_logic;
in std_logic;
in std_logic.
in std_logic_vector(7 downto 0);
out std_logic_vector(15 downto 0);
out std_logic;
out std_logic;
          i\, \_\, s\, t\, a\, r\, t
          i_rst
          i_data
          o_address
          o_done
          o_en
          o_we
o_data
                               : out std_logic;
: out std_logic_vector (7 downto 0)
end component project_reti_logiche;
begin
UUT: project_reti_logiche
UUT: proj
port map (
i_clk
                                     => tb_clk ,
                              => tb_clk,
=> tb_start,
=> tb_rst,
=> mem_o_data,
=> component_address,
=> tb_done,
=> component_en,
=> component_we,
=> i_data_from_component
                \begin{array}{c} i\, \_\, s\, t\, a\, r\, t\\ i\, \_\, r\, s\, t\end{array}
                i_data
                o_address
                o_done
                o_en
                o_we
                o_data
 with sel_input select
      mem_i_data <= i_data_from_component when '0', i_new_data when others;
with sel_input select
  mem_we <= component_we when '0',
  '1' when others;</pre>
 with sel_input select
      enable_wire <= component_en when '0',
'1' when others;
p_CLK_GEN : process is
      wait for c_CLOCK_PERIOD / 2;
\begin{array}{l} t\,b\_c\,l\,k\,<=\,\textbf{not}\ t\,b\_c\,l\,k\;;\\ \textbf{end process}\ p\_CLK\_GEN\,; \end{array}
begin
      if tb_clk'event and tb_clk = '1' then
if enable_wire = '1' then
if mem_we = '1' then
                         mem_o_data <= RAM(conv_integer(mem_address)) after 1 ns;
                   end if;
             end if:
      end if;
end process;
```

```
test : process is
begin
        wait for 100 ns;
wait for c_CLOCK_PERIOD;
tb_rst <= '1';</pre>
         wait for c_CLOCK_PERIOD;
         tb rst <= '0'
         wait for c_CLOCK_PERIOD;
       wait for c.CLOCK_PERIOD;
tb_start <= '1';
wait for c.CLOCK_PERIOD;
wait until tb_done = '1';
wait for c.CLOCK_PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait for 100 ns;
              Maschera\ di\ output=1-011-0100
        integer 'image (to_integer (unsigned (RAM(9)))) severity failure;
        i_new_data <= std_logic_vector(to_unsigned(64, 8));
wait for c_CLOCK_PERIOD;
sel_input <= '1';
wait for c_CLOCK_PERIOD;
wait for c_CLOCK_PERIOD;</pre>
       wait for c.CLOCK.PERIOD;
sel_input <= '0';
wait for c.CLOCK.PERIOD;
tb_start <= '1';
wait for c.CLOCK.PERIOD;
wait for c.CLOCK.PERIOD;
wait until tb_done = '1';
wait for c.CLOCK.PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait for 100 ns;</pre>
             Maschera\ di\ output = 0 - 1000000
        assert RAM(9) = std_logic_vector(to_unsigned(64,8)) report "TEST_FALLITO._Expected__64__
found_" &
  integer 'image(to_integer(unsigned(RAM(9)))) severity failure;
        i_new_data <= std_logic_vector(to_unsigned(127, 8));
wait for c_CLOCK_PERIOD;</pre>
       wait for c.CLOCK.PERIOD;
sel_input <= '1';
wait for c.CLOCK.PERIOD;
wait for c.CLOCK.PERIOD;
sel_input <= '0';
wait for c.CLOCK.PERIOD;
tb_start <= '1';
wait for c.CLOCK.PERIOD;
wait for c.CLOCK.PERIOD;
wait until tb_done = '1';
        wait for c_CLOCK_PERIOD;
wait for c_CLOCK_PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait for 100 ns;</pre>
        -- Maschera di output = 0 - 11111111 assert RAM(9) = std_logic_vector(to_unsigned( 127 , 8)) report "TEST_FALLITO._Expected__209 __found_" &
  integer 'image (to_integer (unsigned (RAM(9)))) severity failure;
        i_new_data <= std_logic_vector(to_unsigned(45, 8));
wait for c_CLOCK_PERIOD;</pre>
        wait for ccLOCK_PERIOD;
wait for ccLOCK_PERIOD;
wait for ccLOCK_PERIOD;
sel_input <= '0';
        sel_input <= '0';
wait for c.CLOCK.PERIOD;
tb_start <= '1';
wait for c.CLOCK.PERIOD;
wait for c.CLOCK.PERIOD;
wait until tb_done = '1';
        wait until tb_done = '1';
wait for c_CLOCK_PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait for 100 ns;</pre>
        -- Maschera di output = 1 - 101 - 0001
```

```
 \begin{array}{lll} \textbf{assert} & RAM(9) = std\_logic\_vector(to\_unsigned(\ 209 \ , \ 8)) & \textbf{report} & "TEST\_FALLITO.\_Expected\_\_209 \\ & \_\_found\_" & & \\ \end{array} 
i_new_data <= std_logic_vector(to_unsigned(7, 8));
wait for c_CLOCK_PERIOD;
sel_input <= '1';
wait for c_CLOCK_PERIOD;
wait for c_CLOCK_PERIOD;
sel_input <= '0';
wait for c_CLOCK_PERIOD;
tb_start <= '1';
wait for c_CLOCK_PERIOD;
wait for c_CLOCK_PERIOD;
wait for c_CLOCK_PERIOD;
wait until tb_done = '1';
wait for c_CLOCK_PERIOD;</pre>
        wait for c.CLOCK.PERIOD;
wait until tb_done = '1';
wait for c.CLOCK.PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait for 100 ns;</pre>
           - Maschera di output = 1 - 000 - 1000
assert RAM(9) = std_logic_vector(to_unsigned( 136 , 8)) report "TEST_FALLITO._Expected__136 __found_" & integer'image(to_integer(unsigned(RAM(9)))) severity failure;
        i_new_data <= std_logic_vector(to_unsigned(6, 8));
wait for c_CLOCK_PERIOD;</pre>
       wait for c.CLOCK_PERIOD; sel_input <= '1'; wait for c.CLOCK_PERIOD; wait for c.CLOCK_PERIOD; sel_input <= '0'; wait for c.CLOCK_PERIOD; tb_start <= '1'; wait for c.CLOCK_PERIOD; wait for c.CLOCK_PERIOD; wait for c.CLOCK_PERIOD; wait until tb_done = '1'; wait for c.CLOCK_PERIOD; tb_start <= '0'; wait until tb_done = '0'; wait until tb_done = '0'; wait for 100 ns;
            - Maschera di output = 1 - 000 - 0100
        assert RAM(9) = std_logic_vector(to_unsigned( 132, 8)) report "TEST_FALLITO._Expected__132_found_" &
integer 'image(to_integer(unsigned(RAM(9)))) severity failure;
        i\_new\_data <= std\_logic\_vector(to\_unsigned(3, 8));
        wait for c_CLOCK_PERIOD;
sel_input <= '1';
wait for c_CLOCK_PERIOD;
wait for c_CLOCK_PERIOD;</pre>
         sel_input <= '0';
       sel_input <= '0';
wait for c.CLOCK.PERIOD;
tb_start <= '1';
wait for c.CLOCK.PERIOD;
wait for c.CLOCK.PERIOD;
wait until tb_done = '1';
wait for c.CLOCK.PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait for 100 ns;</pre>
-- Maschera di output = 0 - 0000011

assert RAM(9) = std_logic_vector(to_unsigned(3, 8)) report "TEST_FALLITO._Expected__132__
found_" &
integer'image(to_integer(unsigned(RAM(9)))) severity failure;
        i_new_data <= std_logic_vector(to_unsigned(8, 8));
wait for c_CLOCK_PERIOD;</pre>
       wait for c_CLOCK_PERIOD; sel_input <= '1'; wait for c_CLOCK_PERIOD; wait for c_CLOCK_PERIOD; sel_input <= '0'; wait for c_CLOCK_PERIOD; sel_input <= '1'; wait for c_CLOCK_PERIOD; wait for c_CLOCK_PERIOD; wait for c_CLOCK_PERIOD; wait for c_CLOCK_PERIOD; wait until tb_done = '1'; wait for c_CLOCK_PERIOD; tb_start <= '0';
```

```
wait until tb_done = '0';
wait for 100 ns;

-- Maschera di output = 0 - 0001000
assert RAM(9) = std_logic_vector(to_unsigned(8,8)) report "TEST_FALLITO._Expected__8__
found_" &
integer'image(to_integer(unsigned(RAM(9)))) severity failure;

assert false report "Simulation_Ended!,_TEST_PASSATO" severity failure;
end projecttb;
```

# 4.2 tb\_pfrl\_2020\_multi\_reset

Questo test valuta il comportamento del componente in caso di reset che ridefinisca le working zone. Dopo aver iniziato la fase di elaborazione riceve un reset che cambia l'indirizzo da codificare e quello di una working zone. Il modulo correttamente ricomincia la computazione ricaricando gli indirizzi base e quello da codificare.

Listing 2: tb\_pfrl\_2020\_repeated.vhd

```
library ieee:
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
use ieee.std_logic_unsigned.all;
entity project_tb is
end project_tb;
architecture projecttb of project_tb is
                                                  : time := 100
: std_logic;
constant c_CLOCK_PERIOD
                                                               := 100 ns:
signal
              tb_done
              std_logic_vector (15 downto 0) := (others => '0');
std_logic := '0';
              mem\_address
signal
signal
signal
signal
signal
signal
                                                   : std_logic;
signal sel_input, component_we, component_en: std_logic := '0'; --propri signal i_data_from_component, i_new_data : std_logic_vector(7 downto 0); signal component_address, simulation_address : std_logic_vector(15 downto 0);
type ram_type is array (65535 downto 0) of std_logic_vector(7 downto 0);
            da esempio su specifica
-- come da esempio su specifica
signal RAM: ram_type := (0 => std_logic_vector(to_unsigned(4,8)),
1 => std_logic_vector(to_unsigned(13,8)),
2 => std_logic_vector(to_unsigned(22,8)),
3 => std_logic_vector(to_unsigned(31,8)),
                                        4 => std_logic_vector(to_unsigned(37, 8)),
5 => std_logic_vector(to_unsigned(45, 8)),
6 => std_logic_vector(to_unsigned(77, 8)),
7 => std_logic_vector(to_unsigned(91, 8)),
                                        8 => std_logic_vector(to_unsigned(33,8)),
                                        others \Rightarrow (others \Rightarrow '0'));
component project_reti_logiche is
port (
          i_clk
                               : in std_logic;

: in std_logic;

: in std_logic;

: in std_logic_vector(7 downto 0);

: out std_logic_vector(15 downto 0);

: out std_logic;
          i_start
          i_data
          o_address
         o_done
                                : out std_logic;
                               : out std_logic;
: out std_logic_vector (7 downto 0)
         o_we
          o_data
end component project_reti_logiche;
```

```
begin
UUT: project_reti_logiche
UUT: prog
port map (
i_clk
                                                            => tb_clk,

=> tb_start,

=> tb_rst,

=> mem_o_data,

=> component_address,

=> tb_done,

=> component_en,

=> component_we,

=> i_data_from_component
                           \begin{array}{c} i\, \_\, s\, t\, a\, r\, t \\ i\, \_\, r\, s\, t \end{array}
                           i_data
                            o_address
                           o_done
                           o_{-}we
                            o_data
 with sel_input select
           mem_i_data <= i_data_from_component when '0',
    i_new_data when others;</pre>
with sel_input select
  mem_we <= component_we when '0',
  '1' when others;</pre>
 with sel_input select
           enable_wire <= component_en when '0',
'1' when others;
 with sel_input select
          mem_address <= component_address when '0',
simulation_address when others;
p_CLK_GEN : process is
           wait for c_CLOCK_PERIOD / 2;
\begin{array}{l} t\,b\_c\,l\,k\,<=\,\mathbf{not}\ t\,b\_c\,l\,k\,\,;\\ \mathbf{end}\ \mathbf{process}\ p\_CLK\_GEN\,; \end{array}
 \label{eq:memory_memory}  \mbox{MEM : } \mbox{\bf process} \, (\,\, t \, b \, \mbox{-} c \, l \, k \,\,) 
begin

if tb_clk 'event and tb_clk = '1' then

if enable_wire = '1' then

if mem_we = '1' then

PAM(conv integer (mem_addr
                                          RAM(\,conv\_integer\,(\,mem\_address\,)\,) \ \ <= \ mem\_i\_data\,;
                                                                                                                                <= mem_i_data after 1 ns;
                                           mem_o_data
                                mem_o_data <= RAM(conv_integer(mem_address)) after 1 ns;
end if;</pre>
                     end if;
end if;
end process;
 test : process is
 begin
           wait for 100 ns;
wait for c_CLOCK_PERIOD;
tb_rst <= '1';
wait for c_CLOCK_PERIOD;
           wait for c_CLOCK_PERIOD;
tb_start <= '1';
wait for c_CLOCK_PERIOD;
tb_start <= '1';
wait for c_CLOCK_PERIOD;
wait for c_CLOCK_PERIOD;
sel_input <= '1';
           sel_input <= '1';
i_new_data <= std_logic_vector(to_unsigned(0, 8));
simulation_address <= std_logic_vector(to_unsigned(0, 16));
wait for c_CLOCK_PERIOD;
i_new_data <= std_logic_vector(to_unsigned(0, 8));
simulation_address <= std_logic_vector(to_unsigned(8, 16));
wait for c_CLOCK_PERIOD;
sel_input <= '0';
tb_rst <= '1';
wait for c_CLOCK_PERIOD;
tb_rst <= '0':</pre>
           wait for c.CLOCK.PERIOD;
tb_rst <= '0';
wait for c.CLOCK.PERIOD;
tb_start <= '1';
wait for c.CLOCK.PERIOD;
wait for c.CLOCK.PERIOD;
wait for c.CLOCK.PERIOD;
wait for c.CLOCK.PERIOD;
tb_start <= '0';</pre>
```

```
wait until tb_done = '0';
wait for 100 ns;

-- Maschera di output = 1 - 000 - 0001
assert RAM(9) = std_logic_vector(to_unsigned(129, 8)) report "TEST_FALLITO._Expected__64__
found_" & integer 'image(to_integer(unsigned(RAM(9)))) severity failure;
assert false report "Simulation_Ended!,_TEST_PASSATO" severity failure;
end process test;
end projecttb;
```

# 5 Conclusioni

Il componente è stato progettato cercando di comprimere il tempo necessario per poter fornire la codifica richiesta, specie nel caso di richieste ripetute. Perciò si è preferito, dove possibile, adottare una logica combinatoria che parallelizzi la computazione. Questo comporta circuiti fisicamente più grandi, relativamente a una logica puramente sequenziale o che acceda di volta in volta alla RAM chiedendo l'indirizzo necessario. Ne consegue che i vantaggi maggiori si hanno in situazioni in cui il reset del componente e l'aggiornamento di tutti gli indirizzi in memoria sono relativamente meno frequenti rispetto a codifiche di diversi indirizzi, a parità di working zone, in sequenza. Il componente sembra comportarsi in modo corretto nelle condizioni considerate. Nel progetto si è utilizzato un approccio modulare che disaccoppia i componenti a logica prevalentemente combinatoria dalla memoria e dalla macchina a stati finiti dimodoché possano essere modificati in modo indipendente.