Meno: Patrik Sehnoutek

Login: xsehno01

# Architektúra navrhnutého obvodu (na úrovni RTL)

#### Schéma obvodu



### Popis funkcie

Môj vyššie navrhnutý RTL obvod sa skladá z konečného automatu (FSM), dvoch počítadiel (CNT\_DIN, CNT\_TO\_MID), AND hradla, OR hradla, demultiplexoru a dvoch registrov.

**Konečný automat (FSM)** – Obsahuje 3 vstupy (signál DIN, vektory CNT\_DIN, CNT\_TO\_MID) a 3 výstupy (signály READING\_EN, CNT\_TO\_MID\_EN a VLD). Má 4 stavy, ktoré sa menia na základe jeho vstupov, následne sú jeho výstupy odvodené od súčasného stavu. Na základe výstupov sa riadi zvyšok obvodu.

**Počítadlo (CNT\_TO\_MID)** – počítadlo, ktoré nám slúži na počítanie stredov daných bitov, tzv. "midbitov".

**Počítadlo (CNT DIN)** – počítadlo, ktoré nám slúži na počítanie načítaných bitov.

**Demultiplexor** (**DEMUX**) – obsahuje 3 vstupy (signály WRITE\_EN a DIN, vektor CNT\_DIN) a 8 výstupov (jednotlivé bity výstupného vektoru DOUT, ktoré sa uložia do registra). WRITE\_EN je nastavený na hodnotu '1' práve vtedy, keď je konečný automat v stave čítania dát a nachádzame sa v strede čítaného bitu, k čomu nám slúži počítadlo

CNT\_TO\_MID. Zápis vstupu na správnu pozíciu na výstupe zariaďujú adresové vstupy, na ktoré je pripojený vektor CNT DIN, ktorý počíta načítané vstupné bity.

**Registre** – register vyššie uchováva hodnotu signálu DOUT\_VLD, register nižšie uchováva hodnotu výstupného vektoru DOUT. Výstup z registrov je riadený signálom VLD z konečného automatu. Ak bude signál VLD nastavený na '1' na výstupe budú validné dáta, ktoré by sa dali následne ďalej spracovávať.

# Návrh automatu (Finite State Machine)

#### Schéma automatu

### Legenda:

- **Stavy automatu:** WAIT\_FOR\_START, WAIT\_FOR\_ZERO\_BIT, READ\_DATA, WAIT\_FOR\_STOP
- Vstupné signály: DIN, CNT\_DIN, CNT\_TO\_MID
- Moorove výstupy: CNT\_TO\_MID\_EN, READ\_DATA\_EN, VLD



## Popis funkcie

Môj vyššie navrhnutý konečný automat obsahuje 4 stavy:

- 1. WAIT\_FOR\_START čakanie na START bit
- 2. WAIT\_FOR\_ZERO\_BIT čakanie na nultý bit
- 3. **READ\_DATA** načítavanie vstupu a ukladanie na výstup
- 4. WAIT FOR STOP čakanie na STOP bit

**WAIT\_FOR\_START** – počiatočný stav konečného automatu. Na prechod do nasledujúceho stavu je potrebné, aby na vstupe (DIN) bola '0', čo nám signalizuje START bit. Pokial' bude na vstupe (DIN) '1', tak sa stav nezmení. Pri zmene stavu sa nastaví signál CNT\_TO\_MID\_EN na '1', čím sa spustí počítadlo hodinového signálu.

**WAIT\_FOR\_ZERO\_BIT** – druhý stav konečného automatu. Na prechod do nasledujúceho stavu je potrebné, aby počítadlo CNT\_TO\_MID malo hodnotu "11000" (24). Počítadlo CNT\_TO\_MID musí byť rovné 24, lebo do každého vstupného bitu sa zmestí 16 hodinových cyklov a jednotlivé bity máme čítať v "midbite" podľa zadania. Pri zmene stavu sa nastaví signál READ\_DATA\_EN na '1', čím sa spustí počítadlo načítaných bitov.

**READ\_DATA** – tretí stav konečného automatu. Na prechod do nasledujúceho stavu je potrebné, aby počítadlo CNT\_DIN malo hodnotu "1000" (8). Podľa zadania obsahuje jedno slovo 8 bitov, preto načítavame 8 bitov. Signály CNT\_TO\_MID\_EN a READ\_DATA\_EN sa nastavia do '0'.

**WAIT\_FOR\_STOP** – posledný stav konečného automatu. Na prechod do prvého stavu je potrebné, aby na vstupe (DIN) bola '1', čo nám signalizuje STOP bit. Pri zmene stavu sa nastaví signál VLD na hodnotu '1', čo nám signalizuje správnosť výstupu.

